[go: up one dir, main page]

RU2002106370A - DISCRETE SIGNAL RECEIVER - Google Patents

DISCRETE SIGNAL RECEIVER Download PDF

Info

Publication number
RU2002106370A
RU2002106370A RU2002106370A RU2002106370A RU2002106370A RU 2002106370 A RU2002106370 A RU 2002106370A RU 2002106370 A RU2002106370 A RU 2002106370A RU 2002106370 A RU2002106370 A RU 2002106370A RU 2002106370 A RU2002106370 A RU 2002106370A
Authority
RU
Russia
Prior art keywords
output
inputs
input
block
outputs
Prior art date
Application number
RU2002106370A
Other languages
Russian (ru)
Inventor
Лев Евгеньевич Назаров
Original Assignee
Институт радиотехники и электроники РАН (Фрязинское отделение)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт радиотехники и электроники РАН (Фрязинское отделение) filed Critical Институт радиотехники и электроники РАН (Фрязинское отделение)
Priority to RU2002106370A priority Critical patent/RU2002106370A/en
Publication of RU2002106370A publication Critical patent/RU2002106370A/en

Links

Landscapes

  • Complex Calculations (AREA)

Claims (1)

Устройство для приема дискретных сигналов, включающее блок оперативной памяти, вход которого является входом устройства, а его управляющий вход является первым синхровходом устройства, генератор тактовых импульсов, первый выход которого через первый ключ подключен к входу первого счетчика, выход и группа выходов которого соответственно подключены к первому управляющему входу первого ключа и к адресным входам блока оперативной памяти, второй ключ, вход которого подключен к второму выходу генератора тактовых импульсов, а выход подключен к входу третьего счетчика, выход которого подключен к управляющему входу первого формирователя сигналов функции Уолша и к второму управляющему входу второго ключа, второй счетчик, первый блок постоянной памяти, выход которого подключен к первому входу умножителя и второй блок постоянной памяти, первый блок суммирования, отличающееся тем, что дополнительно содержит третий, четвертый и пятый ключи, второй, третий, четвертый и пятый блоки постоянной памяти, второй и третий формирователи сигналов функции Уолша, блок вычитания, второй умножитель, первый и второй блоки деления, второй блок суммирования и пороговое устройство, при этом группа выходов блока оперативной памяти параллельно подключена к группе входов четвертого и пятого ключей, группа выходов пятого ключа параллельно подключена к группе адресных входов третьего и четвертого блоков постоянной памяти, информационные выходы которых соответственно подключены к входам второго и третьего формирователей сигналов функции Уолша, выходы которых соответственно подключены к адресным входам первого и второго блоков постоянной памяти, выход второго блока постоянной памяти подключен к второму входу первого блока умножения, выход первого счетчика подключен к управляющим входам второго и третьего формирователей сигналов функции Уолша и к первому управляющему входу пятого ключа, счетные входы второго и третьего формирователей сигналов функции Уолша подключены к группе выходов третьего счетчика, установочный выход третьего формирователя сигналов функции Уолша подключен к первому управляющему входу второго ключа, вход третьего ключа подключен к второму выходу генератора тактовых импульсов, а выход третьего ключа подключен к входу второго счетчика, первая группа выходов которого подключена к счетным входам первого формирователя сигналов функции Уолша, а вторая группа выходов подключена к адресным входам блока оперативной памяти, выход второго счетчика подключен к вторым управляющим входам третьего, четвертого и пятого ключей, установочный выход первого формирователя сигналов функции Уолша подключен к первым управляющим входам третьего и четвертого ключей, первый и второй информационные выходы первого формирователя сигналов функции Уолша подключены к первым и вторым входам первого блока деления, выход которого параллельно подключен к первым входам первого блока суммирования и блока вычитания, вторые входы которых являются входами сигнала, соответствующего единице, выход первого блока суммирования подключен к первому входу второго умножителя, выход блока вычитания подключен к первому входу второго блока деления, вторые входы второго умножителя и второго блока деления подключены к выходу пятого блока постоянной памяти, адресные входы которого подключены к группе выходов четвертого ключа, выходы второго умножителя и второго блока деления подключены к первому и второму входам второго блока суммирования, выход которого подключен к входу порогового устройства и одновременно является вторым выходом устройства "Выход 2", а выход порогового устройства является первым выходом устройства "Выход 1", второй управляющий вход первого ключа и третьи управляющие входы второго, третьего, четвертого и пятого ключей являются вторым, третьим, четвертым, пятым и шестым синхровходами устройства, установочные входы "Установка 0" первого, второго и третьего счетчиков являются первым, вторым и третьим установочными входами устройства.A device for receiving discrete signals, including a random access memory block, the input of which is the device input, and its control input is the device’s first clock input, a clock generator, the first output of which is connected through the first key to the input of the first counter, the output and group of outputs of which are respectively connected to the first control input of the first key and to the address inputs of the RAM block, the second key, the input of which is connected to the second output of the clock generator, and the output is connected n to the input of the third counter, the output of which is connected to the control input of the first signal generator of the Walsh function and to the second control input of the second key, the second counter, the first block of read-only memory, the output of which is connected to the first input of the multiplier and the second block of read-only memory, the first summing unit, characterized in that it additionally contains the third, fourth and fifth keys, the second, third, fourth and fifth blocks of read-only memory, the second and third signal generators of the Walsh function, the subtraction block, the second multiply Itel, the first and second division blocks, the second summing block and the threshold device, while the group of outputs of the RAM block is connected in parallel to the group of inputs of the fourth and fifth keys, the group of outputs of the fifth key is connected in parallel to the group of address inputs of the third and fourth blocks of permanent memory, information the outputs of which are respectively connected to the inputs of the second and third signal conditioners of the Walsh function, the outputs of which are respectively connected to the address inputs of the first and second blocks after memory, the output of the second block of read-only memory is connected to the second input of the first multiplication block, the output of the first counter is connected to the control inputs of the second and third signal conditioners of the Walsh function and to the first control input of the fifth key, the counting inputs of the second and third signal conditioners of the Walsh function are connected to the group the outputs of the third counter, the installation output of the third signal generator of the Walsh function is connected to the first control input of the second key, the input of the third key is connected to the second the output of the clock generator, and the output of the third key is connected to the input of the second counter, the first group of outputs connected to the counting inputs of the first signal generator of the Walsh function, and the second group of outputs connected to the address inputs of the RAM block, the output of the second counter connected to the second control inputs of the third , the fourth and fifth keys, the installation output of the first signal generator of the Walsh function is connected to the first control inputs of the third and fourth keys, the first and second information These outputs of the first signal generator of the Walsh function are connected to the first and second inputs of the first division block, the output of which is parallelly connected to the first inputs of the first summing block and subtraction block, the second inputs of which are inputs of the signal corresponding to unity, the output of the first summing block is connected to the first input of the second multiplier, the output of the subtraction block is connected to the first input of the second division block, the second inputs of the second multiplier and the second division block are connected to the output of the fifth constant block memory, the address inputs of which are connected to the group of outputs of the fourth key, the outputs of the second multiplier and the second division unit are connected to the first and second inputs of the second summing unit, the output of which is connected to the input of the threshold device and at the same time is the second output of the “Output 2” device, and the output of the threshold device is the first output of the device "Output 1", the second control input of the first key and the third control inputs of the second, third, fourth and fifth keys are the second, third, fourth, fifth and fifth clock terminal device, setting inputs "Set 0" of the first, second and third counters are first, second and third inputs of the mounting device.
RU2002106370A 2002-03-13 2002-03-13 DISCRETE SIGNAL RECEIVER RU2002106370A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002106370A RU2002106370A (en) 2002-03-13 2002-03-13 DISCRETE SIGNAL RECEIVER

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002106370A RU2002106370A (en) 2002-03-13 2002-03-13 DISCRETE SIGNAL RECEIVER

Publications (1)

Publication Number Publication Date
RU2002106370A true RU2002106370A (en) 2003-10-20

Family

ID=48237339

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002106370A RU2002106370A (en) 2002-03-13 2002-03-13 DISCRETE SIGNAL RECEIVER

Country Status (1)

Country Link
RU (1) RU2002106370A (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2480839C1 (en) * 2012-03-07 2013-04-27 Открытое акционерное общество "Российская корпорация ракетно-космического приборостроения и информационных систем" (ОАО "Российские космические системы") Device to receive discrete signals

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2480839C1 (en) * 2012-03-07 2013-04-27 Открытое акционерное общество "Российская корпорация ракетно-космического приборостроения и информационных систем" (ОАО "Российские космические системы") Device to receive discrete signals

Similar Documents

Publication Publication Date Title
TW367665B (en) Symbol-matched filter having a low silicon and power requirement
RU2007121226A (en) DEVICE FOR DETERMINING THE OPTIMAL PERIOD OF MAINTENANCE OF THE PRODUCT
TW200721682A (en) Digital clock frequency multiplier
RU2002106370A (en) DISCRETE SIGNAL RECEIVER
RU98101646A (en) RECTANGULAR PULSE GENERATOR
KR850007355A (en) Sequential selection circuit
RU2003113119A (en) DEVICE FOR CONTROL OF RADIO ELECTRONIC OBJECTS
RU96123641A (en) COMMUNICATION SYSTEM
RU96101820A (en) ACOUSTIC FLOW METER
RU2227321C2 (en) Correlation analyzer
RU2002114316A (en) Pseudo random sequence generator
JP4140156B2 (en) Address generating circuit, address generating device and address generating method
SU402874A1 (en) DEVICE FOR PROCESSING OF STATISTICAL INFORMATION
SU928353A1 (en) Digital frequency multiplier
US7149274B2 (en) Addressing type coin-dropping detector circuit
SU1037420A1 (en) Pulse repetition frequency multiplier
SU1171774A1 (en) Function generator
SU364937A1 (en) Electronic keyboard computer
SU1714611A1 (en) Device for information input
RU15799U1 (en) UNIVERSAL RANDOM ALTERNATOR
SU1003095A1 (en) Statistic analyzer of time intervals distribution
RU2000127690A (en) CONTROL AND MANAGEMENT DEVICE FOR COMMUNICATION SYSTEMS WITH DYNAMIC DISTRIBUTION OF RESOURCE RESOURCES
SU1513622A1 (en) Code-to-time interval converter
RU2004103563A (en) DEVICE FOR MODELING THE DECISION-MAKING PROCESS
SU1182639A1 (en) Multichannel pulse generator

Legal Events

Date Code Title Description
FA93 Acknowledgement of application withdrawn (no request for examination)

Effective date: 20090316