RU169307U1 - Микросхема драйвера трансформатора с отключаемым выходом - Google Patents
Микросхема драйвера трансформатора с отключаемым выходом Download PDFInfo
- Publication number
- RU169307U1 RU169307U1 RU2016122410U RU2016122410U RU169307U1 RU 169307 U1 RU169307 U1 RU 169307U1 RU 2016122410 U RU2016122410 U RU 2016122410U RU 2016122410 U RU2016122410 U RU 2016122410U RU 169307 U1 RU169307 U1 RU 169307U1
- Authority
- RU
- Russia
- Prior art keywords
- clock signal
- antiphase
- signals
- microcircuit
- signal
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 4
- 230000001939 inductive effect Effects 0.000 abstract description 2
- 238000000034 method Methods 0.000 abstract description 2
- 238000003384 imaging method Methods 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 2
- 101100116283 Arabidopsis thaliana DD11 gene Proteins 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/567—Circuits characterised by the use of more than one type of semiconductor device, e.g. BIMOS, composite devices such as IGBT
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K2017/515—Mechanical switches; Electronic switches controlling mechanical switches, e.g. relais
Landscapes
- Dc-Dc Converters (AREA)
Abstract
Полезная модель относится к импульсной технике и может быть использована в качестве энергосберегающего формирователя противофазных импульсов на индуктивную нагрузку, в частности трансформатор DC-DC преобразователя. Технический результат заключается в отключении выходов микросхемы от нагрузки при отсутствии входного тактового сигнала на время отсутствия входного тактового сигнала.Для достижения данного технического результата в микросхеме драйвера трансформатора с отключаемым выходом, содержащей маломощный генератор, делитель опорной частоты, построенный на четырех счетных триггерах, и логические элементы для организации логического умножения тактового сигнала и первых трех сигналов счетных триггеров делителя частоты, формирующие сигнал паузы, равный длительности импульса сигнала опорной частоты, который при логическом умножении на противофазные выходные сигналы четвертого счетного триггера формирует на выходе микросхемы противофазные сигналы с паузой между ними, введена схема выключения противофазных выходов при отсутствии входного тактового сигнала, включающая времязадающую цепочку, построенную на резисторе и конденсаторе и управляемую тактовым сигналом через ключевой МОП транзистор и резистор разряда, и пороговую схему триггера Шмидта, сигнал которой с инверсией при логическом умножении на противофазные выходные сигналы четвертого счетного триггера выключает оба выхода микросхемы и сбрасывает счетные триггеры делителя.
Description
Микросхема драйвера трансформатора с отключаемым выходом относится к импульсной технике и может быть использована в качестве энергосберегающего формирователя противофазных импульсов на индуктивную нагрузку, в частности трансформатор DC-DC преобразователя.
Известны микросхемы МАХ253 (1994 Maxim Integrated Products, www.maxim-ic.com) и МАХ845 (1997 Maxim Integrated Products, www.maxim-ic.com), содержащие экономичный встроенный генератор с большой скважностью опорной частоты, деление которой счетным триггером обеспечивает инверсные сигналы на выходах триггера. Данные сигналы, подключенные к затворам n-МОП транзисторов, обеспечивают управление трансформатором DC-DC преобразователя противофазными сигналами.
Недостатком данных микросхем является совпадение во времени фронта и спада противофазных сигналов, что в момент данного совпадения приводит к протеканию сквозного тока через трансформатор и выделению паразитной мощности.
В качестве прототипа выбрана микросхема драйвера трансформатора (RU 160154 U1 МПК Н03К 3/00, опубликовано 10.03.2016), содержащая маломощный генератор, делитель опорной частоты, построенный на четырех счетных триггерах, и логические элементы для организации логического умножения тактового сигнала и первых трех сигналов счетных триггеров делителя частоты, формирующие сигнал паузы, равный длительности импульса сигнала опорной частоты, который при логическом умножении на противофазные выходные сигналы четвертого счетного триггера формирует на выходе микросхемы противофазные сигналы с паузой между ними.
Основным недостатком прототипа является то, что при отключении входного сигнала с генератора один из выходных транзисторов остается во включенном состоянии, что приводит к протеканию сквозного тока в одной из обмоток трансформатора.
Полезная модель направлена на получение технического результата - отключение выходов микросхемы от нагрузки на время отсутствия входного тактового сигнала.
Поставленная цель достигается тем, в микросхеме драйвера трансформатора с отключаемым выходом, содержащей маломощный генератор, делитель опорной частоты, построенный на четырех счетных триггерах, и логические элементы для организации логического умножения тактового сигнала и первых трех сигналов счетных триггеров делителя частоты, формирующие сигнал паузы, равный длительности импульса сигнала опорной частоты, который при логическом умножении на противофазные выходные сигналы четвертого счетного триггера формирует на выходе микросхемы противофазные сигналы с паузой между ними, введена схема выключения противофазных выходов при отсутствии входного тактового сигнала, включающая времязадающую цепочку, построенную на резисторе и конденсаторе и управляемую тактовым сигналом через ключевой МОП транзистор и резистор разряда, и пороговую схему триггера Шмидта, сигнал которой с инверсией при логическом умножении на противофазные выходные сигналы четвертого счетного триггера выключает оба выхода микросхемы и сбрасывает счетные триггеры делителя.
На фиг. 1 представлена структурная схема микросхемы драйвера трансформатора с отключаемым выходом. Временные диаграммы сигналов микросхемы драйвера трансформатора с отключаемым выходом представлены на фиг. 2.
Микросхема драйвера трансформатора функционирует следующим образом. На вход микросхемы поступает сигнал опорной частоты от генератора 1. Сигнал с генератора 1 по фиг. 1 поступает на инвертирующие логические элементы 2 (триггер Шмидта) и 3 (инвертор) для обеспечения помехоустойчивости по входу генератора.
Отрицательный импульс с 2 открывает р-канальный транзистор 23 времязадающей цепочки и через резистор 24 заряжает емкость 26 (сигнал С по фиг. 2) от шины питания 22. При этом на выходе триггера Шмидта 27 времязадающей цепочки формируется низкий логический уровень, поступающий на входы сброса счетных триггеров 6, 8, 9 и 12, позволяющий выполнять им функцию деления частоты на 2.
На выходе инвертора 28 формируется высокий логический уровень, который позволяет через элементы 3И-НЕ 14 и 15 проходить на выход микросхемы сигнал со счетного триггера 12.
Инвертирующие логические элементы 4 и 5 формируют противофазные сигналы для управления счетным триггером 6 при наличии на выходе инвертора 28 высокого логического уровня.
На выходе триггера 6 формируется сигнал с частотой, поделенной на 2 относительно опорной частоты. Последовательно триггеру 6 на фиг. 1 включены триггеры 8, 9, 12, которые так же последовательно делят частоту на 2, что представлено сигналами DD4, DD5, DD7, DD8, DD11 на фиг. 2
Сигналы с выходов элементов 5, 6 и 8, 9 по фиг. 1 поступают на входы элементов 2И-НЕ 7 и 10 соответственно. С выходов элементов 7 и 10 сигналы поступают на элемент И, выполняющий функцию 2ИЛИ-НЕ. В итоге на выходе 11 формируется сигнал, реализующий функцию логического умножения сигналов с элементов 5, 6, 8, 9: DD10=DD4⋅DD5⋅DD7⋅DD8. Данный сигнал с элемента 11 для управления выходными сигналами через элементы 3И-НЕ 14 и 15 инвертирован на элементе 13 и показан на фиг. 2, как DD12.
Сигналы с выходов счетного триггера 12, соответствующие входной частоте поделенной на 16, поступают элементы 14 и 15. Выходные сигналы с 14 и 15 поступают на инверторы 16 и 17 соответственно. Сигналы DD15 и DD16 с выходов 16 и 17 соответственно показаны на фиг. 2. Сигналы находятся в противофазе, но при этом при смене фаз между сигналами имеется временной интервал, равный по длительности импульса сигнала опорной частоты. Выходные транзисторы 18 и 19 открываются последовательно с паузой, исключающей протекание сквозного тока в трансформаторе.
При отсутствии тактового сигнала с генератора на выходе элемента 2 фиксируется высокий логический уровень, закрывающий р-канальный транзистор 23 времязадающей цепочки. Конденсатор 26 разряжается через резисторы 24, 25. На выходе 27 формируется высокий логический уровень, который сбрасывает счетные триггеры 6, 8, 9 и 12. Низкий логический уровень с 28 блокирует прохождение тактового сигнала на вход счетных триггеров 6, 8, 9 и 12 до устойчивого заряда 26 и формирует на выходах 16 и 17 низкий логический уровень, который удерживает выходные транзисторы 18 и 19 в закрытом состоянии на время отсутствия входного тактового сигнала.
Технический результат достигается за счет переключения обоих противофазных выходов микросхемы в закрытое состояние на время отсутствия входного тактового сигнала.
Claims (1)
- Микросхема драйвера трансформатора с отключаемым выходом, содержащая маломощный генератор, делитель опорной частоты, построенный на четырех счетных триггерах, и логические элементы для организации логического умножения тактового сигнала и первых трех сигналов счетных триггеров делителя частоты, формирующие сигнал паузы, равный длительности импульса сигнала опорной частоты, который при логическом умножении на противофазные выходные сигналы четвертого счетного триггера формирует на выходе микросхемы противофазные сигналы с паузой между ними отличающаяся тем, что в микросхему введена схема выключения противофазных выходов при отсутствии входного тактового сигнала, включающая времязадающую цепочку, построенную на резисторе и конденсаторе и управляемую тактовым сигналом через ключевой МОП транзистор и резистор разряда, и пороговую схему триггера Шмидта, сигнал которой с инверсией при логическом умножении на противофазные выходные сигналы четвертого счетного триггера выключает оба выхода микросхемы и сбрасывает счетные триггеры делителя.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RU2016122410U RU169307U1 (ru) | 2016-06-06 | 2016-06-06 | Микросхема драйвера трансформатора с отключаемым выходом |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| RU2016122410U RU169307U1 (ru) | 2016-06-06 | 2016-06-06 | Микросхема драйвера трансформатора с отключаемым выходом |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| RU169307U1 true RU169307U1 (ru) | 2017-03-14 |
Family
ID=58450069
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| RU2016122410U RU169307U1 (ru) | 2016-06-06 | 2016-06-06 | Микросхема драйвера трансформатора с отключаемым выходом |
Country Status (1)
| Country | Link |
|---|---|
| RU (1) | RU169307U1 (ru) |
Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU31071U1 (ru) * | 2002-12-25 | 2003-07-10 | Закрытое акционерное общество Научно-производственное предприятие "ЭПРО" | Драйвер для IGBT-транзистора |
| RU94084U1 (ru) * | 2009-12-18 | 2010-05-10 | Закрытое акционерное общество научно-производственное Предприятие ЗАО НПП "ЭПРО" | Драйвер для igbt-транзистора |
| RU100689U1 (ru) * | 2010-05-25 | 2010-12-20 | Открытое акционерное общество "Протон" (ОАО "Протон") | Микросхема формирователя противофазных импульсов |
| WO2012104747A1 (en) * | 2011-01-31 | 2012-08-09 | Koninklijke Philips Electronics N.V. | Device and method for interfacing a dimming control input to a dimmable lighting driver with galvanic isolation |
| RU2518525C2 (ru) * | 2008-06-06 | 2014-06-10 | Конинклейке Филипс Электроникс, Н.В. | Драйвер светодиодной лампы и способ |
| RU143748U1 (ru) * | 2014-02-11 | 2014-07-27 | Общество с ограниченной ответственностью "АЕДОН" | Устройство быстродействующей защиты силового ключа |
| WO2014139829A2 (en) * | 2013-03-12 | 2014-09-18 | Power Research Electronics B. V. | Led driver circuit |
| RU2558945C2 (ru) * | 2010-06-08 | 2015-08-10 | МЬЮЗИК ГРУП АйПи ЛТД. | Сверхвысокоэффективный переключающий инвертор мощности и усилитель мощности |
| RU160154U1 (ru) * | 2015-07-28 | 2016-03-10 | Акционерное общество "Протон" (АО "Протон") | Микросхема драйвера трансформатора |
-
2016
- 2016-06-06 RU RU2016122410U patent/RU169307U1/ru active
Patent Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU31071U1 (ru) * | 2002-12-25 | 2003-07-10 | Закрытое акционерное общество Научно-производственное предприятие "ЭПРО" | Драйвер для IGBT-транзистора |
| RU2518525C2 (ru) * | 2008-06-06 | 2014-06-10 | Конинклейке Филипс Электроникс, Н.В. | Драйвер светодиодной лампы и способ |
| RU94084U1 (ru) * | 2009-12-18 | 2010-05-10 | Закрытое акционерное общество научно-производственное Предприятие ЗАО НПП "ЭПРО" | Драйвер для igbt-транзистора |
| RU100689U1 (ru) * | 2010-05-25 | 2010-12-20 | Открытое акционерное общество "Протон" (ОАО "Протон") | Микросхема формирователя противофазных импульсов |
| RU2558945C2 (ru) * | 2010-06-08 | 2015-08-10 | МЬЮЗИК ГРУП АйПи ЛТД. | Сверхвысокоэффективный переключающий инвертор мощности и усилитель мощности |
| WO2012104747A1 (en) * | 2011-01-31 | 2012-08-09 | Koninklijke Philips Electronics N.V. | Device and method for interfacing a dimming control input to a dimmable lighting driver with galvanic isolation |
| WO2014139829A2 (en) * | 2013-03-12 | 2014-09-18 | Power Research Electronics B. V. | Led driver circuit |
| RU143748U1 (ru) * | 2014-02-11 | 2014-07-27 | Общество с ограниченной ответственностью "АЕДОН" | Устройство быстродействующей защиты силового ключа |
| RU160154U1 (ru) * | 2015-07-28 | 2016-03-10 | Акционерное общество "Протон" (АО "Протон") | Микросхема драйвера трансформатора |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| GB2570190A8 (en) | Gate driving circuit and display device comprising the same | |
| RU160154U1 (ru) | Микросхема драйвера трансформатора | |
| RU169307U1 (ru) | Микросхема драйвера трансформатора с отключаемым выходом | |
| RU100689U1 (ru) | Микросхема формирователя противофазных импульсов | |
| Li et al. | Clocked CMOS adiabatic logic with low-power dissipation | |
| RU173732U1 (ru) | Микросхема драйвера трансформатора с блокируемым выходом | |
| RU166651U1 (ru) | Микросхема управления трансформатором | |
| RU169306U1 (ru) | Микросхема синхронного драйвера трансформатора | |
| RU184381U9 (ru) | Двухканальный ШИМ с двойным регулирующим воздействием на наклон пилообразного напряжения | |
| RU108250U1 (ru) | Реле интегральное электронное с трансформаторной развязкой | |
| US7598511B2 (en) | Energy saving driving circuit and associated method for a solid state relay | |
| Sharanya et al. | Design of low-power explicit type pulse-trigger generator for flip-flops | |
| RU2278468C1 (ru) | Счетный триггер власова | |
| UA116381U (uk) | Формувач періодичної послідовності фіксованою шпаруватістю, яка дорівнює трьом, з програмованою тривалістю імпульсів і затримкою початку формування | |
| RU2005114902A (ru) | Фазосдвигающее устройство | |
| RU169426U1 (ru) | Устройство генерации частотно-модулированных прямоугольных импульсов | |
| Li et al. | A novel charge recovery logic structure with complementary pass-transistor network | |
| RU168665U1 (ru) | Устройство генерации частотно-манипулированных прямоугольных импульсов | |
| SU756612A1 (ru) | Кдущип мультивибратор \ 1 | |
| Ahmad et al. | Microcontroller Based Advanced Triggering Circuit for converters/Inverters | |
| UA131530U (uk) | Формувач багатофазної послідовності імпульсів з перенастроюваною тривалістю, затримкою початку формування і програмованою кількістю фаз | |
| RU2006126498A (ru) | Устройство для контроля средств связи | |
| SU372686A1 (ru) | Всесоюзн.^я i | |
| SU843204A1 (ru) | Устройство дл формировани задержкии длиТЕльНОСТи иМпульСА | |
| Narwal et al. | Design and analysis of pass transistor logic based implicit pulse-triggered flip-flop |