[go: up one dir, main page]

KR940005177B1 - 펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로 - Google Patents

펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로 Download PDF

Info

Publication number
KR940005177B1
KR940005177B1 KR1019900016842A KR900016842A KR940005177B1 KR 940005177 B1 KR940005177 B1 KR 940005177B1 KR 1019900016842 A KR1019900016842 A KR 1019900016842A KR 900016842 A KR900016842 A KR 900016842A KR 940005177 B1 KR940005177 B1 KR 940005177B1
Authority
KR
South Korea
Prior art keywords
circuit
signal
pulse pattern
input
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
KR1019900016842A
Other languages
English (en)
Other versions
KR910009104A (ko
Inventor
히또아끼 오와시
고오지 미나베
가쯔유끼 와따나베
고이찌 오노
겐지 이찌게
히로또 야마우찌
Original Assignee
가부시끼가이샤 히다찌세이사꾸쇼
미다 가쓰시게
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP2201553A external-priority patent/JPH0487494A/ja
Application filed by 가부시끼가이샤 히다찌세이사꾸쇼, 미다 가쓰시게 filed Critical 가부시끼가이샤 히다찌세이사꾸쇼
Publication of KR910009104A publication Critical patent/KR910009104A/ko
Application granted granted Critical
Publication of KR940005177B1 publication Critical patent/KR940005177B1/ko
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/77Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
    • H04N9/78Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/68Circuits for processing colour signals for controlling the amplitude of colour signals, e.g. automatic chroma control circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로
제1도 및 제2도는 각각 본 발명의 실시예를 도시한 블럭도.
제3도는 본 발명의 기술이 적용된 휘도/반송 색분리회로의 1실시예를 도시한 블럭도.
제4도 및 제5도는 각각 본 발명의 실시예에 따른 필터회로를 도시한 블럭도.
제6도는 본 발명의 실시예에 따른 휘도/반송 색분리회로를 도시한 블럭도.
제7도 및 제8도는 각각 제6도에 도시한 펄스패턴 억압회로의 다른 실시예를 도시한 블럭도.
제9도는 본 발명의 또 다른 실시예를 도시한 블럭도.
본 발명은 자기기록 재생장치 등에 사용되는 컬러화상 또는 영상신호 처리회로에 관한 것으로, 특히 노이즈제거 또는 감소용 필터회로, 필터회로를 사용해서 분리된 휘도 신호와 분리된 반송 색신호를 가산 또는 혼합하여 복합 컬러화상(영상) 신호를 생성하는 회로 및 상기 복합 컬러화상신호에서 휘도신호와 반송 색신호를 추출하는 휘도/색신호 분리회로에 관한 것이다.
가정용의 자기녹화 재생장치(이차, VTR이라 한다)에 의해 생성된 화질을 개선하기 위한 시도로서, 기록대역을 넓힌 규격이 새롭게 개발되고 있다. 예를 들면, S-VHS 규격에서는 주파수대역이 5MHz로 넓게 되어 있으므로, 화상 또는 영상신호를 휘도신호(Y)와 반송 색신호(C)로 분리하는 Y/C분리회로의 성능을 향상할 필요가 있었다. 그러나, 이러한 현상태의 기술에서는 Y/C분리도는 고작 30dB정도이다. 따라서, 휘도신호내에 반송 색신호성분이 필수적으로 잔류하게 된다.
종래에서는 이러한 잔류 반송 색신호성분을 제거하기 위해서, 빗형상 라인필터를 사용하고 있었다. 이러한 기술의 예로서는 일본국 특허공개공보 소화63-27188호에 기재되어 있는 것이 있다.
또, 패턴을 사용해서 신호를 필터링하기 위해 설계된 필터의 예로서는 "IEEE Trans. on consumer Electronics, Vol. CE-28, NO. 3(1982.8), pp. 157∼167에 개시된 것이 있다.
또, 컬러 화상신호에서 휘도신호와 반송 색신호를 분리하는 휘도/반송 색신호 분리회로에 관한 예로서는 "IEEE Trans. on consumer Electronics, Vol. CE-31, NO. 3(1983.8), pp. 240∼254" 및 일본국 특허공개공보 평성1-108890호에 기재된 것이 있다.
휘도신호내에 반송 색신호 성분이 잔류하는 경우에는 재생시에 복합 영상신호를 얻기 위해 재생 휘도신호와 반송 색신호를 가산하면, 휘도신호내에 포함된 잔류 색신호 성분과 반송 색신호 사이의 간섭에 의해 제로비트(zero beat)가 발생하므로, 컬러 므와레(color Moire)가 발생한다.
상술한 공지의 기술의 경우에서는 휘도신호가 빗형상 라인필터를 통과하는 것에 의해, 휘도신호의 고주파 성분이 수직방향으로 풀어지거나 느슨하게 된다. 이것에 의해, 수직방향의 해상도가 저하되는, 소위 "흐려진 영상"이 나타난다는 문제점이 있었다.
또, 상기 "IEEE Trans. on consumer Electronics, Vol. CE-28, NO. 3(1982년 8월), pp. 157∼167에 개시된 필터회로는 신호가 각각 소정주기의 데이타열로 구성된다는 가정 하에서 설계되어 있으며, 필터링은 노이즈에 의한 데이타 열패턴의 변형을 수정하는 것에 의해 실현된다.
그러나, 상기 필터회로는 2개의 정 및 2개의 부 논리변환회로를 사용하고 있으므로, 최소값 선택(MIN)회로, 최대값 선택(MAX)회로 등을 필요로 하는 회로의 수가 매우 많게 되어 회로의 규모가 크게 된다는 문제점이 있었다.
또, "IEEE Trans. Vol. CE-31"에 개시된 기술에서는 멀터 버스트의 에지부에서 크로스컬러 현상과 휘도신호의 해상도의 저하가 발생한다는 문제점이 있었다. 또, 일본국 특허공개공보 평성1-108890호에 개시된 기술은 상기 문제를 효과적으로 해소할 수 있는 것이다. 그러나, 이 기술은 종래의 휘도/반송 색신호 분리회로에서는 문제로 되지 않았던 색신호의 수직에지부에서 잘못된 보정을 해버리는 도트방해가 발생한다는 또 다른 문제점이 있었다.
본 발명의 제1의 목적은 휘도신호와 반송 색신호를 혼합하거나 가산한 경우에, 컬러 므와레의 발생을 억제하며, 또한 휘도신호의 수직해상도의 저하를 방지하는 회로를 제공하는 것이다.
본 발명의 제2의 목적은 회로규모를 축소할 수 있도록 한 필터회로를 제공하는 것이다.
본 발명의 제3의 목적은 상기 필터회로를 이용하여 수직에지부에서도 필터회로의 오동작을 방지할 수 있도록 한 휘도/반송 색신호 분리회로를 제공하는 것이다.
상기 본 발명의 목적을 달성하기 위해서 본 발명은 휘도신호를 적응형 색(C) 빗형상 라인필터를 통과시키고, 그 출력신호를 리미터회로에 의해 진폭 제한한 후 본래의 휘도신호에서 감산한다. 또, 반송 색신호를 휘도신호에 가산하거나 혼합하여 출력신호로서 복합 컬러화상(영상) 신호를 구성한다.
또, 본 발명의 개념에 기초해서 발행된 일본국 특허공개공보 평성1-319387호에는 휘도/색신호 분리회로의 예가 개시되어 있다.
이하, 본 발명의 실시예를 도면에 따라서 설명한다.
또, 실시예를 설명하기 위한 모든 도면에서 동일한 기능을 갖는 것은 동일한 부호를 붙여서 그 반복적인 설명은 생략한다.
제1도는 본 발명의 1실시예에 따른 컬러화상 또는 영상신호 처리회로의 블럭도로서, 서로 분리된 휘도신호와 반송 색신호에서 복합 컬러화상신호를 발생하는 것이다.
제1도에 있어서, (1)은 휘도신호 Y의 입력단자, (2)는 반송 색신호의 C의 입력단자, (3)은 복합 컬러화상(영상)신호 V의 출력단자, (10)은 대역통과필터(이하, BPF라 한다), (20)은 1H 지연회로(1H는 1수평주사기간), (30)은 부호 반전회로, (40) 및 (43)은 최소값 선택(MIN)회로, (41) 및 (42)는 최대값 선택(MAX)회로, (44)는 제1의 가산회로, (50)은 리미터회로, (60)은 감산회로, (70)은 제2의 가산회로, (80)은 적응형(C) 빗형상 라인필러(즉, 반송 색신호를 분리하여 출력하는 빗형상 라인필터)이다.
입력단자(1)을 거쳐서 입력된 휘도신호 Y는 적응형(C) 빗형상 라인필러(80)과 감산회로(60)의 플러스(+) 단자에 입력된다. 적응형(C) 빗형상 라인필터(80)은 다음에 상세하게 기술하는 바와 같이, BPF(10)에 의해 색신호 주파수대역으로 대역 제한된 fH/2에 대응하며 또한 기수배인 주파수(fH는 수평주파수)를 통과하는 특성을 갖는다. 적응형(C) 빗형상 라인필터(80)의 출력신호는 리미터회로(50)에 의해 진폭 제한된 후, 감산회로(60)의 마이너스(-) 단자에 입력된다. 감산회로(60)에서는 휘도신호 Y에서 적응형(C) 빗형상 라인필러(80)에서 검출된 잔류색신호성분과 노이즈성분이 감산된다. 감산회로(60)의 출력신호 Y'와 반송색신호 C는 가산회로(70)에서 가산된 후, 단자(3)에서 복합 컬러화상 또는 영상신호V로서 출력된다.
상술한 바와 같이, 감산회로(60)을 거쳐서 가산되거나 혼합될 반송 색신호 C의 주파수영역의 신호성분을 제거하는 것에 의해, 휘도신호 Y'와 반송 색신호 C가 가산 또는 혼합되더라도 반송 색신호 C는 하등 방해를 받는 일이 없어 컬러 므와레를 일으키는 일이 없게 된다.
다음에, 적응형(C) 빗형상 라인필러(80)에 대해서 설명한다. 적응형(C) 빗형상 라인필터(80)의 입력신호는 BPF(10)에서 반송 색신호의 주파수대역으로 대역 제한되고, 그의 출력신호는 최소값 선택(MIN) 회로(40) 및 최대값 선택(MAX)회로(41)에 각각 반전된 후, 최소값 선택회로(40) 및 최대값 선택회로(41)에 입력된다. 반송 색신호의 위상이 1H마다 반전되므로, 최소값 선책회로(40)과 최대값 선택회로(41)에 직접 입력된 반송 색신호는 1H지연되어 부호반전된 이들 회로(40) 및 (41)에 입력된 반송 색신호와 동상으로 된다. 즉, 수직방향으로 색상(컬러)과 포화도(밀도)가 변화하고 있지 않으면, 부호반전된 1H전,후의 반송 색신호는 동일한 신호레벨로 된다. 최소값 선택회로(40)은 입력된 양 신호 중에서 작은 레벨을 갖는 신호를 출력으로서 선택한다. 마찬가지로, 최대값 선택회로(41)은 큰 쪽의 레벨의 신호를 출력으로서 선택한다. 선택회로(40) 및 (41)의 출력신호는 각각 최대값 선택회로(42) 및 회소값 선택회로(43)의 입력에 공급된다. 이들 선택회로(42) 및 (43)의 다른 입력단자에는 0레벨의 신호가 입력된다. 선택회로(42) 및 (43)에 입력된 색신호와 0레벨을 레벨 비교한 후, 최대레벨 및 최소레벨을 각각 선택한 후, 가산회로(44)에 의해 가산한다.
다음의 표 1은 1H지연전의 신호 A와 1H지연해서 부호반전된 신호 B의 대표값과 적응형(C) 빗형상 라인필터의 대응하는 출력신호 X 사이의 관계를 나타낸 것이다.
[표 1]
상기 표 1에서 알 수 있는 바와 같이, 신호 A 및 B의 값이 동일부호인 경우에는 절대값이 작은 쪽의 신호가 색신호성분으로서 선택되어 출력된다. 한편, 신호 A 및 B가 다른 신호인 경우에는 0레벨 신호가 선택된다. 신호 A 및 B가 동일부호인 경우에는 색신호성분이 존재한다고 간주하고, 다른 부호의 신호인 경우에는 휘도신호성분이 존재한다고 고려된다. 따라서, 적응형(C) 빗형상 라인필터(80)에 의해 색신호를 분리할 수 있다.
또, 휘도신호의 수직에지부에서는 신호 A가 1이고 신호 B가 0, 또는 신호 A가 0이고 신호 B가 1로 된다. 그러나, 그 경우에도 적응형(C), 빗형상 라인필터의 출력은 0으로 된다. 종래의 빗형상 라인필터에서는 색신호성분을 분리하기 위해 휘도신호의 수직에지부에서 에러 검출을 실행하므로, 수직해상도가 저하해 버린다. 그러나, 본 발명의 시스템에서는 색시호의 분리가 휘도신호의 수직에지부에서 실행되지 않으므로, 수직해상도가 저하하는 것을 방지할 수 있다.
한편, 색신호의 수직에지부에서도 신호 A가 1이고 신호 B가 0이거나 그 반대로 되어도 좋다. 이 경우에도 적응형(C) 빗형상 라인필터(80)의 출력은 0으로 된다. 신호 A가 1이고 신호 B가 0인 색신호의 수직에지부에서의 색신호의 레벨은 본질적으로 1이다. 그러나, 이 경우에 색신호는 검출되지 않는다. 따라서, 색신호의 수직에지부에서 컬러 므와레를 제거할 수 없다고 하더라도 휘도신호의 수직해상도의 저하를 방지할 수 있다. 또, 컬러 므와레도 색신호의 수직에지부의 1라인에서만 나타나므로, 문제로 되지 않는다.
또, 리미터회로(50)은 적응형(C) 빗형상 라인필터(80)의 출력레벨이 큰 경우에 진폭 제한을 위해 사용된다. 1H지연선을 사용한 라인형 빗형상 라인필터인 경우에서는 휘도신호의 경사패턴과 색신호를 서로 구별하는 것이 불가능하게 된다. 따라서 휘도신호의 경사패턴으로 에러 검출을 실행하여 고레벨이 출력된다. 따라서, 이러한 고레벨을 그대로 휘도신호 Y에서 감산하면, 휘도신호의 경사 해상도가 현저하게 저하된다. 이러한 저하를 방지하기 위해서, 리미터회로(50)을 사용하고 있다.
휘도신호의 경사패턴과 색신호는 프레임지연을 사용한 프레임형 빗형상 라인필터에 의해 분리 가능한 것이 알려져 있다. 따라서, 단자(3)에서 출력된 신호를 프레임형 빗형상 라인필터를 사용한 텔레비젼 수상기에 접속하는 것에 의해 보다 효과적으로 시청할 수 있다.
반대로, 이러한 텔레비젼 수상기가 라인형 빗형상 라인필터를 사용하는 경우에는 리미터회로(50)을 제거하여도 본 발명의 효과는 하등 손상되지 않는다.
제2도는 본 발명의 다른 실시예에 따른 컬러화상 신호처리회로를 도시한 것으로서, 1쌍의 1H지연회로를 사용하여 휘도신호를 1H지연시키는 것이다. 제2도에 도시한 회로구성은 제1도에 도시한 실시예와 부분적으로 공통의 특징을 공유한다. 따라서, 제2도에서는 제1도에 대응하는 부분에는 동일부호를 붙여서 그 중복설명은 생략한다. 제2도에 있어서, (10'), (11') 및 (92)는 각각 대역통과필터(BPF), (21)은 1H지연회로, (61)은 가산회로, (91)은 가산회로(44)의 출력신호의 진폭을 1/2배하는 감쇠회로이다. 가산회로(44)와 감쇠회로(91)은 최소값 선택회로(42)의 출력신호의 진폭을 가산하여 진폭의 평균을 출력한다.
단자(1)을 거쳐서 입력된 휘도신호 Y은 BPF(10')와 1H지연회로(20)의 입력에 공급된다. 1H지연된 휘도신호 Y는 BPF(11')를 거쳐서 1H지연회로(21)에 입력된다. 1H지연회로(21)의 출력은 각각 최소값 선택회로(40)과 최대값 선택회로(41)에 입력된다. 일반적으로, BPF를 제조하는 경우에 급격한 필터특성을 실현하고자 하면, 그 회로규모가 급격히 증대한다. 이 상황하에서, BPF는 회로규모를 축소하기 위해 2단으로 분할해서 구성한다. 제2도에 도시된 BPF(10')와 (11')는 제1도에 도시한 BPF와 비교해서 넓은 대역특성을 갖는다. BPF(92)는 BPF910')와 (11')의 특성을 보완한다. 이 목적을 위해서, BPF(10') 및 (92)와 BPF(11') 및 (92)이 전체특성은 BPF(10)의 특성과 동일하게 되도록 설계되어 있다. 색신호의 위상이 1H마다 반전되므로, BPF(11')의 출력신호는 부호 반전회로(30)에 의해 부호 반전된다. 이것에 의해, 수직방향으로 색이 변화하지 않는 경우에는 BPF(10'), 부호 반전회로(30), 1H지연회로(21)의 출력 신호레벨이 서로 동일하게 된다. 다음의 표 2는 각각 BPF(10'), 1H지연회로(21) 및 부호 반전회로(30)의 출력신호 A, B 및 M 의 대표값과 감쇠회로(91)의 출력신호 X 사이의 관계를 나타낸 것이다.
[표 2]
표 2에서 알 수 있는 바와 같이, 수직방향으로 변화가 없는 색신호 부분에서는 출력 X가 1이고, 색신호가 분리된다. 휘도신호 부분에서는 출력 X가 0이다. 휘도신호의 수직에지 부분에서는 출력 X가 0.5로 되고, 에러 검출이 발생한다. 그러나, 이 부분은 리미터회로에 의해 진폭 제한되므로, 휘도신호의 해상도 저하는 어떠한 재료상의 문제를 일으키는 일이 없어 실질적으로 무시할 수 있다. 색신호의 수직에지부분에서는 출력 X가 1로 된다. 이 실시예에 의하며, 색신호를 정확하게 분리할 수 있으므로, 컬러 므와레를 제거할 수 있다. 또, 적응형(C) 빗형상 라인필터의 동작에 의해, 휘도신호의 수직방향의 풀어짐이나 슬랙(slack) 등이 나타나지 않는다. 또, 휘도신호의 진폭이 약간 저하하지만, 리미터회로에서 에러 검출된 신호레벨이 제한되므로, 시각적으로는 거의 문제로 되지 않는다.
제3도는 복합 영상신호를 휘도신호와 반송 색신호로 분리하는 Y/C분리회로와 본 발명의 1실시예에 따른 컬러 므와레 제거용 빗형상 라인필터를 사용한 복합 화상신호를 얻는 회로와를 결합한 경우를 도시한 블럭도이다.
제3도에 있어서, (4)는 Y/C(휘도/색) 분리된 휘도신호의 출력단자, (5)는 Y/C분리된 반송 색신호의 출력단자, (31) 및 (93)은 각각 신호 반전회로, (100)∼(105)는 신호전환스위치(MPX) 회로이다. 제3도의 회로를 Y/C분리회로로서 사용하는 경우, 전환스위치(MPX)회로(100)∼(105)는 입력단자 R에서의 신호가 선택되어 출력되도록 전환된다. 한편, 컬러 므와레를 억제 또는 제거하기 위해 제3도의 회로를 적응형(C) 빗형상 라인필터로서 사용하는 경우에는 전환스위치회로(100)∼(105)는 입력단자 D, 2D, 3D에서의 신호가 선택되어 출력되도록 전환된다.
이러한 Y/C분리회로의 동작에 대해서는 "IEEE Trans. on consumer Electronics, Vol. CE-31, NO. 3,1985년 8월, pp. 224∼247에 상세하게 기술되어 있다. 따라서, Y/C분리회로에 대한 설명은 생략한다.
제3도에 도시한 회로를 휘도신호와 색신호를 합성하여 복합 컬러화상신호를 얻기 위한 회로로서 사용하는 경우, 이 회로는 상기 목적을 달성하기 위해 적응형(C) 빗형상 라인필터를 포함하고, 전환스위치(MPX)회로(104)는 단자 D측에 접속되고, 전환스위치회로(100)∼(103) 및 (105)는 단자 2D 측에 접속되어 제1도에 도시한 바와 같은 회로를 구성한다. 이 회로의 구성에 의해, 부호 반전회로(30)은 1H지연회로(20)의 바로 앞에 마련되어 있고, 감산회로(60) 대신에 부호를 고려해서 가산회로(61)을 사용하고 있다. 이러한 점이 제1도에 도시한 회로구성과 제3도에 도시한 회로구성의 차이점이다. 상술한 Y/C분리회로를 포함한 회로구성을 적응형(C) 빗형상 라인필터로서 사용하는 경우에는 전환스위치(MPX)회로(104)를 단자 D측에 접속하고, 전환스위치회로(100)∼(103) 및 (105)를 각각의 단자 3D 측에 접속한다.
또한, 상기 설명에서는 각 회로소자의 지연을 고려하지 않았다. 그러나, 실제의 회로에서는 이러한 지연은 피할 수 없는 것이다. 따라서, 신호라인이 먼저 다시 결합된 분기선으로 분기되면, 이 분기선의 지연을 서로 동일하게 하는 것이 필요하다. 이 경우, 대상의 영상신호 처리를 디지탈 신호처리를 사용해서 실현하는 경우, D형 플립플롭을 사용하는 것에 의해 상술한 문제점을 해소할 수 있다. 이 경우, 지연시간을 정확하게 제어할 수 있으므로, 주파수 어긋남 등의 특성저하를 일없이 양호한 특성이 얻어진다.
제3도에 도시한 영상신호 처리장치의 실시예에 있어서의 구성은 컬러 므와레 제거용 빗형상 라인필터로서 제3도의 구성을 선택 가능하게 변경하여 제1도에 도시한 구성을 형성하거나 다른 회로구성을 형성할 수 있다. 제1도에 도시한 구성이 선택된 경우, 단자(4)에서 얻어진 휘도신호의 중심은 단자(1)을 거쳐서 입력된 휘도신호와 일치한다. 한편, 다른 구성이 선택된 경우, 단자(4)에서 얻어진 휘도신호의 중심은 1H지연된 휘도신호로 된다.
본 발명에 따른 빗형상 라인필터를 VTR(비디오 테이프 레코더)에 사용한 경우, 빗형상 필터는 VTR의 재생 색신호 처리회로의 인접트랙으로부터의 색신호 누화를 제거하기 위해 사용된다. 이 목적을 위해, 일반적으로 1H지연선을 사용한 빗형상 라인필터를 사용한다. 따라서, 색신호 처리회로의 라인의 1/2에 해당하는 양만큼 지연된다. 이 경우, 휘도신호의 컬러 므와레 제거용 빗형상 라인필터는 제1도에 도시한 회로구성으로 된다. VTR 사이에서 더빙편집이 실행될 때, 편집 후의 재생신호는 2번의 재생 색신호처리, 즉 한 번은 편집을 위해 재생되고, 다음은 편집된 후에 다시 테이프를 재생하는 처리를 거친다. 따라서, 색신호가 인접트랙의 누화를 제거하기 위해 2회 빗형상 라인필터를 거쳐야 하므로, 색신호의 중심은 전체 1라인만큼 지연된다. 이 경우, 휘도신호는 1라인만큼 지연될 수 있다. 이것을 위해 상술한 다른 회로구성은 편집시에 휘도신호에 사용될 컬러 므와레 제거용 빗형상 라인필터로서 선택되어도 좋고, 제1도에 도시한 구성의 빗형상 라인필터는 편집에서 발생하는 테이프의 재생시에 사용되어도 좋다. 이 경우, 전체 1라인에 대응하는 지연이 수반된다. 이것에 의해, 색신호와 휘도신호의 중심이 서로 일치되어 컬러 어긋남이 억제된다.
상술한 본 발명의 실시예에 의하면, 휘도신호에 포함된 잔류 색신호성분을 분리하여 제거할 수 있으므로, 휘도신호의 분리에 에러가 발생할 가능성이 없어 신뢰성을 향상시킬 수 있다. 휘도신호가 잘못 분리된 경우에도 리미터회로에 의해 그 레벨을 거의 무시할 수 있는 레벨로까지 억압할 수 있다. 따라서, 휘도신호의 수직해상도의 저하를 방지할 수 있다. 또한, 휘도신호와 색신호의 가산시에 나타나는 컬러 므와레를 제거할 수 있다.
제4도는 노이즈 억압필터에 응용한 본 발명의 실시예를 도시한 블럭도이다. 제4도에 있어서, (201)은 입력단자, (202) 및 (203)은 지연회로, (204)는 정의 펄스패턴 억압회로, (230)은 최소값 선택회로(이하, MIN회로라 한다), (229)는 최대값 선택회로(이하, MAX회로라 한다), (208)은 부의 펄스패턴 억압회로, (232)는 MAX회로, (231)은 MIN회로, (212)는 레벨 비교회로, (213)은 전환스위치로, (214)는 출력단자이다.
제4도에 있어서, 입력단자(201)을 거쳐서 신호 데이타가 소정의 주기로 입력된 후, 이들 데이타의 주기와 동일한 지연량으로 직렬접속된 지연회로(202) 및 (203)에서 순차적으로 지연된다. 이들 지연회로(202) 및 (203)의 출력데이타와 입력데이타는 각각 정의 펄스패턴 억압회로(204) 및 부의 펄스패턴 억압회로(208)에 공급된다.
정의 펄스패턴 억압회로(204)에 있어서, MAX회로(229)는 지연회로(203)의 입력데이타 D3과 출력데이타 D1중의 큰 쪽의 값을 선택하고, MIN회로(231)에서의 출력에이타와 지연회로(202)의 출력데이타 D2중의 작은 쪽의 값을 선택한다. 따라서 데이타 D1, D2및 D3의 정의 펄스패턴이 정의 펄스패턴 억압회로(204)에 의해 억압된다.
부의 펄스패턴 억압회로(208)에 있어서, MIN회로(231)은 데이타 D1과 D3중의 작은 쪽의 값을 선택하고, MAX회로(232) MIN회로(231)에서의 출력데이타와 데이터 D2중의 큰 쪽의 값을 선택한다. 따라서, 데이터 D1, D2및D3의 부의 펄스패턴이 부의 펄스패턴 억압회로(208)에 의해 억압된다.
정의 펄스패턴 억압회로(204)는 D2〉D1이고 또한 D2〉D3일 때, 데이타 D1과 D3중의 큰 값을 출력하고, 그 이외일 때에는 데이터 D2를 출력한다.
부의 펄스패턴 억압회로(208)은 D1〉D2이고 또한 D3〉D2일 때, 데이타 D1또는 D3중의 작은 값을 출력하고, 그 이외일 때에는 데이타D2를 출력한다.
이상의 입력데이타 D1,D2및 D3의 각종 펄스패턴에 대한 정의 펄스패턴 억압회로(204)와 부의 펄스패턴 억압회로(208)의 출력데이타를 다음의 표 3에 나타낸다.
[표 3]
상기 설명에서 알 수 있는 바와 같이, 제4도에 도시한 본 발명의 실시예에 의한 간략화된 회로구성에 의해 노이즈를 효과적으로 억제할 수 있다.
제5도는 본 발명에 의한 필터회로의 다른 예를 도시한 블럭도이다. 제5도에 있어서, (233) 및 (234)는 각각 MIN/MAX회로, (235) 및 (236)은 레벨 비교회로, (237) 및 (238)은 EOR(배타적 OR)회로, (239) 및 (240)은 전환 스위치회로이다. 제4도에 도시한 필터회로에서 알 수 있는 바와 같이, MAX회로(229) 및 MIN회로(231)은 서로 대칭이고, MIN회로(230)과 MAX회로(232)도 서로 대칭이다. 즉, 보다 큰 값의 MAX 선택과 보다 작은 MIN 선택은 서로 역의 관계에 있다. 반면에, 제5도에 도시한 필터회로의 경우에서의 구성은 신호데이타가 정의 펄스패턴일 대 MIN회로(233)과 MAX회로(234)가 MAX회로 및 MIN회로로서 각각 동작하고, 신호데이타가 부의 펄스패턴일 대 MIN회로 및 MAX회로로서 각각 동작한다.
EOR회로(237) 및 (238)은 비교회로(212)의 정 또는 부의 펄스패턴 결과에 따라 레벨 비교회로(235) 및 (236)의 결과를 그대로 또는 반전시켜서 출력하므로, MIN회로(233)과 MAX회로(234)가 MIN회로 또는 MAX회로로서 동작하게 된다. 데이터 D2와 D3의 값에 따른 MIN회로(233)과 MAX회로(234)의 동작을 요약하면, 다음의 표 4에 나타낸 바와 같이 된다.
[표 4]
표 4에서 알 수 있는 바와 같이, 제5도에 도시한 회로구성에서는 회로구성을 전환하는 일없이 정의 펄스패턴의 억압을 서로 전환할 수 있으므로, 제4도에 도시한 회로구성보다 회로구성을 간략화할 수 있으면서 마찬가지의 효과가 얻어진다.
다음에, 상기 실시예를 적용한 본 발명의 실시예에 따른 휘도/반송 색신호 분리회로에 대해서 설명한다.
제6도는 본 발명의 실시예에 의한 휘도/반송 색신호 분리회로를 도시한 블럭도이다. 제6도에 있어서, (248)은 입력단자, (249) 및 (250)은 라인 지연회로, (251)∼(253)은 대역통과필터(BPF) (254)는 인버터, (247) 및 (247')은 펄스패턴 억압회로, (272) 및 (273)은 가산회로, (372) 및 (373)은 감쇠회로, (257)은 인버터, (258)은 가산회로, (259) 및 (260)은 각각 출력단자이다. 펄스패턴 억압회로(247) 및 (247')는 제4도에 도시한 바와 같이 정의 펄스패턴 억압회로(204), 부의 펄스패턴 억압회로(208), 레벨 비교회로(212) 및 전환 스위치회로(213)으로 각각 구성되거나 또는 제5도에 도시한 바와 같이 MIN/MAX회로(233), (234)와 레벨 비교회로(212)로 구성되어도 좋다.
입력단자(248)을 거쳐서 입력된 컬러화상신호 VBS는 라인 지연회로(249)에 의해 지연되어 지연 컬러화상신호 VBSD가 얻어지고, 이 지연 컬러화상신호 VBSD는 다시 라인 지연회로(250)에서 지연되어 지연 컬러화상(영상)신호 VBS2D가 얻어진다. 이들 지연된 컬러화상신호VBS, VBSD,VBS2D는 각 색신호의 주파수 대역과 대략 동일한 대역폭을 갖는 대역통과필터(BPF)(251), (252) 및 (253)을 거쳐서 대역 제한되어 색신호 주파수대역의 신호성분 B3,B2및 B1(이하 크로마 대역성분이라 한다)이 추출된다. 크로마 대역성분 B1및 B3과 크로마 대역성분 B2를 인버터(254)에서 위상 반전해서 얻어진 크로마 대역성분가 펄스패턴 억압회로(247)에 공급된다.
또한, 크로마 대역성분 B1∼B3의 각각은 상술한 주파수대역의 휘도신호 성분을 포함하는 색(반송 색) 신호이다.
또, 라인 지연회로(249) 및 (250)은 동일시간 간격의 동상의 3라인의 색신호를 얻기 위해 마련된다. 예를 들면, NTSC방식의 경우, 색신호의 색부 반송파는 1라인마다 위상 발전한다. 따라서, 라인 지연회로(249) 및 (250)의 지연량을 1라인과 동일하게 해서 선택하는 것에 의해, 크로마 대역성분 B1,,B3중의 색신호의 색부 반송파가 서로 동상으로 된다. 마찬가지로, PAL방식의 경우에 있어서도 라인 지연회로(249) 및 (250)의 각각의 지연량을 2라인과 동일하게 설정한다.
펄스패턴 억압회로(247)에 입력된 크로마 대역성분 B1, ,B3은 상술한 제4도의 데이타 D1,,D2, D3에 각각 대응한다.
여기서, 어떤 시점에서 크로마 대역성분 B1,,B3에 관해서 수직방향으로 상관이 있는 경우에는B1,≥≥B3또는 B1≤B3이다. 또, 펄스패턴 억압회로(247)은 크로마 대역성분를 선택해서 출력한다. 이 경우에는 크로마 대역성분가 인버터(254)에서 위상 반전되더라도 크로마 대역성분 B1,, B3사이에 상기의 레벨관계가 있으므로, 크로마 대역성분는 색신호만으로 구성되고, 휘도성분이 포함되지 않는다.
크로마 대역성분 B2에 휘도성분이 포함되어 있으면, 인버터(254)에 의해 크로마 대역성분 B2가 위상반전되는 것에 의해,>B1, B3또는<B1, B3로 된다. 이 경우, 크로마 대역성분 B1,,B3에서 정 또는 부의 펄스패턴이 발생한다. 따라서, 펄스패턴 억압회로(247)은 크로마 대역성분 B1또는 B3중의 어느 것인가를 선택하고, 신호 F2를 출력함과 동시에 정 또는 부의 펄스패턴을 억압한다.
크로마 대역성분 B1는 가산회로(273)에서 가산되고, 감쇠회로(373)을 거쳐서 1/2배로 진폭이 감쇠되어 출력되며, 크로마 대역성분와 B3은 가산회로(272)에서 가산되고, 감쇠회로(372)를 거쳐서 1/2로 진폭이 감쇠되어 출력된다. 감쇠회로(272) 및 (373)의 출력신호 A2및 A1은 펄스패턴 억압회로(247)의 출력성분 F2와 함께 펄스패턴 억압회로(247')에 공급된다.
입력성분 A1, F2및 A2는 각각 제4도에 도시한 데이터 D1, D2, D3에 대응한다. 따라서, 펄스패턴 억압회로(247')는 입력성분 A1, F2, A2에 대한 정 또는 부의 펄스패턴을 대응적으로 억압한다.
크로마 대역성분 B1,, B3의 각각이 휘도신호 성분만으로 구성될 때에는
B1,, B3 〓1, -1. 1
이다. 따라서, 성분 F2는 1이고, 성분 A1 〓A2 〓"0"으로 된다. 이것은 펄스패턴 억압회로(247')에 대해서는 정의 펄스패턴이므로, 성분 A1또는A2중의 어느 것인가 한쪽이 선택된다. 그 결과, 펄스패턴 억압회로(247')의 출력성분은 0이다.
크로마 대역성분 B1,,B3이 각각 "1","-1","0"으로 되는 휘도신호의 에지부에 대해서도 마찬가지이다.
또, 동일색의 화면의 1라인만이 컬러로 되지 않고, 크로마 대역성분가 이 라인으로 구성되었을 때에는 크로마 대역성분 B1,,B3은 각각 "±1","0","±1"로 되고, 펄스패턴 억압회로(247)에 대해서는 정 또는 부의 펄스패턴으로 된다. 따라서, 성분 F2는 "±1"로 된다. 한편, 가산회로(273), (272)의 출력성분은 각각 감쇠회로(3737), (372)에서 ±1/2로 감쇠되므로, 성분 A1, F2, A2는 펄스패턴 억압회로(247')에 대해서 각각 ±1/2, ±1, ±1/2로 되어 정 또는 부의 펄스패턴으로 된다. 그 결과, 펄스패턴 억압회로(247')의 출력성분은 ±1/2로 된다.
이와 같이 해서, 완전하게 잘못된 분리를 회피할 수는 없지만, 이 잘못된 분리에 의한 영향은 무시할 수 있을 정도로 억압된다.
또, 마찬가지로 해서, 인접하는 라인에 대해서 1라인만이 컬러로 되어 있는 경우(즉, B1,,B3= 0, ±1, 0)에는 색신호를 완전하게 분리하는 것은 불가능하다. 그러나, 출력단자(260)에서 얻어지는 휘도신호 Y에 잔류하는 잔류 색신호성분을 충분히 감쇠할 수 있다.
제7도는 제6도에 있어서의 점선으로 둘러싸인 펄스패턴 억압회로(274)의 다른 구체적인 예를 도시한 블럭도이다. 제7도에 있어서, (275)∼(277)은 입력단자, (278)은 레벨 비교회로, (279)∼(281)은 MAX회로, (282)∼(284)는 MIN회로, (285), (286)은 가산회로, (385), (386)은 가산회로 (285), (286)에서의 출력신호의 진폭을 1/2로 감쇠하는 감쇠회로, (287)은 전환 스위치회로, (288)은 출력단자이다.
제7도에 있어서, 입력단자(275), (276), (277)에는 제6도에 도시한 크로마 대역성분 B3,,B1이 각각 입력되어 있다. 레벨 비교회로(278)은 크로마 대역성분 ,B3의 레벨을 비교하여>B3일 때 값이 "1"로 되는 제어신호 M을 생성하고,, B3일 때 값이 0으로 되는 제어신호 M을 생성한다. 전환 스위치회로(287)은 상기 제어회로 M에 의해서 제어되고, 제어신호 M이 "1"일 때 MAX회로(280)의 출력성분을 선택하고, 제어신호 M이 "0"일 때 MIN회로(283)의 출력성분을 선택한다.
MAX회로(279)는 크로마 대역성분 B1, B3중의 레벨이 큰 쪽을 선택하고, MIN회로(282)는 MAX회로(279)에서 선택된 성분과 크로마 대역성분중의 레벨이 작은쪽을 선택한다. 마지막으로, MAX회로(279)에서 선택된 성분과 크로마 대역성분 B2는 가산회로(285)에서 가산되어 감쇠회로(385)에서 1/2로 진폭이 감쇠된다. 즉, 상기 2개의 성분은 가산회로(285) 및 감쇠회로(385)를 거쳐서 가산되어 평균화된다.
MAX회로(279)와 MIN회로(282)는 B1,, B3을 각각 입력으로서 받는 정의 펄스패턴 억압회로를 구성하도록 협동하고, 제4도에 도시한 정의 펄스패턴 억압회로(204)와 동일한 방법으로 동일구성으로 동작한다.
또, MIN회로(284)는 크로마 대역성분 B1, B3중의 레벨이 작은 쪽을 선택하고, MAX회로(281)은 MIN회로(284)에서 선택된 크로마 대역성분중의 레벨이 큰 쪽을 선택한다.
이것에 의해, 상기 MIN회로(284)와 MAX회로(281)은 크로마 대역성분 B1,, B3이 각각 입력데이타가 공급된 부의 펄스패턴 억압회로를 구성하도록 협동하고, 제4도에 도시한 부의 펄스패턴 억압회로(208)과 동일한 방법으로 동일구조로 동작할 수 있다. MIN회로(284)에서 선택된 크로마 대역성분은 가산회로(286)에서 크로마 대역성분와 가산되고, 그 출력은 감쇠회로(386)에 의해 1/2로 감쇠된다. 즉, 상기 2개의 크로마 대역성분이 가산되어 평균화된다.
MAX회로(280)은 MIN회로(282)에서 선택된 성분과 감쇠회로(386)의 출력성분 중의 레벨이 큰 쪽을 선택하고, MIN회로(283)은 MAX회로(281)에서 선택된 성분과 감쇠회로(385)의 출력성분중의 레벨이 작은 쪽을 선택한다. 이들 MAX회로(280)과 MIN회로(283)의 출력성분 중의 어느것인가 한쪽이 전환 스위치회로(287)에서 선택되어 출력단자(288)을 거쳐서 제6도에 도시한 인버터(257) 및 가산회로(258)에 공급된다.
다음의 표 5는 크로마 대역성분 B1,, B3사이의 레벨관계(패턴)에 대한 상기 각 회로에서의 출력성분을 나타낸 것이다.
[표 5]
다음에, 동일 색의 화면 중에 컬러로 되어 있지 않은 1라인이 존재하고, 크로마 대역성분가 이 라인을 구성한다고 하면, B1,, B3= ±1, 0, 1이다. 따라서, 부 또는 정의 펄스패턴으로 된다. 부의 펄스패턴인 경우(즉, B1= B3= 1)에는 MAX회로(281)의 출력성분은 B1또는B3에서 1로 되어 감쇠회로(385)의 출력성분의 값은 1/2로 된다. 또, MIN회로(283)의 출력성분도 1/2값으로 된다. 마찬가지로 해서, 정의 펄스패턴의 경우(즉, B1= B3= -1)에는 MAX회로(280)의 출력성분의 값은 -1/2로 된다.
정의 펄스패턴일 때, 전환 스위치회로(287)은 MAX회로(280)의 출력성분을 선택하고, 부의 펄스패턴일 때 MIN회로(283)의 출력성분을 선택한다. 따라서, 출력단자(288)에는 정 및 부의 펄스패턴에 대해서 각각 "-1/2", "+1/2"의 성분이 얻어진다. 1라인만이 컬러로 되고, 인접 또는 그 주위의 라인이 컬러로 되지 않은 경우(즉, B1=, B3= 0, ±1, 0)에도 마찬가지로 컬러로 된 라인에 대해서 출력단자(288)에 ±1/2의 성분이 얻어진다.
이상에서 알 수 있는 바와 같이, 이 실시예에서도 제6도에 도시한 펄스패턴 억압회로(274)와 마찬가지의 효과가 얻어진다.
제8도는 제6도에 도시한 펄스패턴 억압회로(274)의 또 다른 구성을 도시한 블럭도이다. 제8도에 있어서, (289)∼(291)은 레벨 비교회로, (292)∼(294)는 EOR(배타적 OR)회로, (295)∼(298)은 전환 스위치회로, (299)∼(302)는 MIN/MAX회로, (303)은 가산회로, (403)은 가산회로 (303)의 출력신호의 진폭을 1/2로 감쇠하는 감쇠회로이다. 제8도에서는 제7도에 대응하는 부분에는 동일 부호를 붙이고 그 중복하는 설명은 생략한다.
제5도에 도시한 MIN/MAX회로(233) 및 (234)와 비교해서 명확한 바와 같이, 제8도에 도시한 펄스패턴 억압회로에서는 레벨 비교회로(289), EOR회로(292) 및 전환 스위치회로(295)는 MIN/MAX회로(299)을 구성한다. 또, 레벨 비교회로(289), EOR회로(292) 및 전환 스위치회로(296)는 MIN/MAX회로(300)을 구성한다. 레벨 비교회로(290), EOR회로(293) 및 전환 스위치회로(297)는 MIN/MAX회로(301)을 구성한다. 그리고, 레벨 비교회로(291), EOR회로(294) 및 전환 스위치회로(298)는 MIN/MAX회로(302)을 구성하고 있으며, 이들 각각의 MIN/MAX회로는 레벨 비교회로(278)에 의해 실행된 비교결과에 따라서 MIN회로 또는 MAX회로로서 동작한다.
다음의 표 6은 레벨 비교회로(278)에서 출력되는 제어신호 M의 값에 따른 MIN/MAX회로(299)∼(302)의 동작을 나타낸 것이다.
[표 6]
상기 표 6에서 알 수 있는 바와 같이, 제8도에 도시한 펄스패턴 억압회로는 제어신호 M의 값이 1일 때, 제7도에 도시한 전환 스위치회로(287)의 단자 1에 접속된 회로와 동일 구조이며 제어신호 M의 값이 0일 때 제7도에 도시한 전환 스위치회로(287)의 단자 0에 접속된 회로와 동일 구조이다.
따라서, 상기 펄스패턴 억압회로는 제7도에 도시한 회로와 마찬가지의 효과가 얻어진다. 또한, 제 8도에 도시한 펄스패턴 억압회로는 제7도에 도시한 회로구성에 비해서 대폭적으로 간략화된다. 특히, 제7도에 도시한 펄스패턴 억압회로의 경우에 있어서는 MAX 및 MIN회로가 전체 6개 필요하다. 그러나, 제8도에 도시한 회로에서는 MIN/MAX회로가 4개로 충분하고, EOR회로가 부가되어 있지만 제8도에 도시한 실시예에서는 MAX회로 및 ,MIN회로의 구조가 간략화된다. 또 가산회로도 1개 이상 필요하지 않다. 또 제 7도에 도시한 전환 스위치회로(287)을 공유할 수 있다.
제 8도에 도시한 본 발명의 실시예는 제 5도에 도시한 회로에도 적용 가능한 것은 물론이다.
이상 설명한 바와 같이, 본 발명에 따른 필터회로에서는 1개의 정의 펄스패턴 억압회로와 1개의 부의 펄스패턴 억압회로만이 필요하다. 또, 하나의 회로가 정 또는 부의 펄스패턴 억압회로로서 전환가능하게 동작할 수 있다. 따라서, 회로의 구조를 현저하게 대폭적으로 간략화할 수 있다.
또, 상술한 필터회로를 본 발명의 기술에 따른 후도/반송 색분리회로에 적용하는 것에 의해, 회로구성을 대폭적으로 간략화할 수 있다. 또한, 크로스컬러의 저감, 휘도신호의 해상도 저하의 방지나 잘못된 Y/C분리동작의 저감이 가능하게 된다. 이것에 의해, 분리성능의 향상을 실현할 수 있다.
제9도는 본 발명의 또 다른 실시예에 따른 간단한 구성으로 컬러 므와레 제거용 빗형상 필터와 Y/C회로를 결합한 회로의 블럭도이다. 제9도에서는 제3도 및 제8도와 공통부분에는 동일부호를 붙이고 그 상세한 설명은 생략한다.
제9도에 있어서, (520), (521), (522)는 전환 스위치회로, (523)은 AND회로, (524)는 가산회로, (525)는 진폭을 1/2로 감쇠하는 감쇠회로이다.
제9도에 도시한 회로를 휘도/반송 색분리회로로서 사용하고자 하면, AND회로(523)은 입력단자의 하나가 H레벨로 고정되어 EOR회로(294)의 출력이 전환 스위치회로(298)에 입력된다. 또, 전환 스위치회로(100), (101), (102), (104), (105), (520), (521) 및 (522)는 각각 단자 R에 접속된다. 이러한 회로접속에 의해, 제8도에 도시한 것과 동일한 회로구성이 실현된다. 본 발명에 따른 필터회로를 상기 문헌 "IEEE Trans. Vol. CE-31"에 개시된 Y/C분리회로에 적용하는 경우, 전환 스위치회로(521)은 단자 OCF에 접속하는 것에 의해 실현할 수 있다.
컬러 므와레 제거용 빗형상 라인필터로서 사용하는 경우, 제9도에 도시한 회로는 제3도에 도시한 실시예의 경우에서와 마찬가지로, 2개의 다른 동작을 실행하도록 구성되어 있다. 상기 제3도에서 기술한 바와 같이, 중심이 라인지연이 아닌 경우, AND회로(523)의 입력단자의 하나가 L레벨로 고정되고, 전환 스위치회로(297)의 출력이 전환 스위치회로(298)에 의해 일정하게 선택된다. 또, 전환 스위치회로(104) 및 (105)는 각각 단자 D측에 접속되고, 전환 스위치회로(100), (101), (105), (520) 및 (522)는 각각 단자 2D 측에 접속된다. 이러한 접속에 의해, 제3도에서 설명한 바와 같이 라인지연을 포함하지 않는 동작모드와 동등한 회로동작을 실현할 수 있다.
한편, 제9도에 도시한 회로가 라인지연을 포함하는 제3도와 동일한 모드에서 동작하면, 전환 스위치회로(104)는 단자 D측에 접속되고, 전환 스위치회로(100), (101), (102), (105), (520) 및 (522)는 각각 단자 3D 측에 접속된다. 또, 전환 스위치회로(521)은 단자 OCF측에 접속된다. 이러한 접속에 의해, 제3도에 도시한 회로와 동일한 동작을 실현할 수 있다. 제8도에 도시한 구조의 빗형상 라인필터가 사용되는 경우, AND회로(523)의 입력단자의 하나가 H레벨로 고정되어 EOR회로(294)의 출력이 전환 스위치회로(298)에 입력되며, 전환 스위치회로(521)은 단자 D측에 접속된다.
이상 본 발명을 상기 실시예에 따라서 구체적으로 설명하였지만, 본 발명은 상기 실시예에 한정되는 것은 아니고 그 요지를 이탈하지 않는 범위에서 여러 가지로 변경 가능한 것은 물론이다.

Claims (3)

  1. 각각 제1, 제2 및 제3의 입력신호 사이의 레벨관계에 따라서 펄스패턴을 억압하는 펄스페턴 억압회로에 있어서, 상기 제1, 제2 및 제3의 입력신호가 공급된 입력을 가지며, 정의 펄스페턴과 부의 펄스페턴을 선택적으로 억압하는 펄스페턴 억압회로(204, 208, 233, 234), 상기 제2의 입력신호에 대한 상기 제1의 입력신호 또는 상기 제3의 입력신호의 레벨관계에 따라서 상기 정의 펄스페턴과 부의 펄스페턴을 식별 가능하게 판정하는 식별회로(212), 상기 정의 펄스페턴의 식별회로에 의한 식별판정에 따라서 상기 펄스페턴 억압회로가 억압된 정의 펄스페턴의 출력신호를 생성하고, 상기 부의 펄스패턴의 식별회로에 의한 식별판전에 따라서 상기 펄스패턴 억압회로가 억압된 부의 펄스페턴의 출력신호를 생성하도록, 상기 펄스페턴 억압회로를 제어하는 제어수단(213,237,238)을 포함하는 펄스페턴 억압회로.
  2. 특허청구의 범위 제1항에 기재된 펄스페턴 억압회로를 사용하는 필터회로에 있어서, 제1, 제2 및 제3의 입력신호 중의 첫 번째로 설정된 것을 받도록 접속된 제1의 펄스페턴 억압회로(247), 제1, 제2 및 제3의 입력신호중의 두 번째로 설정된 것을 받도록 접속된 제2의 펄스페턴 억압회로(247'), 상기 제 1의 펄스페턴 억압회로의 상기 제1의 입력신호와 상기 제2의 입력신호를 가산하여 평균화하는 제1의 가산/평균화회로(272,372)와 상기 제1의 펄스페턴 억압회로의 상기 제2의 입력신호와 상기 제3의 입력신호를 가산하여 평균화하는 제2의 가산/평균화회로(273,373)을 포함하고, 상기 제2의 펄스페턴 억압회로의 제1의 입력신호는 상기 제1의 가산/평균화회로의 출력으로 구성되고, 상기 제2의 펄스패턴 억압회로의 제2의 입력신호는 상기 제1의 펄스페턴 억압회로의 출력으로 구성되며, 상기 제2의 펄스페턴 억압회로의 제3의 입력신호는 상기 제2의 가산/평균화회로의 출력으로 구성되는 필터회로
  3. 특허청구의 범위 제2항에 기재된 필터회로를 포함하는 휘도/반송 색신호 분리회로에 있어서, 입력 복합영상신호를 지연해서 상기 입력 복합영상신호에 포함된 반송 색신호성분과 역상인 반송 색신호성분을 포함하는 제1의 지연 복합영상신호를 출력하는 제1의 라인 지연수단(249), 상기 제1의 지연 복합영상신호를 지연해서 상기 입력 복합영상신호에 포함된 상기 반송 색신호성분과 동상인 반송 색신호성분을 포함하는 제2의 지연 복합영상신호를 출력하는 제2의 라인 지연수단(250), 상기 입력 복합영상신호와 상기 제2의 지연 복합영상신호에 포함된 상기 반송 색대역의 신호성분을 추출하고, 상기 신호성분을 제1 및 제3의 입력신호로서 제1 및 제2의 펄스패턴 억압회로에 공급하는 제1 및 제2의 대역통과필터(251,253), 상기 제1의 지연 복합영상신호에 포함된 상기 반송 색신호성분을 추출하는 제3의 대역통과필터(252), 상기 제3의 대역통과필터에 의해 추출된 반송 색신호성분을 위상반전하고, 상기 위상 반전된 반송 색신호성분을 상기 제2의 입력신호로서 상기 제1의 펄스패턴 억압회로에 공급하는 제1의 부호 반전수단(254), 상기 필터회로의 출력신호를 위상반전하고 반송 색신호를 출력하는 제2의 부호 반전수단(257)과 상기 필터회로의 출력신호와 상기 제1의 지연 복합영상신호를 가산하여 휘도신호를 출력하는 가산회로(258)을 포함하는 휘도/반송 색신호 분리회로.
KR1019900016842A 1989-10-25 1990-10-22 펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로 Expired - Lifetime KR940005177B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP27580589 1989-10-25
JP2-201553 1990-07-31
JP2201553A JPH0487494A (ja) 1990-07-31 1990-07-31 フイルタ回路および輝度/クロマ分離回路
JP1-275805 1990-07-31

Publications (2)

Publication Number Publication Date
KR910009104A KR910009104A (ko) 1991-05-31
KR940005177B1 true KR940005177B1 (ko) 1994-06-11

Family

ID=26512858

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900016842A Expired - Lifetime KR940005177B1 (ko) 1989-10-25 1990-10-22 펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로

Country Status (2)

Country Link
US (1) US5231479A (ko)
KR (1) KR940005177B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5546135A (en) * 1992-02-28 1996-08-13 Matsushita Electric Industrial Co., Ltd. Contour restoration apparatus
JP3621288B2 (ja) 1999-04-16 2005-02-16 シャープ株式会社 画像処理装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2722447B2 (ja) * 1986-07-21 1998-03-04 日本ビクター株式会社 磁気記録再生装置
JP2642357B2 (ja) * 1987-06-29 1997-08-20 株式会社東芝 ブラシレスモータの制御装置
JPH0319387A (ja) * 1989-06-16 1991-01-28 Nippondenso Co Ltd 混成集積回路

Also Published As

Publication number Publication date
US5231479A (en) 1993-07-27
KR910009104A (ko) 1991-05-31

Similar Documents

Publication Publication Date Title
US4179705A (en) Method and apparatus for separation of chrominance and luminance with adaptive comb filtering in a quadrature modulated color television system
EP0595663A2 (en) Noise reduction for video signals
US4355333A (en) Video signal processing circuit with comb filter
US5448305A (en) Comb filter capable of reducing cross-color phenomena and noises
CA1228669A (en) Adaptive filtering system
EP0549174B1 (en) Adaptive chrominance filtering control
US4809060A (en) Hanging dot reduction arrangement
KR930003178B1 (ko) 상관적응형 휘도신호와 색신호 분리회로
US5426470A (en) Luminance and chrominance signal separation circuit employing comparison of level detected signal with a reference level
KR940005177B1 (ko) 펄스패턴 억압회로를 사용하는 필터회로를 갖는 휘도/색신호 분리회로
KR0126472B1 (ko) 색도 및 휘도 비디오 신호 분리용 적응성 콤필터 및 신호 분리 방법
KR100204436B1 (ko) 텔레비전 신호의 색잡음 감소 방법 및 그 장치
US5373329A (en) Method of picture movement signal detection and associated circuit
US4555723A (en) Apparatus for reducing motion induced distortion in a frame combed chrominance signal
EP0415399A2 (en) Luminance/chrominance separation circuit
US5523797A (en) Luminance signal and color signal separating circuit
JP3199723B2 (ja) フィルタ回路及びこれを用いた映像信号処理回路
US5099314A (en) Luminance signal/color signal separation circuit
JP3052582B2 (ja) 輝度信号/色信号分離回路とテレビジョン受像機または映像信号記録再生装置
KR900004035B1 (ko) 칼라텔레비죤 수상기에 있어서 휘도신호 및 색신호 방해 경감회로
KR930011979B1 (ko) 영상신호의 휘도 및 색신호 분리회로
KR0141132B1 (ko) 휘도신호/색신호 분리장치
JP2548950B2 (ja) 映像信号処理回路
JPH04320194A (ja) 映像信号処理回路及び映像信号記録再生装置
JPH0242245B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19901022

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19901022

Comment text: Request for Examination of Application

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 19931130

Patent event code: PE09021S01D

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

Comment text: Decision on Publication of Application

Patent event code: PG16051S01I

Patent event date: 19940520

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19940912

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19941017

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19941017

End annual number: 3

Start annual number: 1

PR1001 Payment of annual fee

Payment date: 19970409

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 19971227

Start annual number: 5

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20010417

Start annual number: 8

End annual number: 8

PR1001 Payment of annual fee

Payment date: 20020503

Start annual number: 9

End annual number: 9

PR1001 Payment of annual fee

Payment date: 20030523

Start annual number: 10

End annual number: 10

PR1001 Payment of annual fee

Payment date: 20040601

Start annual number: 11

End annual number: 11

PR1001 Payment of annual fee

Payment date: 20050531

Start annual number: 12

End annual number: 12

PR1001 Payment of annual fee

Payment date: 20060602

Start annual number: 13

End annual number: 13

PR1001 Payment of annual fee

Payment date: 20070604

Start annual number: 14

End annual number: 14

PR1001 Payment of annual fee

Payment date: 20080603

Start annual number: 15

End annual number: 15

PR1001 Payment of annual fee

Payment date: 20090529

Start annual number: 16

End annual number: 16

FPAY Annual fee payment

Payment date: 20100603

Year of fee payment: 17

PR1001 Payment of annual fee

Payment date: 20100603

Start annual number: 17

End annual number: 17

EXPY Expiration of term
PC1801 Expiration of term