KR900008786Y1 - Producing protecting device by password setting - Google Patents
Producing protecting device by password setting Download PDFInfo
- Publication number
- KR900008786Y1 KR900008786Y1 KR2019870011558U KR870011558U KR900008786Y1 KR 900008786 Y1 KR900008786 Y1 KR 900008786Y1 KR 2019870011558 U KR2019870011558 U KR 2019870011558U KR 870011558 U KR870011558 U KR 870011558U KR 900008786 Y1 KR900008786 Y1 KR 900008786Y1
- Authority
- KR
- South Korea
- Prior art keywords
- unit
- password
- output
- setting
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/00086—Circuits for prevention of unauthorised reproduction or copying, e.g. piracy
- G11B20/00137—Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving measures which result in a restriction to contents recorded on or reproduced from a record carrier to authorised users
- G11B20/00152—Circuits for prevention of unauthorised reproduction or copying, e.g. piracy involving measures which result in a restriction to contents recorded on or reproduced from a record carrier to authorised users involving a password
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B15/00—Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
- G11B15/02—Control of operating function, e.g. switching from recording to reproducing
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Signal Processing (AREA)
- Storage Device Security (AREA)
Abstract
내용 없음.No content.
Description
제 1 도는 본 고안에 따른 회로도.1 is a circuit diagram according to the present invention.
제 2 도는 본 고안의 회로동작을 설명하기 위한 파형도.2 is a waveform diagram for explaining the circuit operation of the present invention.
*도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
10 : 클럭펄스발생부 20 : 암호설정데이터입력부10: clock pulse generator 20: encryption setting data input unit
30 : 카운터부 40 : 표시부30: counter portion 40: display portion
50 : 암호세팅 선택부 60 : 메모리부50: encryption setting selection unit 60: memory unit
70 : 비교부 80 : 재생방지 콘트롤부70: comparison unit 80: playback control unit
90 : 재생방지부90: regeneration prevention unit
본 고안은 오디오 기기나 산업용 기기중에서 암호설정이 필요한 록킹(Locking)분야에서 사용할 수 있는 암호 설정에 의한 재생 보호장치에 관한 것으로, 특히 사용자가 처음에 소망하는 비밀번호를 선택하여 메모시켜두고 그에 해당되는 비밀번호를 입력시켜야만 록킹장치가 해제되어 VTR 등에서 프로그램을 재생할 수 있도록 하는 암소 설정에 의한 재생 보호장치에 관한 것이다.The present invention relates to a playback protection device by setting a password that can be used in the locking field that requires a password setting among audio equipment or industrial equipment. In particular, the user first selects a desired password and notes it, The present invention relates to a reproduction protection device based on a cow setting, in which a locking device is released only when a password is input so that a program can be played back in a VTR or the like.
종래의 VTR은 어느 누가 사용해도 프로그램을 재생할 수 있으므로 부모가 전방방향 VTR를 방치 해두고 외출할 경우 미성년자가 성인 프로그램을 시청함으로써 미성년자의 정서 문제와 기타 여러가지 문제가 야기되는 경우가 종종 발생하여 사회적으로 커다란 문제가 되었다.Conventional VTRs can be used to play programs by anyone, so when parents leave the VTRs out of their homes, the minors watch the adult program, often causing minor emotional problems and other social problems. It was a big problem.
따라서 본 고안은 상기와 같은 제반결점을 해소하고자 안출한 것으로써 기설정된 암호를 입력시키지 않는한 VTR이 재생모드를 수행할 수 없도록 하며, 또 암호재설정시 기존 암호를 알지 못하면 암호를 입력시키지 못하게 하는 암호설정에 의한 재생 보호장치를 제공하는 그 목적을 두고 있다.Therefore, the present invention devised to solve the above-mentioned shortcomings, so that the VTR cannot execute the replay mode unless a preset password is entered, and the password cannot be entered if the existing password is not known when resetting the password. It is an object of the present invention to provide a reproduction protection device by setting a password.
이하 본 고안을 첨부된 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제 1 도는 본 고안의 실시예로써 그 구성을 살펴보면, 업/다운키(Up/Down)키로 된 암호설정 데이타 입력부(20)를 통해 입력되는 데이터를 받아 카운트 동작을 하는 카운터부(30)와 입력된 데이터를 디코딩하여 표시하는 표시부(40)와, 암호설정선택부(50)의 출력에 의해서 카운트된 데이터를 메모리 시키도록 D 플립플롭(FF2-FF9)으로 구성된 메모리부(60)와, 상기 메모리(60)의 출력과 카운터부(30)의 출력을 비교하여 암호에 해당되는 데이터가 입력되는가를 판별하는 비교부(70)와, 상기 암호설정선택부(50)의 출력에 의해서 설정된 암호를 보존하도록 재생방지부(90)를 콘트롤 하는 재생방지 콘트롤부(80) 및 암호에 해당되는 데이터가 입력이 재생모드를 수행하고 반대로 다른 데이터가 입력이 되면 정지모드를 수행하도록 앤드게이트(AN2)(AN3), D형 플립플롭(FF1) 및 아나로그 스위치(AS)와 인버터(I1)등으로 구성된 재생방지부(90)등으로 구성이 된다.1 is an embodiment of the present invention, the configuration of the present invention, the counter unit 30 and the count operation to receive the data input through the encryption setting data input unit 20 of the up / down keys (Up / Down) key A display unit 40 for decoding and displaying the decoded data, a memory unit 60 configured of a D flip-flop (FF2-FF9) to memorize the data counted by the output of the encryption setting selecting unit 50, and the memory Comparing unit 70 for comparing the output of 60 and the output of counter 30 to determine whether data corresponding to the password is input, and storing the password set by the output of password setting selector 50. The reproduction control unit 80 controls the reproduction prevention unit 90 so that the data corresponding to the password is inputted to perform the regeneration mode, and conversely, when the other data is inputted, the AND gate AN2 (AN3). ), D flip-flop (FF1) and Ah The anti-regeneration unit 90 including the analog switch AS and the inverter I 1 is configured.
상기 구성중 아나로그스위치(AS)는 트랜지스터의 구성으로 되며, 트랜지스터의 콜렉터는 키스캔 펄스 입력단자(KSPI), 에미터는 키스캔 펄스 출력단자(KSPO)이며, 상기 에미터와 콜렉터는 시스템 제어용 마이크로 프로세서의 키스캔 펄스 입력단자와 출력단자에 접속된다.The analog switch AS is configured as a transistor. The collector of the transistor is a kisscan pulse input terminal (KSPI), the emitter is a kisscan pulse output terminal (KSPO), and the emitter and the collector are microcontrollers for system control. It is connected to the kisscan pulse input terminal and output terminal of the processor.
제 2 도는 제 1 도의 일부분의 동작 파형도이다.2 is an operational waveform diagram of a portion of FIG.
상기한 바와 같은 구성을 가진 본 고안의 작동 관계를 보면 제 2 도를 참조하여 설명한다.Referring to the operation of the present invention having the configuration as described above will be described with reference to FIG.
초기상태에서 최도 암호설정을 하기 위한 준비상태를 사용자가 카운터부(30)에 데이터를 입력하지 않은 상태 즉, 카운터(CUT1)(CUT2)의 각 출력단자(O1-O4) (O5-O8)의 출력이 모두 "로우"인 상태에서는 비교부(70)의 비교기(COM1) (COM2) 의 출력이 각각 "하이" 상태가 되어 릴리즈(Release)신호가 앤드게이트(AN3)에 입력이 되므로 앤드게이트(AN3)의 출력은 "로우"상태에서 "하이"상태로 되면서 D형 플립플롭(FF1)의 클럭단자(CK)에 클럭펄스를 인가된다.In the initial state, the user does not input data to the counter unit 30 in preparation for setting the maximum cipher. That is, each output terminal O1-O4 of the counters CUT1 and CUT2 (O5-O8). When the outputs of all are "low", the outputs of the comparators COM1 and COM2 of the comparator 70 are each "high", and the release signal is input to the AND gate AN3. The output of AN3 goes from a "low" state to a "high" state, and a clock pulse is applied to the clock terminal CK of the D flip-flop FF1.
클럭펄스를 받는 D형 플립플롭(FF1)은 래치되어 출력단자(Q)의 출력이 "하이"가 되어 암호설정선택부(50)의 앤드게이트(AN1)의 일측단자에 암호 설정 인에이블 신호로 인가된다.The D-type flip-flop FF1, which receives the clock pulse, is latched so that the output of the output terminal Q becomes "high", so that the encryption setting enable signal is supplied to one terminal of the AND gate AN1 of the encryption setting selector 50. Is approved.
이때 암호세팅스위치(SW)이 선택에 의해 메모리부(60)의 각 플립플롭(FF2-FF9)에 클럭펄스를 인가시켜 입력데이타를 메모리 하도록 준비상태가 된다.At this time, the encryption setting switch SW is ready to store the input data by applying a clock pulse to each flip-flop FF2-FF9 of the memory unit 60 by selection.
그리고 전기한 비교기(COM1)(COM2)는 입력되는 두개의 데이터가 서로 같으면 "하이"상태의 릴리즈 신호를 출력하고 서로 다르면 "로우" 상태의 록킹(Locking) 신호를 출력하는 것으로 초기상태에서 두 입력 데이터가 "로우"이므로 "하이"상태의 릴리즈 신호를 출력한다.The comparator COM1 COM2 described above outputs a release signal in a "high" state when the two input data are the same and outputs a locking signal in a "low" state when the input data are the same. Since the data is "low", the release signal in the "high" state is output.
상기와 같이 최초 암호설정 준비가 끝나면 사용자가 암호설정 데이타 입력부(20)에 있는 업/다운 스위치(Up-down)을 사용하여 임의의 암호를 입력하여 암호를 설정한다.As described above, when the preparation for initial password setting is completed, the user sets a password by inputting an arbitrary password using an up / down switch (Up-down) in the password setting data input unit 20.
이때 암호의 설정은 업/다운 스위치(up-down)를 이용하는데 카운터(CUT1)에 접속된 업/다운 스위치(up-down)를 누르면 카운터(CUT1)는 클릭펄스 발생부(10)의 출력을 업 또는 다운 카운팅한다.At this time, the setting of the password uses an up / down switch (up-down). When the up / down switch (up-down) connected to the counter CUT1 is pressed, the counter CUT1 outputs the output of the click pulse generator 10. Count up or down.
예를 들어 카운터(CUT1)의 업스위치(UP)가 눌려진 경우네는 상기 카운터(CUT1)가 상기 클럭펄스 발생부(10)에서 발생되는 클럭을 업 카운트하여 카운팅 데이터를 디코더(DCE1)과 플립플롭(FF2-FF5)의 데이터 입력단자로 출력한다.For example, when the up switch UP of the counter CUT1 is pressed, the counter CUT1 up-counts the clock generated by the clock pulse generator 10 to count the counted data with the decoder DCE1 and the flip-flop. Output to the data input terminal of (FF2-FF5).
상기 카운터(CUT1)의 출력을 입력하는 디코더(DCE1)는 이를 10전 표시 데이터로 디코딩하여 세그멘트에 입력시키어 카운팅데이터 즉 설정된 암호로 표시한다.The decoder DCE1 inputting the output of the counter CUT1 decodes it into 10-time display data and inputs it to the segment to display the counting data, that is, the set cipher.
카운터(CUT1)의 다운스위치(Down)가 눌러진 경우에는 상기 카운터(CUT1)가 클럭펄스 발생부(10)로 부터 출력되는 클럭펄스를 다운 카운팅하여 출력한다.When the down switch Down of the counter CUT1 is pressed, the counter CUT1 down counts the clock pulses output from the clock pulse generator 10 and outputs them.
이때 클럭펄스 발생부(10)은 공지된 무한정 멀티바이브레이터로 RC 시정수에 의한 클럭을 발생하는데 본 고안에서는 1Hz-2Hz가지는 주파수를 클럭을 발생도록 하였다.At this time, the clock pulse generator 10 generates a clock by RC time constant with a known infinite multivibrator. In the present design, a clock having a frequency of 1 Hz-2 Hz is generated.
마찬가지로, 카운터(CUT2)에 접속된 업/다운 스위치(Up-Down) 중 하나의 스위치가 선택되면, 카운터(CUT2)는 클럭 발생부(10)의 클럭을 업-다운 카운팅하여 플립플롭(FF6-FF9)의 데이터 입력단자(D)와 디코더(DCE2)에 입력된다.Similarly, when one of the up / down switches (Up-Down) connected to the counter (CUT2) is selected, the counter (CUT2) up-down counting the clock of the clock generator 10 to flip-flop (FF6-) FF9 is input to the data input terminal D and the decoder DCE2.
이때 디코더(DCE2)는 카운터(CUT2)의 출력을 디코딩하여 세그멘트로 표시한다.At this time, the decoder DCE2 decodes the output of the counter CUT2 and displays the segment.
따라서 카운터(CUT1)(CUT2)에 접속된 업/다운 스위치(Up-Down)을 선택하여 세그멘트로 확인하면서 암호를 설정할 수 있다.Therefore, the password can be set while selecting the up / down switch (Up-Down) connected to the counter CUT1 (CUT2) and confirming with a segment.
상기와 같이 암호를 설정한 상태에서 암호세팅스위치(SW)를 "온"시키면 전원전압(Vcc)의 플립플롭(FF1)의 출력 "하이"를 일단으로 입력하는 앤드게이트(AN1)의 타측에 인가된다.When the password setting switch SW is "on" while the password is set as described above, the output "high" of the flip-flop FF1 of the power supply voltage Vcc is applied to the other side of the AND gate AN1. do.
따라서 "로우" 신호를 출력하였던 앤드게이트(AN1)의 출력은 제 2 도 (A)와 같은 파형과 같이 "하이"로 천이되어 메모리부(60)에 있는 D형 플립플롭(FF2-FF8)의 각 클럭단자(CK)에 인가되는바, 카운터부(30)의 각 카운터(CUT1) (CUT2)의 출력단자(C1-C8)에서 출력되는 데이터가 각 D형 플립플롭에서 래치되어 설정된 암호가 세팅 기록된다.Therefore, the output of the AND gate AN1 which outputs the "low" signal is shifted to "high" like the waveform shown in FIG. 2A, and the output of the D-type flip-flop FF2-FF8 in the memory unit 60 is changed. The data output from the output terminals C1 to C8 of the counters CUT1 and CUT2 of the counter unit 30 are applied to each clock terminal CK, and the set password is set by latching each D-type flip-flop. Is recorded.
이때 인버터(I2)은 상기 앤드게이트(AN1)에서 제 2a 도와 같이 출력하는 신호를 제 2 도 (B)와 같이 반전하여 캐패시터(C3)와 저항(R5)의 미분회로에 입력시킨다.At this time, the inverter I 2 inverts the signal output from the AND gate AN1 as shown in FIG. 2A as shown in FIG. 2B and inputs it to the differential circuit of the capacitor C3 and the resistor R5.
상기 미분회로는 제 2b 도와 같은 신호를 제 2c 도와 같이 미분하여 다이오드(D1)의 애노드를 출력한다.The differential circuit outputs the anode of the diode D1 by differentiating a signal such as a 2b diagram and a 2c diagram.
따라서 제 2c 도와 같은 미분 펄스중 부의 성분은 다이오드(D1)에 의해 제거되며, 정의 성분신호는 통과함으로 플립플롭(FF2-FF9)에 설정된 암호가 래치 기록된 t시간후 플립플롭(FF1)은 클리어 되어진다.Therefore, the negative component of the differential pulse as shown in FIG. 2C is removed by the diode D1, and the positive component signal passes, and the flip-flop FF1 is cleared after t hours when the cipher set in the flip-flop FF2-FF9 is latched and written. It is done.
다음으로 암호가 설정된 이후 암호를 모르는 사용자가 암호설정 데이타 입력부(20)에 다른 데이타를 입력시킬 경우 재생보호 동작을 설명한다.Next, a reproduction protection operation will be described when a user who does not know the password inputs other data to the password setting data input unit 20 after the password is set.
암호를 모르는 사람이 임의의 데이터를 암호 설정데이터 입력부(20)의 업/다운 스위치(Up-Down)를 이용 하여 입력시키면, 그에 해당되는 숫자가 표시부(40)에서 전술한 바와같이 표시됨과 동시에 카운터부(30)에서 카운트된 데이터가 비교기(70)의 각 카운터(COM1) (COM2) 에 각각 인가된다.When a person who does not know the password inputs arbitrary data using the up / down switch of the password setting data input unit 20, the corresponding number is displayed on the display unit 40 as described above, and at the same time, the counter is displayed. Data counted by the unit 30 is applied to each counter COM1 and COM2 of the comparator 70, respectively.
따라서 비교기(70)는 이미 설정된 암호에 해당되는 데이터를 출력하는 메모리부(60)의 출력과 상기 카운터부(30)의 출력을 비교하여 서로 다르므로 두개의 비교기(COM1) (COM2) 출력중 하나의 출력은 상태의 록킹 신호 "로우"가 되어 앤드게이트(AN3)에 각각 인가된다.Therefore, the comparator 70 compares the output of the memory unit 60 for outputting data corresponding to the already set password with the output of the counter unit 30, so that one of the two comparators COM1 and COM2 is output. The output of becomes the locking signal " low " of the state and is applied to the AND gate AN3, respectively.
따라서 앤드게이트(AN3)의 출력은 "로우" 상태가 되어 인버터(I2)를 통해 반전된후 일측에 재생(PB) "하이"신호가 입력된 앤드게이트(AN2)에 인가되므로 앤드게이트(AN2)의 출력은 "하이" 상태가가 되어 아나로그스위치(AS)의 콘트롤단자(C) 즉 트랜지스터에 베이스에 인가된다. 그때 시스템 제어기인 마이크로프로세서(도시하지 않았음)의 스톱키 단자에 접속된 트랜지스터가 "온"된다. 따라서 상기 마이크로프로세서가 스톱키가 "온" 되었다고 인지함으로서 시스템은 재생 동작이 되지 않는다.Therefore, the output of the AND gate AN3 becomes a "low" state, is inverted through the inverter I 2 , and is applied to the AND gate AN2 to which the regeneration PB "high" signal is input to one side. ) Outputs to " high " state and is applied to the control terminal C of the analog switch AS, i.e., the transistor, to the base. At that time, the transistor connected to the stop key terminal of the microprocessor (not shown) which is the system controller is " on ". Therefore, the microprocessor recognizes that the stop key is "on" so that the system is not in a regeneration operation.
다음은 이미 설정된 암호를 아는 사용자가 본 고안의 장치를 조작할때 록킹장치가 해재되어 재생되는 과정을 살펴보면, VTR를 재생하고자 사용자가 암호설정 데이타 입력부(20)를 이용하여 전술한 바와 같이 메모리부(60)에 기억된 암호에 해당되는 데이터를 입력시키면 이는 비교부(70)의 비교기(COM1)(COM2)에 입력된다.Next, when the user who knows the password already set operates the device of the present invention, the locking device is released and played. As shown in the foregoing description, the user uses the password setting data input unit 20 to play the VTR. When data corresponding to the password stored in 60 is inputted, it is input to the comparator COM1 and COM2 of the comparator 70.
이때 메모리부(60)의 출력과 카운터부(30)의 출력이 같아짐으로 비교부(70)의 각 비교기(COM1)(COM2)의 출력은 릴리즈 상태의 "하이" 신호가 되어 앤드게이트(AN3)에 입력되며, 이로 인해 앤드게이트(AN3)의 출력은 "하이" 상태가 된다.At this time, since the output of the memory unit 60 and the output of the counter unit 30 are the same, the outputs of the comparators COM1 and COM2 of the comparator 70 become the "high" signal in the release state, and the AND gate (AN3) ), Which causes the output of the AND gate AN3 to be "high".
상기 앤드게이트(AN3)의 "하이" 출력은 인버터(I1)를 통해 "로우" 신호로 반전되어짐으로 앤드게이트(AN2)의 출력은 "로우" 신호가 되어 아나로그 스위치(AS)의 콘트롤단자(C)에 인가되어 상기 아나로그 스위치(AS)는 오프상태를 유지한다. 이후 사용자가 재생키를 선택하는 재생동작을 하게 된다.Since the "high" output of the AND gate AN3 is inverted to a "low" signal through the inverter I 1 , the output of the AND gate AN2 becomes a "low" signal, and thus the control terminal of the analog switch AS. Applied to (C), the analog switch AS is kept off. Thereafter, the user selects a play key to perform a play operation.
다음 이미 설정된 암호를 다른 암호로 변경하여 설정하고자 할때 그에 따른 작동관계를 설명한다.Next, explain how to change the password that is already set to another password.
만일 기설정된 암호가 타인에게 누설되어 재설정해야 할 경우 기존의 암호를 입력해야만 재설정이 가능하므로 암호를 모르는 사람이 재설정을 못하게 한 것으로써, 이 경우의 동작은 하기와 같다.If a preset password is leaked to another person and needs to be reset, it is possible to reset only by inputting an existing password, so that a person who does not know the password cannot be reset. In this case, the operation is as follows.
기존 암호를 입력시키면 비교부(70)내의 각 비교기(COM1) (COM2)의 출력은 전술한 바와같이 "로우" 상태에서 "하이" 상태로 변화므로 D형 플립플롭(FF1)의 출력은 "하이" 신호로 래치된다.When the existing password is input, the outputs of the comparators COM1 and COM2 in the comparator 70 change from the "low" state to the "high" state as described above, so that the output of the D-type flip-flop FF1 is "high". Signal is latched.
따라서 암호설정선택부(50)의 앤드게이트(AN1)의 일측 입력단자에 "하이"신호가 인가된 상태가 되므로 사용자가 재설정을 위해 암호 세팅스위치(SW)를 "온"시키면 전술한 바와같이 앤드게이트(AN1)의 출력은 제 2a 도와 같이 "하이"신호가 되어 메모리부(60)의 각 D형 플립플롭(FF2-FF8)의 클럭단자(CK)에 인가되므로 암호설정 데이터 입력부(20)에 입력시킨 재설정 암호에 해당되는 데이터가 카운터(30)에서 카운터되어 상기 D형 플립플롭(FF2-FF2)에 기입된다.Therefore, since a "high" signal is applied to one input terminal of the AND gate AN1 of the password setting selector 50, when the user "turns on" the password setting switch SW for resetting, the AND The output of the gate AN1 becomes a "high" signal as shown in FIG. 2A and is applied to the clock terminal CK of each of the D-type flip-flops FF2-FF8 of the memory unit 60, so that the output of the gate AN1 is supplied to the encryption setting data input unit 20. Data corresponding to the input reset password is counted by the counter 30 and written to the D flip-flops FF2-FF2.
그리고 암재생방지 암호설정 스위치(SW)를 "온"시키는 순간 앤드게이트(AN1)의 출력은 전술한 바와 같이 제 2a 도와 같이 파형이 되어 인버터(I2)를 통해 제 2b 도와 같이 반전되어 재생방지 콘트롤부(80)에 있는 미분회로에서 제 2c 도와 같이 비분되어 다이오드(D1)를 통해 D형 플립플롭(FF1)의 클리어단자(CR) 인가되므로 D형 플립플롭(FF1)의 출력은 "로우"가 되어 앤드게이트(AN1)의 입력단자에 인가되므로 앤드게이트(AN1)가 디스에이블되어 재설정된 암호가 메모리부(60)에 보존되게 된다.At the moment of turning on the anti-regeneration encryption setting switch SW, the output of the AND gate AN1 becomes a waveform as shown in FIG. 2A as described above, and is inverted as shown in FIG. 2B through the inverter I 2 to prevent regeneration. In the differential circuit in the control unit 80, the output terminal of the D-type flip-flop FF1 is " low " because it is divided by the second c diagram and applied to the clear terminal CR of the D-type flip-flop FF1 through the diode D1. Since the gate is applied to the input terminal of the AND gate AN1, the AND gate AN1 is disabled so that the reset password is stored in the memory unit 60.
한편 이미 암호가 설정되어 있는 세팅상태에서 다른 사용자가 어떤 데이터를 입력시키고 암호세팅스위치(SW)를 누르더라도 이미 D형 플립플롭(FF1)의 출력은 기암호 설정시 앤드게이트(AN1)의 출력이 "로우" 상태에서 클리어 되어 암호설정 인에블신호가 차단된 상태이므로 앤드게이트(AN1)의 출력은 "로우"로 고정되어 암호를 보존하게 된다.On the other hand, even if another user inputs data and presses the password setting switch (SW) while the password is already set, the output of the D-type flip-flop (FF1) is still output from the AND gate (AN1) when the password is set. Cleared in the "low" state, since the encryption enable signal is blocked, the output of the AND gate AN1 is fixed to "low" to preserve the password.
상술한 바와 같이 동작하는 본 고안은 산업기기 및 오디오 제품등에 결합시키면 원사용자가 아닌 다른 사용자가 설정된 암호에 해당되는 데이터를 입력시키지 않으면 동작치 않음으로, VTR의 경우 재생모드를 선택하더라도 재생동작을 하지 않고 정지모드로 되므로 타사용자의 오용 및 사용으로 인한 모든 문제점을 해소할 수 있다.The present invention, which operates as described above, does not operate when a user other than the original user inputs data corresponding to a set password when combined with industrial equipment and audio products. In this mode, all problems caused by misuse and use by other users can be solved.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR2019870011558U KR900008786Y1 (en) | 1987-07-15 | 1987-07-15 | Producing protecting device by password setting |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR2019870011558U KR900008786Y1 (en) | 1987-07-15 | 1987-07-15 | Producing protecting device by password setting |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR890003411U KR890003411U (en) | 1989-04-13 |
| KR900008786Y1 true KR900008786Y1 (en) | 1990-09-24 |
Family
ID=19265266
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR2019870011558U Expired KR900008786Y1 (en) | 1987-07-15 | 1987-07-15 | Producing protecting device by password setting |
Country Status (1)
| Country | Link |
|---|---|
| KR (1) | KR900008786Y1 (en) |
-
1987
- 1987-07-15 KR KR2019870011558U patent/KR900008786Y1/en not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| KR890003411U (en) | 1989-04-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA2005070C (en) | Apparatus and method for using encoded video recorder/player timer preprogramming information | |
| US5168372A (en) | Video control system | |
| WO1995031871A1 (en) | Television program record scheduling and satellite receiver control using compressed codes | |
| US6052119A (en) | Image displaying device with time control function | |
| KR100931921B1 (en) | A method of controlling the use of an audio visual display device, a display device implementing the method and a device displaying a graphical interface | |
| CA2117334C (en) | Apparatus and method using compressed codes for scheduling broadcast information recording | |
| KR900008786Y1 (en) | Producing protecting device by password setting | |
| JPWO2006064752A1 (en) | Television receiver | |
| GB2209090A (en) | Backspace and review facility in video recording and playback | |
| KR900007040B1 (en) | Locking device for vtr | |
| KR970008631B1 (en) | Password recording video recording and playback device | |
| KR910001206B1 (en) | Operation Control Method of Video Recording Player Using Password | |
| JPH0316151Y2 (en) | ||
| JPS6350233A (en) | Program reservation control circuit | |
| KR900008795Y1 (en) | Soecial creen automatic repeating reproducing circuit | |
| KR900005166B1 (en) | On / off control device for TV receiver | |
| JPS6231313B2 (en) | ||
| KR970001989B1 (en) | Vcr for protecting youths | |
| KR930003974Y1 (en) | Selector of special part in tape in vtr | |
| JP2604535B2 (en) | Timer device | |
| EP0351120A2 (en) | Recording system | |
| KR900008854Y1 (en) | Program automatic search circuit of video recorder | |
| KR970071585A (en) | How to limit playback time of VCR (VCR) | |
| JPS625675Y2 (en) | ||
| KR920009604B1 (en) | How to control your VCR usage |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
| UA0108 | Application for utility model registration |
St.27 status event code: A-0-1-A10-A12-nap-UA0108 |
|
| UA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-UA0201 |
|
| UG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-UG1501 |
|
| E902 | Notification of reason for refusal | ||
| UE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-UE0902 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| UG1604 | Publication of application |
St.27 status event code: A-2-2-Q10-Q13-nap-UG1604 |
|
| E701 | Decision to grant or registration of patent right | ||
| UE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-UE0701 |
|
| REGI | Registration of establishment | ||
| UR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-UR0701 |
|
| UR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-UR1002 Fee payment year number: 1 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 4 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 5 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 6 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 7 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 8 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 9 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| UN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-UN2301 St.27 status event code: A-5-5-R10-R11-asn-UN2301 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 10 |
|
| UN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-UN2301 St.27 status event code: A-5-5-R10-R11-asn-UN2301 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| FPAY | Annual fee payment |
Payment date: 20000830 Year of fee payment: 11 |
|
| UR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-UR1001 Fee payment year number: 11 |
|
| LAPS | Lapse due to unpaid annual fee | ||
| UC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-UC1903 Not in force date: 20010925 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
| UN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-UN2301 St.27 status event code: A-5-5-R10-R11-asn-UN2301 |
|
| UC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-UC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20010925 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| UN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-UN2301 St.27 status event code: A-5-5-R10-R11-asn-UN2301 |
|
| UN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-UN2301 St.27 status event code: A-5-5-R10-R11-asn-UN2301 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |