[go: up one dir, main page]

KR102810948B1 - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR102810948B1
KR102810948B1 KR1020200045190A KR20200045190A KR102810948B1 KR 102810948 B1 KR102810948 B1 KR 102810948B1 KR 1020200045190 A KR1020200045190 A KR 1020200045190A KR 20200045190 A KR20200045190 A KR 20200045190A KR 102810948 B1 KR102810948 B1 KR 102810948B1
Authority
KR
South Korea
Prior art keywords
data line
vertical
pixel electrode
sub
horizontal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020200045190A
Other languages
English (en)
Other versions
KR20210127842A (ko
Inventor
신동희
이근호
이용희
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020200045190A priority Critical patent/KR102810948B1/ko
Priority to US17/147,359 priority patent/US11340506B2/en
Priority to CN202110399436.2A priority patent/CN113534544A/zh
Publication of KR20210127842A publication Critical patent/KR20210127842A/ko
Application granted granted Critical
Publication of KR102810948B1 publication Critical patent/KR102810948B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136213Storage capacitors associated with the pixel electrode
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)
  • Power Engineering (AREA)

Abstract

실시예에 따른 액정 표시 장치는 서로 다른 극성의 데이터 전압을 전달하고, 서로 인접하여 위치하는 제1 데이터선과 제2 데이터선, 그리고 평면상 상기 제1 데이터선과 상기 제2 데이터선 사이에 위치하고, 네 개의 부영역을 포함하는 화소 전극을 포함하고, 상기 화소 전극의 상기 네 개의 부영역 중 서로 대각으로 위치하는 두 개의 부영역은 상기 제1 데이터선의 일부와 상기 제2 데이터선의 일부와 중첩하고, 상기 화소 전극의 상기 네 개의 부영역 중 서로 대각으로 위치하는 나머지 두 개의 부영역은 상기 제1 데이터선 및 상기 제2 데이터선과 중첩하지 않을 수 있다.

Description

액정 표시 장치 {LIQUID CRYSTAL DEVICE}
본 개시는 액정 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 삽입되어 있는 액정층으로 이루어지며, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
이러한 액정 표시 장치에 따르면, 화소 전극 및 공통 전극에 전압을 인가하여 액정층에 전기장을 생성하는데, 액정층에 한 방향의 전기장이 오랫동안 인가됨으로써 발생하는 열화 현상을 방지하기 위하여 화소 열 별로 공통 전압에 대한 데이터 전압의 극성을 반전시킬 수 있다.
이 때, 화소 전극에 데이터 전압을 인가하는 데이터선과 이에 인접한 데이터선 사이의 데이터 전압의 극성이 달라지게 되고, 화소 전극과 인접한 데이터선 사이의 기생 용량(parasitic capacitance)에 의해 액정층에 충전되는 전기장의 세기가 달라질 수 있다. 이에 따라 표시 품질 저하가 발생할 수 있다.
한편, 액정 표시 장치의 해상도가 커짐에 따라, 화소 전극의 크기는 작아지고, 많은 화소에 빠른 데이터 전압이 충전되어야 하는데, 화소 전극과 인접한 데이터선 사이의 기생 용량에 의해 각 화소 전극에 원하는 크기의 데이터 전압이 충전되지 않는 문제점이 발생한다. 화소 전극과 인접한 데이터선 사이의 기생 용량을 줄이기 위하여 화소 전극과 데이터선 사이의 간격을 넓이면, 개구율이 저하된다.
실시예들은 고해상도 액정 표시 장치에서, 개구율 저하를 방지하면서도 화소 전극과 데이터선 사이의 기생 용량 편차에 따른 영향을 줄이기 위한 것이다.
실시예들의 목적은 상술한 목적으로 한정되는 것은 아니며, 실시예들의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있음이 자명하다.
실시예에 따른 액정 표시 장치는 서로 다른 극성의 데이터 전압을 전달하고, 서로 인접하여 위치하는 제1 데이터선과 제2 데이터선, 그리고 평면상 상기 제1 데이터선과 상기 제2 데이터선 사이에 위치하고, 네 개의 부영역을 포함하는 화소 전극을 포함하고, 상기 화소 전극의 상기 네 개의 부영역 중 서로 대각으로 위치하는 두 개의 부영역은 상기 제1 데이터선의 일부와 상기 제2 데이터선의 일부와 중첩하고, 상기 화소 전극의 상기 네 개의 부영역 중 서로 대각으로 위치하는 나머지 두 개의 부영역은 상기 제1 데이터선 및 상기 제2 데이터선과 중첩하지 않을 수 있다.
상기 화소 전극은 제1 방향으로 뻗어 있는 가로 줄기부와 상기 가로 줄기부로부터 상기 제1 방향과 다른 제2 방향과 나란한 방향으로 위와 아래로 제1 세로 줄기부와 제2 세로 줄기부, 상기 가로 줄기부 및 상기 제1 세로 줄기부와 상기 제2 세로 줄기부로부터 상기 화소 전극의 외곽부분에 위치하도록 뻗어 있는 외곽 줄기부, 상기 가로 줄기부, 상기 제1 세로 줄기부와 상기 제2 세로 줄기부, 상기 외곽 줄기부 사이에 위치하며, 서로 다른 방향으로 뻗어 있는 제1 가지 전극, 제2 가지 전극, 제3 가지 전극, 제4 가지 전극을 포함할 수 있다.
상기 제2 방향을 따라 상기 제1 세로 줄기부와 상기 제2 세로 줄기부는 일렬로 정렬되지 않고 어긋나도록 배치될 수 있다.
상기 제1 세로 줄기부의 가장자리를 상기 제2 방향을 따라 이은 제1 선과 상기 제2 세로 줄기부의 가장자리를 상기 제2 방향을 따라 이은 제2 선 사이의 이격 거리는 상기 제1 세로 줄기부의 폭과 상기 제1 데이터선의 폭의 합과 거의 같을 수 있다.
상기 네 개의 부영역은 상기 제1 가지 전극을 포함하는 제1 부영역, 상기 제2 가지 전극을 포함하는 제2 부영역, 상기 제2 가지 전극을 포함하는 제3 부영역, 상기 제4 가지 전극을 포함하는 제4 부영역을 포함할 수 있고, 상기 제1 부영역과 상기 제4 부영역은 서로 대각으로 위치할 수 있고, 상기 제2 부영역과 상기 제3 부영역은 서로 대각으로 위치할 수 있다.
상기 제1 데이터선과 상기 제2 데이터선은 제2 방향으로 뻗을 수 있고, 상기 제1 데이터선과 상기 제2 데이터선은 상기 제2 방향으로 뻗는 제1 세로부와 제2 세로부, 상기 제2 방향과 다른 제1 방향으로 뻗으며 상기 제1 세로부와 상기 제2 세로부 사이에 위치하는 가로부를 포함할 수 있다.
상기 화소 전극은 상기 제2 데이터선의 소스 전극과 전기적으로 연결될 수 있고, 상기 제2 부영역은 상기 제2 데이터선의 상기 제1 세로부와 중첩할 수 있고, 상기 제3 부영역은 상기 제1 데이터선의 상기 제2 세로부와 중첩할 수 있다.
상기 가로부는 상기 가로 줄기부와 중첩할 수 있다.
상기 제2 부영역과 상기 제2 데이터선의 상기 제1 세로부의 중첩 면적은 상기 제3 부영역과 상기 제1 데이터선의 상기 제2 세로부의 중첩 면적과 거의 같을 수 있다.
상기 제2 부영역의 면적과 상기 제3 부영역의 면적은 서로 거의 같을 수 있고, 상기 제1 부영역의 면적과 상기 제4 부영역의 면적은 서로 거의 같을 수 있다.
상기 제2 부영역의 면적과 상기 제3 부영역의 면적은 상기 제1 부영역의 면적과 상기 제4 부영역의 면적보다 넓을 수 있다.
실시예에 따른 액정 표시 장치는 제1 극성의 데이터 전압을 전달하고, 제1 세로부와 제2 세로부, 상기 제1 세로부와 상기 제2 세로부 사이에 위치하는 제1 가로부, 제1 소스 전극을 포함하는 제1 데이터선, 상기 제1 극성과 반대의 제2 극성의 데이터 전압을 전달하고, 제3 세로부와 제4 세로부, 상기 제3 세로부와 상기 제4 세로부 사이에 위치하는 제2 가로부, 제2 소스 전극을 포함하는 제2 데이터선, 그리고 평면상, 상기 제1 데이터선과 상기 제2 데이터선 사이에 위치하는 화소 전극을 포함하고, 상기 평면상, 상기 제1 데이터선의 상기 제1 세로부와 상기 제2 데이터선의 상기 제3 세로부는 상기 화소 전극을 사이에 두고 서로 마주보고, 상기 제1 데이터선의 상기 제2 세로부와 상기 제2 데이터선의 상기 제4 세로부는 상기 화소 전극을 사이에 두고 서로 마주보고, 상기 화소 전극은 상기 제1 데이터선의 제2 세로부와 상기 제2 데이터선의 상기 제3 세로부와 중첩할 수 있다.
상기 화소 전극은 상기 제1 데이터선의 상기 제1 소스 전극과 전기적으로 연결될 수 있다.
상기 제1 가로부와 상기 제2 가로부는 상기 화소 전극의 가로 줄기부와 중첩할 수 있다.
상기 화소 전극은 상기 가로 줄기부로부터 위와 아래로 뻗은 제1 세로 줄기부와 제2 세로 줄기부를 포함할 수 있고, 상기 제1 세로 줄기부와 상기 제2 세로 줄기부는 상기 가로 줄기부와 수직을 이루는 방향을 따라 서로 일렬 정렬되지 않고 어긋나도록 배치될 수 있다.
상기 화소 전극과 상기 제1 데이터선의 제2 세로부의 중첩 면적은 상기 화소 전극과 상기 제2 데이터선의 상기 제3 세로부의 중첩 면적과 거의 같을 수 있다.
실시예에 따른 액정 표시 장치는 제1 극성의 데이터 전압을 전달하고, 제2 방향을 따라 순차적으로 위치하는 제1 세로부, 제1 가로부, 제2 세로부, 제1 소스 전극을 포함하는 제1 데이터선, 상기 제1 극성과 반대의 제2 극성의 데이터 전압을 전달하고, 상기 제2 방향을 따라 순차적으로 위치하는 제3 세로부, 제2 가로부, 제4 세로부, 제2 소스 전극을 포함하는 제2 데이터선, 그리고 평면상, 상기 제1 데이터선과 상기 제2 데이터선 사이에 위치하고 열 방향으로 서로 인접하고 서로 다른 박막 트랜지스터에 연결된 제1 화소 전극과 제2 화소 전극을 포함하고, 상기 평면상, 상기 제1 데이터선의 상기 제1 세로부와 상기 제2 데이터선의 상기 제3 세로부는 상기 제1 화소 전극과 상기 제2 화소 전극을 사이에 두고 서로 마주보고, 상기 제1 데이터선의 상기 제2 세로부와 상기 제2 데이터선의 상기 제4 세로부는 상기 제1 화소 전극과 상기 제2 화소 전극을 사이에 두고 서로 마주보고, 상기 제1 화소 전극은 상기 제1 데이터선의 상기 제2 세로부와 상기 제2 데이터선의 상기 제3 세로부와 중첩하고, 상기 제2 화소 전극은 상기 제1 데이터선의 상기 제1 세로부와 상기 제2 데이터선의 상기 제4 세로부와 중첩할 수 있다.
상기 제1 데이터선은 상기 제2 세로부와 상기 제1 소스 전극 사이에 위치하고 상기 제1 소스 전극과 같은 방향으로 뻗은 제3 가로부와 상기 제1 소스 전극과 상기 제1 세로부 사이에 위치하고 상기 제1 소스 전극과 같은 방향으로 뻗은 제4 가로부를 더 포함할 수 있다.
상기 제2 데이터선은 상기 제4 세로부와 상기 제2 소스 전극 사이에 위치하고 상기 제2 소스 전극과 같은 방향으로 뻗은 제5 가로부와 상기 제2 소스 전극과 상기 제3 세로부 사이에 위치하고 상기 제2 소스 전극과 같은 방향으로 뻗은 제6 가로부를 더 포함할 수 있다.
상기 제1 가로부는 상기 제1 화소 전극의 가로 줄기부와 중첩할 수 있고, 상기 제2 가로부는 상기 제2 화소 전극의 가로 줄기부와 중첩할 수 있고, 평면상, 상기 제3 가로부와 상기 제4 가로부는 상기 제1 소스 전극의 위와 아래에 위치하고, 상기 제1 화소 전극과 중첩하지 않을 수 있고, 상기 평면상, 상기 제5 가로부와 상기 제6 가로부는 상기 제2 소스 전극의 위와 아래에 위치하고, 상기 제2 화소 전극과 중첩하지 않을 수 있다.
상기 제1 화소 전극은 상기 제1 데이터선의 상기 제1 소스 전극과 전기적으로 연결될 수 있고, 상기 제2 화소 전극은 상기 제2 데이터선의 상기 제2 소스 전극과 전기적으로 연결될 수 있다.
실시예들에 따르면, 고해상도 액정 표시 장치에서, 개구율 저하를 방지하면서도 화소 전극과 데이터선 사이의 기생 용량 편차에 따른 영향을 줄일 수 있다.
실시예들의 효과는 상술한 효과에 한정되는 것은 아니며, 실시예들의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있음이 자명하다.
도 1은 실시예에 따른 액정 표시 장치의 배치도이다.
도 2는 도 1의 II-II' 선을 따라 도시한 단면도이다.
도 3은 도 1의 액정 표시 장치의 한 화소의 배치도이다.
도 4는 도 3의 VI-VI'-VI" 선을 따라 도시한 단면도이다.
도 5는 도 1의 액정 표시 장치의 화소 전극의 배치도이다.
도 6은 실시예에 따른 액정 표시 장치의 배치도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 여러 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
또한, 명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
또한, 명세서 전체에서, "평면상"이라 할 때, 이는 대상 부분을 위에서 보았을 때를 의미하며, "단면상"이라 할 때, 이는 대상 부분을 수직으로 자른 단면을 옆에서 보았을 때를 의미한다.
또한, 명세서 전체에서, "연결된다"라고 할 때, 이는 둘 이상의 구성요소가 직접적으로 연결되는 것만을 의미하는 것이 아니고, 둘 이상의 구성요소가 다른 구성요소를 통하여 간접적으로 연결되는 것, 물리적으로 연결되는 것뿐만 아니라 전기적으로 연결되는 것, 또는 위치나 기능에 따라 상이한 명칭들로 지칭되었으나 일체인 것을 의미할 수 있다.
도 1 및 도 2를 참고하여, 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 1은 실시예에 따른 액정 표시 장치의 배치도이고, 도 2는 도 1의 II-II' 선을 따라 도시한 단면도이다.
도 1 및 도 2를 참고하면, 실시예에 따른 액정 표시 장치는 서로 마주하는 제1 표시판(100) 및 제2 표시판(200), 그리고 그 사이에 위치하는 액정층(3)을 포함한다.
먼저, 제1 표시판(100)에 대하여 설명한다.
제1 표시판(100)은 제1 기판(110)을 포함한다. 제1 기판(110)은 투명한 유리 또는 플라스틱 등으로 이루어질 수 있다.
제1 기판(110) 위에 복수의 게이트선(121)과 복수의 유지 전극선(131)이 위치한다. 복수의 게이트선(121)과 복수의 유지 전극선(131)은 동일 공정을 통해 동시에 형성될 수 있으며, 동일한 물질을 포함할 수 있다.
각 게이트선(121)은 게이트 신호를 전달하며, 제1 방향(DR1)으로 뻗으며, 복수의 게이트 전극(124)을 포함한다.
각 유지 전극선(131)은 게이트선(121)과 나란하게 제1 방향(DR1)으로 뻗으며, 이로부터 확장된 제1 유지 전극(131a), 제2 유지 전극(131b) 및 제3 유지 전극(131c)을 포함한다. 제1 유지 전극(131a)은 유지 전극선(131)으로부터 제2 방향(DR2)을 따라 확장된 부분이고, 제2 유지 전극(131b)은 제1 유지 전극(131a)으로부터 제1 방향(DR1)을 따라 확장된 부분이고, 제3 유지 전극(131c)은 제1 유지 전극(131a)으로부터 접촉 구멍(185) 쪽으로 확장된 부분이다.
복수의 게이트선(121) 및 복수의 유지 전극선(131) 위에 게이트 절연막(140)이 위치한다. 게이트 절연막(140)은 산화 규소 또는 질화 규소를 포함할 수 있다. 게이트 절연막(140)은 물리적 성질이 다른 적어도 두 개의 절연층을 포함하는 다층막 구조를 가질 수 있다.
게이트 절연막(140) 위에 반도체(154)가 위치한다. 반도체(154)는 게이트 전극(124)과 중첩하여 위치할 수 있다.
반도체(154)는 폴리 실리콘 또는 산화물 반도체를 포함할 수 있다. 이 때, 산화물 반도체는 티타늄(Ti), 하프늄(Hf), 지르코늄(Zr), 알루미늄(Al), 탄탈륨(Ta), 게르마늄(Ge), 아연(Zn), 갈륨(Ga), 주석(Sn) 또는 인듐(In)을 기본으로 하는 산화물, 또는 이들의 복합 산화물 중 어느 하나를 포함할 수 있다.
반도체(154) 위에 저항성 접촉 부재(163, 165)가 위치할 수 있다.
저항성 접촉 부재(163, 165)는 인 따위의 n형 불순물이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소 따위의 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다. 저항성 접촉 부재(163, 165)는 생략될 수 있고, 이 경우 반도체(154)의 일부분에 불순물이 도핑될 수도 있다.
게이트 절연막(140) 및 저항성 접촉 부재(163, 165) 위에는 복수의 제1 데이터선(171a) 및 복수의 제2 데이터선(171b), 그리고 복수의 드레인 전극(175)이 위치한다.
제1 데이터선(171a)과 제2 데이터선(171b)은 서로 교대로 배치될 수 있고, 서로 다른 극성의 데이터 전압을 전달할 수 있다.
제1 데이터선(171a)과 제2 데이터선(171b) 각각은 제2 방향(DR2)을 따라 뻗은 제1 세로부(71a)와 제2 세로부(71b), 그리고 제1 세로부(71a)와 제2 세로부(71b) 사이에 위치하며, 제1 방향(DR1)과 나란한 가로부(71c)를 포함한다.
제1 데이터선(171a)과 제2 데이터선(171b) 각각은 데이터선(171a, 171b)으로부터 뻗어 나와 게이트 전극(124)과 중첩하고 대체로 U자 형상을 가지는 복수의 소스 전극(173)을 포함한다.
도시한 실시예에서, 제1 세로부(71a)는 인접한 화소 전극(191)과 중첩하고, 제2 세로부(71b)는 소스 전극(173)에 연결된 자기 화소 전극(191)과 중첩할 수 있다. 제1 세로부(71a), 가로부(71c), 제2 세로부(71b), 소스 전극(173)은 제2 방향(DR2)을 따라 위에서 아래쪽으로 순차적으로 위치할 수 있다.
앞서 설명한 각 게이트 전극(124), 각 소스 전극(173) 및 각 드레인 전극(175)은 각 반도체(154)와 함께 하나의 박막 트랜지스터(thin film transistor, TFT)를 이루며 박막 트랜지스터의 채널은 소스 전극(173)과 드레인 전극(175) 사이의 반도체(154)에 형성된다.
복수의 제1 데이터선(171a) 및 복수의 제2 데이터선(171b), 복수의 드레인 전극(175), 게이트 절연막(140), 그리고 노출된 반도체(154) 위에는 제1 보호막(180a)이 위치한다. 제1 보호막(180a)은 질화규소 또는 산화규소를 포함할 수 있다.
제1 보호막(180a) 위에는 복수의 색필터(230)가 위치한다. 여기서 제1 보호막(180a)은 색필터(230)의 안료가 노출된 반도체(154) 부분으로 유입되는 것을 방지할 수 있다.
각 색필터(230)는 적색 컬러 필터, 녹색 컬러 필터 및 청색 컬러 필터를 포함할 수 있다. 각 색필터(230)는 복수의 게이트선(121) 및 데이터선(171a, 171b)의 교차에 의해 구획되는 영역에 각각 하나씩 위치할 수 있다.
색필터(230) 위에는 제2 보호막(180b)이 위치한다.
제2 보호막(180b)은 질화 규소나 산화 규소 따위의 무기 절연물, 유기 절연물, 저유전율 절연물 따위를 포함할 수 있다. 제2 보호막(180b)은 색필터(230)가 들뜨는 것을 방지하고 색필터(230)로부터 유입되는 용제(solvent)와 같은 유기물에 의한 액정층(3)의 오염을 억제하여 화면 구동 시 초래할 수 있는 잔상과 같은 불량을 방지할 수 있다.
제1 보호막(180a), 색필터(230), 제2 보호막(180b)에는 복수의 드레인 전극(175)과 중첩하는 복수의 접촉 구멍(185)이 형성될 수 있다.
제2 보호막(180b) 위에는 복수의 화소 전극(191)이 위치한다. 각 화소 전극(191)은 제1 보호막(180a), 색필터(230), 제2 보호막(180b)에 형성되어 있으며 각기 드레인 전극(175)과 중첩하는 접촉 구멍(185)을 통해 드레인 전극(175)과 물리적, 전기적으로 연결될 수 있다. 화소 전극(191)은 드레인 전극(175)을 통해 데이터 전압을 인가 받는다.
화소 전극(191)은 ITO 또는 IZO 따위의 투명 도전체를 포함할 수 있다. 각 화소 전극(191)은 서로 인접한 제1 데이터선(171a)과 제2 데이터선(171b) 중 어느 하나의 소스 전극(173)과 전기적으로 연결되고, 화소 전극(191)과 전기적으로 연결된 제1 데이터선(171a) 또는 제2 데이터선(171b)의 제2 세로부(71b)와 중첩할 수 있고, 화소 전극(191)과 연결되지 않은 제2 데이터선(171b) 또는 제1 데이터선(171a)의 제1 세로부(71a)와 중첩할 수 있다.
보다 구체적으로, 제1 데이터선(171a)과 제2 데이터선(171b) 중 제1 데이터선(171a)의 소스 전극(173)과 전기적으로 연결된 화소 전극(191)은 제1 데이터선(171a)의 제2 세로부(71b)와 중첩하고, 인접한 제2 데이터선(171b)의 제1 세로부(71a)와 중첩한다. 이와 유사하게, 제2 데이터선(171b)의 소스 전극(173)과 전기적으로 연결된 화소 전극(191)은 제2 데이터선(171b)의 제2 세로부(71b)와 중첩하고, 인접한 제1 데이터선(171a)의 제1 세로부(71a)와 중첩한다.
각 화소 전극(191)은 서로 다른 극성의 데이터 전압을 인가하는 제1 데이터선(171a)과 제2 데이터선(171b)의 제1 세로부(71a)와 제2 세로부(71b)와 양쪽에서 중첩하고, 각 화소 전극(191)과 제1 세로부(71a)의 중첩 면적과 각 화소 전극(191)과 제2 세로부(71b)의 중첩 면적은 서로 거의 같을 수 있다.
극성이 서로 다른 두 데이터 전압을 인가하는 제1 데이터선(171a) 및 제2 데이터선(171b)과 화소 전극(191) 사이의 중첩 면적은 서로 거의 동일하여, 이에 의한 기생 용량 크기도 서로 거의 같아 그 영향을 서로 상쇄할 수 있다.
따라서, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 데이터선 사이의 기생 용량에 의해 화소 전극에 원하는 크기의 데이터 전압이 충전되지 않는 문제점을 방지할 수 있고, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 두 데이터선(171a, 171b) 사이의 기생 용량 편차에 의해 발생하는 크로스 토크 불량을 방지할 수 있다. 또한, 화소 전극(191)을 두 데이터선(171a, 171b)이 중첩하도록 형성함으로써, 액정 표시 장치의 개구율을 높일 수 있다.
실시예에 따른 액정 표시 장치는 7,680 X 4,320의 해상도를 가지는 8K 영상이 구현가능할 수 있는 초고해상도를 가질 수 있고, 예를 들어, 인접한 두 데이터선 사이의 간격은 약 60㎛ 내지 약 75㎛일 수 있다.
일반적으로 화소 전극과 데이터선 사이의 기생 용량의 영향을 줄이기 위하여, 화소 전극과 데이터선 사이의 간격을 넓게 형성하고, 데이터선과 중첩하는 차폐 전극을 형성하여, 공통 전압을 인가할 수 있다. 이 경우, 화소 전극의 크기가 매우 작아질 수 있고, 이에 따라 액정 표시 장치의 개구율이 크게 감소하게 된다.
그러나, 실시예에 따른 액정 표시 장치에 따르면, 고해상도를 가지는 액정 표시 장치의 화소 전극이 데이터선과 중첩함으로써 화소 전극의 크기를 넓게 하여 개구율 감소를 방지할 수 있고, 이와 동시에 화소 전극과 양쪽에 위치하며 서로 다른 극성을 인가하는 두 데이터선의 일부분과 각기 같은 중첩 면적을 가지도록 중첩함으로써, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 데이터선 사이의 기생 용량에 의해 화소 전극에 원하는 크기의 데이터 전압이 충전되지 않는 문제점을 방지할 수 있다.
각 화소 전극(191)의 특징은 뒤에서 보다 구체적으로 설명한다.
다음으로, 제2 표시판(200)에 대하여 설명한다. 제2 표시판(200)은 제2 기판(210)을 포함한다. 제2 기판(210)은 투명한 유리 또는 플라스틱 등으로 이루어질 수 있다.
제2 기판(210)의 표면 중 액정층(3)에 가까운 표면 위에 차광 부재(220)가 위치한다.
차광 부재(220)는 제1 표시판(100)의 화소 전극(191)과 중첩하는 영역에 위치하는 개구부를 가질 수 있다. 예를 들어, 차광 부재(220)는 게이트선(121), 유지 전압선(131), 데이터선(171a, 171b)과 중첩하는 영역에 대부분 위치할 수 있다.
차광 부재(220)와 액정층(3) 사이에 덮개막(250)이 위치한다. 덮개막(250)은 실시예에 따라 생략될 수 있다. 덮개막(250)과 액정층(3) 사이에 공통 전극(270)이 위치한다. 공통 전극(270)은 외부로부터 공통 전압을 전달받을 수 있다.
액정층(3)은 액정 분자(도시하지 않음)를 포함한다.
데이터 전압이 인가된 화소 전극(191)과 공통 전극(270)은 전기장을 생성함으로써 두 전극(191, 270) 사이의 액정층(3)의 액정 분자의 방향을 결정한다. 이와 같이 결정된 액정 분자의 방향에 따라 액정층(3)을 통과하는 빛의 편광이 달라진다. 화소 전극(191)과 공통 전극(270)은 그 사이의 액정층(3) 부분과 함께 액정 축전기를 이루어 박막 트랜지스터가 턴 오프된 후에도 인가된 전압을 유지한다.
그러면, 도 1 및 도 2와 함께 도 3 내지 도 5를 참고하여, 실시예에 따른 액정 표시 장치의 화소 전극과 데이터선의 배치에 대하여 보다 구체적으로 설명한다. 도 3은 도 1의 액정 표시 장치의 한 화소의 배치도이고, 도 4는 도 3의 VI-VI'-VI" 선을 따라 도시한 단면도이고, 도 5는 도 1의 액정 표시 장치의 화소 전극의 배치도이다.
도 3은 복수의 화소 전극(191) 중 제1 데이터선(171a)의 소스 전극(173)과 전기적으로 연결된 화소 전극(191)과 서로 인접한 두 데이터선(171a, 171b)을 도시한다.
도 3 및 도 4를 참고하면, 제1 데이터선(171a)의 소스 전극(173)과 전기적으로 연결된 화소 전극(191)은 제1 데이터선(171a)의 제2 세로부(71b)와 중첩하고, 인접한 제2 데이터선(171b)의 제1 세로부(71a)와 중첩한다.
화소 전극(191)과 제1 데이터선(171a)의 제2 세로부(71b)와 중첩하는 면적은 화소 전극(191)과 제2 데이터선(171b)의 제1 세로부(71a)와 중첩하는 면적은 서로 거의 같을 수 있다.
극성이 서로 다른 두 데이터 전압을 인가하는 제1 데이터선(171a) 및 제2 데이터선(171b)과 화소 전극(191) 사이의 중첩 면적은 서로 거의 동일한 바, 이에 의한 기생 용량 크기도 서로 거의 같아 그 영향을 서로 상쇄할 수 있다.
따라서, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 데이터선 사이의 기생 용량에 의해 화소 전극에 원하는 크기의 데이터 전압이 충전되지 않는 문제점을 방지할 수 있고, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 두 데이터선(171a, 171b) 사이의 기생 용량 편차에 의해 발생하는 크로스 토크 불량을 방지할 수 있다. 또한, 화소 전극(191)을 두 데이터선(171a, 171b)이 중첩하도록 형성함으로써, 액정 표시 장치의 개구율을 높일 수 있다.
도 3 및 도 5를 함께 참고하면, 각 화소 전극(191)은 제1 방향(DR1)으로 뻗은 가로 줄기부(192)와 가로 줄기부로부터 제2 방향(DR2)을 따라 위와 아래로 뻗어 있는 제1 세로 줄기부(193a)와 제2 세로 줄기부(193b), 화소 전극의 외곽을 둘러싸고 있으며 가로 줄기부(192)와 제1 세로 줄기부(193a) 및 제2 세로 줄기부(193b)로부터 확장된 외곽 줄기부(194)를 포함한다. 또한 화소 전극(191)은 그리고 가로 줄기부(192)와 제1 세로 줄기부(193a) 및 제2 세로 줄기부(193b)와 외곽 줄기부(194)로부터 서로 다른 방향으로 뻗어 나온 복수의 제1 가지 전극들(195a), 복수의 제2 가지 전극들(195b), 복수의 제3 가지 전극들(195c), 복수의 제4 가지 전극들(195d)을 포함한다.
화소 전극(191)은 가로 줄기부(192)와 제1 세로 줄기부(193a) 및 제2 세로 줄기부(193b)에 의해 제1 부영역(Da), 제2 부영역(Db), 제3 부영역(Dc), 제4 부영역(Dd)으로 나뉘어진다.
화소 전극(191)에 데이터 전압이 인가되고, 공통 전극(270)에 공통 전압이 인가되면, 화소 전극(191)의 복수의 제1 가지 전극들(195a), 복수의 제2 가지 전극들(195b), 복수의 제3 가지 전극들(195c), 복수의 제4 가지 전극들(195d)의 가장자리 변들은 전기장을 왜곡하여 복수의 가지 전극들(195a, 195b, 195c, 195d)의 변에 수직인 수평 성분을 만들어 내고 액정 분자들의 경사 방향은 수평 성분에 의하여 결정되는 방향으로 결정된다. 따라서 액정 분자들이 처음에는 복수의 가지 전극들(195a, 195b, 195c, 195d)의 변에 수직인 방향으로 기울어지려 한다. 그러나 이웃하는 복수의 가지 전극들(195a, 195b, 195c, 195d) 사이의 간격이 좁기 때문에, 서로 반대 방향으로 기울어지려는 액정 분자들이 함께 복수의 가지 전극들(195a, 195b, 195c, 195d)의 길이 방향에 평행한 방향으로 기울어지게 된다.
화소 전극(191)은 복수의 제1 가지 전극들(195a), 복수의 제2 가지 전극들(195b), 복수의 제3 가지 전극들(195c), 복수의 제4 가지 전극들(195d)의 길이 방향이 서로 다른 네 개의 부영역(Da, Db, Dc, Dd)을 포함하고, 액정층(3)의 액정 분자들이 기울어지는 방향도 네 개의 방향이 된다. 이와 같이 액정 분자가 기울어지는 방향을 다양하게 하면 액정 표시 장치의 기준 시야각이 커진다.
화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd) 중 제2 부영역(Db)은 제2 데이터선(171b)과 중첩하고, 제3 부영역(Dc)은 제1 데이터선(171a)과 중첩한다. 즉, 화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd) 중 서로 대각으로 위치하는 두 개의 부영역(Db, Dc)은 데이터선(171a, 171b)의 일부분과 중첩하고, 화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd) 중 서로 대각으로 위치하는 나머지 두 개의 부영역(Da, Dd)은 데이터선(171a, 171b)과 중첩하지 않는다.
데이터선(171a, 171b)과 중첩하는 제2 부영역(Db)과 제3 부영역(Dc)의 면적은 서로 같을 수 있고, 데이터선(171a, 171b)과 중첩하지 않는 제1 부영역(Da)과 제4 부영역(Dd)의 면적은 서로 거의 같을 수 있다. 또한, 제2 부영역(Db)과 제3 부영역(Dc)의 면적은 제1 부영역(Da)과 제4 부영역(Dd)의 면적보다 클 수 있다. 이에 의해 데이터선(171a, 171b)과 중첩하는 부분을 제외한 네 개의 부영역(Da, Db, Dc, Dd)의 면적은 서로 거의 같을 수 있다.
화소 전극(191)의 가로 줄기부(192)를 기준으로 위와 아래에 위치하는 제1 세로 줄기부(193a) 및 제2 세로 줄기부(193b)는 제2 방향(DR2)을 따라 일렬 정렬되지 않고, 어긋나 있다.
제2 방향(DR2)을 따라 제1 세로 줄기부(193a)의 가장자리를 이은 가상의 선과 제2 세로 줄기부(193b)의 가장자리를 이은 가상의 선 사이의 가장 먼 간격(D1)은 제1 세로 줄기부(193a)의 폭과 데이터선의 폭의 합과 거의 같을 수 있다. 제1 세로 줄기부(193a)의 폭과 제2 세로 줄기부(193b)의 폭은 서로 같을 수 있다. 예를 들어, 데이터선(171a, 171b)의 폭은 약 4㎛일 수 있다.
데이터선(171a, 171b)의 가로부(71c)는 화소 전극(191)의 가로 줄기부(192)와 중첩하도록 위치한다. 이에 의해, 데이터선(171a, 171b)의 가로부(71c)에 의해 액정 표시 장치의 개구율이 저하되는 것을 방지할 수 있다.
실시예에 따른 액정 표시 장치에서, 화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd)을 포함하고, 데이터선(171a, 171b)과 중첩하는 제2 부영역(Db)과 제3 부영역(Dc)의 면적은 서로 거의 같을 수 있고, 데이터선(171a, 171b)과 중첩하지 않는 제1 부영역(Da)과 제4 부영역(Dd)의 면적은 서로 거의 같을 수 있다. 또한, 제2 부영역(Db)과 제3 부영역(Dc)의 면적은 제1 부영역(Da)과 제4 부영역(Dd)의 면적보다 클 수 있다. 이에 의해 데이터선(171a, 171b)과 중첩하는 부분을 제외한 네 개의 부영역(Da, Db, Dc, Dd)의 면적은 서로 거의 같을 수 있고, 여러 방향에서 볼 때 시인성 차이를 줄일 수 있다.
그러면, 도 6을 참고하여, 다른 한 실시예에 따른 액정 표시 장치에 대하여 설명한다. 도 6은 실시예에 따른 액정 표시 장치의 배치도이다.
도 6을 참고하면, 도 6에 도시한 실시예에 따른 액정 표시 장치는 앞서 도 1 내지 도 5를 참고로 설명한 실시예에 따른 액정 표시 장치와 유사하다. 동일한 구성 요소에 관한 구체적인 설명은 생략한다.
도 1 내지 도 5와 함께 도 6을 참고하면, 본 실시예에 따른 액정 표시 장치는 도 1에 도시한 액정 표시 장치와는 다르게 제2 방향(DR2)으로 서로 이웃하는 두 개의 화소 전극(191)은 제1 데이터선(171a)의 소스 전극(173)과 제2 데이터선(171b)의 소스 전극(173)과 교대로 전기적으로 연결된다. 도 1에 도시한 액정 표시 장치에 따르면 제2 방향(DR2)을 따라 이웃하는 복수의 화소 전극(191)은 모두 같은 데이터선의 소스 전극에 전기적으로 연결된다.
도 6에 도시한 실시예 따르면, 데이터선에 입력되는 데이터 전압은 열 반전 구동이지만, 겉보기는 도트 반전일 수 있다.
본 실시예에 따른 액정 표시 장치는 도 1에 도시한 액정 표시 장치와 유사하게 서로 다른 극성의 데이터 전압을 전달하는 제1 데이터선(171a)과 제2 데이터선(171b)은 서로 교대로 배치될 수 있다.
제1 데이터선(171a)과 제2 데이터선(171b) 각각은 제2 방향(DR2)을 따라 뻗은 제1 세로부(71a)와 제2 세로부(71b), 그리고 제1 세로부(71a)와 제2 세로부(71b) 사이에 위치하며, 제1 방향(DR1)과 나란한 가로부(71c)를 포함한다.
또한, 제1 데이터선(171a)과 제2 데이터선(171b) 각각은 소스 전극(173)과 같이 제1 방향(DR1)을 따라 돌출되고, 제2 방향(DR2)을 따라 소스 전극(173)의 위와 아래 쪽에 위치하는 제1 가로부(71d1)와 제2 가로부(71d2)를 더 포함한다.
제2 방향(DR2)을 따라, 데이터선(171a, 171b)의 제1 세로부(71a)와 제2 세로부(71b)의 사이에 가로부(71c)가 위치하고, 인접한 화소 영역에 위치하는 제2 세로부(71b)와 제1 세로부(71a) 사이에 제1 가로부(71d1) 및 제2 가로부(71d2)와 소스 전극(173)이 위치할 수 있다.
본 실시예에 따른 액정 표시 장치는 앞서 설명한 실시예에 따른 액정 표시 장치와 유사하게, 제1 데이터선(171a)과 제2 데이터선(171b) 중 제1 데이터선(171a)의 소스 전극(173)과 전기적으로 연결된 화소 전극(191)은 제1 데이터선(171a)의 제2 세로부(71b)와 중첩하고, 인접한 제2 데이터선(171b)의 제1 세로부(71a)와 중첩한다. 이와 유사하게, 제2 데이터선(171b)의 소스 전극(173)과 전기적으로 연결된 화소 전극(191)은 제2 데이터선(171b)의 제2 세로부(71b)와 중첩하고, 인접한 제1 데이터선(171a)의 제1 세로부(71a)와 중첩한다.
각 화소 전극(191)은 서로 다른 극성의 데이터 전압을 인가하는 제1 데이터선(171a)과 제2 데이터선(171b)의 제1 세로부(71a)와 제2 세로부(71b)와 양쪽에서 중첩하고, 각 화소 전극(191)과 제1 세로부(71a)의 중첩 면적과 각 화소 전극(191)과 제2 세로부(71b)의 중첩 면적은 서로 거의 같을 수 있다.
극성이 서로 다른 두 데이터 전압을 인가하는 제1 데이터선(171a) 및 제2 데이터선(171b)과 화소 전극(191) 사이의 중첩 면적은 서로 거의 동일하여, 이에 의한 기생 용량 크기도 서로 거의 같아 그 영향을 서로 상쇄할 수 있다.
따라서, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 데이터선 사이의 기생 용량에 의해 화소 전극에 원하는 크기의 데이터 전압이 충전되지 않는 문제점을 방지할 수 있고, 화소 전극(191)과 서로 다른 극성의 전압이 인가되는 두 데이터선(171a, 171b) 사이의 기생 용량 편차에 의해 발생하는 크로스 토크 불량을 방지할 수 있다. 또한, 화소 전극(191)을 두 데이터선(171a, 171b)이 중첩하도록 형성함으로써, 액정 표시 장치의 개구율을 높일 수 있다.
또한, 도 6과 함께 도 5를 참고하면, 화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd) 중 서로 대각으로 위치하는 두 개의 부영역은 제1 데이터선(171a)과 제2 데이터선(171b)의 일부분과 중첩하고, 네 개의 부영역(Da, Db, Dc, Dd) 중 서로 대각으로 위치하는 나머지 두 개의 부영역은 제1 데이터선(171a) 및 제2 데이터선(171b)과 중첩하지 않는다.
제2 방향(DR2)을 따라 인접한 두 개의 화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd) 중 제1 데이터선(171a)과 제2 데이터선(171b)과 중첩하는 부영역은 서로 다를 수 있다.
예를 들어, 제2 데이터선(171b)의 소스 전극(173)에 전기적으로 연결된 화소 전극(191)의 네 개의 부영역(Da, Db, Dc, Dd) 중 서로 대각으로 위치하는 제2 부영역(Db)과 제3 부영역(Dc)은 제2 데이터선(171b)의 제2 세로부(71b)와 인접한 제1 데이터선(171a)의 제1 세로부(71a)와 중첩하고, 서로 대각으로 위치하는 나머지 두 개의 제1 부영역(Da)과 제4 부영역(Dd)은 제1 데이터선(171a)과 제2 데이터선(171b)과 중첩하지 않는다.
또한, 제2 방향(DR2)을 따라 아래에 위치하고, 제1 데이터선(171a)의 소스 전극(173)에 전기적으로 연결된 화소 전극(191)의 경우, 네 개의 부영역(Da, Db, Dc, Dd) 중 서로 대각으로 위치하는 제1 부영역(Da)과 제4 부영역(Dd)은 제1 데이터선(171a)의 제2 세로부(71b)와 인접한 제2 데이터선(171b)의 제1 세로부(71a)와 중첩하고, 서로 대각으로 위치하는 나머지 두 개의 제2 부영역(Db)과 제3 부영역(Dc)은 제1 데이터선(171a)과 제2 데이터선(171b)과 중첩하지 않는다.
데이터선(171a, 171b)과 중첩하는 두 개의 부영역의 면적은 서로 거의 같을 수 있고, 데이터선(171a, 171b)과 중첩하지 않는 두 개의 부영역의 면적은 서로 거의 같을 수 있다. 또한, 데이터선(171a, 171b)과 중첩하는 두 개의 부영역의 면적은 데이터선(171a, 171b)과 중첩하지 않는 두 개의 부영역의 면적보다 클 수 있다. 이에 의해 데이터선(171a, 171b)과 중첩하는 부분을 제외한 네 개의 부영역(Da, Db, Dc, Dd)의 면적은 서로 거의 같을 수 있다.
화소 전극(191)의 가로 줄기부(192)를 기준으로 위와 아래에 위치하는 제1 세로 줄기부(193a) 및 제2 세로 줄기부(193b)는 제2 방향(DR2)을 따라 일렬 정렬되지 않고, 어긋나 있다.
제2 방향(DR2)을 따라 제1 세로 줄기부(193a)의 가장자리를 이은 가상의 선과 제2 세로 줄기부(193b)의 가장자리를 이은 가상의 선 사이의 가장 먼 간격(D1)은 제1 세로 줄기부(193a)의 폭과 데이터선의 폭의 합과 거의 같을 수 있다. 제1 세로 줄기부(193a)의 폭과 제2 세로 줄기부(193b)의 폭은 서로 같을 수 있다.
데이터선(171a, 171b)의 가로부(71c)는 화소 전극(191)의 가로 줄기부(192)와 중첩하도록 위치한다. 이에 의해, 데이터선(171a, 171b)의 가로부(71c)에 의해 액정 표시 장치의 개구율이 저하되는 것을 방지할 수 있다.
앞서 도 1 내지 도 5를 참고로 설명한 실시예에 따른 액정 표시 장치의 모든 특징들은 본 실시예에 따른 액정 표시 장치에 모두 적용 가능하다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
100, 200: 표시판
3: 액정층
110, 210: 기판
121: 게이트선
124: 게이트 전극
140: 게이트 절연막
154: 반도체
171a, 171b: 데이터선
71a, 71b: 세로부
71c, 71d1, 71d2: 가로부
180a, 180b: 보호막
191: 화소 전극
192: 가로 줄기부
193a, 193b: 세로 줄기부
194: 외곽 줄기부
195a, 195b, 195c, 195d: 가지 전극들
220: 차광 부재
230: 색필터
250: 덮개막
270: 공통 전극
Da, Db, Dc, Dd: 부영역

Claims (20)

  1. 서로 다른 극성의 데이터 전압을 전달하고, 서로 인접하여 위치하는 제1 데이터선과 제2 데이터선, 그리고
    평면상 상기 제1 데이터선과 상기 제2 데이터선 사이에 위치하고, 네 개의 부영역을 포함하는 화소 전극을 포함하고,
    상기 화소 전극의 상기 네 개의 부영역 중 서로 대각으로 위치하는 두 개의 부영역은 상기 제1 데이터선의 일부와 상기 제2 데이터선의 일부와 중첩하고, 나머지 두개의 부영역보다 면적이 넓고,
    상기 화소 전극의 상기 네 개의 부영역 중 서로 대각으로 위치하는 나머지 두 개의 부영역은 상기 제1 데이터선 및 상기 제2 데이터선과 중첩하지 않는 액정 표시 장치.
  2. 제1항에서,
    상기 화소 전극은 제1 방향으로 뻗어 있는 가로 줄기부와
    상기 가로 줄기부로부터 상기 제1 방향과 다른 제2 방향과 나란한 방향으로 위와 아래로 제1 세로 줄기부와 제2 세로 줄기부,
    상기 가로 줄기부 및 상기 제1 세로 줄기부와 상기 제2 세로 줄기부로부터 상기 화소 전극의 외곽부분에 위치하도록 뻗어 있는 외곽 줄기부, 그리고
    상기 가로 줄기부, 상기 제1 세로 줄기부와 상기 제2 세로 줄기부, 상기 외곽 줄기부 사이에 위치하며, 서로 다른 방향으로 뻗어 있는 제1 가지 전극, 제2 가지 전극, 제3 가지 전극, 제4 가지 전극을 포함하고,
    상기 제2 방향을 따라 상기 제1 세로 줄기부와 상기 제2 세로 줄기부는 일렬로 정렬되지 않고 어긋나도록 배치된 액정 표시 장치.
  3. 제2항에서,
    상기 제1 세로 줄기부의 가장자리를 상기 제2 방향을 따라 이은 제1 선과 상기 제2 세로 줄기부의 가장자리를 상기 제2 방향을 따라 이은 제2 선 사이의 이격 거리는 상기 제1 세로 줄기부의 폭과 상기 제1 데이터선의 폭의 합과 거의 같은 액정 표시 장치.
  4. 제2항에서,
    상기 네 개의 부영역은 상기 제1 가지 전극을 포함하는 제1 부영역, 상기 제2 가지 전극을 포함하는 제2 부영역, 상기 제2 가지 전극을 포함하는 제3 부영역, 상기 제4 가지 전극을 포함하는 제4 부영역을 포함하고,
    상기 제1 부영역과 상기 제4 부영역은 서로 대각으로 위치하고,
    상기 제2 부영역과 상기 제3 부영역은 서로 대각으로 위치하는 액정 표시 장치.
  5. 제4항에서,
    상기 제1 데이터선과 상기 제2 데이터선은 제2 방향으로 뻗고,
    상기 제1 데이터선과 상기 제2 데이터선은 상기 제2 방향으로 뻗는 제1 세로부와 제2 세로부, 상기 제2 방향과 다른 제1 방향으로 뻗으며 상기 제1 세로부와 상기 제2 세로부 사이에 위치하는 가로부를 포함하고,
    상기 화소 전극은 상기 제2 데이터선의 소스 전극과 전기적으로 연결되고,
    상기 제2 부영역은 상기 제2 데이터선의 상기 제1 세로부와 중첩하고,
    상기 제3 부영역은 상기 제1 데이터선의 상기 제2 세로부와 중첩하는 액정 표시 장치.
  6. 제5항에서,
    상기 가로부는 상기 가로 줄기부와 중첩하는 액정 표시 장치.
  7. 제5항에서,
    상기 제2 부영역과 상기 제2 데이터선의 상기 제1 세로부의 중첩 면적은 상기 제3 부영역과 상기 제1 데이터선의 상기 제2 세로부의 중첩 면적과 거의 같은 액정 표시 장치.
  8. 제5항에서,
    상기 제2 부영역의 면적과 상기 제3 부영역의 면적은 서로 거의 같고,
    상기 제1 부영역의 면적과 상기 제4 부영역의 면적은 서로 거의 같은 액정 표시 장치.
  9. 제8항에서,
    상기 제2 부영역의 면적과 상기 제3 부영역의 면적은 상기 제1 부영역의 면적과 상기 제4 부영역의 면적보다 넓은 액정 표시 장치.
  10. 제1 극성의 데이터 전압을 전달하고, 제1 세로부와 제2 세로부, 상기 제1 세로부와 상기 제2 세로부 사이에 위치하는 제1 가로부, 제1 소스 전극을 포함하는 제1 데이터선,
    상기 제1 극성과 반대의 제2 극성의 데이터 전압을 전달하고, 제3 세로부와 제4 세로부, 상기 제3 세로부와 상기 제4 세로부 사이에 위치하는 제2 가로부, 제2 소스 전극을 포함하는 제2 데이터선, 그리고
    평면상, 가로 줄기부, 상기 가로 줄기부로부터 위와 아래로 뻗은 제1 세로 줄기부와 제2 세로 줄기부를 포함하는 화소 전극을 포함하고,
    상기 평면상, 상기 제1 데이터선의 상기 제1 세로부와 상기 제2 데이터선의 상기 제3 세로부는 상기 화소 전극의 상기 제1 세로 줄기부를 사이에 두고 서로 마주보고, 상기 제1 데이터선의 상기 제2 세로부와 상기 제2 데이터선의 상기 제4 세로부는 상기 화소 전극의 상기 제2 세로 줄기부를 사이에 두고 서로 마주보고,
    상기 화소 전극은 상기 제1 데이터선의 제2 세로부와 상기 제2 데이터선의 상기 제3 세로부와 중첩하고,
    상기 제1 세로 줄기부와 상기 제2 세로 줄기부는 상기 가로 줄기부와 수직을 이루는 방향을 따라 서로 일렬 정렬되지 않고 어긋나도록 배치되고,
    상기 제1 세로 줄기부는, 상기 제2 세로 줄기부로부터 상기 제1 세로부 쪽으로 이격 배치되고,
    상기 제2 세로 줄기부는, 상기 제1 세로 줄기부로부터 상기 제4 세로부 쪽으로 이격 배치되는 액정 표시 장치.
  11. 제10항에서,
    상기 화소 전극은 상기 제1 데이터선의 상기 제1 소스 전극과 전기적으로 연결되는 액정 표시 장치.
  12. 제10항에서,
    상기 제1 가로부와 상기 제2 가로부는 상기 화소 전극의 가로 줄기부와 중첩하는 액정 표시 장치.
  13. 삭제
  14. 제10항에서,
    상기 화소 전극과 상기 제1 데이터선의 제2 세로부의 중첩 면적은 상기 화소 전극과 상기 제2 데이터선의 상기 제3 세로부의 중첩 면적과 거의 같은 액정 표시 장치.
  15. 제10항에서,
    상기 화소 전극과 상기 제1 데이터선의 제2 세로부의 중첩 면적은 상기 화소 전극과 상기 제2 데이터선의 상기 제3 세로부의 중첩 면적과 거의 같은 액정 표시 장치.
  16. 제1 극성의 데이터 전압을 전달하고, 제2 방향을 따라 순차적으로 위치하는 제1 세로부, 제1 가로부, 제2 세로부, 제1 소스 전극을 포함하는 제1 데이터선,
    상기 제1 극성과 반대의 제2 극성의 데이터 전압을 전달하고, 상기 제2 방향을 따라 순차적으로 위치하는 제3 세로부, 제2 가로부, 제4 세로부, 제2 소스 전극을 포함하는 제2 데이터선, 그리고
    평면상, 상기 제1 데이터선과 상기 제2 데이터선 사이에 위치하고 열 방향으로 서로 인접하고 서로 다른 박막 트랜지스터에 연결된 제1 화소 전극과 제2 화소 전극을 포함하고,
    상기 평면상, 상기 제1 데이터선의 상기 제1 세로부와 상기 제2 데이터선의 상기 제3 세로부는 상기 제1 화소 전극과 상기 제2 화소 전극을 사이에 두고 서로 마주보고, 상기 제1 데이터선의 상기 제2 세로부와 상기 제2 데이터선의 상기 제4 세로부는 상기 제1 화소 전극과 상기 제2 화소 전극을 사이에 두고 서로 마주보고,
    상기 제1 화소 전극은 상기 제1 데이터선의 상기 제2 세로부와 상기 제2 데이터선의 상기 제3 세로부와 중첩하고,
    상기 제2 화소 전극은 상기 제1 데이터선의 상기 제1 세로부와 상기 제2 데이터선의 상기 제4 세로부와 중첩하고,
    상기 제1 데이터선은, 상기 제2 방향으로 서로 평행하게 이격되고, 상기 제2 세로부와 상기 제1 소스 전극 사이에 전기적으로 접속되는 제3 가로부 및 제4 가로부를 더 포함하고,
    상기 제2 데이터선은, 상기 제2 방향으로 서로 평행하게 이격되고, 상기 제4 세로부와 상기 제2 소스 전극 사이에 전기적으로 접속되는 제5 가로부 및 제6 가로부를 더 포함하고,
    평면상, 상기 제3 가로부와 상기 제4 가로부는 상기 제1 소스 전극의 위와 아래에 위치하고, 상기 제1 화소 전극과 중첩하지 않고,
    평면상, 상기 제5 가로부와 상기 제6 가로부는 상기 제2 소스 전극의 위와 아래에 위치하고, 상기 제2 화소 전극과 중첩하지 않는 액정 표시 장치.
  17. 삭제
  18. 제16항에서,
    상기 제1 가로부는 상기 제1 화소 전극의 가로 줄기부와 중첩하고,
    상기 제2 가로부는 상기 제2 화소 전극의 가로 줄기부와 중첩하는 액정 표시 장치.
  19. 제18항에서,
    상기 제1 화소 전극은 상기 제1 데이터선의 상기 제1 소스 전극과 전기적으로 연결되고,
    상기 제2 화소 전극은 상기 제2 데이터선의 상기 제2 소스 전극과 전기적으로 연결되는 액정 표시 장치.
  20. 제16항에서,
    상기 제1 화소 전극은 상기 제1 데이터선의 상기 제1 소스 전극과 전기적으로 연결되고,
    상기 제2 화소 전극은 상기 제2 데이터선의 상기 제2 소스 전극과 전기적으로 연결되는 액정 표시 장치.
KR1020200045190A 2020-04-14 2020-04-14 액정 표시 장치 Active KR102810948B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020200045190A KR102810948B1 (ko) 2020-04-14 2020-04-14 액정 표시 장치
US17/147,359 US11340506B2 (en) 2020-04-14 2021-01-12 Liquid crystal display
CN202110399436.2A CN113534544A (zh) 2020-04-14 2021-04-14 液晶显示器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200045190A KR102810948B1 (ko) 2020-04-14 2020-04-14 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20210127842A KR20210127842A (ko) 2021-10-25
KR102810948B1 true KR102810948B1 (ko) 2025-05-21

Family

ID=78007121

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200045190A Active KR102810948B1 (ko) 2020-04-14 2020-04-14 액정 표시 장치

Country Status (3)

Country Link
US (1) US11340506B2 (ko)
KR (1) KR102810948B1 (ko)
CN (1) CN113534544A (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114326235B (zh) * 2022-01-06 2023-12-12 Tcl华星光电技术有限公司 阵列基板及液晶显示面板
CN114792514B (zh) 2022-02-17 2023-11-28 深圳市华星光电半导体显示技术有限公司 像素结构及显示面板
CN114387937B (zh) * 2022-02-17 2023-05-02 深圳市华星光电半导体显示技术有限公司 一种像素结构及显示面板

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120307190A1 (en) 2011-06-03 2012-12-06 Shanghai Tianma Micro-electronics Co., Ltd. Pixel Electrode And Liquid Crystal Display Array Substrate

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4242963B2 (ja) * 1999-02-10 2009-03-25 三洋電機株式会社 カラー液晶表示装置
KR20070051037A (ko) * 2005-11-14 2007-05-17 삼성전자주식회사 액정 표시 장치
TWI325514B (en) * 2006-06-22 2010-06-01 Au Optronics Corp Liquid crystal display and tft substrate therefor
KR101453955B1 (ko) * 2007-08-08 2014-10-21 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 이를 구비하는 액정 표시 장치
KR20090103461A (ko) * 2008-03-28 2009-10-01 삼성전자주식회사 액정 표시 장치
JP5348473B2 (ja) * 2009-01-20 2013-11-20 ソニー株式会社 液晶表示装置および電子機器
KR101675372B1 (ko) 2010-05-07 2016-11-14 삼성디스플레이 주식회사 액정 표시 장치
US8482709B2 (en) * 2010-04-22 2013-07-09 Samsung Display Co., Ltd. Liquid crystal display
KR101973584B1 (ko) 2012-02-10 2019-04-30 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시 장치
KR20150101026A (ko) * 2014-02-25 2015-09-03 삼성디스플레이 주식회사 표시장치
KR20160061536A (ko) * 2014-11-21 2016-06-01 삼성디스플레이 주식회사 액정 표시 장치
KR102345437B1 (ko) * 2017-06-28 2021-12-30 삼성디스플레이 주식회사 표시 장치
CN107272292B (zh) * 2017-08-18 2020-02-18 京东方科技集团股份有限公司 一种显示基板、显示面板及显示装置
KR20190115141A (ko) 2018-03-29 2019-10-11 삼성디스플레이 주식회사 액정 표시 장치
KR102497664B1 (ko) 2018-04-20 2023-02-08 삼성디스플레이 주식회사 액정 표시 장치
KR102785175B1 (ko) * 2019-04-30 2025-03-21 삼성디스플레이 주식회사 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120307190A1 (en) 2011-06-03 2012-12-06 Shanghai Tianma Micro-electronics Co., Ltd. Pixel Electrode And Liquid Crystal Display Array Substrate

Also Published As

Publication number Publication date
US11340506B2 (en) 2022-05-24
US20210318570A1 (en) 2021-10-14
CN113534544A (zh) 2021-10-22
KR20210127842A (ko) 2021-10-25

Similar Documents

Publication Publication Date Title
JP5511911B2 (ja) アクティブマトリクス基板及び液晶表示装置
JP6639866B2 (ja) 液晶表示装置
US10651207B2 (en) Display device having a scanning circuit disposed along an edge of a substrate and scan lines connected to the scanning circuit
US20140267962A1 (en) Liquid crystal display
US8493523B2 (en) Liquid crystal display with two sub-pixel regions and a storage capacitor
US20150092132A1 (en) Thin film transistor array panel, liquid crystal display and manufacturing method of thin film transistor array panel
KR20140129504A (ko) 프린지 필드 스위칭 모드 액정표시장치용 어레이 기판
CN110967882B (zh) 显示设备
KR102810948B1 (ko) 액정 표시 장치
KR20150146111A (ko) 액정 표시 장치
US10847109B2 (en) Active matrix substrate and display panel
US20150192833A1 (en) Liquid crystal display device and manufacturing method thereof
EP2261880A1 (en) Active matrix substrate and liquid crystal display device
US8432501B2 (en) Liquid crystal display with improved side visibility
KR20150083370A (ko) 액정 표시 장치
US20140002434A1 (en) Display device
KR102782045B1 (ko) 액정 표시 장치
CN104246593B (zh) 液晶显示元件和液晶显示装置
US12140841B2 (en) Display panel and device
KR100698049B1 (ko) 액정표시장치 및 그의 제조방법
JPH03198030A (ja) 薄膜トランジスタパネル及び液晶表示装置
KR20160086525A (ko) 액정 표시 장치
JP6918090B2 (ja) 液晶表示装置
KR101903604B1 (ko) 횡전계형 액정표시장치용 어레이 기판
KR101888446B1 (ko) 액정 표시 장치 및 이의 제조 방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20200414

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20240603

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20250221

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20250516

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20250516

End annual number: 3

Start annual number: 1

PG1601 Publication of registration