[go: up one dir, main page]

KR102154009B1 - 유기 발광 표시 장치 - Google Patents

유기 발광 표시 장치 Download PDF

Info

Publication number
KR102154009B1
KR102154009B1 KR1020140085980A KR20140085980A KR102154009B1 KR 102154009 B1 KR102154009 B1 KR 102154009B1 KR 1020140085980 A KR1020140085980 A KR 1020140085980A KR 20140085980 A KR20140085980 A KR 20140085980A KR 102154009 B1 KR102154009 B1 KR 102154009B1
Authority
KR
South Korea
Prior art keywords
power voltage
display panel
voltage line
organic light
pixels
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020140085980A
Other languages
English (en)
Other versions
KR20160006839A (ko
Inventor
공지혜
박용성
최인호
황영인
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140085980A priority Critical patent/KR102154009B1/ko
Priority to US14/561,061 priority patent/US9424777B2/en
Publication of KR20160006839A publication Critical patent/KR20160006839A/ko
Application granted granted Critical
Publication of KR102154009B1 publication Critical patent/KR102154009B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • G09G3/3241Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0686Adjustment of display parameters with two or more screen areas displaying information with different brightness or colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

복수의 화소들을 포함하고, 제1 단부, 제1 단부에 대향하는 제2 단부 및 제1 단부와 제2 단부 사이의 중앙부를 구비하는 표시 패널, 표시 패널의 제1 단부에 위치하는 일 단, 및 표시 패널의 제2 단부에 위치하는 타 단을 가지는 제1 전원 전압 배선, 표시 패널의 제1 단부에 위치하는 일 단, 및 표시 패널의 제2 단부에서 제1 전원 전압 배선의 타 단에 연결된 타 단을 가지고, 화소들에 연결된 제2 전원 전압 배선, 표시 패널의 제1 단부에 위치하는 일 단, 및 표시 패널의 중앙부에 위치하는 타 단을 가지는 제3 전원 전압 배선, 표시 패널의 제1 단부에 위치하는 일 단, 및 표시 패널의 제2 단부에 위치하는 타 단을 가지고, 표시 패널의 중앙부에서 제3 전원 전압 배선의 타 단에 연결되며, 화소들에 연결된 제4 전원 전압 배선 및 표시 패널의 제1 단부에 배치되고, 제1 전원 전압 배선의 일 단 및 제2 전원 전압 배선의 일 단에 제1 전원 전압을 인가하고, 제3 전원 전압 배선의 일 단에 제2 전원 전압을 인가하는 전원 공급부를 포함할 수 있다.

Description

유기 발광 표시 장치 {ORGANIC LIGHT EMITTING DIODE DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것이다. 보다 상세하게는, 본 발명은 유기 발광 표시 장치에 관한 것이다.
평판 표시 장치(Flat Panel Display Device)는 경량 및 박형 등의 특성으로 인하여, 음극선관 표시 장치(Cathode-ray Tube Display Device)를 대체하는 표시 장치로서 사용되고 있다. 이러한 평판 표시 장치의 대표적인 예로서 액정 표시(Liquid Crystal Display; LCD) 장치와 유기 발광 표시 (Organic Light Emitting Diode display; OLED) 장치가 있다. 이 중, 유기 발광 표시 장치는 액정 표시 장치에 비하여 휘도 특성 및 시야각 특성이 우수하고 백라이트(Back Light)를 필요로 하지 않아 초박형으로 구현할 수 있다는 장점이 있다. 이러한 유기 발광 표시 장치는 유기 박막에 음극(Cathode)과 양극(Anode)을 통하여 주입된 전자(Electron)와 정공(Hole)이 재결합하여 여기자를 형성하고, 상기 형성된 여기자로부터의 에너지에 의해 특정한 파장의 빛이 발생되는 현상을 이용한다.
이러한 유기 발광 표시 장치가 대형화됨에 따라, 유기 발광 표시 장치의 표시 패널에서 전압 강하(IR-Drop) 현상이 발생될 수 있다. 이를 방지하기 위해, 전원 공급부 및 데이터 구동부를 표시 패널의 양쪽에 배치하는 양측 구동(dual bank)이 사용될 수 있다. 다만, 유기 발광 표시 장치가 양측 구동으로 구동되는 경우, 표시 패널의 상부 및 하부에서 중앙부로 갈수록 휘도가 점점 떨어질 수 있다. 이러한 경우, 표시 패널의 상부 및 하부에서 이미지 스티킹(image sticking) 현상이 발생되고, 표시 패널의 상부 및 하부는 쉽게 열화되는 문제점이 있다. 또한, 편측 구동(single bank)과 비교했을 때, 양측 구동은 사용되는 부품(예를 들어, 데이터 구동부 및 전원 공급부)의 사용이 많아지고(즉, 제조 비용의 증가), 데드 스페이스(dead space)도 늘어나는 문제점이 있다.
본 발명의 일 목적은 표시 패널의 중앙부의 휘도를 증가시킬 수 있는 전원 공급부를 포함하는 유기 발광 표시 장치를 제공하는 것이다.
본 발명의 다른 목적은 표시 패널의 상부 및 하부의 열화를 감소시킬 수 있는 전원 공급부를 포함하는 유기 발광 표시 장치를 제공하는 것이다.
그러나, 본 발명이 상술한 목적들에 의해 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
본 발명의 일 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 유기 발광 표시 장치는 복수의 화소들을 포함하고, 제1 단부, 상기 제1 단부에 대향하는 제2 단부 및 상기 제1 단부와 상기 제2 단부 사이의 중앙부를 구비하는 표시 패널, 상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 제2 단부에 위치하는 타 단을 가지는 제1 전원 전압 배선, 상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 제2 단부에서 상기 제1 전원 전압 배선의 상기 타 단에 연결된 타 단을 가지고, 상기 화소들에 연결된 제2 전원 전압 배선, 상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 중앙부에 위치하는 타 단을 가지는 제3 전원 전압 배선, 상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 제2 단부에 위치하는 타 단을 가지고, 상기 표시 패널의 상기 중앙부에서 상기 제3 전원 전압 배선의 상기 타 단에 연결되며, 상기 화소들에 연결된 제4 전원 전압 배선 및 상기 표시 패널의 상기 제1 단부에 배치되고, 상기 제1 전원 전압 배선의 상기 일 단 및 상기 제2 전원 전압 배선의 상기 일 단에 제1 전원 전압을 인가하고, 상기 제3 전원 전압 배선의 상기 일 단에 제2 전원 전압을 인가하는 전원 공급부를 포함할 수 있다.
실시예들에 있어서, 상기 제1 전원 전압 배선의 상기 일 단에 인가된 상기 제1 전원 전압은, 상기 제1 전원 전압 배선, 상기 제1 전원 전압 배선의 상기 타 단, 상기 제2 전원 전압 배선의 상기 타 단, 및 상기 제2 전원 전압 배선을 통하여 상기 표시 패널의 상기 제2 단부로부터 상기 표시 패널의 상기 제1 단부로의 방향으로 상기 화소들에 제공되고, 상기 제2 전원 전압 배선의 상기 일 단에 인가된 상기 제1 전원 전압은, 상기 제2 전원 전압 배선을 통하여 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 화소들에 제공될 수 있다.
실시예들에 있어서, 상기 제3 전원 전압 배선의 상기 일 단에 인가된 상기 제2 전원 전압은, 상기 제3 전원 전압 배선, 상기 제3 전원 전압 배선의 상기 타 단, 및 상기 제4 전원 전압 배선을 통하여 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제1 단부로의 방향 및 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 화소들에 제공될 수 있다.
실시예들에 있어서, 상기 화소들 각각은, 상기 제2 전원 전압 배선에 연결된 애노드 전극 상기 애노드 전극에 대향하고, 상기 제4 전원 전압 배선에 연결된 캐소드 전극 및 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다.
실시예들에 있어서, 상기 화소들 각각은, 상기 제4 전원 전압 배선에 연결된 애노드 전극, 상기 애노드 전극에 대향하고, 상기 제2 전원 전압 배선에 연결된 캐소드 전극 및 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다.
실시예들에 있어서, 상기 제2 전원 전압 배선의 상기 일 단에 인가된 상기 제1 전원 전압이, 상기 제1 전원 전압 배선의 상기 일 단에 인가되어 상기 제1 전원 전압 배선을 통하여 상기 제2 전원 전압 배선의 상기 타 단에 제공된 상기 제1 전원 전압의 전압 레벨과 동일한 전압 레벨을 가지도록, 상기 전원 공급부와 상기 제2 전원 전압 배선 사이에 배치된 저항 구조체를 더 포함할 수 있다.
실시예들에 있어서, 상기 저항 구조체는 S자 형상의 전극 패턴, 상기 제1 전원 전압 배선의 두께보다 얇은 두께를 가지는 전극 패턴, 상기 제1 전원 전압 배선의 폭보다 좁은 폭을 가지는 전극 패턴, 및 콘택을 통하여 상기 제2 전원 전압 배선에 연결된 브릿지 중 적어도 하나를 포함할 수 있다.
실시예들에 있어서, 상기 유기 발광 표시 장치는 디지털 구동 방식으로 구동될 수 있다.
실시예들에 있어서, 상기 제1 전원 전압은 고 전원 전압이고, 상기 제2 전원 전압은 저 전원 전압일 수 있다.
실시예들에 있어서, 상기 제1 전원 전압은 저 전원 전압이고, 상기 제2 전원 전압은 고 전원 전압일 수 있다.
실시예들에 있어서, 복수의 스캔 라인들을 통해 상기 화소들에 스캔 신호를 공급하는 스캔 구동부, 복수의 데이터 라인들을 통해 상기 화소들에 데이터 신호를 공급하는 데이터 구동부 및 상기 스캔 구동부, 상기 데이터 구동부 및 상기 전원 공급부를 제어하는 타이밍 제어부를 더 포함할 수 있다.
실시예들에 있어서, 상기 화소들 중 상기 표시 패널의 상기 중앙부에 위치하는 화소의 휘도가 상기 화소들 중 상기 표시 패널의 상기 제1 단부 또는 상기 제2 단부에 위치하는 화소의 휘도 보다 높을 수 있다.
본 발명의 다른 목적을 달성하기 위하여, 본 발명의 실시예들에 따른 유기 발광 표시 장치는 복수의 화소들을 포함하고, 제1 단부, 상기 제1 단부에 대향하는 제2 단부, 및 상기 제1 단부와 상기 제2 단부 사이의 중앙부를 구비하는 표시 패널, 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부까지 연장된 제1 전원 전압 배선, 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부까지 연장되고, 상기 화소들에 연결되며, 상기 표시 패널의 상기 제2 단부에서 상기 제1 전원 전압 배선에 연결된 제2 전원 전압 배선, 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 중앙부까지 연장된 제3 전원 전압 배선, 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부까지 연장되고, 상기 화소들에 연결되며, 상기 표시 패널의 상기 중앙부에서 상기 제3 전원 전압 배선에 연결된 제4 전원 전압 배선 및 상기 표시 패널의 상기 제1 단부에 배치되고, 상기 제1 전원 전압 배선에 제1 전원 전압을 인가하여 상기 화소들에 상기 표시 패널의 상기 제2 단부로부터 상기 표시 패널의 상기 제1 단부로의 방향으로 상기 제1 전원 전압을 제공하고, 상기 제2 전원 전압 배선에 상기 제1 전원 전압을 인가하여 상기 화소들에 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 제1 전원 전압을 제공하며, 상기 제3 전원 전압 배선에 제2 전원 전압을 인가하여 상기 화소들에 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제1 단부로의 방향 및 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 제2 전원 전압을 제공하는 전원 공급부를 포함할 수 있다.
실시예들에 있어서, 상기 화소들 각각은, 상기 제2 전원 전압 배선에 연결된 애노드 전극, 상기 애노드 전극에 대향하고, 상기 제4 전원 전압 배선에 연결된 캐소드 전극 및 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다.
실시예들에 있어서, 상기 화소들 각각은, 상기 제4 전원 전압 배선에 연결된 애노드 전극, 상기 애노드 전극에 대향하고, 상기 제2 전원 전압 배선에 연결된 캐소드 전극 및 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다.
실시예들에 있어서, 상기 제2 전원 전압 배선의 상기 제1 단에 인가된 상기 제1 전원 전압이, 상기 제1 전원 전압 배선의 상기 제1 단에 인가되어 상기 제1 전원 전압 배선을 통하여 상기 제2 전원 전압 배선의 상기 제2 단에 제공된 상기 제1 전원 전압의 전압 레벨과 동일한 전압 레벨을 가지도록, 상기 전원 공급부와 상기 제2 전원 전압 배선 사이에 배치된 저항 구조체를 더 포함할 수 있다.
실시예들에 있어서, 상기 저항 구조체는 S자 형상의 전극 패턴, 상기 제1 전원 전압 배선의 두께보다 얇은 두께를 가지는 전극 패턴, 상기 제1 전원 전압 배선의 폭보다 좁은 폭을 가지는 전극 패턴, 및 콘택을 통하여 상기 제2 전원 전압 배선에 연결된 브릿지 중 적어도 하나를 포함할 수 있다.
실시예들에 있어서, 상기 유기 발광 표시 장치는 디지털 구동 방식으로 구동될 수 있다.
실시예들에 있어서, 상기 제1 전원 전압은 고 전원 전압이고, 상기 제2 전원 전압은 저 전원 전압일 수 있다.
실시예들에 있어서, 상기 제1 전원 전압은 저 전원 전압이고, 상기 제2 전원 전압은 고 전원 전압일 수 있다.
본 발명의 실시예들에 따른 유기 발광 표시 장치는 표시 패널의 중앙부의 휘도를 증가시킴으로써, 이미지 스티킹 현상을 방지할 수 있다.
본 발명의 실시예들에 따른 유기 발광 표시 장치는 표시 패널의 중앙부의 휘도를 증가시킴으로써, 표시 패널의 상부 및 하부의 열화를 감소시킬 수 있다.
다만, 본 발명의 효과가 상술한 효과로 한정되는 것이 아니며, 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위에서 다양하게 확장될 수 있을 것이다.
도 1은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블럭도이다.
도 2는 도 1의 화소에 포함되는 화소 회로의 일 예를 나타내는 회로도이다.
도 3은 도 1의 표시 패널이 하부, 중앙부 및 상부들을 포함하는 것을 설명하기 위한 블럭도이다.
도 4는 도 3의 표시 패널이 편측 구동을 할 경우 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이다.
도 5는 도 3의 표시 패널이 양측 구동을 할 경우 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이다.
도 6은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 저 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 7은 도 6의 전원 공급부에 포함되는 저항 구조체의 일 예를 나타내는 회로도이다.
도 8은 도 6의 전원 공급부에 포함되는 저항 구조체의 다른 예를 나타내는 회로도이다.
도 9는 도 6의 전원 공급부에 포함되는 저항 구조체의 또 다른 예를 나타내는 회로도이다.
도 10은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 고 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 11은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 일 예를 나타내는 회로도이다.
도 12는 도 11의 전원 공급부에 인가되는 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이다.
도 13은 도 11의 유기 발광 표시 장치에 포함되는 표시 패널의 휘도의 변화의 일 예를 나타내는 파형도이다.
도 14는 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 고 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 15는 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 저 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 16은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 일 예를 나타내는 회로도이다.
도 17은 도 16의 전원 공급부에 인가되는 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이다.
도 18은 도 16의 유기 발광 표시 장치에 포함되는 표시 패널의 휘도의 변화의 일 예를 나타내는 파형도이다.
도 19는 본 발명의 실시예들에 따른 유기 발광 표시 장치를 구비하는 전자 기기를 나타내는 블록도이다.
도 20은 도 19의 전자 기기가 스마트폰으로 구현된 일 예를 나타내는 도면이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 예시적인 실시예들을 보다 상세하게 설명한다. 도면들 내의 동일한 구성 요소들에 대해서는 동일하거나 유사한 참조 부호들을 사용한다.
도 1은 본 발명의 실시예들에 따른 유기 발광 표시 장치를 나타내는 블럭도이다.
도 1을 참조하면, 본 실시예에 따른 유기 발광 표시 장치(100)는 표시 패널(110), 데이터 구동부(130), 스캔 구동부(140), 전원 공급부(160) 및 타이밍 제어부(190)를 포함할 수 있다.
표시 패널(110)은 복수의 스캔 라인들(SL(1), SL(2), ..., SL(n))을 통해 스캔 구동부(140)와 연결되고, 복수의 데이터 라인들(DL(1), DL(2), ..., DL(m))을 통해 데이터 구동부(130)와 연결될 수 있다. 또한, 표시 패널(110)은 제1 내지 제4 전원 전압 배선들을 통해 전원 공급부(160)와 연결될 수 있다. 표시 패널(110)은 복수의 스캔 라인들(SL(1), SL(2), ..., SL(n)) 및 복수의 데이터 라인들(DL(1), DL(2), ..., DL(m))의 교차부마다 위치되는 n*m 개의 화소(PX)들을 포함할 수 있다.
데이터 구동부(130)는 복수의 데이터 라인들(DL(1), DL(2), ..., DL(m))을 통해 복수의 화소(PX)들 각각에 데이터 신호를 제공할 수 있다. 예를 들어, 타이밍 제어부(190)의 제1 타이밍 제어 신호(CTL1)에 응답하여 표시 패널(110)에 데이터 신호를 출력할 수 있다.
스캔 구동부(140)는 복수의 스캔 라인들(SL(1), SL(2), ..., SL(n))을 통해 복수의 화소(PX)들 각각에 스캔 신호를 제공할 수 있다. 예를 들어, 타이밍 제어부(190)의 제2 타이밍 제어 신호(CTL2)에 응답하여 표시 패널(110)에 스캔 신호를 출력할 수 있다. 다른 실시예들에 있어서, 유기 발광 표시 장치(100)는 추가적인 스캔 구동부(140)를 더 포함할 수 있다. 유기 발광 표시 장치(100)가 대형화됨에 따라, 표시 패널(110)의 양측부에 2개의 스캔 구동부(140)들이 배치될 수 있다(즉, 스캔 구동부들 사이에 표시 패널이 배치됨).
타이밍 제어부(190)는 복수의 타이밍 제어 신호들(CTL1, CTL2, CTL3)을 생성하여 데이터 구동부(130), 스캔 구동부(140) 및 전원 공급부(160)에 공급함으로써 이들을 제어할 수 있다. 예를 들어, 타이밍 제어부(190)는 제2 타이밍 제어 신호(CTL2)를 스캔 구동부(140)에 제공함으로써, 스캔 구동부(140)로 하여금 표시 패널(110)에 스캔 신호를 출력하도록 제어할 수 있다. 또한, 타이밍 제어부(190)는 제1 타이밍 제어 신호(CTL1)를 데이터 구동부(130)에 제공함으로써, 데이터 구동부(130)로 하여금 표시 패널(110)의 화소들에 대한 각각의 데이터 신호들을 출력하도록 제어할 수 있다. 나아가, 타이밍 제어부(190)는 제3 타이밍 제어 신호(CTL3)를 전원 공급부(160)에 제공함으로써, 전원 공급부(160)로 하여금 표시 패널(110)의 화소들에 고 전원 전압(ELVDD) 및 저 전원 전압(ELVSS)을 출력하도록 제어할 수 있다.
전원 공급부(160)는 제1 내지 제4 전원 전압 배선들을 포함할 수 있다. 전원 공급부(160)는 제1 내지 제4 전원 전압 배선들을 통해 복수의 화소(PX)들 각각에 고 전원 전압(ELVDD) 및 저 전원 전압(ELVSS)을 제공할 수 있다. 제1 내지 제4 전원 전압 배선들을 포함하는 유기 발광 표시 장치(100)는 표시 패널(110)의 상부 및 하부의 휘도 보다 중앙부의 휘도를 증가시킬 수 있다. 실시예에 따라, 유기 발광 표시 장치(100)는 발광 구동부를 더 포함할 수 있다. 발광 구동부는 발광 라인들을 통해 표시 패널(110)에 발광 제어 신호들을 순차적으로 또는 동시에 제공할 수 있다
도 2는 도 1의 화소에 포함되는 화소 회로의 일 예를 나타내는 회로도이다.
도 1 및 도 2를 참조하면, 상기 화소(PX)는 스위칭 트랜지스터(T2), 구동 트랜지스터(T1), 스토로지 캐패시터(Cst) 및 유기 발광 소자(OLED)를 포함할 수 있다.
스위칭 트랜지스터(T2)는 상기 스캔 신호가 인가되는 스캔 라인(SL)에 연결되는 제어 전극, 상기 데이터 전압이 인가되는 데이터 라인(DL)에 연결되는 입력 전극 및 제1 노드(N1)에 연결되는 출력 전극을 포함할 수 있다.
스위칭 트랜지스터(T2)는 상기 스캔 신호에 의해 턴 온 및 턴 오프될 수 있다. 스위칭 트랜지스터(T2)가 턴 온되면 상기 데이터 전압이 제1 노드(N1)로 인가될 수 있다.
스위칭 트랜지스터(T2)의 상기 제어 전극은 게이트 전극일 수 있다. 스위칭 트랜지스터(T2)의 입력 전극은 소스 전극일 수 있다. 스위칭 트랜지스터(T2)의 출력 전극은 드레인 전극일 수 있다.
실시예들에 있어서, 스위칭 트랜지스터(T2)는 P형 트랜지스터일 수 있다. 스위칭 트랜지스터(T2)는 상기 스캔 신호가 로우 레벨을 가질 때, 턴 온될 수 있다.
구동 트랜지스터(T1)는 제1 노드(N1)에 연결되는 제어 전극, 고 전원 전압(ELVDD)이 인가되는 입력 전극 및 유기 발광 소자(OLED)의 애노드 전극에 연결되는 출력 전극을 포함할 수 있다.
화소(PX)는 디지털 구동 방식으로 구동되므로, 구동 트랜지스터(T1)는 선형 영역에서 동작한다. 즉, 구동 트랜지스터(T1)는 제1 노드(N1)의 전압에 의해 턴 온 및 턴 오프될 수 있다. 구동 트랜지스터(T1)가 턴 온되면 고 전원 전압(ELVDD)이 유기 발광 소자(OLED)의 상기 애노드 전극으로 인가될 수 있다.
구동 트랜지스터(T1)의 제어 전극은 게이트 전극일 수 있다. 구동 트랜지스터(T1)의 입력 전극은 소스 전극일 수 있다. 구동 트랜지스터(T1)의 출력 전극은 드레인 전극일 수 있다.
실시예들에 있어서, 구동 트랜지스터(T1)는 P형 트랜지스터일 수 있다. 구동 트랜지스터(T1)는 제1 노드(N1)의 전압이 구동 트랜지스터(T1)의 턴 온 전압보다 작을 때, 턴 온될 수 있다.
상기 스캔 신호의 턴-온 구간에서 상기 데이터 신호가 스토리지 커패시터(Cst)에 인가될 수 있고, 스토리지 커패시터(Cst)는 상기 인가된 데이터 신호를 저장할 수 있다. 상기 저장된 데이터 신호는 상기 스캔 신호의 턴-오프 구간에서 유지될 수 있다.
유기 발광 소자(OLED)는 구동 트랜지스터(T1)의 상기 출력 전극에 연결되는 상기 애노드 전극 및 저 전원 전압(ELVSS)이 인가되는 캐소드 전극을 포함할 수 있다.
유기 발광 소자(OLED)는 상기 애노드 전극의 전압 및 상기 캐소드 전극의 전압의 차이가 문턱 전압 이상인 경우, 턴 온될 수 있다. 유기 발광 소자(OLED)는 상기 애노드 전극의 전압 및 상기 캐소드 전극의 전압의 차이가 문턱 전압보다 작은 경우, 턴 오프될 수 있다.
도 1의 화소(PX)는 도2의 화소 회로 이외에 다양한 형태의 화소 회로를 포함할 수 있다.
도 3은 도 1의 표시 패널이 제1 단부, 중앙부 및 제2 단부들을 포함하는 것을 설명하기 위한 블럭도이다.
도 1 및 도 3을 참조하면, 표시 패널(110)이 제1 단부(BOTTOM)(예를 들어, 하부), 중앙부(CENTER) 및 제2 단부(TOP)(예를 들어, 상부)로 구분될 수 있다. 예를 들어, 제1 단부(BOTTOM)와 제2 단부(TOP)가 서로 대향하여 위치될 수 있고, 중앙부(CENTER)가 제2 단부(TOP)와 제1 단부(BOTTOM)사이에 위치될 수 있으며, 표시 패널(110)의 제2 단부(TOP)는 데이터 구동부(130)와 인접하여 위치될 수 있고, 제1 단부(BOTTOM)는 전원 공급부(160)와 인접하여 위치될 수 있다. 실시예들에 있어서, 전원 공급부(160)의 고 전원 전압(ELVDD) 및 저 전원 전압(ELVSS)이 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)를 거쳐 제2 단부(TOP)까지 제1 내지 제4 전원 전압 배선들을 통해 화소들(PX)에 전달될 수 있다.
도 4는 도 3의 표시 패널이 편측 구동을 할 경우 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이다. 도 4의 세로축은 전압 레벨의 크기를 나타내고, 가로축이 도 3에서 설명한 표시 패널(110)의 제2 단부(TOP)(예를 들어, 상부), 중앙부(CENTER) 및 제1 단부(BOTTOM)(예를 들어, 하부)와 대응될 수 있다.
도 3 및 도 4를 참조하면, 유기 발광 표시 장치(100)가 편측 구동(single bank)으로 구동될 경우, 전원 공급부(160)가 표시 패널(110)의 제1 단부(BOTTOM)(또는, 제2 단부(TOP))에 위치될 수 있다. 이러한 경우, 고 전원 전압(ELVDD)은 표시 패널(110)의 제1 단부(BOTTOM)에서 제공될 수 있다. 여기서, 표시 패널(110)의 제1 단부(BOTTOM)에 위치한 전원 공급부(160)에서 제공된 고 전원 전압(ELVDD)은 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)를 거쳐 제2 단부(TOP)까지 전압 강하(IR-DROP)에 의해 전압 레벨이 줄어들 수 있다. 반면, 저 전원 전압(ELVSS)은 표시 패널(110)의 제1 단부(BOTTOM)에서 제공될 수 있고, 표시 패널(110)의 제1 단부(BOTTOM)에 위치한 전원 공급부(160)에서 제공된 저 전원 전압(ELVSS)은 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)를 거쳐 제2 단부(TOP)까지 전압 강하에 의해 전압 레벨이 증가될 수 있다. 유기 발광 표시 장치(100)가 디지털 구동 방식으로 구동될 경우, 고 전원 전압(ELVDD)과 저 전원 전압(ELVSS)의 차이는 휘도로 정의될 수 있다(예를 들어, ELVDD ELVSS = LUMINANCE). 도 4에 도시된 바와 같이, 고 전원 전압(ELVDD)과 저 전원 전압(ELVSS)의 차이를 고려하면, 표시 패널(110)의 엘알유(Long Range Uniformity LRU)는 저하될 수 있다. 즉, 표시 패널(110)의 제1 단부(BOTTOM)는 밝고, 표시 패널(110)의 제2 단부(TOP)로 갈수록 점점 어두워 질 수 있다. 다만, 양측 구동(dual bank)과 비교했을 때, 데드 스페이스(dead space)는 줄일 수 있다. 유기 발광 표시 장치(100)가 대형화될 경우, 이러한 현상은 더욱 심각하게 발생될 수 있다.
도 5는 도 3의 표시 패널이 양측 구동을 할 경우 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이다. 도 5의 세로축은 전압 레벨의 크기를 나타내고, 가로축이 도 3에서 설명한 표시 패널(110)의 제2 단부(TOP)(예를 들어, 상부), 중앙부(CENTER) 및 제1 단부(BOTTOM)(예를 들어, 하부)와 대응될 수 있다.
도 3 및 도 5를 참조하면, 유기 발광 표시 장치(100)가 양측 구동으로 구동될 경우, 2개의 전원 공급부(160)가 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)(예를 들어, 상부 및 하부)에 위치될 수 있다. 이러한 경우, 고 전원 전압(ELVDD)은 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동시에 제공될 수 있다. 여기서, 표시 패널(110)의 제2 단부(TOP)에 위치한 전원 공급부(160)에서 제공된 고 전원 전압(ELVDD)은 표시 패널(110)의 제2 단부(TOP)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 줄어들 수 있다. 유사하게, 표시 패널(110)의 제1 단부(BOTTOM)에 위치한 전원 공급부(160)에서 제공된 고 전원 전압(ELVDD)은 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 줄어들 수 있다. 반면, 저 전원 전압(ELVSS)은 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동시에 제공될 수 있고, 표시 패널(110)의 제2 단부(TOP)에 위치한 전원 공급부(160)에서 제공된 저 전원 전압(ELVSS)은 표시 패널(110)의 제2 단부(TOP)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 증가될 수 있으며, 표시 패널(110)의 제1 단부(BOTTOM)에 위치한 전원 공급부(160)에서 제공된 저 전원 전압(ELVSS)은 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 증가될 수 있다. 유기 발광 표시 장치(100)가 디지털 구동 방식으로 구동될 경우, 고 전원 전압(ELVDD)과 저 전원 전압(ELVSS)의 차이는 휘도로 정의될 수 있다(예를 들어, ELVDD ELVSS = LUMINANCE). 도 5에 도시된 바와 같이, 고 전원 전압(ELVDD)과 저 전원 전압(ELVSS)의 차이를 고려하면, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)는 밝고, 표시 패널(110)의 중앙부(CENTER)는 어두울 수 있다. 편측 구동과 비교했을 때, LRU가 약간 개선되었지만, 다만, 방송사 로고 등과 같은 이미지 스티킹 패턴의 잔상이 남는 문제점이 있고, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에 상대적으로 표시 패널(110)의 중앙부(CENTER) 보다 높은 전압이 인가됨으로써, 표시 패널(110)의 상기 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 유기 발광 표시 장치(100)의 부품들의 열화가 표시 패널(110)의 중앙부(CENTER) 보다 빠르게 발생될 수 있다. 또한, 유기 발광 표시 장치(100)의 사용자가 와이드 스크린(wide screen)으로 영화를 감상할 경우, 높은 휘도 영역인 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)는 검은색으로 나타낼 수 있고, 낮은 휘도 영역인 표시 패널(110)의 중앙부(CENTER)에서 영상이 표시될 수 있다. 따라서, 이러한 경우 유기 발광 표시 장치(100)는 비효율적으로 작동될 수 있다. 더욱이, 상기 양측 구동은 전원 공급부(160), 데이터 구동부(130) 등과 같은 부품의 소모를 증가시키고, 유기 발광 표시 장치(100)의 제조 비용이 증가될 수 있다. 이에 따라, 상기 부품들이 유기 발광 표시 장치(100)에 추가되는 경우, 유기 발광 표시 장치(100)의 데드 스페이스가 증가될 수 있다. 유기 발광 표시 장치(100)가 대형화될 경우, 이러한 현상은 더욱 심각하게 발생될 수 있다.
도 6은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 저 전원 전압 배선의 일 예를 나타내는 회로도이고, 도 7은 도 6의 전원 공급부에 포함되는 저항 구조체의 일 예를 나타내는 회로도이며, 도 8은 도 6의 전원 공급부에 포함되는 저항 구조체의 다른 예를 나타내는 회로도이고, 도 9는 도 6의 전원 공급부에 포함되는 저항 구조체의 또 다른 예를 나타내는 회로도이다.
도 3 및 도 6 내지 도 9를 참조하면, 표시 패널(110)은 제1 단부(BOTTOM)(예를 들어, 하부), 중앙부(CENTER) 및 제2 단부(TOP)(예를 들어, 상부)를 구비할 수 있고, 전원 공급부(160)는 제1 전원 전압 배선(ELVSS1), 제2 전원 전압 배선(ELVSS2), 제3 전원 전압 배선(ELVDD1)(도 10 참조) 및 제4 전원 전압 배선(ELVDD2)(도 10 참조)을 포함할 수 있다. 여기서, 제1 전원 전압 배선(ELVSS1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있다. 제2 전원 전압 배선(ELVSS2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에서 제1 전원 전압 배선(ELVSS1)의 상기 타 단에 연결된 타 단을 포함할 수 있고, 화소(PX)들에 연결될 수 있다. 제3 전원 전압 배선(ELVDD1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 중앙부(CENTER)에 위치하는 타 단을 포함할 수 있다. 제4 전원 전압 배선(ELVDD2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있고, 표시 패널(110)의 중앙부(CENTER)에서 제3 전원 전압 배선(ELVDD1)의 상기 타 단과 연결될 수 있으며, 화소(PX)들에 연결될 수 있다. 또한, 전원 공급부(160)는 제1 전원 전압 및 제2 전원 전압을 생성할 수 있다. 전원 공급부(160)는 표시 패널(110)의 제1 단부(BOTTOM)에 배치될 수 있고, 제1 전원 전압 배선(ELVSS1)의 상기 일 단 및 제2 전원 전압 배선(ELVSS2)의 상기 일 단에 상기 제1 전원 전압을 인가할 수 있고, 제3 전원 전압 배선(ELVDD1)의 상기 일 단에 상기 제2 전원 전압을 인가할 수 있다. 본 실시예에 있어서, 상기 제1 전원 전압은 저 전원 전압(ELVSS)일 수 있고, 상기 제2 전원 전압은 고 전원 전압(ELVDD)일 수 있다.
상기 제1 전원 전압이 제1 전원 전압 배선(ELVSS1) 및 제2 전원 전압 배선(ELVSS2)을 통해 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 표시 패널(110)의 중앙부(CENTER)로 공급될 수 있다. 예를 들어, 제1 전원 전압 배선(ELVSS1)의 상기 일 단에 인가된 상기 제1 전원 전압은, 제1 전원 전압 배선(ELVSS1), 제1 전원 전압 배선(ELVSS1)의 상기 타 단, 제2 전원 전압 배선(ELVSS2)의 상기 타 단, 및 제2 전원 전압 배선(ELVSS2)을 통하여 표시 패널(110)의 제2 단부(TOP)로부터 표시 패널(110)의 제1 단부(BOTTOM)로의 방향으로 화소(PX)에 제공될 수 있다. 또한, 제2 전원 전압 배선(ELVSS2)의 상기 일 단에 인가된 상기 제1 전원 전압은, 제2 전원 전압 배선(ELVSS2)을 통하여 표시 패널(110)의 제1 단부(BOTTOM)로부터 표시 패널(110)의 제2 단부(TOP)로의 방향으로 화소(PX)에 제공될 수 있다. 이에 따라, 화소(PX)들은 상기 제1 전원 전압을 공급받을 수 있다. 제1 전원 전압 배선(ELVSS1) 및 제2 전원 전압 배선(ELVSS2)의 제1 단부(BOTTOM)에서 상기 동일한 제1 전원 전압이 인가될 수 있다. 실시예들에 있어서, 제1 전원 전압 배선(ELVSS1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제1 전원 전압 배선(ELVSS1)의 상기 일 단은 전원 공급부(160)와 연결될 수 있고, 제1 전원 전압 배선(ELVSS1)의 상기 타 단은 제2 전원 전압 배선(ELVSS2)의 상기 타 단과 연결될 수 있다. 제2 전원 전압 배선(ELVSS2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제2 전원 전압 배선(ELVSS2)의 상기 일 단은 전원 공급부(160)와 연결될 수 있고, 제2 전원 전압 배선(ELVSS2)의 상기 타 단은 제1 전원 전압 배선(ELVSS1)의 상기 타 단과 연결될 수 있다. 제1 전원 전압 배선(ELVSS1)이 제1 전원 전압 배선(ELVSS1)의 상기 일 단을 통해 전원 공급부(160)로부터 인가된 상기 제1 전원 전압을 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 제2 단부(TOP)까지 전달할 수 있다. 상기 제1 전원 전압이 제1 전원 전압 배선(ELVSS1)을 통해 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 제2 단부(TOP)로 공급되는 경우, 제1 전원 전압 배선(ELVSS1)은 화소(PX)들과 연결되지 않는다. 동시에, 제2 전원 전압 배선(ELVSS2)이 전원 공급부(160)로부터 인가된 상기 제1 전원 전압을 표시 패널(110)의 제1 단부(BOTTOM)로 인가할 수 있다. 여기서, 제1 전원 전압 배선(ELVSS1)이 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 제2 단부(TOP)까지 제1 전원 전압을 전달함에 있어서, 전압 강하가 발생될 수 있다. 따라서, 표시 패널(110)의 제2 단부(TOP) 및 표시 패널(110)의 제1 단부(BOTTOM)에서 동일한 제1 전원 전압을 화소(PX)들에 인가하기 위해서, 제2 전원 전압 배선(ELVSS2)은 저항 구조체를 더 포함할 수 있다. 즉, 제2 전원 전압 배선(ELVSS2)의 상기 일 단에 인가된 상기 제1 전원 전압이, 제1 전원 전압 배선(ELVSS1)의 상기 일 단에 인가되어 제1 전원 전압 배선(ELVSS1)을 통하여 제2 전원 전압 배선(ELVSS2)의 상기 타 단에 제공된 상기 제1 전원 전압의 전압 레벨과 동일한 전압 레벨을 가지도록, 전원 공급부(160)와 제2 전원 전압 배선(ELVSS2) 사이에 저항 구조체가 배치될 수 있다.
도 7에 도시된 바와 같이, 전원 공급부(160)와 인접하여 저항 구조체(162)가 배치될 수 있다. 저항 구조체(162)는 S자 형상의 전극 패턴일 수 있다. 제2 전원 전압 배선(ELVSS2)의 폭과 저항 구조체(162)의 폭은 동일할 수 있다. 제2 전원 전압 배선(ELVSS2)이 저항 구조체(162)를 구비함으로써, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동일한 전압 레벨의 제1 전원 전압이 인가될 수 있다.
도 8에 도시된 바와 같이, 전원 공급부(160)와 인접하여 저항 구조체(164)가 배치될 수 있다. 저항 구조체(164)는 제1 전원 전압 배선(ELVSS1)의 두께 보다 얇은 두께를 갖는 전극 패턴 및/또는 제1 전원 전압 배선(ELVSS1)의 폭 보다 좁은 폭을 갖는 전극 패턴일 수 있다. 제2 전원 전압 배선(ELVSS2)이 저항 구조체(164)를 구비함으로써, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동일한 전압 레벨의 제1 전원 전압이 인가될 수 있다.
도 9에 도시된 바와 같이, 전원 공급부(160)와 인접하여 저항 구조체(166)가 배치될 수 있다. 저항 구조체(166)는 콘택을 통하여 제2 전원 전압 배선(ELVSS2)에 연결된 브릿지일 수 있다. 표시 패널(110)의 박막 트랜지스터(thin film transistor TFT)를 제조하는 과정에 있어서, 상기 박막 트랜지스터의 액티브 층을 형성할 때, 저항 구조체(166)가 동시에 형성될 수 있다. 제2 전원 전압 배선(ELVSS2)이 저항 구조체(166)를 구비함으로써, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동일한 전압 레벨의 제1 전원 전압이 인가될 수 있다.
도 6을 다시 참조하면, 표시 패널(110)은 화소(PX11) 내지 화소(PXnm)를 포함할 수 있다. 예를 들어, 화소(PX11)는 제1 스캔 라인(SL1) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PX12)는 제1 스캔 라인(SL1) 및 제2 데이터 라인(DL2)과 연결될 수 있으며, 화소(PXn1)는 제n 스캔 라인(SLn) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PXn2)는 제n 스캔 라인(SLn) 및 제2 데이터 라인(DL2)과 연결될 수 있다. 제2 전원 전압 배선(ELVSS2)은 복수의 분기점을 포함할 수 있다. 예를 들어, 제2 전원 전압 배선(ELVSS2)은 제1 분기점(S1) 내지 제n 분기점(Sn)을 포함할 수 있다. 여기서, 제1 분기점(S1)은 화소(PX11) 및 화소(PX12)와 연결될 수 있고, 제2 분기점(S2)은 화소(PX21) 및 화소(PX22)와 연결될 수 있으며, 제n 분기점(Sn)은 화소(PXn1) 및 화소(PXn2)와 연결될 수 있다. 구체적으로, 화소(PX)들 각각은 애노드 전극, 상기 애노드 전극에 대향하는 캐소드 전극, 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다. 분기점들(S1, S2, ..., Sn) 각각은 화소들(PX11, PX12, ..., PXnm)의 상기 캐소드 전극들 각각과 연결될 수 있다.
제1 전원 전압 배선(ELVSS1)을 통해 전달된 상기 제1 전원 전압이 제2 전원 전압 배선(ELVSS2)의 제1 분기점(S1)을 통해 화소(PX11) 및 화소(PX12)에 인가될 수 있다. 즉, 화소(PX11) 및 화소(PX12)부터 표시 패널(110)의 중앙부(CENTER)까지 순차적으로 상기 제1 전원 전압이 인가될 수 있다. 또한, 제2 전원 전압 배선(ELVSS2)을 통해 전달된 상기 제1 전원 전압이 제2 전원 전압 배선(ELVSS2)의 제n 분기점(Sn)을 통해 화소(PXn1) 및 화소(PXn2)에 인가될 수 있다. 즉, 화소(PXn1) 및 화소(PXn2)부터 표시 패널(110)의 중앙부(CENTER)까지 순차적으로 상기 제1 전원 전압이 인가될 수 있다. 이러한 방식으로 상기 제1 전원 전압이 표시 패널(110)의 제2 단부(TOP) 및 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 중앙부(CENTER)로 제2 전원 전압 배선(ELVSS2)의 분기점들(S1, S2, ..., Sn)들을 통해 화소들(PX11, PX12, ..., PXnm)에 인가될 수 있다.
도 9에 도시된 바와 같이, 하나의 분기점이 2개의 화소들과 연결되는 것으로 설명되었지만, 상기 설명은 예시적인 것으로써 상기 분기점은 하나의 화소 또는 적어도 2개의 화소들과 연결된 형태로 구성될 수 있다.
도 10은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 고 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 3 및 도 10을 참조하면, 표시 패널(110)은 제1 단부(BOTTOM)(예를 들어, 하부), 중앙부(CENTER) 및 제2 단부(TOP)(예를 들어, 상부)를 구비할 수 있고, 전원 공급부(160)는 제1 전원 전압 배선(도 6 참조), 제2 전원 전압 배선(도 6 참조), 제3 전원 전압 배선(ELVDD1) 및 제4 전원 전압 배선(ELVDD2)을 포함할 수 있다. 여기서, 제1 전원 전압 배선(ELVSS1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있다. 제2 전원 전압 배선(ELVSS2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에서 제1 전원 전압 배선(ELVSS1)의 상기 타 단에 연결된 타 단을 포함할 수 있고, 화소(PX)들에 연결될 수 있다. 제3 전원 전압 배선(ELVDD1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 중앙부(CENTER)에 위치하는 타 단을 포함할 수 있다. 제4 전원 전압 배선(ELVDD2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있고, 표시 패널(110)의 중앙부(CENTER)에서 제3 전원 전압 배선(ELVDD1)의 상기 타 단과 연결될 수 있으며, 화소(PX)들에 연결될 수 있다. 또한, 전원 공급부(160)는 제1 전원 전압 및 제2 전원 전압을 생성할 수 있다. 전원 공급부(160)는 표시 패널(110)의 제1 단부(BOTTOM)에 배치될 수 있고, 제1 전원 전압 배선(ELVSS1)의 상기 일 단 및 제2 전원 전압 배선(ELVSS2)의 상기 일 단에 상기 제1 전원 전압을 인가할 수 있고, 제3 전원 전압 배선(ELVDD1)의 상기 일 단에 상기 제2 전원 전압을 인가할 수 있다. 본 실시예에 있어서, 상기 제2 전원 전압은 고 전원 전압(ELVDD)일 수 있고, 상기 제1 전원 전압은 저 전원 전압(ELVSS)일 수 있다.
상기 제2 전원 전압이 제3 전원 전압 배선(ELVDD1) 통해 중앙 분기점(PC)에 전달될 수 있고, 상기 제2 전원 전압이 표시 패널(110)의 중앙부(CENTER)에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)로 공급될 수 있다. 예를 들어, 제3 전원 전압 배선(ELVDD1)의 상기 일 단에 인가된 상기 제2 전원 전압은, 제3 전원 전압 배선(ELVDD1), 제3 전원 전압 배선(ELVDD1)의 상기 타 단, 및 제4 전원 전압 배선(ELVDD2)을 통하여 표시 패널(110)의 중앙부(CENTER)로부터 표시 패널(110)의 제1 단부(BOTTOM)의 방향 및 표시 패널(110)의 중앙부(CENTER)로부터 표시 패널(110)의 상기 제2 단부(TOP)로의 방향으로 화소(PX)들에 제공될 수 있다. 이에 따라, 화소(PX)들은 상기 제2 전원 전압을 공급받을 수 있다.
실시예들에 있어서, 제3 전원 전압 배선(ELVDD1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 중앙부(CENTER)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제3 전원 전압 배선(ELVDD1)의 상기 일 단은 전원 공급부(160)와 연결될 수 있고, 제3 전원 전압 배선(ELVDD1)의 상기 타 단은 표시 패널(110)의 중앙부(CENTER)에서 제4 전원 전압 배선(ELVDD2)과 연결될 수 있다. 제4 전원 전압 배선(ELVDD2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제4 전원 전압 배선(ELVDD2)은 표시 패널(110)의 중앙부(CENTER)에서 제3 전원 전압 배선(ELVDD1)의 상기 타 단과 연결될 수 있다. 표시 패널(110)은 화소(PX11) 내지 화소(PXnm)를 포함할 수 있다. 예를 들어, 화소(PX11)는 제1 스캔 라인(SL1) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PX12)는 제1 스캔 라인(SL1) 및 제2 데이터 라인(DL2)과 연결될 수 있으며, 화소(PXn1)는 제n 스캔 라인(SLn) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PXn2)는 제n 스캔 라인(SLn) 및 제2 데이터 라인(DL2)과 연결될 수 있다. 제4 전원 전압 배선(ELVDD2)은 복수의 분기점을 포함할 수 있다. 예를 들어, 제4 전원 전압 배선(ELVDD2)은 제1 분기점(P1) 내지 제n 분기점(Pn)을 포함할 수 있다. 여기서, 제1 분기점(P1)은 화소(PX11) 및 화소(PX12)와 연결될 수 있고, 제2 분기점(P2)은 화소(PX21) 및 화소(PX22)와 연결될 수 있으며, 제n 분기점(Pn)은 화소(PXn1) 및 화소(PXn2)와 연결될 수 있다. 구체적으로, 화소(PX)들 각각은 애노드 전극, 상기 애노드 전극에 대향하는 캐소드 전극, 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다. 분기점들(P1, P2, ..., Pn) 각각은 화소들(PX11, PX12, ..., PXnm)의 애노드 전극들 각각과 연결될 수 있다. 제4 전원 전압 배선(ELVDD2)은 중앙 분기점(PC)을 더 포함할 수 있다. 중앙 분기점(PC)은 제1 분기점(P1) 내지 제n 분기점(Pn)의 중앙에 위치할 수 있다. 중앙 분기점(PC)은 제3 전원 전압 배선(ELVDD1)과 제4 전원 전압 배선(ELVDD2)(즉, 제4 전원 전압 배선(ELVDD2)의 상기 타 단)을 연결시킬 수 있다. 제3 전원 전압 배선(ELVDD1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVDD2)의 중앙 분기점(PC)에서 나누어진 후, 분기점들(PT, PB)을 통해 중앙 분기점(PC)과 인접한 화소들(PXT1, PXT2, PXB1, PXB2)에 인가될 수 있다. 예를 들어, 제3 전원 전압 배선(ELVDD1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVDD2)의 분기점(PT)을 통해 화소(PXT1) 및 화소(PXT2)에 인가될 수 있다. 제3 전원 전압 배선(ELVDD1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVDD2)의 분기점(P1)을 통해 화소(PX11) 및 화소(PX12)에 인가될 수 있다. 즉, 화소(PXT1) 및 화소(PXT2)부터 화소(PX11) 및 화소(PX12)까지 순차적으로 상기 제2 전원 전압이 인가될 수 있다. 또한, 제3 전원 전압 배선(ELVDD1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVDD2)의 분기점(PT)을 통해 화소(PXB1) 및 화소(PXB2)에 인가될 수 있다. 제3 전원 전압 배선(ELVDD1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVDD2)의 분기점(Pn)을 통해 화소(PXn1) 및 화소(PXn2)에 인가될 수 있다. 즉, 화소(PXB1) 및 화소(PXB2)부터 화소(PXn1) 및 화소(PXn2)까지 순차적으로 상기 제2 전원 전압이 인가될 수 있다. 이러한 방식으로 상기 제2 전원 전압이 표시 패널(110)의 중앙부(CENTER)에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)로 제4 전원 전압 배선(ELVDD2)의 분기점들(P1, P2, ..., Pn)들을 통해 화소들(PX11, PX12, ..., PXnm)에 인가될 수 있다.
도 10에 도시된 바와 같이, 하나의 분기점이 2개의 화소들과 연결되는 것으로 설명되었지만, 상기 설명은 예시적인 것으로써 상기 분기점은 하나의 화소 또는 적어도 2개의 화소들과 연결된 형태로 구성될 수 있다.
도 11은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 일 예를 나타내는 회로도이고, 도 12는 도 11의 전원 공급부에 인가되는 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이며, 도 13은 도 11의 유기 발광 표시 장치에 포함되는 표시 패널의 휘도의 변화의 일 예를 나타내는 파형도이다.
도 11을 참조하면, 도 11은 전원 공급부(160)의 제1 전원 전압을 전달하는 제1 및 제2 전원 전압 배선들(ELVSS1, ELVSS2) 및 제2 전원 전압을 전달하는 제3 및 제4 전원 전압 배선들(ELVDD1, ELVDD2)을 구비한 유기 발광 표시 장치(100)의 일부를 나타낸 회로도이다. 유기 발광 표시 장치(100)는 표시 패널(110), 표시 패널(110) 내부에 위치한 복수의 화소들(PX11, PX12, ..., PXnm), 전원 공급부(160), 제1 전원 전압 배선(ELVSS1), 제2 전원 전압 배선(ELVSS2), 제3 전원 전압 배선(ELVDD1) 및 제4 전원 전압 배선(ELVDD2) 등을 포함할 수 있다. 유기 발광 표시 장치(100)의 상세한 설명은 도 1 내지 도 10을 참조한다.
도 12를 참조하면, 도 12의 세로축은 전압 레벨의 크기를 나타내고, 가로축이 도 11에 도시된 표시 패널(110)의 제2 단부(TOP)(예를 들어, 상부), 중앙부(CENTER) 및 제1 단부(BOTTOM)(예를 들어, 하부)와 대응될 수 있다. 유기 발광 표시 장치(100)의 전원 공급부(160)가 도 11과 같은 방법으로 구동될 경우, 전원 공급부(160)의 저 전원 전압(ELVSS)(즉, 제1 전원 전압)은 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 중앙부(CENTER)로 전달될 수 있고, 전원 공급부(160)의 고 전원 전압(ELVDD)(즉, 제2 전원 전압)은 표시 패널(110)의 중앙부(CENTER)에서 제2 단부(TOP) 및 제1 단부(BOTTOM)로 전달될 수 있다. 이러한 경우, 저 전원 전압(ELVSS)은 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동시에 제공될 수 있다. 여기서, 제1 전원 전압 배선(ELVSS1)을 통해 제공된 저 전원 전압(ELVSS)은 표시 패널(110)의 제2 단부(TOP)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 증가될 수 있다. 유사하게, 제2 전원 전압 배선(ELVSS2)을 통해 제공된 저 전원 전압(ELVSS)은 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 증가될 수 있다. 반면, 고 전원 전압(ELVDD)은 표시 패널(110)의 중앙부(CENTER)(즉, 중앙 분기점(PC))에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)로 동시에 제공될 수 있다. 여기서, 제3 전원 전압 배선(ELVDD1)을 통해 제공된 고 전원 전압(ELVDD)은 표시 패널(110)의 중앙부(CENTER)에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)까지 전압 강하에 의해 전압 레벨이 감소될 수 있다. 도 12에 도시된 바와 같이, 고 전원 전압(ELVDD)은 중앙부(CENTER)에서 높은 전압 레벨을 갖고, 제1 단부(BOTTOM)및 제2 단부(TOP)에서 낮은 전압 레벨을 갖는다. 또한, 저 전원 전압(ELVSS)은 중앙부(CENTER)에서 높은 전압 레벨을 갖고, 제1 단부(BOTTOM)및 제2 단부(TOP)에서 낮은 전압 레벨을 갖는다.
도 13을 참조하면, 유기 발광 표시 장치(100)가 디지털 구동 방식으로 구동될 경우, 고 전원 전압(ELVDD)과 저 전원 전압(ELVSS)의 차이는 휘도로 정의될 수 있다(예를 들어, ELVDD ELVSS = LUMINANCE). 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM) 보다 표시 패널(110)의 중앙부(CENTER)가 밝을 수 있다. 여기서, 표시 패널(110)의 중앙부(CENTER)의 경사는 타이밍 제어부에 의해 조절될 수 있다. 예를 들어, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)와 중앙부(CENTER)의 휘도 차이를 줄일 수 있거나, 중앙부(CENTER)에서 휘도의 그래프 형태가 뾰족한 형태에서 라운드 형태로 변경될 수 있다. 이러한 경우, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 방송사 로고 등과 같은 이미지 스티킹 패턴의 잔상이 남는 문제점을 해결할 수 있고, 종래에 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에 상대적으로 표시 패널(110)의 중앙부(CENTER) 보다 높은 전압이 인가됨으로써, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)서 유기 발광 표시 장치(100)의 부품들의 열화가 표시 패널(110)의 중앙부(CENTER) 보다 빠르게 발생되는 문제점을 해결할 수 있다. 또한, 유기 발광 표시 장치(100)의 사용자가 와이드 스크린(wide screen)으로 영화를 감상할 경우, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 낮은 휘도로 검정색이 표시되고, 표시 패널(110)의 중앙부(CENTER)에서 높은 휘도로 영상이 표시될 수 있다. 따라서, 유기 발광 표시 장치(100)는 효율적으로 작동될 수 있다. 더욱이, 상기 제1 전원 전압 배선(ELVSS1)을 이용하여 양측 구동 방식이 구현됨으로써, 추가적인 전원 공급부(160), 추가적인 데이터 구동부(130) 등과 같은 부품의 소모를 줄일 수 있고, 유기 발광 표시 장치(100)의 제조 비용이 감소될 수 있다. 또한, 상기 부품들이 유기 발광 표시 장치(100)에 추가되지 않는 경우, 유기 발광 표시 장치(100)의 데드 스페이스가 감소될 수 있다.
도 14는 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 고 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 14를 참조하면, 표시 패널(110)은 제1 단부(BOTTOM)(예를 들어, 하부), 중앙부(CENTER) 및 제2 단부(TOP)(예를 들어, 상부)를 구비할 수 있고, 전원 공급부(160)는 제1 전원 전압 배선(ELVDD1), 제2 전원 전압 배선(ELVDD2), 제3 전원 전압 배선(ELVSS1)(도 15 참조) 및 제4 전원 전압 배선(ELVSS2)(도 15 참조)을 포함할 수 있다. 여기서, 제1 전원 전압 배선(ELVDD1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있다. 제2 전원 전압 배선(ELVDD2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에서 제1 전원 전압 배선(ELVDD1)의 상기 타 단에 연결된 타 단을 포함할 수 있고, 화소(PX)들에 연결될 수 있다. 제3 전원 전압 배선(ELVSS1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 중앙부(CENTER)에 위치하는 타 단을 포함할 수 있다. 제4 전원 전압 배선(ELVSS2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있고, 표시 패널(110)의 중앙부(CENTER)에서 제3 전원 전압 배선(ELVSS1)의 상기 타 단과 연결될 수 있으며, 화소(PX)들에 연결될 수 있다. 또한, 전원 공급부(160)는 제1 전원 전압 및 제2 전원 전압을 생성할 수 있다. 전원 공급부(160)는 표시 패널(110)의 제1 단부(BOTTOM)에 배치될 수 있고, 제1 전원 전압 배선(ELVDD1)의 상기 일 단 및 제2 전원 전압 배선(ELVDD2)의 상기 일 단에 상기 제1 전원 전압을 인가할 수 있고, 제3 전원 전압 배선(ELVSS1)의 상기 일 단에 상기 제2 전원 전압을 인가할 수 있다. 본 실시예에 있어서, 상기 제1 전원 전압은 고 전원 전압(ELVDD)일 수 있고, 상기 제2 전원 전압은 저 전원 전압(ELVSS)일 수 있다.
상기 제1 전원 전압이 제1 전원 전압 배선(ELVDD1) 및 제2 전원 전압 배선(ELVDD2)을 통해 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 표시 패널(110)의 중앙부(CENTER)로 공급될 수 있다. 예를 들어, 제1 전원 전압 배선(ELVDD1)의 상기 일 단에 인가된 상기 제1 전원 전압은, 제1 전원 전압 배선(ELVDD1), 제1 전원 전압 배선(ELVDD1)의 상기 타 단, 제2 전원 전압 배선(ELVDD2)의 상기 타 단, 및 제2 전원 전압 배선(ELVDD2)을 통하여 표시 패널(110)의 제2 단부(TOP)로부터 표시 패널(110)의 제1 단부(BOTTOM)로의 방향으로 화소(PX)에 제공될 수 있다. 또한, 제2 전원 전압 배선(ELVDD2)의 상기 일 단에 인가된 상기 제1 전원 전압은, 제2 전원 전압 배선(ELVDD2)을 통하여 표시 패널(110)의 제1 단부(BOTTOM)로부터 표시 패널(110)의 제2 단부(TOP)로의 방향으로 화소(PX)에 제공될 수 있다. 이에 따라, 화소(PX)들은 상기 제1 전원 전압을 공급받을 수 있다. 제1 전원 전압 배선(ELVDD1)및 제2 전원 전압 배선(ELVDD2)의 제1 단부(BOTTOM)에서 상기 동일한 제1 전원 전압이 인가될 수 있다. 실시예들에 있어서, 제1 전원 전압 배선(ELVDD1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제1 전원 전압 배선(ELVDD1)의 상기 일 단은 전원 공급부(160)와 연결될 수 있고, 제1 전원 전압 배선(ELVDD1)의 상기 타 단은 제2 전원 전압 배선(ELVDD2)의 상기 타 단과 연결될 수 있다. 제2 전원 전압 배선(ELVDD2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제2 전원 전압 배선(ELVDD2)의 상기 일 단은 전원 공급부(160)와 연결될 수 있고, 제2 전원 전압 배선(ELVDD2)의 상기 타 단은 제1 전원 전압 배선(ELVDD1)의 상기 타 단과 연결될 수 있다. 제1 전원 전압 배선(ELVDD1)이 제1 전원 전압 배선(ELVDD1)의 상기 일 단을 통해 전원 공급부(160)로부터 인가된 상기 제1 전원 전압을 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 제2 단부(TOP)까지 전달할 수 있다. 상기 제1 전원 전압이 제1 전원 전압 배선(ELVDD1)을 통해 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 제2 단부(TOP)로 공급되는 경우, 제1 전원 전압 배선(ELVDD1)은 화소(PX)들과 연결되지 않는다. 동시에, 제2 전원 전압 배선(ELVDD2)이 전원 공급부(160)로부터 인가된 상기 제1 전원 전압을 표시 패널(110)의 제1 단부(BOTTOM)로 인가할 수 있다. 여기서, 제1 전원 전압 배선(ELVDD1)이 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 제2 단부(TOP)까지 제1 전원 전압을 전달함에 있어서, 전압 강하가 발생될 수 있다. 따라서, 표시 패널(110)의 제2 단부(TOP) 및 표시 패널(110)의 제1 단부에서 동일한 제1 전원 전압을 화소(PX)들에 인가하기 위해서, 제2 전원 전압 배선(ELVDD2)은 저항 구조체를 더 포함할 수 있다. 즉, 제2 전원 전압 배선(ELVDD2)의 상기 일 단에 인가된 상기 제1 전원 전압이, 제1 전원 전압 배선(ELVDD1)의 상기 일 단에 인가되어 제1 전원 전압 배선(ELVDD1)을 통하여 제2 전원 전압 배선(ELVDD2)의 상기 타 단에 제공된 상기 제1 전원 전압의 전압 레벨과 동일한 전압 레벨을 가지도록, 전원 공급부(160)와 제2 전원 전압 배선(ELVDD2) 사이에 저항 구조체가 배치될 수 있다(도 7 내지 도 9 참조).
표시 패널(110)은 화소(PX11) 내지 화소(PXnm)를 포함할 수 있다. 예를 들어, 화소(PX11)는 제1 스캔 라인(SL1) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PX12)는 제1 스캔 라인(SL1) 및 제2 데이터 라인(DL2)과 연결될 수 있으며, 화소(PXn1)는 제n 스캔 라인(SLn) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PXn2)는 제n 스캔 라인(SLn) 및 제2 데이터 라인(DL2)과 연결될 수 있다. 제2 전원 전압 배선(ELVDD2)은 복수의 분기점을 포함할 수 있다. 예를 들어, 제2 전원 전압 배선(ELVDD2)은 제1 분기점(A1) 내지 제n 분기점(An)을 포함할 수 있다. 여기서, 제1 분기점(A1)은 화소(PX11) 및 화소(PX12)와 연결될 수 있고, 제2 분기점(A2)은 화소(PX21) 및 화소(PX22)와 연결될 수 있으며, 제n 분기점(An)은 화소(PXn1) 및 화소(PXn2)와 연결될 수 있다. 구체적으로, 화소(PX)들 각각은 애노드 전극, 상기 애노드 전극에 대향하는 캐소드 전극, 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다. 분기점들(A1, A2, ..., An) 각각은 화소들(PX11, PX12, ..., PXnm)의 애노드 전극들 각각과 연결될 수 있다.
제1 전원 전압 배선(ELVDD1)을 통해 전달된 상기 제1 전원 전압이 제2 전원 전압 배선(ELVDD2)의 제1 분기점(A1)을 통해 화소(PX11) 및 화소(PX12)에 인가될 수 있다. 즉, 화소(PX11) 및 화소(PX12)부터 표시 패널(110)의 중앙부(CENTER)까지 순차적으로 상기 제1 전원 전압이 인가될 수 있다. 또한, 제2 전원 전압 배선(ELVDD2) 통해 전달된 상기 제1 전원 전압이 제2 전원 전압 배선(ELVDD2)의 제n 분기점(An)을 통해 화소(PXn1) 및 화소(PXn2)에 인가될 수 있다. 즉, 화소(PXn1) 및 화소(PXn2)부터 표시 패널(110)의 중앙부(CENTER)까지 순차적으로 상기 제1 전원 전압이 인가될 수 있다. 이러한 방식으로 상기 제1 전원 전압이 표시 패널(110)의 제2 단부(TOP) 및 표시 패널(110)의 제1 단부(BOTTOM)에서 표시 패널(110)의 중앙부(CENTER)로 제2 전원 전압 배선(ELVDD2)의 분기점들(A1, A2, ..., An)들을 통해 화소들(PX11, PX12, ..., PXnm)에 인가될 수 있다.
도 14에 도시된 바와 같이, 하나의 분기점이 2개의 화소들과 연결되는 것으로 설명되었지만, 상기 설명은 예시적인 것으로써 상기 분기점은 하나의 화소 또는 적어도 2개의 화소들과 연결된 형태로 구성될 수 있다.
도 15는 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 저 전원 전압 배선의 일 예를 나타내는 회로도이다.
도 15를 참조하면, 표시 패널(110)은 제1 단부(BOTTOM)(예를 들어, 하부), 중앙부(CENTER) 및 제2 단부(TOP)(예를 들어, 상부)를 구비할 수 있고, 전원 공급부(160)는 제1 전원 전압 배선(도 14 참조), 제2 전원 전압 배선(도 14 참조), 제3 전원 전압 배선(ELVSS1) 및 제4 전원 전압 배선(ELVSS2)을 포함할 수 있다. 여기서, 제1 전원 전압 배선(ELVDD1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있다. 제2 전원 전압 배선(ELVDD2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에서 제1 전원 전압 배선(ELVDD1)의 상기 타 단에 연결된 타 단을 포함할 수 있고, 화소(PX)들에 연결될 수 있다. 제3 전원 전압 배선(ELVSS1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 중앙부(CENTER)에 위치하는 타 단을 포함할 수 있다. 제4 전원 전압 배선(ELVSS2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 타 단을 포함할 수 있고, 표시 패널(110)의 중앙부(CENTER)에서 제3 전원 전압 배선(ELVSS1)의 상기 타 단과 연결될 수 있으며, 화소(PX)들에 연결될 수 있다. 또한, 전원 공급부(160)는 제1 전원 전압 및 제2 전원 전압을 생성할 수 있다. 전원 공급부(160)는 표시 패널(110)의 제1 단부(BOTTOM)에 배치될 수 있고, 제1 전원 전압 배선(ELVDD1)의 상기 일 단 및 제2 전원 전압 배선(ELVDD2)의 상기 일 단에 상기 제1 전원 전압을 인가할 수 있고, 제3 전원 전압 배선(ELVSS1)의 상기 일 단에 상기 제2 전원 전압을 인가할 수 있다. 본 실시예에 있어서, 상기 제2 전원 전압은 저 전원 전압(ELVSS)일 수 있고, 상기 제1 전원 전압은 저 전원 전압(ELVDD)일 수 있다.
상기 제2 전원 전압이 제3 전원 전압 배선(ELVSS1) 통해 중앙 분기점(BC)에 전달될 수 있고, 상기 제2 전원 전압이 표시 패널(110)의 중앙부(CENTER)에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)로 공급될 수 있다. 예를 들어, 제3 전원 전압 배선(ELVSS1)의 상기 일 단에 인가된 상기 제2 전원 전압은, 제3 전원 전압 배선(ELVSS1), 제3 전원 전압 배선(ELVSS1)의 상기 타 단, 및 제4 전원 전압 배선(ELVSS2)을 통하여 표시 패널(110)의 중앙부(CENTER)로부터 표시 패널(110)의 제1 단부(BOTTOM)의 방향 및 표시 패널(110)의 중앙부(CENTER)로부터 표시 패널(110)의 상기 제2 단부(TOP)로의 방향으로 화소(PX)들에 제공될 수 있다. 이에 따라, 화소(PX)들은 상기 제2 전원 전압을 공급받을 수 있다.
실시예들에 있어서, 제3 전원 전압 배선(ELVSS1)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 중앙부(CENTER)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제3 전원 전압 배선(ELVSS1)의 상기 일 단은 전원 공급부(160)와 연결될 수 있고, 제3 전원 전압 배선(ELVSS1)의 상기 타 단은 표시 패널(110)의 중앙부(CENTER)에서 제4 전원 전압 배선(ELVSS2)과 연결될 수 있다. 제4 전원 전압 배선(ELVSS2)은 표시 패널(110)의 제1 단부(BOTTOM)에 위치하는 상기 일 단, 및 표시 패널(110)의 제2 단부(TOP)에 위치하는 상기 타 단을 포함할 수 있다. 여기서, 제4 전원 전압 배선(ELVSS2)은 표시 패널(110)의 중앙부(CENTER)에서 제3 전원 전압 배선(ELVDD1)의 상기 타 단과 연결될 수 있다. 표시 패널(110)은 화소(PX11) 내지 화소(PXnm)를 포함할 수 있다. 예를 들어, 화소(PX11)는 제1 스캔 라인(SL1) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PX12)는 제1 스캔 라인(SL1) 및 제2 데이터 라인(DL2)과 연결될 수 있으며, 화소(PXn1)는 제n 스캔 라인(SLn) 및 제1 데이터 라인(DL1)과 연결될 수 있고, 화소(PXn2)는 제n 스캔 라인(SLn) 및 제2 데이터 라인(DL2)과 연결될 수 있다. 제4 전원 전압 배선(ELVSS2)은 복수의 분기점을 포함할 수 있다. 예를 들어, 제4 전원 전압 배선(ELVSS2)은 제1 분기점(B1) 내지 제n 분기점(Bn)을 포함할 수 있다. 여기서, 제1 분기점(B1)은 화소(PX11) 및 화소(PX12)와 연결될 수 있고, 제2 분기점(B2)은 화소(PX21) 및 화소(PX22)와 연결될 수 있으며, 제n 분기점(Bn)은 화소(PXn1) 및 화소(PXn2)와 연결될 수 있다. 구체적으로, 화소(PX)들 각각은 애노드 전극, 상기 애노드 전극에 대향하는 캐소드 전극, 상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함할 수 있다. 분기점들(B1, B2, ..., Bn) 각각은 화소들(PX11, PX12, ..., PXnm)의 캐소드 전극들 각각과 연결될 수 있다. 제4 전원 전압 배선(ELVSS2)은 중앙 분기점(BC)을 더 포함할 수 있다. 중앙 분기점(BC)은 제1 분기점(B1) 내지 제n 분기점(Bn)의 중앙에 위치할 수 있다. 중앙 분기점(BC)은 제3 전원 전압 배선(ELVSS1)과 제4 전원 전압 배선(ELVSS2)(즉, 제4 전원 전압 배선(ELVSS2)의 상기 타 단)을 연결시킬 수 있다. 제3 전원 전압 배선(ELVSS1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVSS2)의 중앙 분기점(BC)에서 나누어진 후, 분기점들(PT, PB)을 통해 중앙 분기점(PC)과 인접한 화소들(PXT1, PXT2, PXB1, PXB2)에 인가될 수 있다. 예를 들어, 제3 전원 전압 배선(ELVSS1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVSS2)의 분기점(PT)을 통해 화소(PXT1) 및 화소(PXT2)에 인가될 수 있다. 제3 전원 전압 배선(ELVSS1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVSS2)의 분기점(B1)을 통해 화소(PX11) 및 화소(PX12)에 인가될 수 있다. 즉, 화소(PXT1) 및 화소(PXT2)부터 화소(PX11) 및 화소(PX12)까지 순차적으로 상기 제2 전원 전압이 인가될 수 있다. 또한, 제3 전원 전압 배선(ELVSS1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVSS2)의 분기점(PT)을 통해 화소(PXB1) 및 화소(PXB2)에 인가될 수 있다. 제3 전원 전압 배선(ELVSS1)을 통해 전달된 상기 제2 전원 전압이 제4 전원 전압 배선(ELVSS2)의 분기점(Bn)을 통해 화소(PXn1) 및 화소(PXn2)에 인가될 수 있다. 즉, 화소(PXB1) 및 화소(PXB2)부터 화소(PXn1) 및 화소(PXn2)까지 순차적으로 상기 제2 전원 전압이 인가될 수 있다. 이러한 방식으로 상기 제2 전원 전압이 표시 패널(110)의 중앙부(CENTER)에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)로 제4 전원 전압 배선(ELVSS2)의 분기점들(B1, B2, ..., Bn)들을 통해 화소들(PX11, PX12, ..., PXnm)에 인가될 수 있다.
도 15에 도시된 바와 같이, 하나의 분기점이 2개의 화소들과 연결되는 것으로 설명되었지만, 상기 설명은 예시적인 것으로써 상기 분기점은 하나의 화소 또는 적어도 2개의 화소들과 연결된 형태로 구성될 수 있다.
도 16은 본 발명의 실시예들에 따른 유기 발광 표시 장치에 포함되는 전원 공급부의 일 예를 나타내는 회로도이고, 도 17은 도16의 전원 공급부에 인가되는 고 전원 전압 및 저 전원 전압의 변화의 일 예를 나타내는 파형도이며, 도 18은 도 16의 유기 발광 표시 장치에 포함되는 표시 패널의 휘도의 변화의 일 예를 나타내는 파형도이다.
도 16을 참조하면, 도 16은 전원 공급부(160)의 제1 전원 전압을 전달하는 제1 및 제2 전원 전압 배선들(ELVDD1, ELVDD2) 및 제2 전원 전압을 전달하는 제3 및 제4 전원 전압 배선들(ELVSS1, ELVSS2)을 구비한 유기 발광 표시 장치(100)의 일부를 나타낸 회로도이다. 유기 발광 표시 장치(100)는 표시 패널(110), 표시 패널(110) 내부에 위치한 복수의 화소들(PX11, PX12, ..., PXnm), 전원 공급부(160), 제1 전원 전압 배선(ELVDD1), 제2 전원 전압 배선(ELVDD2), 제3 전원 전압 배선(ELVSS1) 및 제4 전원 전압 배선(ELVSS2) 등을 포함할 수 있다. 유기 발광 표시 장치(100)의 상세한 설명은 도 1 내지 도 10을 참조한다.
도 17을 참조하면, 도 17의 세로축은 전압 레벨의 크기를 나타내고, 가로축이 도 16에 도시된 표시 패널(110)의 제2 단부(TOP)(예를 들어, 상부), 중앙부(CENTER) 및 제1 단부(BOTTOM)(예를 들어, 하부)와 대응될 수 있다. 유기 발광 표시 장치(100)의 전원 공급부(160)가 도 16과 같은 방법으로 구동될 경우, 전원 공급부(160)의 고 전원 전압(ELVDD)(즉, 제1 전원 전압)은 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 중앙부(CENTER)로 전달될 수 있고, 전원 공급부(160)의 저 전원 전압(ELVSS)(즉, 제2 전원 전압)은 표시 패널(110)의 중앙부(CENTER)에서 제2 단부(TOP) 및 제1 단부(BOTTOM)로 전달될 수 있다. 이러한 경우, 고 전원 전압(ELVDD)은 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 동시에 제공될 수 있다. 여기서, 제1 전원 전압 배선(ELVDD1)을 통해 제공된 고 전원 전압(ELVDD)은 표시 패널(110)의 제2 단부(TOP)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 감소될 수 있다. 유사하게, 제2 전원 전압 배선(ELVDD2)을 통해 제공된 고 전원 전압(ELVDD)은 표시 패널(110)의 제1 단부(BOTTOM)에서 중앙부(CENTER)까지 전압 강하에 의해 전압 레벨이 감소될 수 있다. 반면, 저 전원 전압(ELVSS)은 표시 패널(110)의 중앙부(CENTER)(즉, 중앙 분기점(BC))에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)로 동시에 제공될 수 있다. 여기서, 제3 전원 전압 배선(ELVSS1)을 통해 제공된 저 전원 전압(ELVSS)은 표시 패널(110)의 중앙부(CENTER)에서 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)까지 전압 강하에 의해 전압 레벨이 증가될 수 있다. 도 17에 도시된 바와 같이, 저 전원 전압(ELVSS)은 중앙부(CENTER)에서 낮은 전압 레벨을 갖고, 제1 단부(BOTTOM) 및 제2 단부(TOP)에서 높은 전압 레벨을 갖는다. 또한, 고 전원 전압(ELVDD)은 중앙부(CENTER)에서 낮은 전압 레벨을 갖고, 제1 단부(BOTTOM) 및 제2 단부(TOP)에서 높은 전압 레벨을 갖는다.
도 18을 참조하면, 유기 발광 표시 장치(100)가 디지털 구동 방식으로 구동될 경우, 고 전원 전압(ELVDD)과 저 전원 전압(ELVSS)의 차이는 휘도로 정의될 수 있다. 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM) 보다 표시 패널(110)의 중앙부(CENTER)가 밝을 수 있다. 여기서, 표시 패널(110)의 중앙부(CENTER)의 경사는 타이밍 제어부에 의해 조절될 수 있다. 예를 들어, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)와 중앙부(CENTER)의 휘도 차이를 줄일 수 있거나, 중앙부(CENTER)에서 휘도의 그래프 형태가 뾰족한 형태에서 라운드 형태로 변경될 수 있다. 이러한 경우, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 방송사 로고 등과 같은 이미지 스티킹 패턴의 잔상이 남는 문제점을 해결할 수 있다. 또한, 유기 발광 표시 장치(100)의 사용자가 와이드 스크린으로 영화를 감상할 경우, 표시 패널(110)의 제2 단부(TOP) 및 제1 단부(BOTTOM)에서 낮은 휘도로 검정색이 표시되고, 표시 패널(110)의 중앙부(CENTER)에서 높은 휘도로 영상이 표시될 수 있다. 따라서, 유기 발광 표시 장치(100)는 효율적으로 작동될 수 있다. 더욱이, 상기 제1 전원 전압 배선(ELVDD1)을 이용하여 양측 구동 방식이 구현됨으로써, 추가적인 전원 공급부(160), 추가적인 데이터 구동부(130) 등과 같은 부품의 소모를 줄일 수 있고, 유기 발광 표시 장치(100)의 제조 비용이 감소될 수 있다. 이에 따라, 상기 부품들이 유기 발광 표시 장치(100)에 추가되지 않는 경우, 유기 발광 표시 장치(100)의 데드 스페이스가 감소될 수 있다.
도 19는 본 발명의 실시예들에 따른 유기 발광 표시 장치를 구비하는 전자 기기를 나타내는 블록도이고, 도 20은 도19의 전자 기기가 스마트폰으로 구현된 일 예를 나타내는 도면이다.
도 19 및 도 20을 참조하면, 전자 기기(200)는 프로세서(210), 메모리 장치(220), 저장 장치(230), 입출력 장치(240), 파워 서플라이(250) 및 유기 발광 표시 장치(260)를 포함할 수 있다. 전자 기기(200)는 비디오 카드, 사운드 카드, 메모리 카드, USB 장치 등과 통신하거나, 또는 다른 시스템들과 통신할 수 있는 여러 포트(port)들을 더 포함할 수 있다. 한편, 도 20에 도시된 바와 같이, 전자 기기(200)는 스마트폰(300)으로 구현될 수 있으나, 전자 기기(200)가 그에 한정되는 것은 아니다.
프로세서(210)는 특정 계산들 또는 태스크(task)들을 수행할 수 있다. 실시예에 따라, 프로세서(210)는 마이크로프로세서(microprocessor), 중앙 처리 장치(CPU) 등일 수 있다. 프로세서(210)는 어드레스 버스(address bus), 제어 버스(control bus) 및 데이터 버스(data bus) 등을 통하여 다른 구성 요소들에 연결될 수 있다. 실시예에 따라서, 프로세서(210)는 주변 구성요소 상호연결(Peripheral Component Interconnect; PCI) 버스와 같은 확장 버스에도 연결될 수 있다.
메모리 장치(220)는 전자 기기(200)의 동작에 필요한 데이터들을 저장할 수 있다. 예를 들어, 메모리 장치(220)는 EPROM(Erasable Programmable Read-Only Memory), EEPROM(Electrically Erasable Programmable Read-Only Memory), 플래시 메모리(Flash Memory), PRAM(Phase Change Random Access Memory), RRAM(Resistance Random Access Memory), NFGM(Nano Floating Gate Memory), PoRAM(Polymer Random Access Memory), MRAM(Magnetic Random Access Memory), FRAM(Ferroelectric Random Access Memory) 등과 같은 비휘발성 메모리 장치 및/또는 DRAM(Dynamic Random Access Memory), SRAM(Static Random Access Memory), 모바일 DRAM 등과 같은 휘발성 메모리 장치를 포함할 수 있다.
저장 장치(230)는 솔리드 스테이트 드라이브(Solid State Drive; SSD), 하드 디스크 드라이브(Hard Disk Drive; HDD), 씨디롬(CD-ROM) 등을 포함할 수 있다. 입출력 장치(240)는 키보드, 키패드, 터치패드, 터치스크린, 마우스 등과 같은 입력 수단, 및 스피커, 프린터 등과 같은 출력 수단을 포함할 수 있다. 파워 서플라이(250)는 전자 기기(200)의 동작에 필요한 파워를 공급할 수 있다. 유기 발광 표시 장치(260)는 상기 버스들 또는 다른 통신 링크를 통해서 다른 구성 요소들에 연결될 수 있다.
유기 발광 표시 장치(260)는 도 1의 유기 발광 표시 장치(100)일 수 있으며, 도 2의 화소 회로 및 도 11의 제1 내지 제4 전원 전압 배선을 갖는 전원 공급부(160)를 포함할 수 있다. 따라서 유기 발광 표시 장치(260)는 제1 내지 제4 전원 전압 배선을 구비함으로써, 유기 발광 표시 장치(260)의 중앙부(CENTER)에 위치한 화소들의 휘도가 제1 단부(BOTTOM)(예를 들어, 하부) 및 제2 단부(TOP)(예를 들어, 상부)에 위치한 화소들의 휘도 보다 높은 휘도로 영상을 표시할 수 있다.
실시예에 따라, 전자 기기(200)는 디지털 TV(Digital Television), 3D TV, 개인용 컴퓨터(Personal Computer; PC), 가정용 전자기기, 노트북 컴퓨터(Laptop Computer), 태블릿 컴퓨터(Table Computer), 휴대폰(Mobile Phone), 스마트폰(Smart Phone), 개인 정보 단말기(personal digital assistant; PDA), 휴대형 멀티미디어 플레이어(portable multimedia player; PMP), 디지털 카메라(Digital Camera), 음악 재생기(Music Player), 휴대용 게임 콘솔(portable game console), 네비게이션(Navigation) 등과 같은 유기 발광 표시 장치(260)를 포함하는 임의의 전자 기기일 수 있다.
이상, 본 발명의 실시예들에 따른 유기 발광 표시 장치에 대하여 도면을 참조하여 설명하였지만, 상기 설명은 예시적인 것으로서 본 발명의 기술적 사상을 벗어나지 않는 범위에서 해당 기술 분야에서 통상의 지식을 가진 자에 의하여 수정 및 변경될 수 있을 것이다. 예를 들어, 하나의 분기점은 하나의 화소 또는 적어도2개의 화소들과 연결된 다양한 형태로 구성될 수 있다.
본 발명은 전원 공급부를 포함하는 표시 장치를 구비하는 모든 전자 기기에 다양하게 적용될 수 있다. 예를 들어,본 발명은 컴퓨터, 노트북, 디지털 카메라, 비디오 캠코더, 휴대폰, 스마트폰, 스마트패드, 피엠피(PMP), 피디에이(PDA), MP3 플레이어, 차량용 네비게이션, 비디오폰, 감시 시스템, 추적 시스템, 동작 감지 시스템, 이미지 안정화 시스템 등과 같은 다양한 기기들에 적용될 수 있다.
상기에서는 본 발명의 실시예들을 참조하여 설명하였지만, 해당 기술 분야에서 통상의 지식을 가진 자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 것이다.
100: 유기 발광 표시 장치 110: 표시 패널
130: 데이터 구동부 140: 스캔 구동부
160: 전원 공급부 162. 164, 166: 저항 구조체
190: 타이밍 제어부
PX: 화소
ELVSS1, ELVSS2, ELVDD1, ELVDD2: 전원 전압 배선
BOTTOM: 제1 단부, 하부 TOP: 제2 단부, 상부
CENTER: 중앙부 ELVDD: 고 전원 전압
ELVSS: 저 전원 전압

Claims (20)

  1. 복수의 화소들을 포함하고, 제1 단부, 상기 제1 단부에 대향하는 제2 단부 및 상기 제1 단부와 상기 제2 단부 사이의 중앙부를 구비하는 표시 패널;
    상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 제2 단부에 위치하는 타 단을 가지는 제1 전원 전압 배선;
    상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 제2 단부에서 상기 제1 전원 전압 배선의 상기 타 단에 연결된 타 단을 가지고, 상기 화소들에 연결된 제2 전원 전압 배선;
    상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 중앙부에 위치하는 타 단을 가지는 제3 전원 전압 배선;
    상기 표시 패널의 상기 제1 단부에 위치하는 일 단, 및 상기 표시 패널의 상기 제2 단부에 위치하는 타 단을 가지고, 상기 표시 패널의 상기 중앙부에서 상기 제3 전원 전압 배선의 상기 타 단에 연결되며, 상기 화소들에 연결된 제4 전원 전압 배선; 및
    상기 표시 패널의 상기 제1 단부에 배치되고, 상기 제1 전원 전압 배선의 상기 일 단 및 상기 제2 전원 전압 배선의 상기 일 단에 제1 전원 전압을 인가하고, 상기 제3 전원 전압 배선의 상기 일 단에 제2 전원 전압을 인가하는 전원 공급부를 포함하는 유기 발광 표시 장치.
  2. 제 1 항에 있어서, 상기 제1 전원 전압 배선의 상기 일 단에 인가된 상기 제1 전원 전압은, 상기 제1 전원 전압 배선, 상기 제1 전원 전압 배선의 상기 타 단, 상기 제2 전원 전압 배선의 상기 타 단, 및 상기 제2 전원 전압 배선을 통하여 상기 표시 패널의 상기 제2 단부로부터 상기 표시 패널의 상기 제1 단부로의 방향으로 상기 화소들에 제공되고,
    상기 제2 전원 전압 배선의 상기 일 단에 인가된 상기 제1 전원 전압은, 상기 제2 전원 전압 배선을 통하여 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 화소들에 제공되는 것을 특징으로 하는 유기 발광 표시 장치.
  3. 제 1 항에 있어서, 상기 제3 전원 전압 배선의 상기 일 단에 인가된 상기 제2 전원 전압은, 상기 제3 전원 전압 배선, 상기 제3 전원 전압 배선의 상기 타 단, 및 상기 제4 전원 전압 배선을 통하여 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제1 단부로의 방향 및 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 화소들에 제공되는 것을 특징으로 하는 유기 발광 표시 장치.
  4. 제 1 항에 있어서, 상기 화소들 각각은,
    상기 제2 전원 전압 배선에 연결된 애노드 전극;
    상기 애노드 전극에 대향하고, 상기 제4 전원 전압 배선에 연결된 캐소드 전극; 및
    상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  5. 제 1 항에 있어서, 상기 화소들 각각은,
    상기 제4 전원 전압 배선에 연결된 애노드 전극;
    상기 애노드 전극에 대향하고, 상기 제2 전원 전압 배선에 연결된 캐소드 전극; 및
    상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  6. 제 1 항에 있어서,
    상기 제2 전원 전압 배선의 상기 일 단에 인가된 상기 제1 전원 전압이, 상기 제1 전원 전압 배선의 상기 일 단에 인가되어 상기 제1 전원 전압 배선을 통하여 상기 제2 전원 전압 배선의 상기 타 단에 제공된 상기 제1 전원 전압의 전압 레벨과 동일한 전압 레벨을 가지도록, 상기 전원 공급부와 상기 제2 전원 전압 배선 사이에 배치된 저항 구조체를 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  7. 제 6 항에 있어서, 상기 저항 구조체는 S자 형상의 전극 패턴, 상기 제1 전원 전압 배선의 두께보다 얇은 두께를 가지는 전극 패턴, 상기 제1 전원 전압 배선의 폭보다 좁은 폭을 가지는 전극 패턴, 및 콘택을 통하여 상기 제2 전원 전압 배선에 연결된 브릿지 중 적어도 하나를 포함하는 유기 발광 표시 장치.
  8. 제 1 항에 있어서, 상기 유기 발광 표시 장치는 디지털 구동 방식으로 구동되는 것을 특징으로 하는 유기 발광 표시 장치.
  9. 제 1 항에 있어서, 상기 제1 전원 전압은 고 전원 전압이고, 상기 제2 전원 전압은 저 전원 전압인 것을 특징으로 하는 유기 발광 표시 장치.
  10. 제 1 항에 있어서, 상기 제1 전원 전압은 저 전원 전압이고, 상기 제2 전원 전압은 고 전원 전압인 것을 특징으로 하는 유기 발광 표시 장치.
  11. 제 1 항에 있어서,
    복수의 스캔 라인들을 통해 상기 화소들에 스캔 신호를 공급하는 스캔 구동부;
    복수의 데이터 라인들을 통해 상기 화소들에 데이터 신호를 공급하는 데이터 구동부; 및
    상기 스캔 구동부, 상기 데이터 구동부 및 상기 전원 공급부를 제어하는 타이밍 제어부를 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  12. 제 1 항에 있어서, 상기 화소들 중 상기 표시 패널의 상기 중앙부에 위치하는 화소의 휘도가 상기 화소들 중 상기 표시 패널의 상기 제1 단부 또는 상기 제2 단부에 위치하는 화소의 휘도 보다 높은 것을 특징으로 하는 유기 발광 표시 장치.
  13. 복수의 화소들을 포함하고, 제1 단부, 상기 제1 단부에 대향하는 제2 단부, 및 상기 제1 단부와 상기 제2 단부 사이의 중앙부를 구비하는 표시 패널;
    상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부까지 연장된 제1 전원 전압 배선;
    상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부까지 연장되고, 상기 화소들에 연결되며, 상기 표시 패널의 상기 제2 단부에서 상기 제1 전원 전압 배선에 연결된 제2 전원 전압 배선;
    상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 중앙부까지 연장된 제3 전원 전압 배선;
    상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부까지 연장되고, 상기 화소들에 연결되며, 상기 표시 패널의 상기 중앙부에서 상기 제3 전원 전압 배선에 연결된 제4 전원 전압 배선; 및
    상기 표시 패널의 상기 제1 단부에 배치되고, 상기 제1 전원 전압 배선에 제1 전원 전압을 인가하여 상기 화소들에 상기 표시 패널의 상기 제2 단부로부터 상기 표시 패널의 상기 제1 단부로의 방향으로 상기 제1 전원 전압을 제공하고, 상기 제2 전원 전압 배선에 상기 제1 전원 전압을 인가하여 상기 화소들에 상기 표시 패널의 상기 제1 단부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 제1 전원 전압을 제공하며, 상기 제3 전원 전압 배선에 제2 전원 전압을 인가하여 상기 화소들에 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제1 단부로의 방향 및 상기 표시 패널의 상기 중앙부로부터 상기 표시 패널의 상기 제2 단부로의 방향으로 상기 제2 전원 전압을 제공하는 전원 공급부를 포함하는 유기 발광 표시 장치.
  14. 제 13 항에 있어서, 상기 화소들 각각은,
    상기 제2 전원 전압 배선에 연결된 애노드 전극;
    상기 애노드 전극에 대향하고, 상기 제4 전원 전압 배선에 연결된 캐소드 전극; 및
    상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  15. 제 13 항에 있어서, 상기 화소들 각각은,
    상기 제4 전원 전압 배선에 연결된 애노드 전극;
    상기 애노드 전극에 대향하고, 상기 제2 전원 전압 배선에 연결된 캐소드 전극; 및
    상기 애노드 전극과 상기 캐소드 전극 사이에 위치한 발광층을 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  16. 제 13 항에 있어서,
    상기 제2 전원 전압 배선의 상기 제1 단부로부터 인가된 상기 제1 전원 전압이, 상기 제1 전원 전압 배선의 상기 제1 단부로부터 인가되어 상기 제1 전원 전압 배선을 통하여 상기 제2 전원 전압 배선의 상기 제2 단부에 제공된 상기 제1 전원 전압의 전압 레벨과 동일한 전압 레벨을 가지도록, 상기 전원 공급부와 상기 제2 전원 전압 배선 사이에 배치된 저항 구조체를 더 포함하는 것을 특징으로 하는 유기 발광 표시 장치.
  17. 제 16 항에 있어서, 상기 저항 구조체는 S자 형상의 전극 패턴, 상기 제1 전원 전압 배선의 두께보다 얇은 두께를 가지는 전극 패턴, 상기 제1 전원 전압 배선의 폭보다 좁은 폭을 가지는 전극 패턴, 및 콘택을 통하여 상기 제2 전원 전압 배선에 연결된 브릿지 중 적어도 하나를 포함하는 유기 발광 표시 장치.
  18. 제 13 항에 있어서, 상기 유기 발광 표시 장치는 디지털 구동 방식으로 구동되는 것을 특징으로 하는 유기 발광 표시 장치.
  19. 제 13 항에 있어서, 상기 제1 전원 전압은 고 전원 전압이고, 상기 제2 전원 전압은 저 전원 전압인 것을 특징으로 하는 유기 발광 표시 장치.
  20. 제 13 항에 있어서, 상기 제1 전원 전압은 저 전원 전압이고, 상기 제2 전원 전압은 고 전원 전압인 것을 특징으로 하는 유기 발광 표시 장치.
KR1020140085980A 2014-07-09 2014-07-09 유기 발광 표시 장치 Active KR102154009B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140085980A KR102154009B1 (ko) 2014-07-09 2014-07-09 유기 발광 표시 장치
US14/561,061 US9424777B2 (en) 2014-07-09 2014-12-04 Organic light-emitting diode display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140085980A KR102154009B1 (ko) 2014-07-09 2014-07-09 유기 발광 표시 장치

Publications (2)

Publication Number Publication Date
KR20160006839A KR20160006839A (ko) 2016-01-20
KR102154009B1 true KR102154009B1 (ko) 2020-09-10

Family

ID=55068007

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140085980A Active KR102154009B1 (ko) 2014-07-09 2014-07-09 유기 발광 표시 장치

Country Status (2)

Country Link
US (1) US9424777B2 (ko)
KR (1) KR102154009B1 (ko)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104751777B (zh) * 2013-12-31 2017-10-17 昆山工研院新型平板显示技术中心有限公司 像素电路、像素及包括该像素的amoled显示装置及其驱动方法
US10607542B2 (en) 2013-12-31 2020-03-31 Kunshan New Flat Panel Display Technology Center Co., Ltd. Pixel circuit, pixel, and AMOLED display device comprising pixel and driving method thereof
KR102278334B1 (ko) 2014-10-01 2021-07-19 삼성디스플레이 주식회사 유기 발광 표시 장치
US10068529B2 (en) * 2016-11-07 2018-09-04 International Business Machines Corporation Active matrix OLED display with normally-on thin-film transistors
KR102453082B1 (ko) * 2017-12-28 2022-10-12 삼성전자주식회사 홀 영역을 포함하는 디스플레이 및 상기 디스플레이를 포함하는 전자 장치
CN108877660B (zh) * 2018-08-06 2020-11-27 京东方科技集团股份有限公司 一种驱动电路、显示装置和显示装置的驱动方法
KR102769670B1 (ko) 2019-01-29 2025-02-21 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102657141B1 (ko) * 2019-06-12 2024-04-15 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR200495709Y1 (ko) 2020-09-03 2022-07-29 전진용 접이식 모기장
TWI775226B (zh) * 2020-11-30 2022-08-21 錼創顯示科技股份有限公司 微發光二極體顯示裝置

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010002770A (ja) 2008-06-20 2010-01-07 Samsung Electronics Co Ltd 映像信号処理装置、映像信号処理方法、プログラム、および表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100525810B1 (ko) 2003-06-10 2005-11-04 엘지전자 주식회사 유기 전계 발광 소자
KR100552963B1 (ko) * 2003-08-28 2006-02-15 삼성에스디아이 주식회사 휘도 불균일이 개선된 평판표시장치
KR100948623B1 (ko) * 2003-10-15 2010-03-24 삼성전자주식회사 유기전계발광 패널과, 이를 갖는 표시 장치
KR100683677B1 (ko) 2004-06-30 2007-02-20 삼성에스디아이 주식회사 유기전계 발광표시장치
KR100636506B1 (ko) * 2004-07-28 2006-10-18 삼성에스디아이 주식회사 발광 표시장치
KR100600332B1 (ko) * 2004-08-25 2006-07-14 삼성에스디아이 주식회사 발광 표시장치
KR100583139B1 (ko) * 2004-10-08 2006-05-23 삼성에스디아이 주식회사 발광 표시장치
KR100700653B1 (ko) 2005-02-03 2007-03-27 삼성에스디아이 주식회사 유기전계발광표시장치
KR100833755B1 (ko) * 2007-01-15 2008-05-29 삼성에스디아이 주식회사 원장검사 장치 및 방법
KR101769499B1 (ko) 2010-08-24 2017-08-21 삼성디스플레이 주식회사 유기 전계 발광 표시 장치
KR101992434B1 (ko) * 2013-04-17 2019-06-25 삼성디스플레이 주식회사 유기 발광 표시 장치 및 그 구동 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010002770A (ja) 2008-06-20 2010-01-07 Samsung Electronics Co Ltd 映像信号処理装置、映像信号処理方法、プログラム、および表示装置

Also Published As

Publication number Publication date
KR20160006839A (ko) 2016-01-20
US20160012776A1 (en) 2016-01-14
US9424777B2 (en) 2016-08-23

Similar Documents

Publication Publication Date Title
KR102154009B1 (ko) 유기 발광 표시 장치
US10658605B2 (en) Light emitting assembly and display device
US9542887B2 (en) Organic light emitting display device and method of driving an organic light emitting display device
CN105895019B (zh) 有机发光二极管显示设备
KR102779433B1 (ko) 스캔 구동부 및 이를 포함하는 표시 장치
US9626893B2 (en) Organic light emitting display device and method of driving the same
US10825391B2 (en) Pixel of organic light emitting display device and organic light emitting display device having the same
US10847092B2 (en) Method of operating an organic light emitting display device and organic light emitting display device
US11398528B2 (en) Display panel of an organic light emitting diode display device having a pentile pixel structure
KR102555805B1 (ko) 표시 패널의 화소 및 표시 장치
KR102490147B1 (ko) 화소 회로 및 이를 포함하는 유기 발광 표시 장치
US10373565B2 (en) Pixel and a display device including the pixel
US9754532B2 (en) Pixel repair circuit and organic light-emitting diode (OLED) display having the same
KR102294404B1 (ko) 표시 장치
CN111105742B (zh) 显示装置
US20140218415A1 (en) Pixel circuit of an organic light emitting display device and method of operating the same
US9607546B2 (en) Display panel and organic light emitting display device having the same
US20160019841A1 (en) Display panel and organic light emitting display device having the same
CN111445845A (zh) 像素电路
US9343009B2 (en) Organic light emitting diode display device
KR102587818B1 (ko) 유기 발광 표시 장치 및 이를 포함하는 전자 기기
KR102458374B1 (ko) 표시 장치 및 이를 포함하는 전자 기기
US9041278B2 (en) Display panel, organic light emitting display device having the same, and method of manufacturing a display panel
KR20170036158A (ko) 화소 및 이를 포함하는 유기 발광 표시 장치
KR102523409B1 (ko) 유기 발광 표시 장치 및 유기 발광 표시 장치의 특성 센싱 방법

Legal Events

Date Code Title Description
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

R18-X000 Changes to party contact information recorded

St.27 status event code: A-3-3-R10-R18-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

R18-X000 Changes to party contact information recorded

St.27 status event code: A-3-3-R10-R18-oth-X000

A201 Request for examination
PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

D13-X000 Search requested

St.27 status event code: A-1-2-D10-D13-srh-X000

D14-X000 Search report completed

St.27 status event code: A-1-2-D10-D14-srh-X000

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PG1601 Publication of registration

St.27 status event code: A-4-4-Q10-Q13-nap-PG1601

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000