KR101167408B1 - 오실레이터 - Google Patents
오실레이터 Download PDFInfo
- Publication number
- KR101167408B1 KR101167408B1 KR1020100066509A KR20100066509A KR101167408B1 KR 101167408 B1 KR101167408 B1 KR 101167408B1 KR 1020100066509 A KR1020100066509 A KR 1020100066509A KR 20100066509 A KR20100066509 A KR 20100066509A KR 101167408 B1 KR101167408 B1 KR 101167408B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- comparison
- node
- reference voltage
- switch
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/023—Generators characterised by the type of circuit or by the means used for producing pulses by the use of differential amplifiers or comparators, with internal or external positive feedback
- H03K3/0231—Astable circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R19/00—Arrangements for measuring currents or voltages or for indicating presence or sign thereof
- G01R19/0092—Arrangements for measuring currents or voltages or for indicating presence or sign thereof measuring current only
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L1/00—Stabilisation of generator output against variations of physical values, e.g. power supply
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- Logic Circuits (AREA)
Abstract
Description
도 2는 도 1에 도시된 오실레이터의 동작을 설명하기 위한 타이밍도이다.
도 3 및 도 4는 도 1에 도시된 오실레이터의 기준전압을 설명하기 위한 그래프이다.
130 : 제2 비교전압 발생회로 140 : 제1 비교회로
150 : 제2 비교회로 160 : 제1 리셋회로
170 : 제2 리셋회로 180 : 클럭 발생 회로
Claims (20)
- 온도 및 외부전압의 변화에 따라 가변되는 기준전압을 발생하는 기준전압 발생회로;
상기 기준전압에 따라 제1 비교전압을 제1 노드로 출력하되, 제1 노드의 디스차지 시간을 일정하게 하는 제1 비교전압 발생회로;
상기 기준전압에 따라 제2 비교전압을 제2 노드로 출력하되, 제2 노드의 디스차지 시간을 일정하게 하는 제2 비교전압 발생회로;
상기 기준전압 및 상기 제1 비교전압을 비교하여 제1 입력전압을 발생하는 제1 비교회로;
상기 기준전압 및 상기 제2 비교전압을 비교하여 제2 입력전압을 발생하는 제2 비교회로; 및
상기 제1 및 제2 입력전압에 응답하여 일정한 주기를 갖는 클럭신호를 출력하는 클럭 발생 회로를 포함하는 오실레이터. - 제1항에 있어서, 상기 기준전압 발생회로는,
외부전압 단자와 접지단자 사이에서 서로 직렬로 연결된 제1 저항 및 다이오드를 포함하는 오실레이터. - 제2항에 있어서,
상기 다이오드는 소오스(source)와 게이트(gate)가 동일한 노드에 연결된 NMOS 트랜지스터로 구현되며, 상기 소오스에 인가되는 전압이 상기 기준전압으로 출력되는 오실레이터. - 제1항에 있어서,
상기 제1 비교전압 발생회로는, 상기 기준전압의 레벨이 낮아질수록 상기 제1 노드의 디스차지되는 시간을 늦추는 오실레이터. - 제4항에 있어서,
상기 제1 비교전압 발생회로는,
외부전압을 상기 제1 노드로 전달하기 위한 제2 스위치;
상기 제1 노드의 디스차지 시간을 지연하기 위한 제1 캐패시터;
상기 기준전압의 레벨에 따라 상기 제1 노드의 디스차지 시간을 조절하는 제3 스위치; 및
상기 제3 스위치 및 접지단자 사이에 직렬로 연결된 제2 저항 및 제4 스위치를 포함하는 오실레이터. - 제5항에 있어서,
상기 제2 스위치는 상기 클럭 발생 회로로부터 발생되는 제1 출력신호에 응답하여 상기 외부전압 단자와 상기 제1 노드를 연결하는 PMOS 트랜지스터로 구현되는 오실레이터. - 제5항에 있어서,
상기 제3 스위치는 상기 기준전압에 응답하여 동작하고, 온도 및 외부전압이 낮아질수록 전류의 량을 감소시키는 NMOS 트랜지스터로 구현되는 오실레이터. - 제6항에 있어서,
상기 제4 스위치는 상기 제1 출력신호에 응답하여 상기 제2 저항과 상기 접지단자를 연결하는 NMOS 트랜지스터로 구현되는 오실레이터. - 제1항에 있어서,
상기 제2 비교전압 발생회로는, 상기 기준전압의 레벨이 낮아질수록 상기 제2 노드의 디스차지되는 시간을 늦추는 오실레이터. - 제9항에 있어서,
상기 제2 비교전압 발생회로는,
외부전압을 상기 제2 노드로 전달하기 위한 제5 스위치;
상기 제2 노드의 디스차지 시간을 지연하기 위한 제2 캐패시터;
상기 기준전압의 레벨에 따라 상기 제2 노드의 디스차지 시간을 조절하는 제6 스위치; 및
상기 제6 스위치 및 접지단자 사이에 직렬로 연결된 제3 저항 및 제7 스위치를 포함하는 오실레이터. - 제10항에 있어서,
상기 제5 스위치는 상기 클럭 발생 회로로부터 발생되는 제2 출력신호에 응답하여 상기 외부전압 단자와 상기 제2 노드를 연결하는 PMOS 트랜지스터로 구현되는 오실레이터. - 제10항에 있어서,
상기 제6 스위치는 상기 기준전압에 응답하여 동작하고, 온도 및 외부전압이 낮아질수록 전류의 량을 감소시키는 NMOS 트랜지스터로 구현되는 오실레이터. - 제11항에 있어서,
상기 제7 스위치는 상기 제2 출력신호에 응답하여 상기 제3 저항과 상기 접지단자를 연결하는 NMOS 트랜지스터로 구현되는 오실레이터. - 제1항에 있어서,
상기 제1 비교회로는 인에이블 신호가 활성화되면 상기 기준전압과 상기 제1 비교전압을 비교하여 상기 제1 입력전압을 제1 입력노드로 출력하는 오실레이터. - 제1항에 있어서,
상기 제2 비교회로는 인에이블 신호가 활성화되면 상기 기준전압과 제2 비교전압을 비교하여 상기 제2 입력전압을 제2 입력노드로 출력하는 오실레이터. - 제1항에 있어서,
상기 클럭 발생 회로는 상기 제1 입력전압과 상기 제2 입력전압에 응답하여 제1 출력노드로 제1 출력신호를 출력하고, 제2 출력노드로 상기 클럭신호를 제2 출력신호로써 출력하는 SR 래치로 구현되는 오실레이터. - 제1항에 있어서,
상기 제1 비교회로의 출력노드에 연결되며 인에이블 신호가 비활성화되면 상기 제1 비교회로의 출력노드를 초기화하는 제1 리셋회로를 더 포함하는 오실레이터. - 제17항에 있어서,
상기 제1 리셋회로는 NMOS 트랜지스터로 구현되는 오실레이터. - 제1항에 있어서,
상기 제2 비교회로의 출력노드에 연결되며 인에이블 신호가 비활성화되면 상기 제2 비교회로의 출력노드를 초기화하는 제2 리셋회로를 더 포함하는 오실레이터. - 제19항에 있어서,
상기 제2 리셋회로는 PMOS 트랜지스터로 구현되는 오실레이터.
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020100066509A KR101167408B1 (ko) | 2010-07-09 | 2010-07-09 | 오실레이터 |
| US13/171,046 US8643358B2 (en) | 2010-07-09 | 2011-06-28 | Oscillator |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020100066509A KR101167408B1 (ko) | 2010-07-09 | 2010-07-09 | 오실레이터 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR20120005833A KR20120005833A (ko) | 2012-01-17 |
| KR101167408B1 true KR101167408B1 (ko) | 2012-07-19 |
Family
ID=45438136
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020100066509A Expired - Fee Related KR101167408B1 (ko) | 2010-07-09 | 2010-07-09 | 오실레이터 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8643358B2 (ko) |
| KR (1) | KR101167408B1 (ko) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9685238B2 (en) | 2015-07-09 | 2017-06-20 | Samsung Electronics Co., Ltd. | Clock signal generation device and memory device including the same |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8339185B2 (en) | 2010-12-20 | 2012-12-25 | Sandisk 3D Llc | Charge pump system that dynamically selects number of active stages |
| US20150160271A1 (en) * | 2012-07-09 | 2015-06-11 | Panasonic Intellectual Property Management Co., Ltd. | Current detection device |
| US8836412B2 (en) | 2013-02-11 | 2014-09-16 | Sandisk 3D Llc | Charge pump with a power-controlled clock buffer to reduce power consumption and output voltage ripple |
| US8981835B2 (en) | 2013-06-18 | 2015-03-17 | Sandisk Technologies Inc. | Efficient voltage doubler |
| US9024680B2 (en) | 2013-06-24 | 2015-05-05 | Sandisk Technologies Inc. | Efficiency for charge pumps with low supply voltages |
| US9077238B2 (en) | 2013-06-25 | 2015-07-07 | SanDisk Technologies, Inc. | Capacitive regulation of charge pumps without refresh operation interruption |
| US9007046B2 (en) | 2013-06-27 | 2015-04-14 | Sandisk Technologies Inc. | Efficient high voltage bias regulation circuit |
| US9083231B2 (en) | 2013-09-30 | 2015-07-14 | Sandisk Technologies Inc. | Amplitude modulation for pass gate to improve charge pump efficiency |
| US9154027B2 (en) * | 2013-12-09 | 2015-10-06 | Sandisk Technologies Inc. | Dynamic load matching charge pump for reduced current consumption |
| US9917507B2 (en) | 2015-05-28 | 2018-03-13 | Sandisk Technologies Llc | Dynamic clock period modulation scheme for variable charge pump load currents |
| US9647536B2 (en) | 2015-07-28 | 2017-05-09 | Sandisk Technologies Llc | High voltage generation using low voltage devices |
| US9520776B1 (en) | 2015-09-18 | 2016-12-13 | Sandisk Technologies Llc | Selective body bias for charge pump transfer switches |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR19980069094A (ko) | 1997-02-26 | 1998-10-26 | 김광호 | 반도체 장치의 발진 회로 |
| US7075353B1 (en) * | 2004-01-05 | 2006-07-11 | National Semiconductor Corporation | Clock generator circuit stabilized over temperature, process and power supply variations |
| KR100613079B1 (ko) | 2004-05-11 | 2006-08-16 | 에스티마이크로일렉트로닉스 엔.브이. | 반도체 소자의 오실레이터 회로 |
| KR20060059283A (ko) | 2004-11-26 | 2006-06-01 | 주식회사 하이닉스반도체 | 반도체 장치의 오실레이터 |
| KR100605581B1 (ko) * | 2004-12-28 | 2006-07-31 | 주식회사 하이닉스반도체 | 콘택 저항의 온도 특성을 이용한 디지털 온도 감지기 및그를 사용한 셀프 리프레시 구동장치 |
| KR20080021393A (ko) | 2006-09-04 | 2008-03-07 | 주식회사 하이닉스반도체 | 반도체 장치의 오실레이터 |
-
2010
- 2010-07-09 KR KR1020100066509A patent/KR101167408B1/ko not_active Expired - Fee Related
-
2011
- 2011-06-28 US US13/171,046 patent/US8643358B2/en active Active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9685238B2 (en) | 2015-07-09 | 2017-06-20 | Samsung Electronics Co., Ltd. | Clock signal generation device and memory device including the same |
Also Published As
| Publication number | Publication date |
|---|---|
| US8643358B2 (en) | 2014-02-04 |
| KR20120005833A (ko) | 2012-01-17 |
| US20120007581A1 (en) | 2012-01-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101167408B1 (ko) | 오실레이터 | |
| US7057427B2 (en) | Power on reset circuit | |
| CN103248340B (zh) | 比较器以及张弛振荡器 | |
| US7233213B2 (en) | Oscillator of semiconductor device | |
| US20060097804A1 (en) | Internal voltage generator for semiconductor memory device | |
| KR20200121522A (ko) | 위상 감지 회로, 이를 이용하는 클럭 생성 회로 및 반도체 장치 | |
| CN205566250U (zh) | 电子设备 | |
| CN104022777B (zh) | 工作周期校正器 | |
| KR100861919B1 (ko) | 다 위상 신호 발생기 및 그 방법 | |
| US7518425B2 (en) | Circuit and technique for adjusting and accurately controlling clock duty cycles in integrated circuit devices | |
| KR100724559B1 (ko) | 레벨 쉬프터 | |
| US7126434B2 (en) | Oscillator circuit for semiconductor device | |
| KR20150043634A (ko) | 반도체 장치 | |
| JP2004364313A (ja) | 遅延回路 | |
| KR101314808B1 (ko) | 안정적인 클록 신호를 생성할 수 있는 오실레이터 | |
| KR20080074670A (ko) | 반도체 메모리 장치의 지연 회로 | |
| US8344782B2 (en) | Method and apparatus to limit circuit delay dependence on voltage for single phase transition | |
| US10326404B2 (en) | Low power time amplifier and operating method thereof | |
| US7890785B2 (en) | Apparatus and method of generating power-up signal of semiconductor memory apparatus | |
| KR100881540B1 (ko) | 반도체 메모리 소자의 오실레이터 회로 | |
| US9508416B2 (en) | Power-up signal generation circuit | |
| EP4376301A1 (en) | Process variation independent power-up initialization circuit that generates power-up initialization signal with self-shut-off pulse and associated power-up initialization method | |
| US20160164459A1 (en) | Oscillator and semiconductor device including the same | |
| JP2008125141A (ja) | D/a変換回路 | |
| US20160191030A1 (en) | Voltage controlled delay circuit and voltage controlled oscillator including the same |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
| PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
| PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-3-3-R10-R13-asn-PN2301 St.27 status event code: A-3-3-R10-R11-asn-PN2301 |
|
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
| PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
| PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
| FPAY | Annual fee payment |
Payment date: 20150623 Year of fee payment: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
| FPAY | Annual fee payment |
Payment date: 20160621 Year of fee payment: 5 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
| FPAY | Annual fee payment |
Payment date: 20170620 Year of fee payment: 6 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
| FPAY | Annual fee payment |
Payment date: 20180625 Year of fee payment: 7 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
| FPAY | Annual fee payment |
Payment date: 20190625 Year of fee payment: 8 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
| PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20230714 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
| PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20230714 |