KR100446303B1 - Mtcmos용 클럭드 스캔 플립플롭 - Google Patents
Mtcmos용 클럭드 스캔 플립플롭 Download PDFInfo
- Publication number
- KR100446303B1 KR100446303B1 KR10-2002-0045329A KR20020045329A KR100446303B1 KR 100446303 B1 KR100446303 B1 KR 100446303B1 KR 20020045329 A KR20020045329 A KR 20020045329A KR 100446303 B1 KR100446303 B1 KR 100446303B1
- Authority
- KR
- South Korea
- Prior art keywords
- scan
- clock signal
- inverter
- switching
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318541—Scan latches or cell details
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Tests Of Electronic Circuits (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
Description
Claims (10)
- 외부로부터 입력되는 정규 데이터를 스위칭 하여 출력하는 제 1 스위칭부;외부로부터 입력되는 스캔 데이터를 스위칭 하여 출력하는 제 2 스위칭부;상기 제 1 또는 제 2 스위칭부로부터 입력되는 상기 데이터를 래치 하는 래치부; 및외부로부터 입력되는 클럭신호 및 스캔클럭신호에 대한 소정의 연산 결과에 의해서 상기 제 1 및 제 2 스위칭부의 상기 스위칭 동작을 제어하는 클럭 입력부를 포함하는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 1 항에 있어서, 상기 제 1 스위칭부는상기 클럭신호에 응답해서 상기 정규 데이터를 스위칭 하는 제 1 스위치;상기 클럭신호에 응답해서 반전된 정규 데이터를 스위칭 하는 제 2 스위치;상기 클럭 입력부의 제어에 응답해서 상기 제 1 스위치의 출력을 상기 래치부에게 선택적으로 출력하는 제 3 스위치 ; 및상기 클럭 입력부의 제어에 응답해서 상기 제 2 스위치의 출력을 상기 래치부에게 선택적으로 출력하는 제 4 스위치를 포함하는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 2 항에 있어서, 상기 제 2 스위칭부는상기 스캔클럭신호에 응답해서 상기 스캔 데이터를 상기 제 3 스위치에게 출력하는 제 5 스위치; 및상기 스캔클럭신호에 응답해서 반전된 스캔 데이터를 상기 제 4 스위치에게 출력하는 제 6 스위치를 포함하는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 3 항에 있어서,상기 제 1 내지 제 6 스위치들은 낮은 드레솔드 값을 가지는 소자들인 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 1 항에 있어서,상기 래치부는 높은 드레솔드 전압을 가지는 소자들로 구성되는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 1 항에 있어서,상기 래치부에는 전원 전압 및 접지 전압이 직접 연결되는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 1 항에 있어서, 상기 클럭 입력부는상기 스캔클럭신호를 반전하는 제 1 인버터;상기 제 1 인버터의 출력을 입력으로 받아들이고, 상기 클럭신호 및 반전된 상기 클럭 신호를 제어 신호로 받아들이는 제 1 제어 인버터;상기 클럭 신호를 반전하는 제 2 인버터;상기 제 2 인버터의 출력을 입력으로 받아들이고, 상기 스캔클럭신호 및 반전된 상기 스캔클럭 신호를 제어 신호로 받아들이는 제 2 제어 인버터; 및상기 제 1 및 제 2 제어 인버터의 출력과, 상기 클럭 신호와 반대의 위상을 갖는 데이터 입력차단신호에 대한 NOR 연산을 수행하는 NOR 게이트를 포함하는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 3 항에 있어서, 상기 클럭 입력부는상기 스캔클럭신호 및 상기 클럭신호에 대한 소정의 논리 연산 결과에 응답해서 상기 제 5 및 제 6 스위치들의 스위칭 동작을 제어함으로써, 상기 클럭 신호들이 모두 1의 값을 가질 때 발생되는 쇼트 현상을 방지하는 쇼트 방지부를 더 포함하는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 8 항에 있어서, 상기 쇼트 방지부는상기 스캔클럭 신호를 반전시키는 제 3 인버터; 및상기 제 3 인버터의 출력과 상기 클럭신호와의 NOR 연산을 수행하고, 상기 연산 결과를 상기 제 5 스위치, 상기 제 6 스위치, 및 상기 제 1 인버터로 출력하는 NOR 게이트를 포함하는 것을 특징으로 하는 클럭드 스캔 플립플롭.
- 제 7 항 또는 제 8 항에 있어서,상기 쇼트 방지부, 제 1 및 제 2 인버터들, 및 상기 제 1 및 제 2 제어 인버터들은 낮은 드레솔드 전압을 가지는 소자들이고, 상기 NOR 게이트는 높은 드레솔드를 가지는 소자인 것을 특징으로 하는 클럭드 스캔 플립플롭.
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR10-2002-0045329A KR100446303B1 (ko) | 2002-07-31 | 2002-07-31 | Mtcmos용 클럭드 스캔 플립플롭 |
| US10/330,427 US6861887B2 (en) | 2002-07-31 | 2002-12-30 | Clocked-scan flip-flop for multi-threshold voltage CMOS circuit |
| JP2003274999A JP4220326B2 (ja) | 2002-07-31 | 2003-07-15 | Mtcmos用クロックド・スキャン・フリップフロップ |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR10-2002-0045329A KR100446303B1 (ko) | 2002-07-31 | 2002-07-31 | Mtcmos용 클럭드 스캔 플립플롭 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR20040011992A KR20040011992A (ko) | 2004-02-11 |
| KR100446303B1 true KR100446303B1 (ko) | 2004-08-30 |
Family
ID=31185775
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR10-2002-0045329A Expired - Fee Related KR100446303B1 (ko) | 2002-07-31 | 2002-07-31 | Mtcmos용 클럭드 스캔 플립플롭 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US6861887B2 (ko) |
| JP (1) | JP4220326B2 (ko) |
| KR (1) | KR100446303B1 (ko) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100604904B1 (ko) * | 2004-10-02 | 2006-07-28 | 삼성전자주식회사 | 스캔 입력을 갖는 플립 플롭 회로 |
| US7154317B2 (en) * | 2005-01-11 | 2006-12-26 | Arm Limited | Latch circuit including a data retention latch |
| KR100630740B1 (ko) | 2005-03-03 | 2006-10-02 | 삼성전자주식회사 | 스캔 기능을 갖는 고속 펄스 기반의 리텐션 플립플롭 |
| US7420403B2 (en) * | 2005-12-08 | 2008-09-02 | Electronics And Telecommunications Research Institute | Latch circuit and flip-flop |
| US7932548B2 (en) * | 2006-07-14 | 2011-04-26 | 4D-S Pty Ltd. | Systems and methods for fabricating self-aligned memory cell |
| US7977972B2 (en) | 2009-08-07 | 2011-07-12 | The Board Of Trustees Of The University Of Arkansas | Ultra-low power multi-threshold asynchronous circuit design |
| US9490815B2 (en) | 2013-07-08 | 2016-11-08 | Arizona Board Of Regents On Behalf Of Arizona State University | Robust, low power, reconfigurable threshold logic array |
| FR3017012B1 (fr) * | 2014-01-30 | 2016-01-22 | Commissariat Energie Atomique | Dispositif d'element sequentiel a balayage |
| US9702924B2 (en) | 2015-05-19 | 2017-07-11 | International Business Machines Corporation | Simultaneously measuring degradation in multiple FETs |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0575401A (ja) * | 1991-09-11 | 1993-03-26 | Toshiba Corp | スキヤンセル用フリツプフロツプ回路 |
| KR19980071663A (ko) * | 1997-02-26 | 1998-10-26 | 가네코 히사시 | 스캔시험용 플립플롭회로 |
| JPH1127109A (ja) * | 1997-06-30 | 1999-01-29 | Sony Corp | ラツチ回路及びフリツプフロツプ回路並びに組合せ回路 |
| KR19990036910A (ko) * | 1997-10-06 | 1999-05-25 | 가네꼬 히사시 | 래치 회로 및 이 래치 회로를 갖는 반도체 집적회로 |
| JP2001324544A (ja) * | 2000-05-16 | 2001-11-22 | Oki Electric Ind Co Ltd | スキャンパステスト用フリップフロップ回路 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5719878A (en) * | 1995-12-04 | 1998-02-17 | Motorola Inc. | Scannable storage cell and method of operation |
| US5717700A (en) * | 1995-12-04 | 1998-02-10 | Motorola, Inc. | Method for creating a high speed scan-interconnected set of flip-flop elements in an integrated circuit to enable faster scan-based testing |
| JP3614125B2 (ja) | 2000-10-23 | 2005-01-26 | 三星電子株式会社 | Cpフリップフロップ |
| US6492854B1 (en) * | 2001-08-30 | 2002-12-10 | Hewlett Packard Company | Power efficient and high performance flip-flop |
-
2002
- 2002-07-31 KR KR10-2002-0045329A patent/KR100446303B1/ko not_active Expired - Fee Related
- 2002-12-30 US US10/330,427 patent/US6861887B2/en not_active Expired - Fee Related
-
2003
- 2003-07-15 JP JP2003274999A patent/JP4220326B2/ja not_active Expired - Fee Related
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0575401A (ja) * | 1991-09-11 | 1993-03-26 | Toshiba Corp | スキヤンセル用フリツプフロツプ回路 |
| KR19980071663A (ko) * | 1997-02-26 | 1998-10-26 | 가네코 히사시 | 스캔시험용 플립플롭회로 |
| JPH1127109A (ja) * | 1997-06-30 | 1999-01-29 | Sony Corp | ラツチ回路及びフリツプフロツプ回路並びに組合せ回路 |
| KR19990036910A (ko) * | 1997-10-06 | 1999-05-25 | 가네꼬 히사시 | 래치 회로 및 이 래치 회로를 갖는 반도체 집적회로 |
| JP2001324544A (ja) * | 2000-05-16 | 2001-11-22 | Oki Electric Ind Co Ltd | スキャンパステスト用フリップフロップ回路 |
Also Published As
| Publication number | Publication date |
|---|---|
| US6861887B2 (en) | 2005-03-01 |
| JP2004077474A (ja) | 2004-03-11 |
| KR20040011992A (ko) | 2004-02-11 |
| JP4220326B2 (ja) | 2009-02-04 |
| US20040021493A1 (en) | 2004-02-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7616041B2 (en) | Data retention in operational and sleep modes | |
| JP3614125B2 (ja) | Cpフリップフロップ | |
| KR101045295B1 (ko) | Mtcmos 플립-플롭, 그를 포함하는 mtcmos회로, 및 그 생성 방법 | |
| KR100519787B1 (ko) | 슬립 모드에서 데이터 보존이 가능한 mtcmos플립플롭 회로 | |
| US7332949B2 (en) | High speed pulse based flip-flop with a scan function and a data retention function | |
| US6850103B2 (en) | Low leakage single-step latch circuit | |
| CN105471412B (zh) | 使用低面积和低功率锁存器的集成时钟门控单元 | |
| US20030188241A1 (en) | CMOS low leakage power-down data retention mechanism | |
| US6989702B2 (en) | Retention register with normal functionality independent of retention power supply | |
| JP2005527166A (ja) | リーク電流制御を用いた非揮発性多しきい値cmosラッチ | |
| US20070229133A1 (en) | D flip-flop | |
| US7154317B2 (en) | Latch circuit including a data retention latch | |
| KR100612417B1 (ko) | 펄스-기반 고속 저전력 게이티드 플롭플롭 회로 | |
| KR20050077921A (ko) | Mtcmos용 제어회로 | |
| US6998895B2 (en) | System for reducing leakage in integrated circuits during sleep mode | |
| KR100446303B1 (ko) | Mtcmos용 클럭드 스캔 플립플롭 | |
| KR100896177B1 (ko) | 고속 플립플롭 | |
| US5057712A (en) | Address transition detector for programmable logic array | |
| US7091766B2 (en) | Retention register for system-transparent state retention | |
| US8836400B2 (en) | Positive edge preset flip-flop with dual-port slave latch | |
| US11575366B2 (en) | Low power flip-flop | |
| US8621296B2 (en) | Integrated circuit devices having selectively enabled scan paths with power saving circuitry | |
| JP2007110728A (ja) | 動作モード及びスリープモードでのデータ保持方法および回路 | |
| KR20040044690A (ko) | 초기화 기능을 갖는 mtcmos 기술을 이용한 cp플립플롭 회로 | |
| Liu et al. | A low-power compact switched output adiabatic logic (CSOAL) family |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
| PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
| R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
| PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
| D13-X000 | Search requested |
St.27 status event code: A-1-2-D10-D13-srh-X000 |
|
| D14-X000 | Search report completed |
St.27 status event code: A-1-2-D10-D14-srh-X000 |
|
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
| PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
| PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
| FPAY | Annual fee payment |
Payment date: 20110729 Year of fee payment: 8 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| LAPS | Lapse due to unpaid annual fee | ||
| PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20120821 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
| PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20120821 |