[go: up one dir, main page]

JPH11511626A - エラー統計データの読み出し方法 - Google Patents

エラー統計データの読み出し方法

Info

Publication number
JPH11511626A
JPH11511626A JP9513076A JP51307697A JPH11511626A JP H11511626 A JPH11511626 A JP H11511626A JP 9513076 A JP9513076 A JP 9513076A JP 51307697 A JP51307697 A JP 51307697A JP H11511626 A JPH11511626 A JP H11511626A
Authority
JP
Japan
Prior art keywords
information
processing
atm
statistical data
unit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP9513076A
Other languages
English (en)
Other versions
JP3786702B2 (ja
Inventor
ホーマー ルッセル
ブラーツドルム ヘルムート
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Publication of JPH11511626A publication Critical patent/JPH11511626A/ja
Application granted granted Critical
Publication of JP3786702B2 publication Critical patent/JP3786702B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/15Interconnection of switching modules
    • H04L49/1515Non-blocking multistage, e.g. Clos
    • H04L49/153ATM switching fabrics having parallel switch planes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • H04L49/253Routing or path finding in a switch fabric using establishment or release of connections between ports
    • H04L49/255Control mechanisms for ATM switching fabrics
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports
    • H04L49/3081ATM peripheral units, e.g. policing, insertion or extraction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/55Prevention, detection or correction of errors
    • H04L49/552Prevention, detection or correction of errors by ensuring the integrity of packets received through redundant connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0478Provisions for broadband connections
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5625Operations, administration and maintenance [OAM]
    • H04L2012/5627Fault tolerance and recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/54Store-and-forward switching systems 
    • H04L12/56Packet switching systems
    • H04L12/5601Transfer mode dependent, e.g. ATM
    • H04L2012/5672Multiplexing, e.g. coding, scrambling
    • H04L2012/5674Synchronisation, timing recovery or alignment
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/25Routing or path finding in a switch fabric
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L49/00Packet switching elements
    • H04L49/30Peripheral units, e.g. input or output ports

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Computer Security & Cryptography (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Maintenance And Management Of Digital Transmission (AREA)
  • Complex Calculations (AREA)
  • Hardware Redundancy (AREA)

Abstract

(57)【要約】 マイクロシンクロナスパラレル動作で動作されるATM情報処理ユニット(CTR0,CTR1)を有するハードウェアコンフィグレーションが構成される。このATM情報処理ユニット(CTR0,CTR1)はATM側ではスイッチングマトリックス(SN0,SN1)に接続されさらにバスインターフェース(B-I)を介して中央制御ユニットに接続されている。この中央制御ユニットはこの処理ユニット内で発生するエラー統計の評価及び処理結果の比較によるシンクロナス動作の監視に使用される。エラー統計データはATM送信セルの中にパックされ、スイッチングマトリックスを介してそれぞれ2つの処理ユニットにループバックされ、次いでバスインターフェースを介して制御ユニットに供給される。この結果2つの処理ユニットにおけるエラー統計が異なる場合にマイクロシンクロナイゼーションの損失の誤表示が回避される。

Description

【発明の詳細な説明】 エラー統計データの読み出し方法 本発明は請求の範囲第1項の上位概念記載のエラー統計データの読み出し方法 に関する。 従って、マイクロシンクロナスパラレル動作で動作される二重化されたATM 情報処理ユニットにおいて発生するエラー統計データの読み出し方法を問題とす る。この場合、これら処理ユニットは場合によっては二重化されたスイッチング マトリックスに接続されている。これら処理ユニットは、マイクロシンクロナス パラレル動作を発生するためにそれぞれ処理ずべき受信情報乃至は送信すべき情 報処理結果にエラーが無い場合に相応の処理フェーズを特徴づける同期信号をパ ートナーユニットに送出し、この同期信号にこのパートナーユニットの処理フェ ーズの開始が同期される。しかし、パートナーユニット側からの同期信号が欠如 している場合には当該処理ユニットは情報を正しく受信している場合でも妨害さ れた情報を受信した場合のように情報処理をストップする、すなわち受信した情 報を拒否する。相応のことは送信方向においても当てはまる。この場合、妨害さ れていない情報処理結果が存在してもその代わりにブランク情報が送出される。 処理ユニットはバスインターフェースを介して中央 制御ユニットに接続されている。この中央制御ユニットはとりわけ処理ユニット のマイクロシンクロナス動作の監視のためにこれら処理ユニットに到着する情報 を相互に比較する。 ここで記述された状況では、二重化された処理ユニットにおいて異なるエラー 状況が発生しうる。この結果エラー統計も異なるものになるが、マイクロシンク ロナスパラレル動作はこれによって妨害されるべきではない。 もしこれらエラー統計データが評価のためにATM情報のように直接上述のバ スインターフェースを介して読み出され比較されるならば、高い蓋然性で不一致 が、すなわち誤ってマイクロシンクロナイゼーションの損失がシグナリングされ るだろう。 よって、本発明の課題は、この効果が発生することなしにエラー統計データの 読み出しを可能にする方法を提供することである。しかもこの方法の実施には付 加的なハードウェアコストが必要なく、ほんの僅かな付加的な制御コストのみが 必要となるようにすることである。 上記課題は請求の範囲第1項の特徴部分記載の構成によって解決される。 これによれば、本発明の解決策によって結果的にエラー統計データはATM情 報の情報処理の結果のように処理ユニットによって取り扱われることになる。し かし、この場合これらのエラー統計データは、処理ユニットが接続されているA TM情報伝送用ネットワークに送出された後で処理すべきATM情報のように再 び戻し伝送され、さらにこの場合に前提となる二重化動作のために2つの処理ユ ニットに到着することになる。これに引き続いてバスインターフェースを介して それぞれ2つの処理ユニットは一致するエラー統計データを同時に供給する。こ れらの一致するエラー統計データはそれぞれ処理ユニットのうちの1つに関連す るものである。このため、2つの処理ユニットにおいて本質的に存在するエラー 統計データの差違はマイクロシンクロナイゼーションの損失という誤ったシグナ リングを引き起こさない。 本発明の別の実施形態は従属請求項に記載されている。これにより処理ユニッ トがアクティブ/スタンバイ動作で作動している場合にもエラー統計データの読 み出しが可能となる。このアクティブ/スタンバイ動作の場合、スタンバイ状態 にある処理ユニットはATM情報セルでブランク情報を送信し、この処理ユニッ トの統計データも読み出すことが可能になる。しかもこの場合処理ユニットのア クティブ/スタンバイのチェンジが行われる必要はない。 次に本発明を実施例に基づいて図を参照しながら詳しく説明する。 図にはATM情報を処理するための2つの処理ユニ ットCTR0及びCTR1が図示されている。これら処理ユニットはスイッチン グマトリックスに接続されている。このスイッチングマトリックスは図示されて いるこのケースでは2つの部分SN0及びSN1を有する。処理ユニットCTR 0及びCTR1はATM情報を伝送するための受信ラインlr0,lr1及び送 信ラインlt0,lt1のネットワークを介してスイッチングマトリックス部分 SN0及びSN1に次のようなやり方で接続されている。すなわち、各スイッチ ングマトリックス部分から到来するATM情報が均等に一方の処理ユニットにも もう一方の処理ユニットにも到着し、これらの処理ユニットから送出されるAT M情報が均等に2つのスイッチングマトリックス部分SN0及びSN1に供給さ れるようなやり方で接続されている。 処理ユニットCTR0及びCTR1はここではそれぞれ2つの処理コンポーネ ントC―ATM30及びM―ATM30を有する。これら2つの処理コンポーネ ントC―ATM30及びM―ATM30はいわゆるマスター/チェッカーコンフ ィグレーションで作動する。つまりチェッカー処理コンポーネントC―ATM3 0には送信出力側TP0及びTP1が入力側として接続されている。これらの入 力側は、それぞれ所属のマスター処理コンポーネントM―ATM30の送信出力 側TP0及びTP1から送信されかつまず第1にスイ ッチングマトリックス部分SN0乃至はSN1にフォワーディングするために定 められたATM送信情報を入力情報として受信する。チェッカー処理コンポーネ ントのここには図示されていない内部コンパレータはこの経路で受信される入力 信号を内部で出力信号として発生される信号と比較し、不一致が検出される場合 には相応のエラーメッセージを送出する。 ここに記述されるマスターチェッカーコンフィグレーションは勿論本発明の方 法の使用のための前提条件ではない。 2つの処理ユニットCTR0及びCTR1の処理コンポーネントC―ATM3 0及びM―ATM30のブロック図を横切る鎖線にによって、スイッチングマト リックス部分SN0及びSN1から受信されるATM情報は受信クロックRXC K0/1によって発生すること及びこれらの情報の処理はこれには依存しない内 部システムクロックSCLKによって行われることが表示されている。処理ユニ ット乃至はこれら処理ユニットの処理コンポーネントはマイクロシンクロナスに 作動するので、ATM情報を一方のクロックシステムから他方のクロックシステ ムへと伝送するための特別な安全措置が講じられなければならない。これは所属 の処理コンポーネントの間で相互に同期信号MS0を交換することである。さら に受信される情報はスイッチングマトリックス部分SN0及びSN1から処理ユ ニットへの経路において異なるやり方で伝送エラーを被るかもしれないし、情報 処理結果自体がエラーしているかもしれない。これはここには図示されていない 監視装置によって検出できるが、このような理由から、マイクロシンクロナス動 作の維持のためにさらに別の手段を講じなければならない。このさらに別の手段 とは次のことから成る。すなわち、それぞれ正しいATM情報を受信した場合及 びエラーのない情報処理結果が存在する場合に処理ユニットは固有の処理フェー ズを示す同期信号をパートナーユニットに送出しこの同期信号にこのパートナー ユニットの処理フェーズの開始を同期させること及び当該処理ユニットにおいて パートナーユニット側からの同期信号が欠如しているならばATM情報を正しく 受信している場合でも妨害されたATM情報を受信した場合のように受信情報を 拒否し、処理結果としてブランク情報を送出するようにすることから成る。 処理ユニット乃至はこれら処理ユニットの処理コンポーネントのマイクロシン クロナスパラレル動作を保証するためのここに示された手段は同一の優先権を有 するさらに別の特許出願の対象である。 内部システムクロックSCLKの制御下にある処理ユニットの処理コンポーネ ントの部分はバスインターフェースB-Iを有し、このバスインターフェースB- Iを介して上位レベル制御部LCに到達することがで きる。処理ユニット乃至はこれら処理ユニットの処理コンポーネントのマイクロ シンクロナスパラレル動作を検査するためには、受信されるATM情報をリクエ ストに応じてこのバスインターフェースを介して上位レベル制御部LCに比較を 実施するために供給する。 前述した伝送エラーならびに処理コンポーネントC―ATM30及びM―AT M30で検出されうる同期エラーのような他のエラーは、そこにエラーカウンタ をさらに接続することへと導く。それゆえ、エラー統計データが発生する。この エラー統計データの評価は同様に上述の上位レベル制御部LCの任務である。 2つの処理ユニットにおいては通常はこれらのエラー統計データは異なるので 、上述したように比較へと導く上記バスインターフェースB-Iを介するこれら のエラー統計データのフォワーディングは、たとえそのような事態が全く存在し なくてもマイクロシンクロナイゼーション損失のシグナリングを引き起こすだろ う。 従って、本発明では、エラー統計データは、処理コンポーネントの情報処理の 結果としてスイッチングマトリックス部分SN0乃至はSN1へと送出されるA TM情報と同様に処理コンポーネントでATM送信セル内にパックされスイッチ ングマトリックス部分へ送出される。この特別なATM送信セルのヘッダ部分へ の相応のエントリによってそれぞれこのセルを送出す る処理コンポーネントへのアドレス指定が行われる。ヘッダ部分はこのATMセ ルの特別な性質を示すビットを含む。ここに記述された処理ユニットCTR0及 びCTR1の二重化のために、統計データはスイッチングマトリックスによる相 応のスイッチングの後でATM受信セルとして2つの処理ユニットの全ての処理 コンポーネントに同時に到着する。これらの処理コンポーネントへのエラーなし の伝送を前提とすれば、これらのセルは次にバスインターフェースB-Iを介し てマイクロシンクロナスパラレル動作の検査のために処理される他のATM受信 セルのように読み出され、中央制御部による評価に供給される。しかもこの場合 間違ってマイクロシンクロナイゼーションの損失がシグナリングされることはな い。 2つの処理ユニットCTR0及びCTR1がアクティブ/スタンバイ動作で作 動する場合、スタンバイ状態にある処理ユニットはATM送信セルでブランク情 報のみを送信する。処理ユニットのうちのどちらがアクティブ状態にあるのか及 びどちらがスタンバイ状態にあるのかを決定することは、この場合上位レベル制 御部から供給され処理ユニットに印加される制御ビットのバイナリ状態に依存す る。ATM送信セルの形成に関連する内部制御コマンドビットは、通常動作では 上位レベル制御部から供給される上述の外部制御コマンドビットと同一のバイナ リ値を有し、この結果AT M情報を有するATM送信セルが形成される。これに対して、この内部制御コマ ンドビットはスタンバイ動作で作動中の処理ユニットにおいてこの処理ユニット を制御する外部制御コマンドビットとは正反対のバイナリ値を有し、この結果上 述のようにブランク情報を含むATM送信セルが送信される。 この通常動作から逸脱すると、スタンバイ動作で作動中の処理ユニットにおい てATM送信セルでエラー統計データを意図的に送信する場合にこのセルを形成 するにあたって意図的に上述の制御コマンドビットが反転され、この結果他の状 態からスタンバイ動作に変移したこの処理ユニットはこのような統計データで充 填されたATM送信セルを送信する。従って、上位レベル制御部によって上述の 外部制御コマンドビットを用いてアクティブ動作からスタンバイ動作へ切り換え ることは必要ない。
【手続補正書】特許法第184条の8第1項 【提出日】1997年8月19日 【補正内容】 処理ユニットはスイッチングマトリックスに接続されている。このスイッチング マトリックスは図示されているケースでは2つの部分SN0及びSN1を有する 。処理ユニットCTR0及びCTR1はATM情報を伝送するための受信ライン Lr0,Lr1及び送信ラインLt0,Lt1のネットワークを介してスイッチ ングマトリックス部分SN0及びSN1に次のようなやり方で接続されている。 すなわち、各スイッチングマトリックス部分から到来するATM情報が均等に一 方の処理ユニットにももう一方の処理ユニットにも(処理ユニットの受信入力側 RP0及びRP1を介して)到着し、これらの処理ユニットから送出されるAT M情報が均等に送信出力側TP0及びTP1を介して2つのスイッチングマトリ ックス部分SN0及びSN1に供給されるようなやり方で接続されている。 処理ユニットCTR0及びCTR1はここではそれぞれ2つの処理コンポーネ ントC―ATM30及びM―ATM30を有する。これら2つの処理コンポーネ ントC―ATM30及びM―ATM30はいわゆるマスター・チェッカーコンフ ィグレーションで作動する。つまりチェッカー処理コンポーネントC―ATM3 0では送信出力側TP0及びTP1が入力側として接続されている。これらの入 力側は、それぞれ所属のマスター処理コンポーネントM―ATM30の送信出力 側TP0及びTP1から送信されまず第1にスイッチ ングマトリックス部分SN0乃至はSN1にフォワーディングするように定めら れたATM送信情報を入力情報として受信する。チェッカー処理コンポーネント のここには図示されていない内部コンパレータはこの経路で受信される入力信号 を内部で出力信号として発生される信号と比較し、不一致が検出されると相応の エラーメッセージを送出する。 ここで記述されるマスター・チェッカーコンフィグレーションは勿論本発明の 方法の使用のための前提条件ではない。 2つの処理ユニットCTR0及びCTR1の処理コンポーネントC―ATM3 0及びM―ATM30のブロック図を横切る鎖線によって、スイッチングマトリ ックス部分SN0及びSN1から受信されるATM情報が受信クロックRXCK 0/1によって発生すること及びこれらの情報の処理がこの受信クロックRXC K0/1には依存しない内部システムクロックSCLKによって行われることが 示されている。スイッチングマトリックス部分への情報送信はクロックTXD0 乃至はTXD1によって行われる。処理ユニット乃至はこれら処理ユニットの処 理コンポーネントはマイクロシンクロナスに作動するので、ATM情報を一方の クロックシステムから他方のクロックシステムへと伝送するための特別な安全措 置が講じられなければならない。これは、所属する処理コンポーネントの間で相 互に同期信号MS0を交換することである。この同期信号MS0はそれぞれ同期 入力信号MS1として作用する。さらに受信される情報はスイッチングマトリッ クス部分SN0及びSN1から処理ユニットへの経路において別々に異なる伝送 エラーを被るかもしれないし、情報処理結果自体がエラーしているかもしれない 。これはここには図示されていない監視装置によって検出できるが、このような 理由から、マイクロシンクロナス動作の維持のためにさらに別の手段を講じる必 要がでてくる。このさらに別の手段とは次のことである。すなわち、それぞれ正 しいATM情報を受信した場合及びエラーのない情報処理結果が存在する場合に 処理ユニットは固有の処理フェーズを特徴づける同期信号RSOを中央制御ユニ ットLCを介してパートナーユニットに送出し、この同期信号RSOを同期信号 RSIとして受信し、この同期信号RSIにこのパートナーユニットの処理フェ ーズの開始を同期させること及び当該処理ユニットにおいてパートナーユニット 側からの同期信号が欠如している場合にはATM情報を正しく受信した場合でも 妨害されたATM情報を受信した場合のようにこの受信情報を拒否し、処理結果 としてブランク情報を送出するようにすることである。この過程を制御するため に中央制御ユニットから供給される制御信号RSDIR及びRSDISが使用さ れる。 処理ユニット乃至はこれら処理ユニットの処理コンポーネントのマイクロシン クロナスパラレル動作を保証するためのここに示された手段は同一の優先権を有 するさらに別の特許出願の対象である。 内部システムクロックSCLKの制御下にある処理ユニットの処理コンポーネ ントの部分はバスインターフェースB-Iを有し、このバスインターフェースB- Iを介して中央制御部LCに到達することができる。処理ユニット乃至はこれら 処理ユニットの処理コンポーネントのマイクロシンクロナスパラレル動作を検査 するために、受信されるATM情報はリクエストに応じてこのバスインターフェ ースを介して中央制御部LCに比較を実施するために供給される。 前述した伝送エラーならびに処理コンポーネントC―ATM30及びM―AT M30で検出されうる同期エラーのような他のエラーのためにそこにエラーカウ ンタをさらに接続することになる。それゆえエラー統計データが発生する。この エラー統計データの評価は同様に上述の中央制御部LCの任務である。 2つの処理ユニットにおいては通常はこれらのエラー統計データは異なるので 、上述したように比較へと導く上記バスインターフェースB-Iを介するこれら のエラー統計データのフォワーディングは、たとえそのような事態が全く存在し なくてもマイクロシンクロナイゼーションの損失のシグナリングを引き起こすだ ろう。 従って、本発明では、エラー統計データは、処理コンポーネントの情報処理の 結果としてスイッチングマトリックス部分SN0乃至はSN1へと送出されるA TM情報と同様に処理コンポーネントでATM送信セルの中にパックされ、スイ ッチングマトリックス部分へ送出される。この特別なATM送信セルのヘッダ部 分への相応のエントリによってそれぞれこのセルを送出する処理コンポーネント へのアドレス指定が行われる。 請求の範囲 1.エラー統計データの読み出し方法であって、 前記エラー統計データは、マイクロシンクロナスパラレル動作で動作されか つ場合によっては二重化されたスイッチングマトリックス(SN0,SN1)に 接続される二重化されたATM情報処理ユニット(CTR0,CTR1)におい て発生され、 さらにマイクロシンクロナスパラレル動作を発生するために、前記処理ユニ ットは、それぞれ受信された処理すべきATM情報にエラーが無い場合及び送出 すべき情報処理結果にエラーが無い場合に相応の処理フェーズを特徴づける同期 信号(RSO)をパートナーユニットに送出し、前記同期信号に前記パートナー ユニットの処理フェーズの開始を同期させ、前記パートナーユニット側からの同 期信号が欠如している場合には当該処理ユニットはATM情報を正しく受信した 場合でも妨害されたATM情報を受信した場合のように情報処理をストップし乃 至は情報処理結果が妨害されていない場合でもその代わりにブランク情報を送出 し、 さらに前記処理ユニットはバスインターフェース(S―I)を介して中央制 御ユニット(LC)に接続されており、該中央制御ユニット(LC)はとりわけ 該中央制御ユニットに到着する統計データを評 価し、 1つのスイッチングマトリックス部分から到来する情報は2つの前記処理ユ ニットに到着し、1つの該処理ユニットから送信される情報は全ての存在する前 記スイッチングマトリックス部分に供給され、 前記処理ユニットのマイクロシンクロナス動作を監視するために、これらの 処理ユニットからそれぞれ前記バスインターフェースを介して送出される情報が 一致するかどうかを比較する、エラー統計データの読み出し方法において、 前記処理ユニット(CTR0,CTR1)の前記エラー統計データを前記処 理結果のようにATM送信セルに挿入し、該ATM送信セルを前記スイッチング マトリックス(SN0,SN1)に送信し、さらに前記ATM送信セルをその本 来の位置にアドレス指定し、このため前記ATM送信セルは相応の導通スイッチ ングの後でATM受信セルとして再び当該処理ユニットに到着しさらに他のAT M情報のように所属の前記バスインターフェース(B-I)を介して前記中央制 御ユニット(LC)に到着することを特徴とするエラー統計データの読み出し方 法。

Claims (1)

  1. 【特許請求の範囲】 1.エラー統計データの読み出し方法であって、 前記エラー統計データは、マイクロシンクロナスパラレル動作で動作されか つ場合によっては二重化されたスイッチングマトリックスに接続されたATM情 報処理ユニットにおいて発生され、 マイクロシンクロナスパラレル動作の発生のために前記処理ユニットは、そ れぞれ受信される処理すべきATM情報のエラーが無い場合及び送出すべき情報 処理結果のエラーが無い場合に相応の処理フェーズを示す同期信号をパートナー ユニットに送出し、前記同期信号に前記パートナーユニットの処理フェーズの開 始を同期させ、しかし前記パートナーユニット側からの同期信号が欠如している 場合には当該処理ユニットはATM情報を正しく受信している場合でも妨害され たATM情報を受信した場合のように情報処理をストップし乃至は情報処理結果 が妨害されていない場合でもその代わりにブランク情報を送出し、 さらに前記処理ユニットはバスインターフェースを介して中央制御ユニット に接続されており、該中央制御ユニットはとりわけ該中央制御ユニットに到着す る統計データを評価し、 前記処理ユニットのマイクロシンクロナス動作を 監視するためにこれらのユニットからそれぞれ前記バスインターフェースを介し て送出される情報が一致するかを比較する、エラー統計データの読み出し方法に おいて、 前記処理ユニット(CTR0,CTR1)の前記エラー統計データは前記処 理結果のようにATM送信セルに挿入され、該ATM送信セルは前記スイッチン グマトリックス(SN0,SN1)に送信され、前記ATM送信セルはそのもと もとの位置にアドレス指定され、従って相応のスイッチングの後でATM受信セ ルとして再び当該処理ユニットに到着しさらに他のATM情報のように所属のバ スインターフェース(B-I)を介して前記中央制御ユニット(LC)に到着す ることを特徴とするエラー統計データの読み出し方法。 2.処理ユニット(CTR0,CTR1)のアクティブ/スタンバイ動作におい て、スタンバイ状態にある前記処理ユニットがATM情報セルでブランク情報を 送信し、この処理ユニットによる統計データの送信は次のことによって引き起こ される、すなわち、 上位レベル制御部から供給され前記処理ユニットのスタンバイ動作を決定す る外部制御コマンドビットと一致するか又は一致しないかの検出に応じてブラン ク情報を有するATMセルの送信を実施させる 内部制御コマンドビットが意図的に前記統計データを挿入されるATMセルにお いて前記スタンバイ動作にある状態と比べて反転されることによって、前記処理 ユニットによる前記統計データの送信は引き起こされることを特徴とする請求項 1記載の方法。
JP51307697A 1995-09-26 1996-09-26 エラー統計データの読み出し方法 Expired - Fee Related JP3786702B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
DE19535800.7 1995-09-26
DE19535800A DE19535800A1 (de) 1995-09-26 1995-09-26 Verfahren zum Auslesen von Fehlerstatistikdaten
PCT/DE1996/001844 WO1997012462A1 (de) 1995-09-26 1996-09-26 Verfahren zum auslesen von fehlerstatistikdaten

Publications (2)

Publication Number Publication Date
JPH11511626A true JPH11511626A (ja) 1999-10-05
JP3786702B2 JP3786702B2 (ja) 2006-06-14

Family

ID=7773237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP51307697A Expired - Fee Related JP3786702B2 (ja) 1995-09-26 1996-09-26 エラー統計データの読み出し方法

Country Status (11)

Country Link
US (1) US6185192B1 (ja)
EP (1) EP0852864B1 (ja)
JP (1) JP3786702B2 (ja)
CN (1) CN1130880C (ja)
AT (1) ATE216544T1 (ja)
CA (1) CA2232864C (ja)
DE (2) DE19535800A1 (ja)
DK (1) DK0852864T3 (ja)
ES (1) ES2177815T3 (ja)
PT (1) PT852864E (ja)
WO (1) WO1997012462A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1096741A1 (de) * 1999-10-26 2001-05-02 Siemens Aktiengesellschaft Verfahren zur Sicherstellung der synchronen Verarbeitung in Zwei Signalverarbeitungseinrichtungen

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5109385A (en) * 1989-04-27 1992-04-28 International Business Machines Corporation Enhanced data formats and machine operations for enabling error correction
GB2258366B (en) 1991-08-02 1995-03-29 Plessey Telecomm An ATM switching arrangement
DE4227118C1 (de) * 1992-08-17 1993-11-25 Ant Nachrichtentech Vermittlungseinrichtung sowohl für dienstintegrierte als auch für dienstspezifische Netze zur Vermittlung von Schmal- und Breitband-Diensten
FI94816C (fi) * 1994-01-17 1995-10-25 Nokia Telecommunications Oy Menetelmä ja järjestelmä statistisesti multipleksoidun ATM-väylän ohjaamiseksi, johon väylään liittyy väyläohjain ja liitäntäyksiköt pakettien eli solujen välittämiseksi väylällä

Also Published As

Publication number Publication date
DK0852864T3 (da) 2002-08-12
JP3786702B2 (ja) 2006-06-14
DE19535800A1 (de) 1997-03-27
CN1130880C (zh) 2003-12-10
ATE216544T1 (de) 2002-05-15
ES2177815T3 (es) 2002-12-16
CA2232864C (en) 2002-12-17
CN1202999A (zh) 1998-12-23
PT852864E (pt) 2002-09-30
WO1997012462A1 (de) 1997-04-03
DE59609102D1 (de) 2002-05-23
EP0852864B1 (de) 2002-04-17
CA2232864A1 (en) 1997-04-03
US6185192B1 (en) 2001-02-06
EP0852864A1 (de) 1998-07-15

Similar Documents

Publication Publication Date Title
US7944818B2 (en) High-availability communication system
US6647429B1 (en) Method and apparatus for interconnecting token ring lans operating in ATM
EP1231541A2 (en) Computer system and method of communication between modules within computer system
US5398235A (en) Cell exchanging apparatus
EP0580938B1 (en) Duplex communication control device
US5475696A (en) Remote alarm transfer method and system
JPH10303938A (ja) 線路断絶および節点故障の場合の再配列用局部地域回線網
KR100216370B1 (ko) Atm 스위치 보드의 이중화 장치 및 방법
JP2000512112A (ja) Atmセルの双方向伝送のための伝送装置を代替え的に切り換えるための方法
EP1276262A1 (en) Communication network ring with data splitting in the nodes
JPH09130408A (ja) ネットワークインタフェース装置
JPH11511626A (ja) エラー統計データの読み出し方法
JP3884643B2 (ja) プロセス制御装置
JP2856505B2 (ja) バーチャルパス切り替え装置
EP0557910B1 (en) Cell exchanging apparatus
SU1481786A1 (ru) Локальна вычислительна сеть
KR100290560B1 (ko) 에이티엠 시스템에서 셀 버스 이중화 및 제어장치
JP3706332B2 (ja) プロセス制御装置
JP2756002B2 (ja) ローカルエリア網のフレーム伝送方式
KR100409176B1 (ko) 비동기 교환시스템에서의 스위치 보드 이중화 절체를고려한 스위치 보드 상태 관리 방법
KR0180114B1 (ko) 전전자 교환기내의 데이터 삼중화 시스템
JP3035949B2 (ja) マスタ装置の切替制御方式
KR100229434B1 (ko) 이중화 데이터 통신 제어 장치
JPH06326716A (ja) 通信バス監視装置
JPH09153020A (ja) 疎結合計算機システム

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20060221

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20060213

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20060322

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees