[go: up one dir, main page]

JPH11218564A - タイミング信号発生回路 - Google Patents

タイミング信号発生回路

Info

Publication number
JPH11218564A
JPH11218564A JP10020048A JP2004898A JPH11218564A JP H11218564 A JPH11218564 A JP H11218564A JP 10020048 A JP10020048 A JP 10020048A JP 2004898 A JP2004898 A JP 2004898A JP H11218564 A JPH11218564 A JP H11218564A
Authority
JP
Japan
Prior art keywords
input
timing signal
signal
fine timing
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP10020048A
Other languages
English (en)
Inventor
Haruhiko Fujii
治彦 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ando Electric Co Ltd
Original Assignee
Ando Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ando Electric Co Ltd filed Critical Ando Electric Co Ltd
Priority to JP10020048A priority Critical patent/JPH11218564A/ja
Publication of JPH11218564A publication Critical patent/JPH11218564A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Pulse Circuits (AREA)

Abstract

(57)【要約】 【課題】 精度良いタイミング信号を発生し得るタイミ
ング信号発生回路を実現する。 【解決手段】 入力クロック信号(6)のパルスに応じて
レベル変化する粗タイミング信号(7)を発生し、この入
力クロック信号(6)に同期したタイミングで、それぞれ
の位相が異なる多相クロック信号(8)を発生すると、粗
タイミング信号(7)が”1”である時に、精タイミング
データ(5)に従って選択した前記多相クロック信号(8)の
いずれかの相のクロック信号の位相に応じてパルスを発
生し、精タイミング信号(9)として出力するので、パル
ス間隔の変化するタイミング信号を遅延回路で遅延する
という構成に依らず、精タイミング信号(9)を生成で
き、これにより、パタン効果によるタイミング精度の劣
化を回避するから、精度良いタイミング信号を発生し得
る。

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、ICテスタ等の装
置に用いて好適な回路であって、特に発生するタイミン
グ信号のパルス間隔を、パルス毎に変化させるタイミン
グ信号発生回路に関する。
【0002】
【従来の技術】図6は従来技術によるタイミング信号発
生回路の構成を示すブロック図である。この図におい
て、粗タイミング信号発生手段1は、入力クロック信号
6の整数倍でパルス間隔が変化するパルス信号を粗タイ
ミング信号7として可変遅延回路4に供給する。可変遅
延回路4は粗タイミング信号7を遅延して精タイミング
信号9を発生する。この可変遅延回路4の遅延時間は、
精タイミングデータ5に応じて入力クロック信号6の周
期より短い時間分解能で変化しており、その遅延時間分
解能は精タイミング信号9のパルス間隔の時間分解能と
なっている。
【0003】
【発明が解決しようとする課題】ところで、上述した従
来のタイミング信号発生回路では、パルス間隔の変化す
る粗タイミング信号7を可変遅延回路4で遅延する際
に、パタン効果によるジッタの増加等の原因により、出
力である精タイミング信号9のタイミング精度がとりに
くいという欠点があった。そこで本発明は、このような
事情に鑑みてなされたもので、精度良いタイミング信号
を発生することができるタイミング信号発生回路を提供
することを目的としている。
【0004】
【課題を解決するための手段】上記目的を達成するた
め、請求項1に記載の発明では、少なくとも、入力クロ
ック信号(6)にパルスが入る毎に、レベル変化する粗タ
イミング信号(7)を発生する粗タイミング信号発生手段
(1)と、前記入力クロック信号(6)に同期したタイミング
で、それぞれの位相が異なる多相クロック信号(8)を発
生する多相クロック信号発生手段(2)と、前記粗タイミ
ング信号(7)が”1”である時に、精タイミングデータ
(5)に従って選択した前記多相クロック信号(8)のいずれ
かの相のクロック信号の位相に応じてパルスを発生し、
精タイミング信号(9)として出力する精タイミング信号
発生手段(3)とを備えることを特徴とする。
【0005】上記請求項1に従属する請求項2に記載の
発明によれば、前記精タイミング信号発生手段(3)は、
少なくとも前記粗タイミング信号(7)を一方の入力とす
る複数のアンドゲート(32)と、前記複数のアンドゲート
(32)の各出力をそれぞれのD入力とし、前記多相クロッ
ク信号(8)の各相を、それぞれのクロック入力とする個
別のDフリップフロップ(33)と、前記複数のDフリップ
フロップ(33)の出力を入力とし、前記精タイミング信号
(9)を出力するオアゲート(34)と、前記精タイミングデ
ータ(5)を入力とし、前記複数のアンドゲート(32)の他
方の入力に前記精タイミングデータ(5)の値に応じて変
化し、ただ一つのみが”1”となるそれぞれ独立の出力
信号を送るデコード回路(31)とを備えることを特徴とし
ている。
【0006】また、上記請求項1に従属する請求項3に
記載の発明によれば、前記精タイミング信号発生手段
(3)は、少なくとも前記粗タイミング信号(7)を一方の入
力とする複数のアンドゲート(32)と、前記多相クロック
信号(8)各相をそれぞれの入力とし、前記複数のアンド
ゲート(32)の各出力をそれぞれのイネーブル入力とし、
イネーブル入力への信号が”1”のときに入力にパルス
が送られると、出力に特定のパルス幅のパルスを出力す
る個別のワンショットマルチバイブレータ(35)と、前記
複数のワンショットマルチバイブレータ(35)の出力を入
力とし、前記精タイミング信号(9)を出力するオアゲー
ト(34)と、前記精タイミングデータ(5)を入力とし、前
記複数のアンドゲート(32)のもう一方の入力に前記精タ
イミングデータ(5)の値に応じて変化し、ただ一つのみ
が”1”となるそれぞれ独立の出力信号を送るデコード
回路(31)とを備えることを特徴とする。
【0007】本発明では、粗タイミング信号発生手段
(1)が入力クロック信号(6)のパルスに応じてレベル変化
する粗タイミング信号(7)を発生し、多相クロック信号
発生手段(2)がこの入力クロック信号(6)に同期したタイ
ミングで、それぞれの位相が異なる多相クロック信号
(8)を発生すると、精タイミング信号発生手段(3)では粗
タイミング信号(7)が”1”である時に、精タイミング
データ(5)に従って選択した前記多相クロック信号(8)の
いずれかの相のクロック信号の位相に応じてパルスを発
生し、精タイミング信号(9)として出力する。すなわ
ち、パルス間隔の変化するタイミング信号を遅延回路で
遅延するという構成に依らず、精タイミング信号(9)を
生成し得るので、従来のように、パタン効果によるタイ
ミング精度の劣化を回避でき、結果、精度良いタイミン
グ信号を発生し得る。
【0008】
【発明の実施の形態】以下、本発明の実施の形態による
タイミング信号発生回路を実施例とし、図面を参照して
説明する。 (1)概略構成 図1は本発明による一実施例の概略構成を示すブロック
図である。この図において、入力クロック信号6は、粗
タイミング信号発生手段1と多相クロック信号発生手段
2にそれぞれ供給される。精タイミングデータ5は、精
タイミング信号発生手段3に供給される。粗タイミング
信号発生手段1は、入力クロック信号6にパルスが供給
される毎に、レベル変化する粗タイミング信号7を発生
して精タイミング信号発生手段3に供給する。
【0009】多相クロック信号発生手段2は、入力クロ
ック信号6に同期したタイミングで、それぞれ位相が異
なる多相クロック信号8を発生し、精タイミング信号発
生手段3に供給する。精タイミング信号発生手段3は、
粗タイミング信号7が”1”のとき、精タイミングデー
タ5に応じて選択した多相クロック信号8のいずれかの
相のクロック信号の位相に対応したパルスを発生し、こ
れを精タイミング信号9として出力する。
【0010】(2)具体的構成 次に、図2を参照して精タイミング信号発生手段3の具
体的な構成について説明する。図2において、31はデ
コード回路、32−1,32−2,・・・32−nはそ
れぞれアンドゲートである。33−1,33−2,・・
・33−nはDフリップフロップ、34はオアゲートで
ある。粗タイミング信号7は、アンドゲート32−1,
32−2,・・・32−nの一方の入力端を介して、多
相クロック信号8−1,8−2,8−nの各相をそれぞ
れのクロック入力とする複数のDフリップフロップ33
−1,33−2,・・・33−nのD入力端にそれぞれ
供給される。デコード回路31は、精タイミングデータ
5の値に応じて変化し、ただ一つのみが”1”となる、
それぞれ独立の出力信号を精タイミングデータ5をアン
ドゲート32−1,32−2,・・・32−nの他方の
入力端にそれぞれ供給する。
【0011】次に、図3を参照して上記構成による精タ
イミング信号発生手段3を用いたときの実施例の動作に
ついて説明する。なお、図3(ア)は入力クロック信号
6の波形例を、同図(イ)は粗タイミング信号7の波形
例を、同図(ウ)は精タイミングデータ5の波形例をそ
れぞれ表わしており、さらに、同図(エ)−1,(エ)
−2,(エ)−nはそれぞれ多相クロック信号8−1,
8−2,8−nの各相の波形を、同図(オ)−1,
(オ)−2,(オ)−nはそれぞれアンドゲート32−
1,32−2,32−nの出力信号の波形を、同図
(カ)は精タイミング信号9の波形を表わしている。
【0012】まず同図(ア)に図示するように、入力ク
ロック信号6にパルス61が入り、同図(イ)で粗タイ
ミング信号7が”0”から”1”に変化してアンドゲー
ト32−1,32−2,・・・32−nの一方の入力端
に供給された場合、アンドゲート32−1,32−2,
・・・32−nの他方の入力端には精タイミングデータ
5に従って選択された、ただ一つのみが”1”、その他
は”0”となる信号が供給される。図3はこの状態にお
ける、アンドゲート32−1の入力のみが”1”となっ
ている場合を示しており、同図(オ)−1でアンドゲー
ト32−1の出力が”1”に変化してDフリップフロッ
プ33−1のD入力に送られ、同図(エ)−1でDフリ
ップフロップ33−1のクロック入力である多相クロッ
ク信号8−1にパルスが入ると、Dフリップフロップ3
3−1の出力が”1”となりオアゲート34に送られ、
同図(カ)で精タイミング信号9が”1”となる。
【0013】同図(ア)で、入力クロック信号6にパル
ス62が入り、同図(イ)で粗タイミング信号7が”
0”に変化してアンドゲート32−1,32−2,・・
・32−nへ送られると、同図(オ)−1でアンドゲー
ト32−1の出力が”0”に変化してDフリップフロッ
プ33−1のD入力に送られ、同図(エ)−1で多相ク
ロック信号8−1にパルスが入ると、Dフリップフロッ
プ33−1の出力が”0”に変化しオアゲート34に送
られ、同図(カ)で精タイミング信号9が”0”とな
る。
【0014】次に、同図(ア)で、入力クロック信号6
にパルス63が入り、同図(イ)で粗タイミング信号7
が”0”から”1”に変化してアンドゲート32−1,
32−2,・・・32−nの一方の入力端に供給され
る。この時、精タイミングデータ5が変化してデコード
回路31の出力信号のうちアンドゲート32−2への信
号のみが”1”となると、同図(オ)−2でアンドゲー
ト32−2の出力が”1”に変化してDフリップフロッ
プ33−2のD入力に送られ、同図(エ)−2でDフリ
ップフロップ33−2のクロック入力である多相クロッ
ク信号8−2にパルスが入ると、Dフリップフロップ3
3−2の出力が”1”となりオアゲート34に送られ、
同図(カ)で精タイミング信号9が”1”となる。
【0015】同図(ア)で、入力クロック信号6にパル
ス64が入り、同図(イ)で粗タイミング信号7が”
0”に変化してアンドゲート32−1,32−2,・・
・32−nへ送られると、同図(オ)−2でアンドゲー
ト32−2の出力が”0”に変化してDフリップフロッ
プ33−2のD入力に送られ、同図(エ)−2で多相ク
ロック信号8−2にパルスが入ると、Dフリップフロッ
プ33−2の出力が”0”に変化しオアゲート34に送
られ、同図(カ)で精タイミング信号9が”0”とな
る。以上のように、本実施例によれば、パルス間隔の変
化するタイミング信号を遅延回路で遅延するという構成
をとっていないので、パタン効果によるタイミング精度
の劣化を逃れることができ、これ故、従来のものに比し
て、精度良いタイミング信号を発生することが可能にな
る訳である。
【0016】(3)変形例 次に、図4を参照して精タイミング信号発生手段3の変
形例について説明する。図4において、31はデコード
回路、32−1,32−2,・・・32−nはアンドゲ
ート、35−1,35−2,・・・35−nはワンショ
ットマルチバイブレータ、34はオアゲートである。粗
タイミング信号7は、アンドゲート32−1,32−
2,・・・32−nの一方の入力端を介して、多相クロ
ック信号8−1,8−2,8−nの各相をそれぞれのク
ロック入力とする複数のワンショットマルチバイブレー
タ35−1,35−2,・・・35−nのイネーブル入
力にそれぞれ供給される。
【0017】このワンショットマルチバイブレータ35
−1,35−2,・・・35−nはイネーブル入力が”
1”である時に入力にパルスが供給されると、出力に特
定のパルス幅のパルスを出力する。デコード回路31
は、精タイミングデータ5を入力とし、アンドゲート3
2−1,32−2,・・・32−nの他方の入力端に精
タイミングデータ5の値に応じて変化し、ただ一つのみ
が”1”となる、それぞれ独立の出力信号を供給する。
【0018】次に、図5を参照して上記構成による変形
例の動作について説明する。図5(ア)は入力クロック
信号6の波形を、同図(イ)は粗タイミング信号7の波
形を、同図(ウ)は精タイミングデータ5の波形を示し
ており、また、同図(エ)−1,(エ)−2および
(エ)−nはそれぞれ多相クロック信号8−1,8−
2,8−nの各相の波形を、同図(オ)−1,(オ)−
2および(オ)−nはそれぞれアンドゲート32−1,
32−2,32−nの出力信号の波形を、同図(カ)は
精タイミング信号9の波形を図示したものである。
【0019】まず、同図(ア)に示すように、入力クロ
ック信号6にパルス65が入り、同図(イ)で粗タイミ
ング信号7が”0”から”1”に変化してアンドゲート
32−1,32−2,・・・32−nの一方の入力端に
供給され、この時、アンドゲート32−1,32−2,
・・・32−nの他方の入力端は精タイミングデータ5
に応じて選択された、ただ一つのみが”1”、その他
は”0”となっている。図5は、アンドゲート32−1
の入力のみが”1”となっている場合を示しており、同
図(オ)−1でアンドゲート32−1の出力が”1”に
変化しワンショットマルチバイブレータ35−1のイネ
ーブル入力に送られ、同図(エ)−1でワンショットマ
ルチバイブレータ35−1の入力である多相クロック信
号8−1にパルスが入ると、ワンショットマルチバイブ
レータ35−1は特定のパルス幅のパルスを発生してオ
アゲート34を介し、同図(カ)に示すように、精タイ
ミング信号9に出力する。
【0020】次に、同図(ア)において、入力クロック
信号6にパルス66が入り、同図(イ)で粗タイミング
信号7が”0”に変化してアンドゲート32−1,32
−2,・・・32−nへ送られると、同図(オ)−1で
アンドゲート32−1の出力が”0”に変化する。さら
に、同図(ア)で入力クロック信号6にパルス67が入
り、同図(イ)で粗タイミング信号7が”0”から”
1”に変化してアンドゲート32−1,32−2,・・
・32−nの一方の入力端に供給される。
【0021】図5はこのとき精タイミングデータ5が変
化しデコード回路31の出力信号のうちアンドゲート3
2−2への信号のみが”1”となっている場合を示して
おり、同図(オ)−2でアンドゲート32−2の出力
が”1”に変化してワンショットマルチバイブレータ3
5−2のイネーブル入力に送られ、同図(エ)−2でワ
ンショットマルチバイブレータ35−2の入力である多
相クロック信号8−2にパルスが入ると、ワンショット
マルチバイブレータ35−2は特定のパルス幅のパルス
を発生してオアゲート34を介し、同図(カ)に示すよ
うに精タイミング信号9に出力する。
【0022】そして、同図(ア)において、入力クロッ
ク信号6にパルス68が入り、同図(イ)で粗タイミン
グ信号7が”0”に変化してアンドゲート32−1,3
2−2,・・・32−nへ送られると、同図(オ)−1
でアンドゲート32−1の出力が”0”に変化する。こ
のように、変形例によるタイミング信号発生回路におい
ても、パルス間隔の変化するタイミング信号を遅延回路
で遅延するという構成をとっていないので、パタン効果
によるタイミング精度の劣化を逃れることができ、精度
良いタイミング信号を発生し得る。
【0023】
【発明の効果】本発明によれば、パルス間隔の変化する
タイミング信号を遅延回路で遅延するという構成に依ら
ず、精タイミング信号(9)を生成し得るので、従来のよ
うに、パタン効果によるタイミング精度の劣化を回避で
き、結果、精度良いタイミング信号を発生し得る。
【図面の簡単な説明】
【図1】本発明による一実施例の本発明によるタイミン
グ信号発生回路の一実施例の基本構成を示すブロック回
路図である。
【図2】精タイミング信号発生手段の具体的な構成を示
すブロック回路図である
【図3】動作示すタイムチャートである。
【図4】精タイミング信号発生手段の他の具体的な構成
を示すブロック回路図である。
【図5】図4の構成による精タイミング信号発生手段を
用いたときの本発明によるタイミング信号発生回路の動
作を示すタイムチャートである。
【図6】従来のタイミング信号発生回路の構成図であ
る。
【符号の説明】
1 粗タイミング信号発生手段 2 多相クロック信号発生手段 3 精タイミング信号発生手段 31 デコード回路 32−1,32−2,・・・32−n アンドゲート 33−1,33−2,・・・33−n Dフリップフロ
ップ 34 オアゲート 35−1,35−2,・・・35−n ワンショットマ
ルチバイブレータ

Claims (3)

    【特許請求の範囲】
  1. 【請求項1】 少なくとも、入力クロック信号(6)にパ
    ルスが入る毎に、レベル変化する粗タイミング信号(7)
    を発生する粗タイミング信号発生手段(1)と、 前記入力クロック信号(6)に同期したタイミングで、そ
    れぞれの位相が異なる多相クロック信号(8)を発生する
    多相クロック信号発生手段(2)と、 前記粗タイミング信号(7)が”1”である時に、精タイ
    ミングデータ(5)に従って選択した前記多相クロック信
    号(8)のいずれかの相のクロック信号の位相に応じてパ
    ルスを発生し、精タイミング信号(9)として出力する精
    タイミング信号発生手段(3)とを備えることを特徴とす
    るタイミング信号発生回路。
  2. 【請求項2】 前記精タイミング信号発生手段(3)は、
    少なくとも前記粗タイミング信号(7)を一方の入力とす
    る複数のアンドゲート(32)と、 前記複数のアンドゲート(32)の各出力をそれぞれのD入
    力とし、前記多相クロック信号(8)の各相を、それぞれ
    のクロック入力とする個別のDフリップフロップ(33)
    と、 前記複数のDフリップフロップ(33)の出力を入力とし、
    前記精タイミング信号(9)を出力するオアゲート(34)
    と、 前記精タイミングデータ(5)を入力とし、前記複数のア
    ンドゲート(32)の他方の入力に前記精タイミングデータ
    (5)の値に応じて変化し、ただ一つのみが”1”となる
    それぞれ独立の出力信号を送るデコード回路(31)とを備
    えることを特徴とする請求項1記載のタイミング信号発
    生回路。
  3. 【請求項3】 前記精タイミング信号発生手段(3)は、
    少なくとも前記粗タイミング信号(7)を一方の入力とす
    る複数のアンドゲート(32)と、 前記多相クロック信号(8)各相をそれぞれの入力とし、
    前記複数のアンドゲート(32)の各出力をそれぞれのイネ
    ーブル入力とし、イネーブル入力への信号が”1”のと
    きに入力にパルスが送られると、出力に特定のパルス幅
    のパルスを出力する個別のワンショットマルチバイブレ
    ータ(35)と、 前記複数のワンショットマルチバイブレータ(35)の出力
    を入力とし、前記精タイミング信号(9)を出力するオア
    ゲート(34)と、 前記精タイミングデータ(5)を入力とし、前記複数のア
    ンドゲート(32)のもう一方の入力に前記精タイミングデ
    ータ(5)の値に応じて変化し、ただ一つのみが”1”と
    なるそれぞれ独立の出力信号を送るデコード回路(31)と
    を備えることを特徴とする請求項1記載のタイミング信
    号発生回路。
JP10020048A 1998-01-30 1998-01-30 タイミング信号発生回路 Pending JPH11218564A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP10020048A JPH11218564A (ja) 1998-01-30 1998-01-30 タイミング信号発生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP10020048A JPH11218564A (ja) 1998-01-30 1998-01-30 タイミング信号発生回路

Publications (1)

Publication Number Publication Date
JPH11218564A true JPH11218564A (ja) 1999-08-10

Family

ID=12016187

Family Applications (1)

Application Number Title Priority Date Filing Date
JP10020048A Pending JPH11218564A (ja) 1998-01-30 1998-01-30 タイミング信号発生回路

Country Status (1)

Country Link
JP (1) JPH11218564A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6847243B2 (en) 2000-07-21 2005-01-25 Nec Electronics Corporation Clock controlling method and circuit
JP2006525750A (ja) * 2003-04-30 2006-11-09 イーストマン コダック カンパニー 波形グリッチ防止方法
CN106526270A (zh) * 2016-11-10 2017-03-22 上海华虹集成电路有限责任公司 一种测量系统

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6847243B2 (en) 2000-07-21 2005-01-25 Nec Electronics Corporation Clock controlling method and circuit
US6900680B2 (en) 2000-07-21 2005-05-31 Nec Electronics Corporation Clock controlling method and circuit
US6965259B2 (en) 2000-07-21 2005-11-15 Nec Electronics Corporation Clock controlling method and circuit
US7034592B2 (en) 2000-07-21 2006-04-25 Nec Electronics Corporation Clock controlling method and circuit
JP2006525750A (ja) * 2003-04-30 2006-11-09 イーストマン コダック カンパニー 波形グリッチ防止方法
CN106526270A (zh) * 2016-11-10 2017-03-22 上海华虹集成电路有限责任公司 一种测量系统

Similar Documents

Publication Publication Date Title
KR100218125B1 (ko) 타이밍 신호 발생 회로
JP4166756B2 (ja) 所定のクロック信号特性を有するクロック信号を生成するための方法および装置
US5345186A (en) Retriggered oscillator for jitter-free phase locked loop frequency synthesis
KR100245077B1 (ko) 반도체 메모리 소자의 딜레이 루프 럭크 회로
US20020174374A1 (en) High speed phase selector
US6798266B1 (en) Universal clock generator using delay lock loop
JP2007155587A (ja) 通信装置
JPH11218564A (ja) タイミング信号発生回路
US7436725B2 (en) Data generator having stable duration from trigger arrival to data output start
JP4192228B2 (ja) データ発生装置
US7157953B1 (en) Circuit for and method of employing a clock signal
US5128998A (en) Head or arbitrary bit pulse generating circuit and sampling pulse generating circuit in a pseudo noise code generator
JP2906966B2 (ja) パルス切換回路
KR100487050B1 (ko) 반도체 테스트 시스템용 타이밍 발생 회로
US20240419208A1 (en) Signal transmitting system and signal transmitting method
JP2006525750A (ja) 波形グリッチ防止方法
CN121091960A (zh) 一种时钟同步系统
JP2545010B2 (ja) ゲ―ト装置
JP2008177947A (ja) 可変レイテンシ回路及び可変レイテンシ回路のレイテンシ制御方法
JPH0879058A (ja) 位相可変回路およびこれを用いた2信号間位相可変回路
US20040090248A1 (en) Programmable timing generator with offset and width control using delay lock loop
JP2872238B2 (ja) クロツク信号供給装置
JP3219651B2 (ja) ビット位相同期回路及びビット位相同期装置
KR100278271B1 (ko) 클럭주파수분주장치
JP2592522B2 (ja) Pn符号の位相変調回路

Legal Events

Date Code Title Description
A711 Notification of change in applicant

Free format text: JAPANESE INTERMEDIATE CODE: A711

Effective date: 20041001