[go: up one dir, main page]

JPH01261948A - System for resetting network system - Google Patents

System for resetting network system

Info

Publication number
JPH01261948A
JPH01261948A JP63089079A JP8907988A JPH01261948A JP H01261948 A JPH01261948 A JP H01261948A JP 63089079 A JP63089079 A JP 63089079A JP 8907988 A JP8907988 A JP 8907988A JP H01261948 A JPH01261948 A JP H01261948A
Authority
JP
Japan
Prior art keywords
reset
hardware
line
network
network system
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63089079A
Other languages
Japanese (ja)
Inventor
Hideki Yoshino
英樹 吉野
Hiroyuki Noguchi
博之 野口
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Hitachi Industry and Control Solutions Co Ltd
Original Assignee
Hitachi Engineering Co Ltd
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Engineering Co Ltd, Hitachi Ltd filed Critical Hitachi Engineering Co Ltd
Priority to JP63089079A priority Critical patent/JPH01261948A/en
Publication of JPH01261948A publication Critical patent/JPH01261948A/en
Pending legal-status Critical Current

Links

Landscapes

  • Computer And Data Communications (AREA)
  • Small-Scale Networks (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
(57) [Summary] This bulletin contains application data before electronic filing, so abstract data is not recorded.

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はネットワークコンl−ローラと複数のノードが
接続されるシリアルデータ伝送路を有するネットワーク
システムに係り、特にネットワークコントローラからノ
ードに対してハードウェアリセットを行なう必要がある
システムに好適である。
Detailed Description of the Invention [Field of Industrial Application] The present invention relates to a network system having a serial data transmission line to which a network controller and a plurality of nodes are connected. Suitable for systems that require a hardware reset.

〔従来の技術〕[Conventional technology]

従来、ネットワークコントローラと複数のノードが接続
されるネットワークシステムにおいて、ネットワークコ
ントローラからノードへのリセットあるいは初期設定を
する手段として、GP−IBインターフェースにおける
IFC信号があった。
Conventionally, in a network system in which a network controller and a plurality of nodes are connected, an IFC signal in a GP-IB interface has been used as a means for resetting or initializing a node from the network controller.

〔発明が解決しようとする課題〕[Problem to be solved by the invention]

上記従来技術はノード数とネットワーク長に制限がある
パラレルデータ伝送路を有するネットワークシステムに
ついての技術であり、ノード数が多くネットワーク長が
長いシリアルデータ伝送路を有するネットワークシステ
ムについては配慮されていなかった。
The above conventional technology is a technology for a network system having a parallel data transmission path with a limit on the number of nodes and network length, and does not consider a network system having a serial data transmission path with a large number of nodes and a long network length. .

本発明の目的はシリアルデータ伝送路を有するネットワ
ークシステムにおいて、ネットワークコントローラから
ノードに対してハードウェアリセットを行なう手段を提
供することにある。
An object of the present invention is to provide means for performing hardware reset from a network controller to a node in a network system having a serial data transmission path.

また本発明の他の目的は、ノイズの影響で、ノードに対
して不必要なリセットがかからないようにする手段を提
供することにある。
Another object of the present invention is to provide a means for preventing unnecessary resets from being applied to nodes due to the influence of noise.

また本発明の他の目的は、リセット信号の出力方法を提
供することにある。
Another object of the present invention is to provide a method for outputting a reset signal.

〔課題を解決するための手段〕[Means to solve the problem]

上記目的は、ネットワークコントローラと複数のノード
が接続されるシリアルデータ伝送路を有するネットワー
クシステムに、上記シリアルデータ伝送路の他にハード
ウェアリセットラインを設け、上記ネットワークコント
ローラには、ハードウェアリセット信号を上記ハードウ
ェアリセットラインに出力する出力手段を設け、上記ノ
ードには上記ハードウェアリセットラインからのリセッ
ト信号を入力する入力手段を設けることにより達成され
る。
The above object is to provide a hardware reset line in addition to the serial data transmission line in a network system having a serial data transmission line to which a network controller and a plurality of nodes are connected, and to send a hardware reset signal to the network controller. This is achieved by providing an output means for outputting to the hardware reset line, and providing an input means for inputting a reset signal from the hardware reset line to the node.

また他の目的は、上記ハードウェアリセットライン、ハ
ードウェアリセットラインへの出力手段。
Another purpose is to provide an output means to the hardware reset line and the hardware reset line.

ハードウェアリセットラインからの入力手段を、シリア
ルデータ伝送路に使用できるノイズ耐力のあるハードウ
ェアによって構成することにより達成される。
This is achieved by configuring the input means from the hardware reset line with noise-resistant hardware that can be used in the serial data transmission line.

また他の目的は、ネットワークコントローラに自動リセ
ット出力と手動操作によるリセット出力を設け、OR接
続したのち、リセットラインへの出力手段に接続するこ
とにより達成される。
Another object is achieved by providing the network controller with an automatic reset output and a manually operated reset output, and after ORing them, connect them to output means to the reset line.

〔作用〕[Effect]

ネットワークコントローラが、ネットワークシステムに
接続されるノードを一斉にリセットする場合、ネットワ
ークコントローラはリセット信号をハードウェアリセッ
トラインへの出力手段を通してハードウェアリセットラ
インへ出力する。ネットワークに接続されたノードはバ
ードウエアリセットラインからの入力手段を通してリセ
ット信号を入力する。それによってネットワークに接続
されたすべてのノードは、ネットワークコントローラが
出力するリセット信号により一斉にリセットされる。
When the network controller resets the nodes connected to the network system all at once, the network controller outputs a reset signal to the hardware reset line through output means to the hardware reset line. Nodes connected to the network input the reset signal through input means from the hardware reset line. As a result, all nodes connected to the network are reset all at once by a reset signal output by the network controller.

〔実施例〕〔Example〕

以下、本発明の一実施例を第1図により説明する。本実
施例はネットワークコントローラ・・1と複数のノード
・2がシリアルデータ伝送路・ 3に接続されており、
さらにハードウェアリセットライン・・4も各ノード 
2に接続されている。
An embodiment of the present invention will be described below with reference to FIG. In this embodiment, a network controller 1 and multiple nodes 2 are connected to a serial data transmission line 3.
Furthermore, the hardware reset line...4 is also connected to each node.
Connected to 2.

ネットワークコントローラ・・1のリセット信号・・・
5はハードウェアリセットラインへの出力手段・・6を
通してハードウェアリセットライン・・4に出力される
。各ノード・・・2のハードウェアリセットラインから
の入力手段 7はハードウェアリセットライン・・4か
らリセット信号4を入力する。
Network controller...1 reset signal...
5 is outputted to the hardware reset line 4 through an output means 6 to the hardware reset line. Input means 7 from the hardware reset line of each node...2 inputs the reset signal 4 from the hardware reset line...4.

本実施例によればネットワークに接続されたノードを一
斉にリセットすることができる。
According to this embodiment, nodes connected to the network can be reset all at once.

また、第2図に示すようにハードウニアリセラトライン
・・・4にツイストペア線を使用し、ハードウェアリセ
ットラインへの出力手段・・・6およびハードウェアリ
セットラインからの入力手段・・・7を平衡差動型素子
とし、ハードウェアリセットライン・・・4の終端に終
端抵抗・・8を設けることによりハードウェアリセット
ラインのノイズ耐力を向上することができる。なお、平
衡差動型素子とツイストペア線で構成することによりノ
イズ耐力が向上することは公知の技術である。
In addition, as shown in Fig. 2, a twisted pair wire is used for the hardware reset line...4, and the means for outputting to the hardware reset line...6 and the means for inputting from the hardware reset line...7 The noise resistance of the hardware reset line can be improved by using a balanced differential type element and providing a terminating resistor 8 at the end of the hardware reset line 4. Note that it is a known technique that noise resistance is improved by configuring the device using balanced differential elements and twisted pair wires.

また、第3図に示すようにネットワークコントローラ・
・・1のリセット信号・・・5の前段にORゲート・9
を設け、ネットワークコントローラ・・1の電源ONと
同時に出力される電源ONリセット信号・・10と手動
入力手段・・11の操作により出力される手動リセット
信号・・・12をORゲート・・・9の入力とすること
により、ネットワークコントローラ・・・1が電源ON
L、た時に電源ONリセット信号・・1oがORゲート
・・・9およびハードウェアリセットラインへの出力手
段・・・6を通ってハードウェアリセットライン・・・
4に出力されネットワークシステム全体が自動で一斉に
リセットされる。また、ノートがハングアップしてネッ
トワークシステムが動作しなくなった時は手動入力手段
・11を操作して出力された手動リセット信号・ 12
がORゲート ・9およびハードウェアリセットライン
への出力手段 6を通ってハードウェアリセットライン
ー4に出力され、ネットワークシステム全体が手動で一
斉にリセットされる。本実施例によれば、リセット信号
の出力を自動でも手動でも行なえる。
In addition, as shown in Figure 3, the network controller
・Reset signal of 1 ・OR gate in front of 5 ・9
A power-on reset signal 10, which is output at the same time as the power is turned on to the network controller 1, and a manual reset signal 12, which is output by the operation of the manual input means 11, are combined with an OR gate 9. By inputting this, network controller...1 turns on the power.
When the power is turned on, the reset signal...1o passes through the OR gate...9 and the output means to the hardware reset line...6 to the hardware reset line...
4 and the entire network system is automatically reset all at once. In addition, when the notebook hangs up and the network system stops working, operate the manual input means 11 and output the manual reset signal 12.
is output to the hardware reset line 4 through the OR gate 9 and output means 6 to the hardware reset line, and the entire network system is manually reset all at once. According to this embodiment, the reset signal can be output automatically or manually.

〔発明の効果〕〔Effect of the invention〕

本発明によれば、シリアルデータ伝送路を有するネット
ワークシステムに接続されるすべてのノードを一斉にリ
セツ1〜することができる。
According to the present invention, all nodes connected to a network system having a serial data transmission path can be reset all at once.

また、ハードウェアリセットラインのノイズ耐力のある
ハードウェア構成とすることしこより、ノイズの影響で
不用意にリセットされないようにできる。
Furthermore, by making the hardware configuration of the hardware reset line noise resistant, it is possible to prevent inadvertent reset due to the influence of noise.

また、リセット信号の自動出力と手動出力の方法を用意
しておくことにより、ノードがハングアップしてネット
ワークシステムが動作しなくなった時や、電源ON時以
外にすべてのノードを一斉にリセットしたい場合にもネ
ットワークコントローラの電源をONしたままで対応可
能となる。
In addition, by preparing automatic and manual output methods for the reset signal, you can use it when a node hangs up and the network system stops working, or when you want to reset all nodes at once other than when the power is turned on. This makes it possible to respond even when the network controller is powered on.

【図面の簡単な説明】[Brief explanation of the drawing]

第1図は本発明システム図、第2図はハードウェアリセ
ットラインのノイズ耐力を向上させる一実施例を示す図
、第3図はリセット信号の出力方法を複数にする一実施
例を示す図である。 1・・・ネットワークコントローラ、2・・・ノード、
3・シリアルデータ伝送路、4・・・ハードウェアリセ
ットライン、5・・リセット信号、6・・・ハードウェ
アリセットラインへの出力手段、7・・・ハードウェア
リセットラインからの入力手段、8・・終端抵抗、9・
・・ORゲート、10・・・電源ONNリッツ1−信1
1・・・手動入力手段、12・・・手動リセット信号。
Fig. 1 is a system diagram of the present invention, Fig. 2 is a diagram showing an embodiment for improving the noise resistance of a hardware reset line, and Fig. 3 is a diagram showing an embodiment in which multiple reset signal output methods are provided. be. 1... Network controller, 2... Node,
3. Serial data transmission line, 4. Hardware reset line, 5. Reset signal, 6. Output means to the hardware reset line, 7. Input means from the hardware reset line, 8.・Terminal resistor, 9・
・OR gate, 10...Power ON Ritz 1-Signal 1
1...Manual input means, 12...Manual reset signal.

Claims (1)

【特許請求の範囲】 1、ネットワークコントローラと複数のノードが接続さ
れるシリアルデータ伝送路を有するネットワークシステ
ムにおいて、シリアルデータ伝送路の他に、ハードウェ
アリセットラインを設け、ネットワークコントローラか
らネットワークに接続されるすべてのノードに一斉にハ
ードウェアリセットを行なえることを特徴とするネット
ワークシステムのリセット方式。 2、第1項記載において、上記ネットワークシステムの
上記ハードウエアリセットラインを、ノイズ耐力のある
ハードウェアで構成したことを特徴とするネットワーク
システムのリセット方式。 3、第1項記載において、上記リセットラインへリセッ
ト信号を出力するネットワークコントローラに、リセッ
ト信号の出力方法を自動と手動で行なえる機能を備えた
ことを特徴とするネットワークシステムのリセット方式
[Claims] 1. In a network system having a serial data transmission line to which a network controller and a plurality of nodes are connected, a hardware reset line is provided in addition to the serial data transmission line, and the network controller is connected to the network. A network system reset method that is characterized by the ability to perform a hardware reset on all nodes simultaneously. 2. The network system reset method according to item 1, wherein the hardware reset line of the network system is configured with noise-resistant hardware. 3. The network system reset method according to item 1, wherein the network controller that outputs the reset signal to the reset line is equipped with a function that allows the reset signal to be output automatically or manually.
JP63089079A 1988-04-13 1988-04-13 System for resetting network system Pending JPH01261948A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63089079A JPH01261948A (en) 1988-04-13 1988-04-13 System for resetting network system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63089079A JPH01261948A (en) 1988-04-13 1988-04-13 System for resetting network system

Publications (1)

Publication Number Publication Date
JPH01261948A true JPH01261948A (en) 1989-10-18

Family

ID=13960856

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63089079A Pending JPH01261948A (en) 1988-04-13 1988-04-13 System for resetting network system

Country Status (1)

Country Link
JP (1) JPH01261948A (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05250284A (en) * 1991-09-09 1993-09-28 Compaq Computer Corp Remote system rebooting mechanism and method for rebooting local central processing unit from remote console
US8190800B2 (en) 2007-07-06 2012-05-29 Hitachi Ulsi Systems Co., Ltd. Automatic vending machine with a plurality of modules and serial bus system
JP2013066057A (en) * 2011-09-16 2013-04-11 Renesas Electronics Corp Reset signal generation circuit and semiconductor integrated circuit having the same

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05250284A (en) * 1991-09-09 1993-09-28 Compaq Computer Corp Remote system rebooting mechanism and method for rebooting local central processing unit from remote console
US8190800B2 (en) 2007-07-06 2012-05-29 Hitachi Ulsi Systems Co., Ltd. Automatic vending machine with a plurality of modules and serial bus system
JP2013066057A (en) * 2011-09-16 2013-04-11 Renesas Electronics Corp Reset signal generation circuit and semiconductor integrated circuit having the same

Similar Documents

Publication Publication Date Title
US3832489A (en) Bidirectional bus repeater
JPH01261948A (en) System for resetting network system
JPS58213595A (en) Integrated color channel circuit with gain control
GB1529542A (en) Data distribution networks
JPS5884386A (en) Signal transmission system for fire alarm relay line
JP3036991B2 (en) Balanced transmission line disconnection detection circuit
CN219513780U (en) Oscilloscope input resistor protection device
JPS63311463A (en) Data input/output device
JP2830486B2 (en) Communication device
JPH01228347A (en) Common bus terminating system
JPH0736576B2 (en) Phone system
JPH04367100A (en) Monitoring system
JPH02151778A (en) Cable disconnection detection method
JP2893876B2 (en) Digital signal processing circuit
CN110646644A (en) Expansion connector, detection system and detection method
JP2979815B2 (en) Modular jack
JPS6220586B2 (en)
JPS5938830A (en) Data processing device
JPH0520435U (en) Multi-distributor
JPH10105287A (en) Connection system for extension board
JPH03276204A (en) Monitoring status signal input method
JPH03210849A (en) Terminator for lan
JPH0487535A (en) Concentrated breaker monitor
JPH01114133A (en) Signal transmission circuit
JPS6230445U (en)