[go: up one dir, main page]

JPH08265693A - Video signal encoding method and video signal recording medium - Google Patents

Video signal encoding method and video signal recording medium

Info

Publication number
JPH08265693A
JPH08265693A JP7352515A JP35251595A JPH08265693A JP H08265693 A JPH08265693 A JP H08265693A JP 7352515 A JP7352515 A JP 7352515A JP 35251595 A JP35251595 A JP 35251595A JP H08265693 A JPH08265693 A JP H08265693A
Authority
JP
Japan
Prior art keywords
data
frame
circuit
video signal
image
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP7352515A
Other languages
Japanese (ja)
Other versions
JP2877225B2 (en
Inventor
Jun Yonemitsu
潤 米満
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP35251595A priority Critical patent/JP2877225B2/en
Publication of JPH08265693A publication Critical patent/JPH08265693A/en
Application granted granted Critical
Publication of JP2877225B2 publication Critical patent/JP2877225B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

PURPOSE: To prevent the deterioration of the image quality when the image after an edition is performed is reproduced by performing an edition processing for the image encoded data obtained by encoding image signals by dividing the signals into plural groups including plural frames. CONSTITUTION: In the video signal encoding method encoding the video signal composed of plural continuous sheets of frames, any of intraframes A1, A9, ..., predicted frames B3, B5, ... in which only the images existing before in the time in a display order are possible to be used as predicted images and interpolation frames C2, C4, ... in which the images existing before and after in the time in the display order are possible to be used as predicted images is assigned to each frame of the video signals, the signals corresponding to a prescribed frame number are grouped and encoded as a frame group, interporation predictions are performed for the interpolation frames C2, C4, ...by using only the intrafrane or predicted frame within the same frame group, and the relation of each frame is made to be completed within the frame group.

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【目次】以下の順序で本発明を説明する。 発明の属する技術分野 従来の技術(図16〜図18) 発明が解決しようとする課題(図19) 課題を解決するための手段 発明の実施の形態 (1)動画符号化/復号化装置の全体構成(図1〜図
5) (2)実施例による動画符号化データの記録順序(図6
〜図9) (3)実施例による動画符号化データのエデイツト処理
(図6〜図12) (4)他の実施例(図13〜図15) 発明の効果
[Table of Contents] The present invention will be described in the following order. TECHNICAL FIELD To which the present invention pertains (FIGS. 16 to 18), a problem to be solved by the invention (FIG. 19), and a means for solving the problem. Embodiments of the invention (1) Entire video encoding / decoding device Configuration (FIGS. 1 to 5) (2) Recording order of moving image encoded data according to the embodiment (FIG. 6)
(FIG. 9) (3) Edit processing of moving image encoded data according to the embodiment (FIGS. 6 to 12) (4) Other embodiment (FIGS. 13 to 15)

【0002】[0002]

【発明の属する技術分野】本発明は映像信号符号化方法
及び映像信号記録媒体に関し、例えば編集可能な記録再
生装置に適用して好適なものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a video signal encoding method and a video signal recording medium, and is suitable for application to, for example, an editable recording / reproducing apparatus.

【0003】[0003]

【従来の技術】従来動画映像でなる映像信号をフレーム
内符号化データ及びフレーム間符号化データに高能率符
号化して、例えば光磁気デイスク構成のコンパクトデイ
スク(CD−MOデイスク)に高密度記録し、当該記録
された動画符号化データを必要に応じて検索して再生し
得るようになされた記録再生装置が提案されている(特
開昭63-1183 号公報、特願平1-267049号)。
2. Description of the Related Art Conventionally, a video signal composed of a moving image is highly efficiently coded into intra-frame coded data and inter-frame coded data and is recorded at high density on, for example, a compact disk (CD-MO disk) having a magneto-optical disk structure. A recording / reproducing apparatus has been proposed which is capable of retrieving and reproducing the recorded moving image encoded data as needed (Japanese Patent Application Laid-Open No. 63-1183, Japanese Patent Application No. 1-267049). .

【0004】すなわち、例えば図16(A)に示すよう
に、時点t=t1 、t2 、t3 ……において動画を構成
する各画像PC1、PC2、PC3……をデイジタル符
号化して、例えばCD−MO記録再生装置でなる伝送系
に伝送する場合、映像信号には時間の経過に従つて自己
相関が大きい特徴がある点を利用して伝送すべき画像デ
ータを圧縮処理することにより伝送効率を高めるような
処理をするもので、フレーム内符号化処理は画像PC
1、PC2、PC3……を例えば画素データを所定の基
準値と比較して差分を求めるような圧縮処理を実行し、
かくして各画像PC1、PC2、PC3……について同
一フレーム内における画素データ間の自己相関を利用し
て圧縮されたデータ量の画像データを伝送する。
[0004] That is, as shown in FIG. 16 (A), each image PC1 constituting a moving at time t = t 1, t 2, t 3 ......, PC2, PC3 and ...... and digital encoding, for example, When transmitting to a transmission system composed of a CD-MO recording / reproducing apparatus, the transmission efficiency is improved by compressing the image data to be transmitted by utilizing the characteristic that the video signal has a large autocorrelation over time. The intra-frame coding process is performed on the image PC.
1, PC2, PC3, etc. are subjected to compression processing such as comparing pixel data with a predetermined reference value to obtain a difference,
Thus, for each of the images PC1, PC2, PC3 ..., Image data of a compressed data amount is transmitted by utilizing the autocorrelation between pixel data in the same frame.

【0005】またフレーム間符号化処理は、図16
(B)に示すように、順次隣合う画像PC1及びPC
2、PC2及びPC3……間の画素データの差分でなる
画像データPC12、PC23……を求め、これを時点
t=t1 における初期画像PC1についてフレーム内符
号化処理された画像データと共に伝送する。かくして画
像PC1、PC2、PC3……をそのすべての画像デー
タを伝送する場合と比較して格段的にデータ量が少ない
デイジタルデータに高能率符号化してCD−MO記録再
生装置に伝送することができる。
The interframe coding process is shown in FIG.
As shown in (B), the adjacent images PC1 and PC
2, PC2 and image data PC12 consisting of differences of pixel data between PC3 ..., PC 23 obtains a ......, which the initial image PC1 at the time t = t 1 transmitting with intraframe coded processed image data. Thus, the images PC1, PC2, PC3, ... Can be highly efficiently encoded into digital data having a remarkably small amount of data as compared with the case of transmitting all the image data, and transmitted to the CD-MO recording / reproducing apparatus. .

【0006】かかる映像信号の符号化処理は、図17に
示す構成の動画符号化データ発生装置1において実行さ
れる。動画符号化データ発生装置1は入力映像信号VD
を前処理回路2において処理することにより片フイール
ド落し処理及び片フイールドライン間引き処理等の処理
をした後、輝度信号及びクロマ信号を16画素(水平方向
に)×16画素(垂直方向に)分のデータでなる伝送単位
ブロツク(これをマクロブロツクと呼ぶ)データS11
に変換して画像データ符号化回路3に供給する。
The encoding process of such a video signal is executed in the moving image encoded data generator 1 having the configuration shown in FIG. The moving picture coded data generator 1 uses the input video signal VD
Are processed in the pre-processing circuit 2 to perform one-field drop processing and one-field line thinning-out processing, and then the luminance signal and the chroma signal are divided into 16 pixels (horizontal direction) × 16 pixels (vertical direction). Transmission unit block consisting of data (this is called macro block) data S11
And is supplied to the image data encoding circuit 3.

【0007】画像データ符号化回路3は予測符号化回路
4において形成される予測現フレームデータS12を受
けてマクロブロツクデータS11との差分を求めること
によつてフレーム間符号化データを発生し(これをフレ
ーム間符号化モードと呼ぶ)、又はマクロブロツクデー
タS11と基準値データとの差分を求めることによりフ
レーム内符号化データを形成してこれを差分データS1
3として変換符号化回路5に供給する。
The image data coding circuit 3 receives the predicted current frame data S12 formed in the prediction coding circuit 4 and obtains a difference from the macroblock data S11 to generate interframe coded data. Is called the inter-frame coding mode), or the intra-frame coded data is formed by obtaining the difference between the macroblock data S11 and the reference value data, and this is used as the difference data S1.
3 to the transform coding circuit 5.

【0008】変換符号化回路5はデイスクリートコサイ
ン変換回路で構成され、差分データS13を直交変換す
ることによつて高能率符号化してなる変換符号化データ
S14を量子化回路6に与えることにより量子化画像デ
ータS15を送出させる。かくして量子化回路6から得
られる量子化画像データS15は可変長符号化回路を含
んでなる再変換符号化回路7において再度高能率符号化
処理された後、伝送画像データS16として伝送バツフ
アメモリ8に供給される。
The transform coding circuit 5 is composed of a discrete cosine transform circuit, and the transform data S14 obtained by performing high efficiency coding by orthogonally transforming the difference data S13 is supplied to the quantizing circuit 6 to quantize it. The converted image data S15 is transmitted. Thus, the quantized image data S15 obtained from the quantization circuit 6 is again subjected to high efficiency coding processing in the re-transform coding circuit 7 including the variable length coding circuit, and then supplied to the transmission buffer memory 8 as the transmission image data S16. To be done.

【0009】これに加えて量子化画像データS15は予
測符号化回路4において逆量子化、逆変換符号化処理さ
れることより差分データに復号化された後予測前フレー
ムデータを差分データによつて修正演算することにより
新たな予測前フレームデータを保存すると共に、マクロ
ブロツクデータS11に基づいて形成される動き検出デ
ータによつて予測符号化回路4に保存されている予測前
フレームデータを動き補償することにより予測現フレー
ムデータを形成して画像データ符号化回路3に供給でき
るようになされ、これにより現在伝送しようとするフレ
ーム(すなわち現フレーム)のマクロブロツクデータS
11と予測現フレームデータS12との差分を差分デー
タS13として得るようになされている。
In addition to this, the quantized image data S15 is subjected to inverse quantization and inverse transform encoding processing in the predictive encoding circuit 4 to be decoded into differential data, and the post-prediction frame data is converted into differential data. The new pre-prediction frame data is stored by the correction calculation, and the pre-prediction frame data stored in the predictive coding circuit 4 is motion-compensated by the motion detection data formed based on the macroblock data S11. Thus, the predicted current frame data can be formed and supplied to the image data encoding circuit 3, whereby the macroblock data S of the frame (that is, the current frame) currently to be transmitted is transmitted.
The difference between 11 and the predicted current frame data S12 is obtained as difference data S13.

【0010】図17の構成において、図16について上
述した動画像を伝送する場合、先ず図16(A)の時点
1 において画像PC1の画像データがマクロブロツク
データS11として与えられたとき、画像データ符号化
回路3はフレーム内符号化モードになつてこれをフレー
ム内符号化処理された差分データS13として変換符号
化回路5に供給し、これにより量子化回路6、再変換符
号化回路7を介して伝送バツフアメモリ8に伝送画像デ
ータS16を供給する。
In the configuration of FIG. 17, when transmitting the moving image described above with reference to FIG. 16, first, when the image data of the image PC1 is given as the macroblock data S11 at the time t 1 of FIG. The coding circuit 3 enters the intra-frame coding mode and supplies this to the transform coding circuit 5 as difference data S13 which has been subjected to the intra-frame coding process, whereby the quantizing circuit 6 and the re-transform coding circuit 7 are used. The transmission image data S16 is supplied to the transmission buffer memory 8.

【0011】これと共に、量子化回路6の出力端に得ら
れる量子化画像データS15が予測符号化回路4におい
て予測符号化処理されることにより、伝送バツフアメモ
リ8に送出された伝送画像データS16を表す予測前フ
レームデータが前フレームメモリに保持され、続いて時
点t2 において画像PC2を表すマクロブロツクデータ
S11が画像データ符号化回路3に供給されたとき、予
測現フレームデータS12に動き補償されて画像データ
符号化回路3に供給される。
At the same time, the quantized image data S15 obtained at the output end of the quantization circuit 6 is subjected to the predictive coding process in the predictive coding circuit 4 to represent the transmitted image data S16 sent to the transmission buffer memory 8. predicted previous frame data is held before the frame memory, it followed when the macro Bro poke data S11 representing an image PC2 at time t 2 is supplied to the image data coding circuit 3, the motion compensated prediction current frame data S12 by the image It is supplied to the data encoding circuit 3.

【0012】かくして時点t=t2 において画像データ
符号化回路3はフレーム間符号化処理された差分データ
S13を変換符号化回路5に供給し、これにより当該フ
レーム間の画像の変化を表す差分データが伝送画像デー
タS16として伝送バツフアメモリ8に供給されると共
に、その量子化画像データS15が予測符号化回路4に
供給されることにより予測符号化回路4において予測前
フレームデータが形成されると共に保存される。
Thus, at the time point t = t 2 , the image data coding circuit 3 supplies the difference data S13 subjected to the inter-frame coding process to the transform coding circuit 5, whereby the difference data representing the change of the image between the frames. Is supplied to the transmission buffer memory 8 as the transmission image data S16, and the quantized image data S15 is supplied to the prediction encoding circuit 4, whereby pre-prediction frame data is formed and stored in the prediction encoding circuit 4. It

【0013】以下同様の動作が繰り返されることによ
り、画像データ符号化回路3がフレーム間符号化処理を
実行している間、前フレームと現フレームとの間の画像
の変化を表す差分データだけが伝送バツフアメモリ8に
順次送出されることになる。伝送バツフアメモリ8はこ
のようにして送出されて来る伝送画像データS16を一
旦記憶し、伝送路9の伝送容量によつて決まる所定のデ
ータ伝送速度で記憶された伝送画像データS16を順次
伝送データDTRANS として引き出して伝送路9に伝送す
る。
By repeating the same operation thereafter, while the image data encoding circuit 3 is executing the inter-frame encoding process, only the difference data representing the change in the image between the previous frame and the current frame is obtained. The data will be sequentially transmitted to the transmission buffer memory 8. Transmission buffer memory 8 temporarily stores the transmission image data S16 coming sent in this manner, sequentially transmitting the data D TRANS transmission image data S16 stored in a predetermined data transmission rate determined connexion by the transmission capacity of the transmission line 9 And is transmitted to the transmission line 9.

【0014】これと同時に伝送バツフアメモリ8は残留
しているデータ量を検出して当該残留データ量に応じて
変化する残量データS17を量子化回路6にフイードバ
ツクして残量データS17に応じて量子化ステツプサイ
ズを制御することにより、伝送画像データS16として
発生されるデータ量を調整することにより伝送バツフア
メモリ8内に適正な残量(オーバーフロー又はアンダー
フローを生じさせないようなデータ量)のデータを維持
できるようになされている。
At the same time, the transmission buffer memory 8 detects the remaining data amount and feeds back the remaining amount data S17 which changes according to the remaining data amount to the quantizing circuit 6 to quantize it according to the remaining amount data S17. By controlling the digitizing step size, the amount of data generated as the transmission image data S16 is adjusted to maintain a proper amount of data (data amount that does not cause overflow or underflow) in the transmission buffer memory 8. It is made possible.

【0015】因に伝送バツフアメモリ8のデータ残量が
許容上限にまで増量して来たとき、残量データS17に
よつて量子化回路6の量子化ステツプSTPS(図1
8)のステツプサイズを大きくすることにより、量子化
回路6において粗い量子化を実行させることにより伝送
画像データS16のデータ量を低下させる。
Incidentally, when the remaining amount of data in the transmission buffer memory 8 has increased to the allowable upper limit, the remaining amount data S17 causes the quantization step STPS (see FIG.
By increasing the step size of 8), coarse quantization is performed in the quantization circuit 6, and the data amount of the transmission image data S16 is reduced.

【0016】これとは逆に伝送バツフアメモリ8のデー
タ残量が許容下限値まで減量して来たとき、残量データ
S17は量子化回路6の量子化ステツプSTPSのステ
ツプサイズを小さい値になるように制御し、これにより
量子化回路6において細かい量子化を実行させるように
することにより伝送画像データS16のデータ発生量を
増大させる。
On the contrary, when the remaining amount of data in the transmission buffer memory 8 has been reduced to the allowable lower limit value, the remaining amount data S17 makes the step size of the quantization step STPS of the quantization circuit 6 a small value. Control so that the quantization circuit 6 performs fine quantization, thereby increasing the data generation amount of the transmission image data S16.

【0017】[0017]

【発明が解決しようとする課題】ところでかかる構成の
動画符号化データ発生装置1から送出される伝送データ
TRANS においては、図19(A)及び(B)に示すよ
うにフレーム内符号化処理された完全フレーム内処理フ
レーム(以下これをイントラフレームと呼び、符号
「A」で表す)A1、A9、……と、フレーム内符号化
処理された前フレーム予測処理フレーム(以下これを予
測フレームと呼び、符号「B」で表す)B3、B5、B
7、……及びそれらに応じた補間予測処理フレーム(以
下これを補間フレームと呼び、符号「C」で表す)C
2、C4、C6、……が、画像データVDの入力フレー
ム順に伝送されている。
By the way, in the transmission data D TRANS transmitted from the moving picture coded data generator 1 having such a configuration, intra-frame coding processing is performed as shown in FIGS. 19 (A) and 19 (B). Complete intra-frame processing frame (hereinafter referred to as an intra frame and represented by a code "A") A1, A9, ..., and a previous frame prediction processing frame subjected to intra-frame coding processing (hereinafter referred to as a prediction frame). , B3, B5, B
7 ... and an interpolating prediction processing frame corresponding to them (hereinafter, this is referred to as an interpolating frame and is represented by a symbol “C”) C
2, C4, C6, ... Are transmitted in the order of input frames of the image data VD.

【0018】ところがこのような伝送データDTRANS
受け、例えば補間フレームC2を復号化する際には、図
19(C)に示すようにイントラフレームA1及び予測
フレームB3が必要になり、動画符号化データの復号化
装置としてはイントラフレームA1及び予測フレームB
3を受けるまでの間、補間フレームC2を遅延させるメ
モリやその制御回路が必要になり、その分回路構成が複
雑になると共に遅延量が多大になることを避け得なかつ
た。
However, when receiving such transmission data D TRANS and decoding the interpolation frame C2, for example, the intra frame A1 and the prediction frame B3 are required as shown in FIG. The data decoding device includes an intra frame A1 and a prediction frame B.
It is unavoidable that a memory for delaying the interpolation frame C2 and a control circuit therefor are required until the time point 3 is received, which complicates the circuit configuration and increases the delay amount.

【0019】このため伝送データDTRANS を図19
(C)に示すように復号化処理に必要な順序で伝送する
ことが考えられ、このような場合例えば伝送データD
TRANS はイントラフレームA1、A9、……間の8フレ
ーム分(A1、C2、B3、C4、B5、C6、B7、
C8)でなるフレーム群GOF1、GOF2がCD−M
Oデイスクの20セクタ分として記録するようになされて
いる。
Therefore, the transmission data D TRANS is shown in FIG.
As shown in (C), it is conceivable to transmit in the order necessary for the decoding process. In such a case, for example, the transmission data D
TRANS is for eight frames (A1, C2, B3, C4, B5, C6, B7, etc.) between intra frames A1, A9, ....
C8) frame groups GOF1 and GOF2 are CD-M
It is designed to record as 20 sectors of O disk.

【0020】ところがこのようなフレーム順でCD−M
Oデイスクに記録された動画符号化データについて、例
えばフレーム群GOF1を編集して書き換えるエデイツ
ト処理を実行し、先頭から順次再生する際には、フレー
ム群GOF1中の第8の補間フレームC8は、フレーム
群GOF1中の新たな第7の予測フレームB7とフレー
ム群GOF2中の古い第1のイントラフレームA9に基
づいて補間されることにより映像信号を得ることができ
ず、結局エデイツト結果を正しく再生できないという問
題があつた。
However, in such a frame order, the CD-M
For the moving image coded data recorded on the O disk, for example, when the edit process of editing and rewriting the frame group GOF1 is executed and the reproduction is sequentially performed from the beginning, the eighth interpolation frame C8 in the frame group GOF1 is the frame The video signal cannot be obtained by being interpolated based on the new seventh predicted frame B7 in the group GOF1 and the old first intra frame A9 in the frame group GOF2, and the edit result cannot be reproduced correctly after all. There was a problem.

【0021】本発明は以上の点を考慮してなされたもの
で、正しいエデイツト結果を得ることができる映像信号
符号化方法及び映像信号記録媒体を提案しようとするも
のである。
The present invention has been made in consideration of the above points, and an object thereof is to propose a video signal encoding method and a video signal recording medium which can obtain a correct edit result.

【0022】[0022]

【課題を解決するための手段】かかる課題を解決するた
め本発明においては、連続する複数枚のフレームからな
る映像信号を符号化する映像信号符号化方法において、
映像信号の各フレームに、イントラフレーム、表示順上
で時間的に前にある画像のみを予測画像として用いるこ
とが可能な予測フレーム、及び表示順上で時間的に前後
にある画像を予測画像として用いることが可能な補間フ
レームのいずれかを割り当てると共に、所定フレーム数
分を1フレーム群としてグルーブ化して符号化するよう
になし、補間フレームを、同じフレーム群内の上記イン
トラフレーム又は上記予測フレームのみを用いて補間予
測し、フレーム群内で各フレームの関係が完結するよう
にする。
In order to solve such a problem, the present invention provides a video signal coding method for coding a video signal composed of a plurality of continuous frames,
In each frame of the video signal, an intra frame, a prediction frame in which only an image temporally preceding in display order can be used as a predicted image, and an image temporally preceding and following in display order as a predicted image One of the usable interpolating frames is assigned, and a predetermined number of frames are grouped as one frame group so as to be encoded, and the interpolating frame is only the intra frame or the predictive frame in the same frame group. Is used to perform interpolative prediction so that the relationships among the frames are completed within the frame group.

【0023】また本発明においては、連続する複数枚の
フレームからなる映像信号を符号化することにより生成
された符号化データが記録された映像信号記録媒体にお
いて、映像信号の各フレームに、イントラフレーム、表
示順上で時間的に前にある画像のみを予測画像として用
いることが可能な予測フレーム、及び表示順上で時間的
に前後にある画像を予測画像として用いることが可能な
補間フレームのいずれかを割り当てると共に所定フレー
ム数分を1フレーム群としてグルーブ化して符号化する
ようになし、かつ補間フレームを同じフレーム群内の上
記イントラフレーム又は上記予測フレームのみを用いて
補間予測し、フレーム群内で各フレームの関係が完結す
るようにして生成された符号化データが記録されてなる
ようにする。
Further, according to the present invention, in a video signal recording medium in which coded data generated by coding a video signal composed of a plurality of continuous frames is recorded, an intra frame is recorded in each frame of the video signal. A prediction frame in which only the image temporally preceding in the display order can be used as the predicted image, and an interpolation frame in which the images temporally preceding and following in the display order can be used as the predicted image Is assigned, and a predetermined number of frames are grouped into one frame group for encoding, and interpolation frames are interpolated and predicted using only the intra frame or the predicted frame in the same frame group, and Then, the encoded data generated so that the relationship of each frame is completed is recorded.

【0024】[0024]

【発明の実施の形態】以下図面について、本発明による
映像信号符号化方法及び映像信号記録媒体を説明するた
めの実施例を詳述する。
BEST MODE FOR CARRYING OUT THE INVENTION Embodiments for explaining a video signal encoding method and a video signal recording medium according to the present invention will be described below in detail with reference to the drawings.

【0025】(1)動画符号化/復号化装置の全体構成 図1及び図2において動画符号化/復号化装置21は動
画符号化装置21A及び動画復号化装置21Bによつて
構成され、動画符号化装置21Aは入力映像信号VDIN
を入力回路部22において前処理した後、アナログ/デ
イジタル変換回路23において16×16画素分の画素デー
タでなる伝送単位ブロツクデータ、すなわちマクロブロ
ツクMBの画素データでなる入力画像データS21を画
素データ処理系SYM1に送り込むと共に、当該画素デ
ータ処理系SYM1の各処理段においてマクロブロツク
MBを単位として画素データが処理されるタイミングに
おいて当該処理されるデータに対応する処理情報データ
がヘツダデータ処理系SYM2を介して順次伝送されて
行くようになされ、かくして画素データ及びヘツダデー
タがそれぞれ画素データ処理系SYM1及びヘツダデー
タ処理系SYM2において並列処理される。
(1) Overall structure of moving picture coding / decoding apparatus In FIGS. 1 and 2, the moving picture coding / decoding apparatus 21 is composed of a moving picture coding apparatus 21A and a moving picture decoding apparatus 21B. 21A is an input video signal VD IN
Is pre-processed in the input circuit section 22, and then in the analog / digital conversion circuit 23, the transmission unit block data consisting of pixel data of 16 × 16 pixels, that is, the input image data S21 consisting of the pixel data of the macro block MB is processed into pixel data. In addition to being sent to the system SYM1, the processing information data corresponding to the data to be processed is processed through the header data processing system SYM2 at the timing when the pixel data is processed in units of the macroblock MB in each processing stage of the pixel data processing system SYM1. The pixel data and the header data are processed in parallel in the pixel data processing system SYM1 and the header data processing system SYM2, respectively.

【0026】この実施例の場合、入力画像データS21
として順次送出されて来るマクロブロツクデータは、図
3に示すような手法でフレーム画像データFRMから抽
出される。第1に入力映像信号VDINがQCIFの画サ
イズ( 176× 144画素)でなる場合、先ず1枚のフレー
ム画像データFRMは図3(A1)に示すように1個
(水平方向に)×3個(垂直方向に)のブロツクグルー
プGOBに分割され、各ブロツクグループGOBが図3
(B)に示すように11個(水平方向に)×3個(垂直方
向に)のマクロブロツクMBを含むようになされ、各マ
クロブロツクMBは図3(C)に示すように16×16画素
分の輝度信号データY00〜Y11(それぞれ8×8画素分
の輝度信号データでなる)及び輝度信号データY00〜Y
11の全画素データに対応する色信号データでなる色信号
データCb 及びCr を含んでなる。
In the case of this embodiment, the input image data S21
The macroblock data sequentially transmitted as is extracted from the frame image data FRM by the method shown in FIG. First, when the input video signal VD IN has the image size of QCIF (176 × 144 pixels), one frame image data FRM is first (horizontal) × 3 as shown in FIG. 3 (A1). It is divided into (in the vertical direction) block groups GOB, and each block group GOB is shown in FIG.
As shown in FIG. 3B, 11 (horizontal direction) × 3 (vertical direction) macroblocks MB are included, and each macroblock MB is 16 × 16 pixels as shown in FIG. 3C. Minute luminance signal data Y 00 to Y 11 (each consisting of 8 × 8 pixel luminance signal data) and luminance signal data Y 00 to Y
It includes color signal data C b and C r which are color signal data corresponding to all 11 pixel data.

【0027】これに対して第2に入力映像信号VDIN
CIFの画サイズ(252 ×288 画素)でなる場合、1枚
のフレーム画像データFRMは図3(A2)に示すよう
に2個(水平方向に)×6個(垂直方向に)のブロツク
グループGOBに分割され、各ブロツクグループGOB
が図3(B)に示すように11個(水平方向に)×3個
(垂直方向に)のマクロブロツクMBを含むようになさ
れ、各マクロブロツクMBは図3(C)に示すように16
×16画素分の輝度信号データY00〜Y11(それぞれ8×
8画素分の輝度信号データでなる)及び輝度信号データ
00〜Y11の全画素データに対応する色信号データでな
る色信号データCb 及びCr を含んでなる。
On the other hand, secondly, when the input video signal VD IN has an image size of CIF (252 × 288 pixels), one frame image data FRM is 2 (as shown in FIG. 3A2). It is divided into 6 (horizontally) block groups GOB (vertically) and each block group GOB is divided.
3 includes 11 (horizontal direction) × 3 (vertical direction) macroblocks MB as shown in FIG. 3B. Each macroblock MB is 16 as shown in FIG. 3C.
16 pixels of luminance signal data Y 00 to Y 11 (8 × each)
8 pixel luminance signal data) and luminance signal data Y 00 to Y 11 are all included in the color signal data C b and C r .

【0028】かくしてマクロブロツクMBごとに送出さ
れる入力画像データS21は動き補償回路25に与えら
れ、動き補償回路25はヘツダデータ処理系SYM2に
対して設けられている動き補償制御ユニツト26から与
えられる動き検出制御信号S22に応動して予測前フレ
ームメモリ27の予測前フレームデータS23と入力画
像データS21とを比較して動きベクトルデータMVD(x)
及びMVD(y)を検出して動き補償制御ユニツト26に第1
のヘツダデータHD1(図4)のデータとして供給する
と共に、動き補償回路本体25Aにおいて予測前フレー
ムデータS23に対して動きベクトルデータMVD(x)及び
MVD(y)分の動き補償をすることにより予測現フレームデ
ータS24を形成して現在処理しようとしている入力画
像データS21でなる現フレームデータS25と共に画
像データ符号化回路28に供給する。
Thus, the input image data S21 sent out for each macroblock MB is given to the motion compensation circuit 25, and the motion compensation circuit 25 gives a motion given from the motion compensation control unit 26 provided for the header data processing system SYM2. In response to the detection control signal S22, the pre-prediction frame data S23 of the pre-prediction frame memory 27 and the input image data S21 are compared to each other to calculate the motion vector data MVD (x).
And MVD (y) are detected and the motion compensation control unit 26
Header data HD1 (FIG. 4) of the motion vector data MVD (x) and the pre-prediction frame data S23 in the motion compensation circuit main body 25A.
Predicted current frame data S24 is formed by performing motion compensation for MVD (y) and is supplied to the image data encoding circuit 28 together with the current frame data S25 which is the input image data S21 currently to be processed.

【0029】ここで動き補償制御ユニツト26は、図4
に示すように、第1のヘツダデータHD1として現在処
理しているマクロブロツクごとに、フレーム画像データ
FRMの伝送順序を表す伝送フレーム番号データTR Cou
nterと、そのブロツクグループGOB(図3(A1)、
(A2))を表すブロツクグループ番号データGOB addres
s と、そのうちのマクロブロツクMBを表すマクロブロ
ツク番号データMB addressとを付加することによつて順
次画素データ処理系SYM1の各処理段に伝送されて行
くマクロブロツクMBを表示するようになされていると
共に、当該処理対象マクロブロツクMBの処理ないし処
理形式を表すフラグデータFLAGS と、当該マクロブロツ
クMBの動きベクトルデータMVD(x)及びMVD(y)と、その
評価値を表す差分データΣ|A−B|とを形成する。
The motion compensation control unit 26 is shown in FIG.
As shown in, the transmission frame number data TR Cou indicating the transmission order of the frame image data FRM for each macro block currently processed as the first header data HD1.
nter and its block group GOB (Fig. 3 (A1),
Block group number data representing (A2)) GOB addres
By adding s and the macroblock number data MB address representing the macroblock MB among them, the macroblock MB sequentially transmitted to each processing stage of the pixel data processing system SYM1 is displayed. At the same time, flag data FLAGS indicating the processing or processing format of the macro block MB to be processed, motion vector data MVD (x) and MVD (y) of the macro block MB, and difference data Σ | A-representing the evaluation value thereof. B | and.

【0030】フラグデータFLAGS は図5に示すように、
最大限1ワード(16ビツト)分のフラグをもち得るよう
になされ、第0ビツトには、当該処理対象マクロブロツ
クMBについて動き補償モードで処理すべきか否かを表
す動き補償制御フラグMC on/off がセツトされる。また
フラグデータFLAGS の第1ビツトには、当該処理対象マ
クロブロツクMBをフレーム間符号化モードで処理すべ
きであるか又はフレーム内符号化モードで処理すべきで
あるかを表すフレーム間/フレーム内フラグInter/Intr
a がセツトされる。
The flag data FLAGS is as shown in FIG.
A flag for a maximum of 1 word (16 bits) is provided, and at the 0th bit, a motion compensation control flag MC on / off indicating whether or not the processing target macroblock MB should be processed in the motion compensation mode. Is set. Also, the first bit of the flag data FLAGS is an interframe / intraframe indicating whether the macroblock MB to be processed should be processed in the interframe coding mode or in the intraframe coding mode. Flag Inter / Intr
a is set.

【0031】またフラグデータFLAGS の第2ビツトに
は、動き補償回路25のループフイルタ25Bを使用す
るか否かを表すフイルタフラグFilter on/off が設定さ
れる。またフラグデータFLAGS の第3ビツトには、当該
処理対象マクロブロツクに含まれるブロツクデータY00
〜Cr (図3(C))を伝送すべきであるか否かを表す
送信フラグCoded/Not-coded を設定できるようになされ
ている。
A filter flag Filter on / off indicating whether or not the loop filter 25B of the motion compensation circuit 25 is used is set in the second bit of the flag data FLAGS. The third bit of the flag data FLAGS contains the block data Y 00 included in the macro block to be processed.
-C r are made to be able to set transmission flag Coded / Not-coded indicating whether it should be transmitted (FIG. 3 (C)) a.

【0032】またフラグデータFLAGS の第4ビツトに
は、当該処理対象マクロブロツクMBを駒落しするか否
かを表す駒落しフラグDrop frame flag を設定し得るよ
うになされている。またフラグデータFLAGS の第5ビツ
トには、当該処理対象マクロブロツクMBを強制リフレ
ツシユするか否かを表す強制リフレツシユフラグRefres
h on/offを設定できるようになされている。
Further, the fourth bit of the flag data FLAGS can be set with a drop frame flag Drop frame flag indicating whether or not to drop the macro block MB to be processed. Further, the fifth bit of the flag data FLAGS has a forced refresh flag Refres indicating whether or not to force refresh the macro block MB to be processed.
You can set h on / off.

【0033】またフラグデータFLAGS の第6ビツトに
は、マクロブロツクパワー評価フラグMBP appreciateを
設定できるようになされている。また差分データΣ|A
−B|は、現フレームデータS25の現在処理しようと
するマクロブロツクデータAと、予測前フレームデータ
S23の検出用動きベクトルによつて補償されたマクロ
ブロツクデータBとの差分のうちの最小値を表し、これ
により検出された動きベクトルの評価をなし得るように
なされている。
The macroblock power evaluation flag MBP appreciate can be set in the sixth bit of the flag data FLAGS. Also, the difference data Σ | A
-B | is the minimum value of the differences between the macroblock data A to be currently processed in the current frame data S25 and the macroblock data B compensated by the detection motion vector of the pre-prediction frame data S23. The motion vector thus detected can be evaluated.

【0034】画像データ符号化回路28はフレーム内符
号化モードのとき動き補償回路25から与えられる現フ
レームデータS25をそのまま差分データS26として
変換符号化回路29に供給し、これに対してフレーム間
符号化モードのとき現フレームデータS25の画素デー
タと予測現フレームデータS24の画素データとの差分
でなる差分データS26を変換符号化回路29に供給す
る。
In the intra-frame coding mode, the image data coding circuit 28 supplies the current frame data S25 given from the motion compensation circuit 25 to the transform coding circuit 29 as the difference data S26 as it is, and the inter-frame coding is carried out. In the encoding mode, the difference data S26, which is the difference between the pixel data of the current frame data S25 and the pixel data of the predicted current frame data S24, is supplied to the conversion encoding circuit 29.

【0035】ヘツダデータ処理系SYM2には画像デー
タ符号化回路28に対応するようにフレーム間/フレー
ム内符号化制御ユニツト30が設けられ、動き補償制御
ユニツト26から供給されるヘツダデータHD1及び画
像データ符号化回路28から供給される演算データS3
1に基づいて、画像データ符号化回路28の符号化モー
ドを指定するためのフレーム間/フレーム内フラグInte
r/Intra (図5)及び動き補償回路25のループフイル
タ25Bの動作を制御するためのフイルタフラグFilter
on/off (図5)とを得るのに必要なデータを演算して
第2のヘツダデータHD2としてフイルタ制御ユニツト
31に送出する。
The header data processing system SYM2 is provided with an inter-frame / intra-frame encoding control unit 30 corresponding to the image data encoding circuit 28, and the header data HD1 and the image data encoding supplied from the motion compensation control unit 26 are encoded. Operation data S3 supplied from the circuit 28
On the basis of 1, the inter-frame / in-frame flag Inte for designating the encoding mode of the image data encoding circuit 28.
r / Intra (FIG. 5) and a filter flag Filter for controlling the operation of the loop filter 25B of the motion compensation circuit 25.
The data required to obtain on / off (FIG. 5) is calculated and sent to the filter control unit 31 as the second header data HD2.

【0036】第2のヘツダデータHD2は、図4に示す
ように、ヘツダデータHD1を構成する伝送フレーム番
号データTR Counter〜差分データΣ|A−B|をそのま
ま引き継ぐと共に、フイルタ制御ユニツト31において
フレーム間/フレーム内符号化モード切換信号S33及
びフイルタオン/オフ信号S34を形成するために必要
なパワーデータΣ (A)2 (L)及びΣ(A)2(H)、Σ
(A−B)2(L)及びΣ(A−B)2(H)、Σ(A−F
B)2(L)及びΣ(A−FB)2(H)、Σ(A)をフレ
ーム間/フレーム内符号化制御ユニツト30において付
加されるようになされている。
As shown in FIG. 4, the second header data HD2 inherits the transmission frame number data TR Counter to the difference data Σ | AB | which constitute the header data HD1 as they are, and at the same time, the frame / interframe in the filter control unit 31. Power data Σ (A) 2 (L) and Σ (A) 2 (H), Σ required for forming the intra-frame coding mode switching signal S33 and the filter on / off signal S34
(A−B) 2 (L) and Σ (A−B) 2 (H), Σ (A−F
B) 2 (L) and Σ (A-FB) 2 (H), Σ (A) are added in the inter-frame / intra-frame coding control unit 30.

【0037】ここで、パワーデータΣ(A)2(L)及び
Σ(A)2(H)は現フレームデータS25のマクロブロ
ツク画素データAの2乗和の下位ビツト及び上位ビツト
を表し、パワーデータΣ(A−B)2(L)及びΣ(A−
B)2(H)は現フレームデータS25のマクロブロツク
画素データAとループフイルタ25Bを介さずに形成さ
れた予測現フレームデータS24のマクロブロツク画素
データBとの差分A−Bの2乗和の下位ビツト及び上位
ビツトを表し、パワーデータΣ(A−FB)2(L)及び
Σ(A−FB)2(H)は現フレームデータS25のマク
ロブロツク画素データAとループフイルタ25Bを介し
て形成された予測現フレームデータS24のマクロブロ
ツク画素データFBとの差分A−FBの2乗和の下位ビ
ツト及び上位ビツトを表し、パワーデータΣ(A)は現
フレームデータS25のマクロブロツク画素データAの
和を表し、それぞれ処理するデータの大きさを評価する
ためにデータ量をパワー値として表現したもの(2乗和
は符号に無関係な値として求めた)である。
Here, the power data Σ (A) 2 (L) and Σ (A) 2 (H) represent the lower and upper bits of the sum of squares of the macroblock pixel data A of the current frame data S25, and the power Data Σ (A−B) 2 (L) and Σ (A−
B) 2 (H) is the sum of squares of the difference AB between the macroblock pixel data A of the current frame data S25 and the macroblock pixel data B of the predicted current frame data S24 formed without passing through the loop filter 25B. The lower bit and the upper bit are represented, and the power data Σ (A-FB) 2 (L) and Σ (A-FB) 2 (H) are formed via the macroblock pixel data A of the current frame data S25 and the loop filter 25B. The lower and upper bits of the sum of squares of the difference A-FB from the predicted current frame data S24 and the macroblock pixel data FB are represented, and the power data Σ (A) is the macroblock pixel data A of the current frame data S25. Represents a sum, and expresses the amount of data as a power value in order to evaluate the size of each data to be processed (sum of squares is independent of sign). Is obtained) as a.

【0038】フイルタ制御ユニツト31は、フレーム間
/フレーム内符号化制御ユニツト30から渡された第2
のヘツダデータHD2と、伝送バツフアメモリ32から
供給される残量データS32とに基づいて、画像データ
符号化回路28に対してフレーム間/フレーム内符号化
モード切換信号S33を送出すると共に、ループフイル
タ25Bに対してフイルタオン/オフ信号S34を送出
すると共に、当該フイルタオン/オフ信号S34の内容
を表すフイルタフラグFilter on/off を第2のヘツダデ
ータHD2に付加して第3のヘツダデータHD3として
スレシヨルド制御ユニツト35に渡す。ここでフイルタ
制御ユニツト31は第1に、フレーム間符号化処理をし
た場合の伝送データ量の方がフレーム内符号化処理をし
た場合の伝送データ量より大きくなつたとき画像データ
符号化回路28をフレーム内符号化モードに制御する。
The filter control unit 31 receives the second data from the inter-frame / intra-frame coding control unit 30.
Based on the header data HD2 and the remaining amount data S32 supplied from the transmission buffer memory 32, the inter-frame / intra-frame coding mode switching signal S33 is sent to the image data coding circuit 28 and the loop filter 25B is sent. A filter on / off signal S34 is transmitted to the threshold control unit 35, and a filter flag Filter on / off representing the content of the filter on / off signal S34 is added to the second header data HD2 and passed to the threshold control unit 35 as third header data HD3. . Here, the filter control unit 31 first causes the image data encoding circuit 28 to operate when the amount of transmission data when the inter-frame encoding process is performed is larger than the amount of transmission data when the intra-frame encoding process is performed. Control to intraframe coding mode.

【0039】またフイルタ制御ユニツト31は第2に、
フレーム間符号化モードで処理をしている状態において
ループフイルタ25Bにおける処理を受けた予測現フレ
ームデータS24より当該処理を受けない予測現フレー
ムデータS24の方が差分値が小さい場合には、フイル
タオン/オフ信号S34によつてフイルタリング動作を
させないようにループフイルタ25Bを制御する。
Secondly, the filter control unit 31 is
When the difference value of the predicted current frame data S24 which is not processed is smaller than that of the predicted current frame data S24 which is processed in the loop filter 25B in the state where the processing is performed in the inter-frame coding mode, the filter is turned on / The loop filter 25B is controlled by the off signal S34 so as not to perform the filtering operation.

【0040】またフイルタ制御ユニツト31は第3に、
強制リフレツシユモードになつたとき、フレーム間/フ
レーム内符号化モード切換信号S33によつて画像デー
タ符号化回路28をフレーム内符号化モードに切り換え
る。さらにフイルタ制御ユニツト31は第4に、伝送バ
ツフアメモリ32から供給される残量データS32に基
づいて伝送バツフアメモリ32がオーバーフローするお
それがある状態になつたとき、これを検出して駒落し処
理をすべきことを命令するフラグを含んでなる第3のヘ
ツダデータHD3をスレシヨルド制御ユニツト35に送
出する。
Thirdly, the filter control unit 31 is
When the forced refresh mode is entered, the image data coding circuit 28 is switched to the intraframe coding mode by the interframe / intraframe coding mode switching signal S33. Fourthly, the filter control unit 31 should detect the case when the transmission buffer memory 32 is in a state where it may overflow based on the remaining amount data S32 supplied from the transmission buffer memory 32, and perform frame dropping processing. The third header data HD3 including a flag instructing that is sent to the threshold control unit 35.

【0041】かくして画像データ符号化回路28は現フ
レームデータS25と予測現フレームデータS24との
差分が最も小さくなるようなモードで符号化してなる差
分データS26を変換符号化回路29に供給する。
Thus, the image data encoding circuit 28 supplies the difference data S26 obtained by encoding in the mode in which the difference between the current frame data S25 and the predicted current frame data S24 is the smallest, to the transform encoding circuit 29.

【0042】第3のヘツダデータHD3は、図4に示す
ように、ヘツダデータHD2から伝送フレーム番号デー
タTR Counter〜動きベクトルデータMVD(x)及びMVD(y)を
引き継ぐと共に、フイルタ制御ユニツト31においてブ
ロツクデータY00〜Cr に対応する6ビツト分のフイル
タフラグFilter on/off を付加される。
As shown in FIG. 4, the third header data HD3 inherits the transmission frame number data TR Counter to the motion vector data MVD (x) and MVD (y) from the header data HD2, and the block data in the filter control unit 31. Filter bits Filter on / off for 6 bits corresponding to Y 00 to C r are added.

【0043】変換符号化回路29はデイスクリートコサ
イン変換回路でなりデイスクリートコサイン変換後の係
数値を6個のブロツクY00、Y01、Y10、Y11、Cb
rごとにジグザグスキヤンしてなる変換符号化データ
S35として伝送ブロツク設定回路34に送出する。
The transform coding circuit 29 is a discrete cosine transform circuit, and the coefficient values after the discrete cosine transform are six blocks Y 00 , Y 01 , Y 10 , Y 11 , C b ,
It is sent to the transmission block setting circuit 34 as converted coded data S35 which is zigzag scanned for each C r .

【0044】伝送ブロツク設定回路34は変換符号化デ
ータS35として送出されて来る6個のブロツクデータ
00〜Cr (図3(C))について、それぞれ先頭の係
数データからn個までの2乗和を演算して当該演算結果
をパワー検出データS36としてスレシヨルド制御ユニ
ツト35に渡す。
The transmission block setting circuit 34 squares the six coefficient data Y 00 to C r (FIG. 3 (C)) sent out as the transform coded data S35 from the coefficient data at the head to n. The sum is calculated and the calculation result is passed to the threshold control unit 35 as the power detection data S36.

【0045】このときスレシヨルド制御ユニツト35は
各ブロツクデータY00〜Cr ごとにパワー検出データS
36を所定のスレシヨルドと比較し、パワー検出データ
S36が当該スレシヨルドより小さいとき当該ブロツク
データの伝送を許容せず、これに対して大きいとき許容
することを表す6ビツト分の伝送可否データCBPNを
形成してこれをフイルタ制御ユニツト31から渡された
第3のヘツダデータHD3に付加して第4のヘツダデー
タHD4として量子化制御ユニツト36に渡すと共に、
伝送ブロツク設定回路34から対応するブロツクデータ
00〜Cr を量子化回路37に送信ブロツクパターン化
データS37として送出させる。
At this time, the threshold control unit 35 outputs the power detection data S for each block data Y 00 to C r.
36 is compared with a predetermined threshold, and when the power detection data S36 is smaller than the threshold, transmission of the block data is not permitted, and when it is larger, transmission permission data CBPN for 6 bits is formed. Then, this is added to the third header data HD3 passed from the filter control unit 31 and passed to the quantization control unit 36 as the fourth header data HD4.
The corresponding block data Y 00 to C r is transmitted from the transmission block setting circuit 34 to the quantizing circuit 37 as transmission block pattern data S37.

【0046】ここで第4のヘツダデータHD4は図4に
示すように、ヘツダデータHD3の伝送フレーム番号デ
ータTR Counter〜フイルタフラグFilter on/off をその
まま引き継ぐと共に、スレシヨルド制御ユニツト35に
おいてブロツクY00〜Cr に対応して発生する6ビツト
分の送信可否フラグCBPNが付加される。
[0046] Here, the fourth header data HD4, as shown in FIG. 4, the transmission frame number data TR Counter~ filter flag Filter on / off of the header data HD3 with take over as it is, block Y 00 -C r in Sureshiyorudo control Yunitsuto 35 The transmission permission flag CBPN for 6 bits which is generated in response to the above is added.

【0047】量子化制御ユニツト36はスレシヨルド制
御ユニツト35から渡された第4のヘツダデータHD4
と、伝送バツフアメモリ32から送出される残量データ
S32とに基づいて、量子化ステツプサイズ決定処理を
実行して得られる量子化ステツプサイズ制御信号S38
を量子化回路37に与え、これにより量子化回路37を
マクロブロツクMBに含まれるデータに適応した量子化
ステツプサイズで量子化処理させ、その結果量子化回路
37の出力端に得られる量子化画像データS39を可変
長符号化回路38に供給させる。
The quantization control unit 36 is the fourth header data HD4 passed from the threshold control unit 35.
And the remaining amount data S32 sent from the transmission buffer memory 32, the quantization step size control signal S38 obtained by executing the quantization step size determination process.
To the quantizing circuit 37, which causes the quantizing circuit 37 to perform a quantizing process with a quantizing step size adapted to the data contained in the macroblock MB, and as a result, a quantized image obtained at the output end of the quantizing circuit 37. The data S39 is supplied to the variable length coding circuit 38.

【0048】これと共に量子化制御ユニツト36は、図
4に示すように、第5のヘツダデータHD5として、ヘ
ツダデータHD4に基づいてブロツクデータ Y00〜C
r (図3(C))にそれぞれ対応するフラグデータFLAG
S 及び動きベクトルデータMVD(x)及びMVD(y)に分離して
これを直列に配列させたデータを形成して可変長符号化
回路38及び逆量子化回路40に渡す。
At the same time, the quantization control unit 36, as shown in FIG. 4, outputs block data Y 00 to C as fifth header data HD5 based on the header data HD4.
Flag data FLAG corresponding to r (FIG. 3 (C))
S and motion vector data MVD (x) and MVD (y) are separated and serially arranged to form data, which is passed to the variable length coding circuit 38 and the dequantization circuit 40.

【0049】ここで、ヘツダデータHD5は、図4に示
すように、ヘツダデータHD4のうち伝送フレーム番号
データTR Counter〜マクロブロツク番号データMB addre
ssをそのまま引き継ぐと共に、量子化制御ユニツト36
において量子化サイズデータQNT と、ブロツクデータY
00〜Cr に対するフラグデータFLAGS 、動きベクトルデ
ータMVD(x)及びMVD(y)を付加する。
Here, the header data HD5 is, as shown in FIG. 4, the transmission frame number data TR Counter to the macroblock number data MB addre of the header data HD4.
ss is inherited as it is, and the quantization control unit 36
Quantized size data QNT and block data Y
00 -C flag for r data FLAGS, adds the motion vector data MVD (x) and MVD (y).

【0050】可変長符号化回路38はヘツダデータHD
5及び量子化画像データS39を可変長符号化処理して
伝送画像データS40を形成し、これを伝送バツフアメ
モリ32に供給する。可変長符号化回路38はブロツク
データY00〜Cr を可変長符号化する際に、対応するフ
ラグデータFLAGS に基づいて「駒落し」、又は「送信不
可」が指定されているとき、当該ブロツクデータを伝送
画像データS40として送出させずに捨てるような処理
をする。
The variable-length coding circuit 38 uses the header data HD.
5 and the quantized image data S39 are subjected to variable length coding processing to form transmission image data S40, which is supplied to the transmission buffer memory 32. The variable-length coding circuit 38, when variable-length coding the block data Y 00 to C r , when "drop frame" or "transmission disabled" is designated based on the corresponding flag data FLAGS, The data is discarded without being transmitted as the transmission image data S40.

【0051】伝送バツフアメモリ32は伝送画像データ
S40を溜め込んで行くと共に、これを所定の伝送速度
で読み出してマルチプレクサ41において音声データ発
生装置42から送出される伝送音声データS41と合成
して動画符号化データVDREC としてCD−MO装置に
送出する。
The transmission buffer memory 32 stores the transmission image data S40, reads it out at a predetermined transmission speed, synthesizes it with the transmission audio data S41 sent from the audio data generator 42 in the multiplexer 41, and encodes the moving image coded data. It is sent to the CD-MO device as VD REC .

【0052】逆量子化回路40は量子化回路37から送
出される量子化画像データS39をヘツダデータHD5
に基づいて逆量子化した後、当該逆量子化データS42
を逆変換符号化回路43に供給することにより逆変換符
号化データS43に変換させた後デコーダ回路44に供
給させ、かくして伝送画像データS40として送出され
た画像情報を表す符号化差分データS44を予測前フレ
ームメモリ27に供給させる。このとき予測前フレーム
メモリ27は、符号化差分データS44を用いてそれま
で保存していた予測前フレームデータを修正演算して新
たな予測前フレームデータとして保存する。
The inverse quantization circuit 40 converts the quantized image data S39 sent from the quantization circuit 37 into header data HD5.
Dequantized based on the dequantized data S42
Is supplied to the inverse transform coding circuit 43 to be converted into the inverse transform coded data S43 and then supplied to the decoder circuit 44, thus predicting the encoded difference data S44 representing the image information transmitted as the transmission image data S40. It is supplied to the previous frame memory 27. At this time, the pre-prediction frame memory 27 uses the encoded difference data S44 to perform a correction operation on the pre-prediction frame data that has been stored until then, and stores it as new pre-prediction frame data.

【0053】かくして図1の構成の動画符号化装置21
Aによれば、ヘツダデータ処理系SYM2から供給され
るヘツダ情報に基づいて画素データ処理系SYM1にお
いて画素データがマクロブロツク単位でパイプライン処
理されて行くのに対して、これと同期するようにヘツダ
データ処理系SYM2においてヘツダデータを受け渡し
て行くようにすることにより、ヘツダデータ処理系SY
M2の各処理段において必要に応じてヘツダデータを付
加又は削除することにより画素データを必要に応じて適
応処理できる。
Thus, the moving picture coding apparatus 21 having the configuration shown in FIG.
According to A, the pixel data is pipeline-processed in macroblock units in the pixel data processing system SYM1 based on the header information supplied from the header data processing system SYM2, while the header data processing is performed in synchronization with this. The header data processing system SY is provided by passing the header data to the system SYM2.
Pixel data can be adaptively processed as necessary by adding or deleting header data in each processing stage of M2.

【0054】動画復号化装置21Bは図2に示すよう
に、CD−MO装置から再生される動画符号化データV
PBをデマルチプレクサ51を介して伝送バツフアメモ
リ52に受けると共に、伝送音声データS51を音声デ
ータ受信装置53に受ける。
The moving picture decoding device 21B, as shown in FIG. 2, is the moving picture coded data V reproduced from the CD-MO device.
The D PB is received by the transmission buffer memory 52 via the demultiplexer 51, and the transmission voice data S51 is received by the voice data receiving device 53.

【0055】伝送バツフアメモリ52に受けた画像デー
タは可変長逆変換回路54において受信画像データS5
2及びヘツダデータHD11に分離され、逆量子化回路
55において逆量子化データS53に逆量子化された
後、逆変換符号化回路56においてデイスクリート逆変
換処理されて逆変換符号化データS54に逆変換され
る。
The image data received in the transmission buffer memory 52 is received image data S5 in the variable length inverse conversion circuit 54.
2 and the header data HD11, and the inverse quantization circuit 55 inversely quantizes the inverse quantization data S53, and then the inverse transform encoding circuit 56 performs discrete inverse transform processing to inverse transform the encoded data S54. To be done.

【0056】この逆変換符号化データS54は逆量子化
回路55において形成されたヘツダデータHD12と共
にデコーダ回路57に与えられ、符号化差分データS5
5としてフレームメモリ58に蓄積される。
The inverse transform coded data S54 is given to the decoder circuit 57 together with the header data HD12 formed in the inverse quantization circuit 55, and the coded difference data S5 is given.
5 is stored in the frame memory 58.

【0057】かくしてフレームメモリ58には符号化差
分データS55に基づいて伝送されてきた画像データが
復号化され、当該復号化画像データS56がデイジタル
/アナログ変換回路59においてアナログ信号に変換さ
れた後、出力回路部60を介して出力映像信号VDOUT
として送出される。
In this way, the image data transmitted based on the encoded difference data S55 is decoded in the frame memory 58, the decoded image data S56 is converted into an analog signal in the digital / analog conversion circuit 59, and then, Output video signal VD OUT via the output circuit unit 60
Is sent as

【0058】(2)実施例による動画符号化データの記
録順序 図1及び図2との対応部分に同一符号を付して示す図6
において、70は全体として動画符号化データ記録再生
装置を示す。この動画符号化データ記録再生装置70の
場合、入力映像信号VDINが上述した動画符号化/復号
化装置21を通じて高能率符号化され、この結果得られ
る動画符号化データVDREC がCD−MO装置71に入
力されてCD−MOデイスク(図示せず)に記録され
る。
(2) Recording order of encoded moving image data according to the embodiment FIG. 6 in which parts corresponding to those in FIGS.
In the figure, 70 indicates a moving image coded data recording / reproducing apparatus as a whole. In the case of the moving picture coded data recording / reproducing apparatus 70, the input video signal VD IN is highly efficiently coded through the moving picture coding / decoding apparatus 21 described above, and the resulting moving picture coded data VD REC is the CD-MO apparatus. The data is input to 71 and recorded on a CD-MO disk (not shown).

【0059】逆にCD−MO装置71から得られる再生
信号が動画符号化データVDPBとして、動画符号化/復
号化装置21に入力され、この結果動画符号化データV
PBを復号化して得られる出力映像信号VDOUT が送出
される。この動画符号化データ記録再生装置70の場
合、動画符号化/復号化装置21はバス72を通じてC
PU(中央処理ユニツト)を含む記録再生制御回路73
に接続され、この記録再生制御回路73によつて入力映
像信号VDINの符号化及び動画符号化データVDPBの復
号化が制御される。
On the contrary, the reproduction signal obtained from the CD-MO device 71 is inputted to the moving picture coding / decoding device 21 as the moving picture coded data VD PB, and as a result, the moving picture coded data V
An output video signal VD OUT obtained by decoding D PB is transmitted. In the case of this moving picture coded data recording / reproducing apparatus 70, the moving picture coding / decoding apparatus 21 uses C through the bus 72.
Recording / reproducing control circuit 73 including PU (Central Processing Unit)
The recording / reproducing control circuit 73 controls the encoding of the input video signal VD IN and the decoding of the encoded moving image data VD PB .

【0060】これに加えてCD−MO装置71はSCS
I(small computer system interface)を内蔵し、SC
SIバス74、SCSI制御回路75及びバス72を通
じて、記録再生制御回路73に接続され、これにより記
録再生制御回路73によつて記録再生動作が制御され
る。
In addition to this, the CD-MO device 71 is an SCS.
Built-in I (small computer system interface), SC
The recording / reproducing control circuit 73 is connected to the recording / reproducing control circuit 73 through the SI bus 74, the SCSI control circuit 75, and the bus 72, whereby the recording / reproducing operation is controlled by the recording / reproducing control circuit 73.

【0061】ここで動画符号化/復号化装置21から送
出される動画符号化データVDRECは、図7に示すよう
な階層(レイヤ)構造を有するフオーマツトでCD−M
O装置71に入力され、またCD−MO装置71から同
様のフオーマツトで動画符号化データVDPBとして動画
符号化/復号化装置21に入力される。
Here, the moving picture coded data VD REC sent from the moving picture coding / decoding device 21 is a CD-M format having a layer structure as shown in FIG.
It is inputted to the O device 71, and is inputted from the CD-MO device 71 to the moving picture coding / decoding device 21 as moving picture coded data VD PB in the same format.

【0062】すなわち動画符号化データVDREC 及びV
PBにおいては、フレーム群レイヤとして入力画像信号
VDINの8フレーム分に対応したデータを1フレーム群
GOFとして、当該1フレーム群の開始を表すフレーム
群スタートコード(GOFSC) 、直前のGOFとの連続関係
を表すリンクフラグ(LPG) 、伝送するフレームの水平、
垂直サイズや水平及び垂直方向の画素数比等を表すデー
タ(HORSIZE、VERSIZE、HVPRAT)、伝送フレームのレー
トを表すデータ(RATE)、1フレーム分の画像データでな
るピクチヤレイヤのデータ(P.data) の8フレーム分及
びスタツフイングビツト(TSB) から構成されている(図
7(A))。
That is, the moving image coded data VD REC and V
In D PB , data corresponding to 8 frames of the input image signal VD IN is used as a frame group layer, and a frame group start code (GOFSC) indicating the start of the 1 frame group and the immediately preceding GOF. Link flag (LPG) that indicates the continuous relationship, horizontal of the frame to be transmitted,
Data indicating vertical size, horizontal and vertical pixel number ratio, etc. (HORSIZE, VERSIZE, HVPRAT), transmission frame rate data (RATE), picture layer data (P.data) consisting of 1 frame of image data Of 8 frames and a stuffing bit (TSB) (Fig. 7 (A)).

【0063】ピクチヤレイヤのデータ(P.data) の1フ
レーム分は、1フレームの開始を表すフレームスタート
コード(PSC) 、フレーム番号(TR)、拡張情報を表すデー
タ(PEI、PSPARE) 及びブロツク単位の画像データでなる
ブロツクグループレイヤのデータ(GOB data)の1フレー
ム分から構成されている(図7(B))。
One frame of picture layer data (P.data) includes a frame start code (PSC) indicating the start of one frame, a frame number (TR), data indicating extended information (PEI, PSPARE), and a block unit. It is composed of one frame of block group layer data (GOB data), which is image data (FIG. 7B).

【0064】ブロツクグループレイヤのデータ(GOB dat
a)の1ブロツクグループ分は、1ブロツクグループの開
始を表すブロツクグループスタートコード(GBSC)、ブロ
ツクグループのアドレスデータ(GN) 、ブロツクグルー
プ単位の再量子化ステツプサイズに関するデータ(GQUAN
T)、拡張情報を表すデータ(GEI、GSPARE) 及びマクロブ
ロツクレイヤのデータ(MB data) の1ブロツクグループ
分から構成されている(図7(C))。
Block group layer data (GOB dat
One block group in a) is a block group start code (GBSC) that indicates the start of one block group, block group address data (GN), and data about the requantization step size in block groups (GQUAN
T), data representing extended information (GEI, GSPARE), and macroblock layer data (MB data) for one block group (FIG. 7C).

【0065】マクロブロツクレイヤのデータ(MB data)
の1マクロブロツク分は、マクロブロツクのアドレスを
表すデータ(MBA) 、マクロブロツクのタイプを表すデー
タ(MTYPE) 、マクロブロツクにおける再量子化ステツプ
サイズのデータ(MQUANT)、マクロブロツク毎の動きベク
トルのデータ(MVD1 、MVD2) 、マクロブロツク内のブロ
ツクパターンのデータ(CBP) 及びブロツクレイヤのデー
タ(Block data)の1マクロブロツク分から構成されてい
る(図7(D))。
Macroblock layer data (MB data)
One macro block of data is the data (MBA) that represents the address of the macro block, the data (MTYPE) that represents the type of macro block, the data of the requantization step size (MQUANT) in the macro block, and the motion vector of each macro block. It consists of data (MVD1, MVD2), block pattern data (CBP) in a macroblock, and block layer data (Block data) for one macroblock (FIG. 7D).

【0066】ブロツクレイヤのデータ(Block data)の1
ブロツク分は、所定数の係数データ(TCOEF) とブロツク
レイヤの終わりを表すデータ(EOB) から構成されている
(図7(E))。
1 of block layer data (Block data)
The block portion is composed of a predetermined number of coefficient data (TCOEF) and data (EOB) representing the end of the block layer (FIG. 7 (E)).

【0067】ここでこの実施例による動画符号化装置2
1Aにおいては、図8(A)に示す従来同様の入力画像
信号VDINに基づくフレーム記録順序に代え、図8
(B)に示すように動画復号化装置21B側の復号化処
理に応じたフレーム記録順序でなる動画符号化データV
REC をCD−MO装置71に送出し記録するようにな
され、CD−MO装置71から再生された動画符号化デ
ータVDPBがこのフレーム記録順序で動画復号化装置2
1Bに入力される。
Here, the moving picture coding apparatus 2 according to this embodiment is used.
In 1A, instead of the frame recording order based on the input image signal VD IN similar to the conventional one shown in FIG.
As shown in (B), the moving picture coded data V in the frame recording order according to the decoding process on the moving picture decoding apparatus 21B side.
D REC is sent to the CD-MO device 71 for recording, and the moving image coded data VD PB reproduced from the CD-MO device 71 is recorded in the frame recording order by the moving image decoding device 2
Input to 1B.

【0068】このようにすれば、例えば補間フレームC
2を復号化する際、復号化に必要なイントラフレームA
1及び予測フレームB3がすでに入力され、また例えば
補間フレームC4を復号化する際、復号化に必要な予測
フレームB3及びB5がすでに入力され、これにより動
画復号化装置21Bは直ちに補間フレームC2又はC4
の復号化処理を実行することができる。
In this way, for example, the interpolation frame C
Intra frame A required for decoding when decoding 2
1 and the prediction frame B3 are already input, and when decoding the interpolation frame C4, for example, the prediction frames B3 and B5 necessary for decoding are already input, so that the moving picture decoding apparatus 21B immediately receives the interpolation frame C2 or C4.
The decryption process of can be executed.

【0069】ここでこの実施例の動画符号化装置21A
の場合、図9に示すように、動き補償回路25に内蔵さ
れたフレーム順並べ替え回路80を用いて、入力画像信
号VDINに基づくフレーム記録順序を上述のように復号
化処理に応じたフレーム記録順序に並べ替えるようにな
されている。
Here, the moving picture coding apparatus 21A of this embodiment is used.
In this case, as shown in FIG. 9, the frame order rearranging circuit 80 incorporated in the motion compensation circuit 25 is used to set the frame recording order based on the input image signal VD IN to the frame according to the decoding process as described above. It is designed to be sorted in the order of recording.

【0070】このフレーム順並べ替え回路80において
は、第1〜第3の1フレーム遅延回路81、82及び8
3を有して構成されており、フレーム順の並べ替え処理
に加えて、動きベクトルの検出処理を実行し得るように
なされている。すなわち入力画像信号VDINは入力回路
部22及びアナログデイジタル変換回路23において所
定の処理が施され、この結果得られる入力画像データS
21が第1の1フレーム遅延回路81に入力される。
In this frame order rearranging circuit 80, the first to third one frame delay circuits 81, 82 and 8 are arranged.
3 is configured so that the motion vector detection process can be executed in addition to the frame order rearrangement process. That is, the input image signal VD IN is subjected to predetermined processing in the input circuit section 22 and the analog digital conversion circuit 23, and the resulting input image data S
21 is input to the first 1-frame delay circuit 81.

【0071】この第1の1フレーム遅延回路81から送
出された第1の遅延データSD1は、第2の1フレーム遅
延回路82に入力されると共に、第1のフレーム選択回
路84の第1の入力端aに入力される。また第2の1フ
レーム遅延回路82から送出される第2の遅延データS
D2は第3の1フレーム遅延回路83を通じ、さらに1フ
レーム分遅延され第3の遅延データSD3として第1のフ
レーム選択回路84の第2の入力端bに入力される。
The first delay data S D1 sent from the first 1-frame delay circuit 81 is input to the second 1-frame delay circuit 82, and the first delay data S D1 of the first frame selection circuit 84 is input. It is input to the input terminal a. The second delay data S sent from the second one-frame delay circuit 82
D2 is further delayed by one frame through the third one-frame delay circuit 83 and is input to the second input terminal b of the first frame selection circuit 84 as third delay data S D3 .

【0072】これによりこのフレーム順並べ替え回路8
0においては、1フレーム毎のタイミングで順次入力画
像データS21を入力すると共に、これに同期したフレ
ームパルスFPのタイミングで順次第1のフレーム選択
回路84の第1又は第2の入力端a又はbを選択制御す
ることにより、フレーム順の並べ替え処理を実行し得る
ようになれている。
As a result, this frame order rearrangement circuit 8
At 0, the input image data S21 is sequentially input at the timing of each frame, and at the timing of the frame pulse FP synchronized with this, the first or second input terminal a or b of the first frame selection circuit 84 is sequentially input. By controlling the selection, the rearrangement processing in the frame order can be executed.

【0073】なお入力画像データS21及び第1の遅延
データSD1は第1の動きベクトル検出回路85に入力さ
れ、この結果得られる入力画像データS21及び第1の
遅延データSD1間の動きベクトルデータDMV1 及び差分
データDDR1 が動き補償ユニツト26に送出される。
The input image data S21 and the first delay data S D1 are input to the first motion vector detection circuit 85, and the resulting motion vector data between the input image data S21 and the first delay data S D1. The D MV1 and the difference data D DR1 are sent to the motion compensation unit 26.

【0074】また第2及び第3の遅延データSD2及びS
D3が第2のフレーム選択回路86の第1及び第2の入力
端a及びbに入力され、フレームパルスFPのタイミン
グで何れか一方が選択されて第2の動きベクトル検出回
路87に入力される。この第2の動きベクトル検出回路
87には、これに加えて第1の遅延データSD1が入力さ
れており、この結果得られる第1の遅延データSD1及び
第2又は第3の遅延データSD2又はSD3間の動きベクト
ルデータDMV2 及び差分データDDR2が動き補償ユニツ
ト26に送出される。かくして入力画像信号VDINにつ
いて高能率符号処理して動画符号化データVDREC を得
る際に、入力画像信号VDINに基づくフレーム順序に代
えて、復号化処理に応じたフレーム順序に並べ替えるよ
うにしたことにより、復号化処理側の回路構成及び制御
を簡略かつ効率化することができる。
Also, the second and third delay data S D2 and S
D3 is input to the first and second input terminals a and b of the second frame selection circuit 86, and one of them is selected at the timing of the frame pulse FP and input to the second motion vector detection circuit 87. . The second delay vector S D1 is also input to the second motion vector detection circuit 87, and the first delay data S D1 and the second or third delay data S obtained as a result are input. The motion vector data D MV2 and the difference data D DR2 between D2 or S D3 are sent to the motion compensation unit 26. Thus when the input image signal VD IN by high efficiency coding process to obtain a moving picture coded data VD REC, instead of the frame order based on the input image signals VD IN, as rearranged in the frame order according to the decoding process By doing so, the circuit configuration and control on the decoding processing side can be simplified and made more efficient.

【0075】(3)実施例による動画符号化データのエ
デイツト処理 ここでこの動画符号化データ記録再生装置70の記録再
生制御回路73は、外部から入力されたエデイツト命令
に応動して、図10に示すエデイツト処理手順RT0を
実行し、これにより図11に示すように、CD−MOデ
イスク上の20セクタ毎に1フレーム群分記録された動画
符号化データVDREC を1フレーム群単位で書換え、か
くしてエデイツト処理を実行するようになされている。
(3) Edit processing of moving picture coded data according to the embodiment Here, the recording / reproducing control circuit 73 of this moving picture coded data recording / reproducing apparatus 70 responds to an edit command inputted from the outside, as shown in FIG. The editing process procedure RT0 shown in FIG. 11 is executed, and as a result, as shown in FIG. 11, the moving image coded data VD REC recorded for one frame group for every 20 sectors on the CD-MO disk is rewritten for each one frame group, thus, It is designed to execute edit processing.

【0076】なおこの実施例の場合動画符号化データV
INにおいては、図8(C)に示すようにイントラフレ
ームから続く補間フレーム及び予測フレームA1、C
2、B3、C4、B5、C6、B7、C8の8フレーム
分を1フレーム群GOF1、GOF2、……とした従来
の方法に代え、イントラフレームA1の直前の補間フレ
ームC0に続くイントラフレーム、補間フレーム及び予
測フレームC0、A1、C2、B3、C4、B5、C
6、B7を1フレーム群GOF11、GOF12、……
として伝送するようになされている。
In the case of this embodiment, the moving image coded data V
In D IN , as shown in FIG. 8C, the interpolated frame and the predicted frames A1 and C that follow the intra frame.
2, B3, C4, B5, C6, B7, C8 are replaced with the conventional method in which eight frames, GOF1, GOF2, ... Frame and prediction frame C0, A1, C2, B3, C4, B5, C
6, B7 as one frame group GOF11, GOF12, ...
It is designed to be transmitted as.

【0077】このようにして1フレーム群GOF11、
GOF12、……内のフレームが、他のフレーム群GO
F11、GOF12、……に含まれてしまう不都合を未
然に防止し得るようになされている。実際上記録再生制
御回路73は、図10に示すエデイツト処理手順RT0
から入つて次のステツプSP1においてエデイツト命令
の解析処理を実行する。
In this way, one frame group GOF11,
GOF12, ... The frames inside are GO frames of other frames.
The inconvenience contained in F11, GOF12, ... Can be prevented in advance. In practice, the recording / reproducing control circuit 73 uses the edit processing procedure RT0 shown in FIG.
Then, in the next step SP1, analysis processing of the edit instruction is executed.

【0078】ここで例えば図11に示す第3及び第4の
フレーム群GOF3及びGOF4の40セクタ分につい
て、新たな動画符号化データVDREC と書き換えること
が指示されると、記録再生制御回路73は次のステツプ
SP2に移る。
Here, for example, when it is instructed to rewrite 40 moving sectors of the third and fourth frame groups GOF3 and GOF4 shown in FIG. 11 with new moving image coded data VD REC , the recording / reproducing control circuit 73 Move to next step SP2.

【0079】このステツプSP2において、記録再生制
御回路73はSCSI制御回路75にエデイツト命令に
応じた制御命令を送出し、これによりSCSIバス74
を通じてCD−MOデイスクの書き換え制御を実行す
る。なおこのときバス72を通じた記録再生制御回路7
3の制御によつて、新たな2フレーム群GOF3N、G
OF4N分の入力映像信号VDINが動画符号化/復号化
装置21を通じて動画符号化データVDREC としてCD
−MO装置71に入力される。
At this step SP2, the recording / reproducing control circuit 73 sends a control command according to the edit command to the SCSI control circuit 75, whereby the SCSI bus 74
The rewriting control of the CD-MO disk is executed through. At this time, the recording / reproducing control circuit 7 through the bus 72
The new 2 frame groups GOF3N, G
The input video signal VD IN of OF4N is sent to the CD as moving picture encoded data VD REC through the moving picture encoding / decoding device 21.
-Input to the MO device 71.

【0080】続いて記録再生制御回路73は次のステツ
プSP3を実行し、書換え処理が終了したか否かを判断
し、ここで否定結果を得るとステツプSP2に戻りCD
−MOデイスクの書き換え制御を継続し、やがて肯定結
果を得るとステツプSP4に移る。このステツプSP4
において記録再生制御回路73は、エデイツトしたCD
−MOデイスクの先頭セクタ(この実施例の場合、第40
セクタでなる)の内容を読む。
Subsequently, the recording / reproducing control circuit 73 executes the next step SP3 to determine whether or not the rewriting process is completed. If a negative result is obtained here, the process returns to step SP2 and CD
-Rewriting control of the MO disk is continued, and when an affirmative result is obtained, the process proceeds to step SP4. This step SP4
In the recording / reproduction control circuit 73, the edited CD
The first sector of the MO disk (in the case of this embodiment, the 40th sector
Read in).

【0081】これにより記録再生制御回路73は次のス
テツプSP5において、先頭セクタの先頭から25ビツト
目に存在するフレーム群レイヤのリンクフラグ(LPG) を
エデイツトフラグとして設定し、これをCD−MOデイ
スクの読み出したセクタ位置に書き込む。
As a result, in the next step SP5, the recording / reproducing control circuit 73 sets the link flag (LPG) of the frame group layer existing at the 25th bit from the head of the head sector as an edit flag, and sets it as the edit flag of the CD-MO disk. Write to the read sector position.

【0082】続いて記録再生制御回路73はステツプS
P6において、エデイツトしたCD−MOデイスクの最
終セクタに続くセクタ(この実施例の場合、第80セクタ
でなる)の内容を読む。これにより記録再生制御回路7
3は次のステツプSP7において、当該セクタの先頭か
ら25ビツト目に存在するフレーム群レイヤのリンクフラ
グ(LPG) を上述と同様にエデイツトフラグとして設定
し、これをCD−MOデイスクの読み出したセクタ位置
に書き込み、次のステツプSP8において当該エデイツ
ト処理手順RT0を終了する。
Subsequently, the recording / reproducing control circuit 73 causes the step S
At P6, the contents of the sector (in this embodiment, the 80th sector) following the last sector of the edited CD-MO disc are read. As a result, the recording / reproduction control circuit 7
In the next step SP7, 3 sets the link flag (LPG) of the frame group layer existing at the 25th bit from the beginning of the sector as an edit flag in the same manner as described above, and sets it as the read sector position of the CD-MO disk. After writing, in the next step SP8, the edit processing procedure RT0 is finished.

【0083】実際上このようにしてエデイツトされてC
D−MOデイスク上に記録された動画符号化データVD
REC は、記録再生制御回路73の制御によつて読み出さ
れ、この結果再生信号として得られる動画符号化データ
VDPBが動画符号化/復号化装置21に入力される。
Practically, in this way, the C
Video coded data VD recorded on the D-MO disk
The REC is read out under the control of the recording / reproducing control circuit 73, and the moving image encoded data VD PB obtained as a result of this reproduction signal is input to the moving image encoding / decoding device 21.

【0084】この実施例の場合動画復号化装置21Bに
おいては、図12に示すようにデコーダ回路57に含ま
れるフレーム順逆並べ替え回路90を用いて、復号化処
理に応じたフレーム順序から入力画像信号VDINに基づ
くフレーム順序に並べ替える逆並べ替え処理を実行する
と共に、フレーム群レイヤのリンクフラグ(LPG) に設定
されたエデイツトフラグを参照してエデイツト再生処理
を実行するようになされている。
In the case of this embodiment, the moving picture decoding apparatus 21B uses the frame reverse order rearranging circuit 90 included in the decoder circuit 57 as shown in FIG. 12 to change the input image signal from the frame order corresponding to the decoding process. The reverse rearrangement processing for rearranging the frame order based on VD IN is executed, and the edit reproduction processing is executed by referring to the edit flag set in the link flag (LPG) of the frame group layer.

【0085】すなわち逆変換符号化回路56から送出さ
れる逆変換符号化データS54は、デコーダ回路57の
セレクタ回路91の第1の入力端Aに直接入力されると
共に、フレームメモリ92を通じて例えば2フレーム分
遅延されて第2に入力端Bに入力される。
That is, the inverse transform encoded data S54 sent out from the inverse transform encoding circuit 56 is directly input to the first input terminal A of the selector circuit 91 of the decoder circuit 57, and at the same time, for example, two frames are transmitted through the frame memory 92. The signal is delayed by the second amount and is input to the input terminal B second.

【0086】このセレクタ回路91及びフレームメモリ
92はそれぞれフレームパルスFPのタイミングで動作
し、これにより復号化処理に応じたフレーム順序(図8
(B))から入力画像信号VDINに基づくフレーム順序
(図8(A))への逆並べ替え処理を実行するようになさ
れている。
The selector circuit 91 and the frame memory 92 respectively operate at the timing of the frame pulse FP, whereby the frame order according to the decoding process (see FIG. 8).
The reverse rearrangement processing from (B)) to the frame order (FIG. 8A) based on the input image signal VD IN is executed.

【0087】なおこのセレクタ回路91には、逆量子化
回路55において形成されたヘツダデータHD12のう
ちリンクフラグ(LPG) に設定されたエデイツトフラグに
応じたエデイツトフラグ信号SLPG が入力され、このエ
デイツトフラグ信号SLPG が設定されていることを表す
ときのみセレクト動作を中断し、次に到来するフレーム
をそのまま出力する。
[0087] Note that the selector circuit 91, Edeitsutofuragu signal S LPG in accordance with the Edeitsutofuragu set in the link flag of header data HD12 formed in the inverse quantization circuit 55 (LPG) is input, the Edeitsutofuragu signal S LPG The select operation is interrupted only when indicates that the frame is set, and the next frame is output as it is.

【0088】このようにして例えばエデイツトされた新
たなフレーム群GOFN3、GOFN4中のフレームデ
ータに対して、古いフレーム群GOF1、GOF2、G
OF5、……中のフレームデータが混入して再生画像に
乱れが生じるおそれを未然に防止し得るようになれてい
る。因に図8(D)に示すフレーム群GOF12にエデ
イツトフラグが設定されている場合には、逆並べ替え後
の第8の補間フレームC8に代えて、イントラフレーム
A9が2フレーム分出力される。
In this way, for example, with respect to the frame data in the new frame group GOFN3, GOFN4 which has been edited, the old frame groups GOF1, GOF2, G
It is possible to prevent the possibility that the reproduced image will be disturbed due to mixing of the frame data in OF5 .... Incidentally, when the edit flag is set in the frame group GOF12 shown in FIG. 8D, two intra frames A9 are output instead of the eighth interpolated frame C8 after the reverse rearrangement.

【0089】以上の構成によれば、記録された動画符号
化データについてフレーム群単位でエデイツト処理を実
行する際に、当該エデイツト処理されたフレーム群及び
エデイツト直後のフレーム群のリンクフラグ(LPG) にエ
デイツトフラグSLPG を設定し、再生時補間フレームに
ついてエデイツトフラグを参照して補間処理を実行する
ようにしたことにより、自在かつ良好にエデイツト処理
を実行し得る。
According to the above configuration, when the edit processing is executed for each frame group on the recorded moving image coded data, the link flag (LPG) of the edit-processed frame group and the frame group immediately after the edit is set. By setting the edit flag S LPG and executing the interpolation process with reference to the edit flag for the interpolation frame during reproduction, the edit process can be executed freely and satisfactorily.

【0090】(4)他の実施例 (4−1)なお上述の実施例においては、動画符号化デ
ータについてフレーム群単位でエデイツト処理を実行す
る際、エデイツトフラグやフレーム番号(TR)を用いてエ
デイツトされたフレーム群を識別するようにしたが、本
発明の映像信号符号化方法においては、フレーム群の各
補間フレームCについてフレーム群内のイントラフレー
ムA及び予測フレームBのみを用いて補間し、フレーム
群内で各フレームの関係が完結するようにする。これに
より、容易かつ自在にエデイツト処理を実行し得る映像
信号符号化方法を実現できる。また本発明による映像信
号記録媒体においては、このようにして生成した符号化
データを記録媒体に記録する。これにより容易かつ自在
にエデイツト処理を行うことができるような符号化デー
タが記録された記録媒体を得ることができる。
(4) Other Embodiments (4-1) In the above embodiment, when the edit processing is executed for each frame group for the moving image coded data, the edit flag and the frame number (TR) are used to edit. However, in the video signal encoding method of the present invention, each interpolated frame C of the frame group is interpolated using only the intra frame A and the predicted frame B in the frame group, Make sure that the relationships of each frame are complete within the group. As a result, it is possible to realize a video signal encoding method capable of easily and freely executing edit processing. Further, in the video signal recording medium according to the present invention, the coded data thus generated is recorded in the recording medium. As a result, it is possible to obtain the recording medium on which the encoded data is recorded so that the editing process can be performed easily and freely.

【0091】(4−2)上述の実施例においては、記録
された動画符号化データについてフレーム群単位でエデ
イツト処理を実行する際、エデイツトされたフレーム群
及びエデイツト直後のフレーム群のリンクフラグ(LPG)
にエデイツトフラグを設定した場合について述べたが、
これに代え、例えばエデイツト処理したフレーム群を記
録再生制御回路73が記憶している場合には、エデイツ
ト直後のフレーム群のリンクフラグ(LPG) にエデイツト
フラグを設定するのみで良好にエデイツト処理を実行し
得る。
(4-2) In the above embodiment, when the edit processing is executed for each frame group on the recorded moving image coded data, the link flag (LPG) of the edited frame group and the frame group immediately after the edit is used. )
I described the case when the edit flag was set to
Alternatively, for example, when the recording / reproducing control circuit 73 stores the frame group subjected to the edit processing, the edit processing can be executed well only by setting the edit flag in the link flag (LPG) of the frame group immediately after the edit. obtain.

【0092】(4−3)また上述の実施例においては、
記録された動画符号化データについてフレーム群単位で
エデイツト処理を実行する際、エデイツトされたフレー
ム群及びエデイツト直後のフレーム群のリンクフラグ(L
PG) にエデイツトフラグを設定した場合について述べた
が、これに代え、動画符号化装置21A側でピクチヤレ
イヤのフレーム番号(TR)に、記録再生制御回路73で発
生した所定の乱数から始まる連番を順次付加し、エデイ
ツト再生処理時にこのフレーム番号(TR)の不連続を検出
したタイミングで上述したエデイツトフラグ信号SLPG
と同様の信号を発生するようにすれば、上述の実施例と
同様の効果を実現できる。
(4-3) In the above embodiment,
When performing edit processing on the recorded moving image encoded data in frame group units, the link flag (L) of the edited frame group and the frame group immediately after the edit
Although the edit flag is set to (PG), the frame number (TR) of the picture layer on the side of the moving picture coding device 21A is replaced by a sequential number starting from a predetermined random number generated by the recording / playback control circuit 73. In addition, the edit flag signal S LPG described above is added at the timing when the discontinuity of the frame number (TR) is detected during the edit reproduction process.
By generating a signal similar to the above, the same effect as that of the above-described embodiment can be realized.

【0093】因に、この場合フレーム番号(TR)の不連続
は、図13に示すような不連続検出回路95で検出され
る。すなわちこの不連続検出回路95においては、上述
のフレーム順逆並べ替え回路90に併設され、逆変換符
号化データS54に含まれるピクチヤレイヤのフレーム
番号(TR)が比較回路96及びラツチ回路97に入力され
る。
Incidentally, in this case, the discontinuity of the frame numbers (TR) is detected by the discontinuity detection circuit 95 as shown in FIG. That is, in the discontinuity detecting circuit 95, the frame number (TR) of the picture layer included in the inverse transform coded data S54 is provided to the comparing circuit 96 and the latch circuit 97, which is provided side by side with the above-described frame reverse arranging circuit 90. .

【0094】このラツチ回路97はフレームパルスFP
のタイミングでラツチ動作を実行し、この結果1フレー
ム分遅延したフレーム番号(TR)が加算回路98に入力さ
れて値「1」が加算され、比較フレーム番号CTRとして
比較回路96に入力される。これにより比較回路96
は、フレーム番号(TR)及び比較フレーム番号CTRの値を
比較し、両者が不一致のとき論理「H」レベルでなる不
一致検出信号を発生し、これをアンド回路99に送出す
る。
This latch circuit 97 uses the frame pulse FP.
, The frame number (TR) delayed by one frame is input to the adding circuit 98, the value “1” is added, and the result is input to the comparing circuit 96 as the comparison frame number C TR. . As a result, the comparison circuit 96
Compares the values of the frame number (TR) and the comparison frame number C TR , generates a mismatch detection signal of logic “H” level when both do not match, and sends this to the AND circuit 99.

【0095】アンド回路99にはこれに加えて、先頭フ
レーム群の再生処理のとき論理「H」レベルを有する先
頭フレーム群信号GOFFが反転回路100を通じて反
転して入力されており、これにより先頭フレーム群の再
生処理のとき、不一致検出信号を論理「L」レベルに制
御し、それ以外のとき不一致検出信号に応じた論理レベ
ルを有するエデイツトフラグ信号SLPG をフレーム順逆
並べ替え回路90のセレクタ回路91に送出する。
In addition to this, the leading frame group signal GOFF having the logical "H" level is inverted and inputted through the inverting circuit 100 to the AND circuit 99 when reproducing the leading frame group. In the group reproducing process, the mismatch detection signal is controlled to the logic "L" level, and in other cases, the edit flag signal S LPG having the logic level corresponding to the mismatch detection signal is supplied to the selector circuit 91 of the frame reverse sequence circuit 90. Send out.

【0096】(4−4)さらに上述の実施例において
は、イントラフレームA、予測フレームB及び補間フレ
ームCが、図8(A)に示すように配置された動画符号
化データのフレーム順序を並べ替えるようにした場合に
ついて述べたが、動画符号化データのフレーム配置はこ
れに限らず、図14(A)や図15(A)に示すような
場合でも、要は図14(B)や図15(B)に示すよう
に復号化側の処理順に応じたフレーム順に並べ替えて伝
送するようにすれば、上述の実施例と同様の効果を実現
できる。
(4-4) Further, in the above-described embodiment, the intra frame A, the prediction frame B and the interpolation frame C are arranged in the frame order of the moving picture coded data arranged as shown in FIG. 8 (A). Although the case where it is changed has been described, the frame arrangement of the moving image coded data is not limited to this, and in the case shown in FIG. 14A and FIG. As shown in FIG. 15 (B), if the frames are rearranged in the frame order according to the processing order on the decoding side and then transmitted, the same effect as that of the above-described embodiment can be realized.

【0097】またこの場合図14(C)や図15(C)
に示すフレーム群GOF1、GOF2、……の配置に代
え、図14(D)や図15(D)に示すようなフレーム
群GOF21、GOF22、……やGOF31、GOF
32、……の配置にすれば、エデイツト処理についても
上述の実施例と同様の効果を実現できる。
Further, in this case, FIG. 14 (C) and FIG. 15 (C)
In place of the arrangement of the frame groups GOF1, GOF2, ... Shown in FIG. 14, the frame groups GOF21, GOF22, ... Or GOF31, GOF as shown in FIG.
With the arrangement of 32, ..., With respect to the edit processing, the same effect as that of the above-described embodiment can be realized.

【0098】(4−5)さらに上述の実施例において
は、映像信号を高能率符号化してCD−MOデイスクに
記録し再生する場合について述べたが、記録媒体はこれ
に限らず、他の光デイスクや磁気デイスク、磁気テープ
等に広く適用して好適なものである。
(4-5) Further, in the above embodiment, the case where the video signal is highly efficiently encoded and recorded on the CD-MO disk and reproduced is described, but the recording medium is not limited to this and other optical signals are used. It is suitable for wide application to disks, magnetic disks, magnetic tapes and the like.

【0099】(4−6)さらに上述の実施例において
は、映像信号を高能率符号化してCD−MOデイスクに
記録し再生する場合について述べたが、本発明はこれに
限らず、映像信号を高能率符号化して伝送する動画符号
化データ伝送方法に広く適用して好適なものである。
(4-6) Further, in the above-mentioned embodiment, the case where the video signal is highly efficiently encoded and recorded on the CD-MO disk and reproduced is described, but the present invention is not limited to this, and the video signal is not limited to this. It is suitable for wide application to a moving image coded data transmission method for high efficiency coding and transmission.

【0100】[0100]

【発明の効果】上述のように本発明によれば、連続する
複数枚のフレームからなる映像信号を符号化する映像信
号符号化方法において、映像信号の各フレームに、イン
トラフレーム、表示順上で時間的に前にある画像のみを
予測画像として用いることが可能な予測フレーム、及び
表示順上で時間的に前後にある画像を予測画像として用
いることが可能な補間フレームのいずれかを割り当てる
と共に、所定フレーム数分を1フレーム群としてグルー
ブ化して符号化するようになし、かつ補間フレームを同
じフレーム群内のイントラフレーム又は予測フレームの
みを用いて補間予測し、フレーム群内で各フレームの関
係が完結するようにしたことにより、正しいエデイツト
結果を得ることができる映像信号符号化方法を実現し得
る。
As described above, according to the present invention, in a video signal coding method for coding a video signal composed of a plurality of consecutive frames, each frame of the video signal is assigned an intra frame and a display order. While assigning either a predicted frame that can be used as a predicted image only the image that is temporally previous, and an interpolation frame that can be used as a predicted image temporally before and after in the display order, A predetermined number of frames are grouped as one frame group and not encoded, and interpolation frames are interpolated and predicted using only intra frames or prediction frames in the same frame group, and the relationship between each frame in the frame group is By making it complete, it is possible to realize a video signal encoding method capable of obtaining a correct edit result.

【図面の簡単な説明】[Brief description of drawings]

【図1】実施例による動画符号化装置の構成を示すブロ
ツク図である。
FIG. 1 is a block diagram showing the configuration of a moving picture coding apparatus according to an embodiment.

【図2】実施例による動画復号化装置の構成を示すブロ
ツク図である。
FIG. 2 is a block diagram showing a configuration of a moving picture decoding apparatus according to an embodiment.

【図3】フレーム画像データの構成を示す略線図であ
る。
FIG. 3 is a schematic diagram showing the structure of frame image data.

【図4】ヘツダデータ処理系の詳細構成を示すブロツク
図である。
FIG. 4 is a block diagram showing a detailed configuration of a header data processing system.

【図5】フラグデータの構成を示す略線図である。FIG. 5 is a schematic diagram showing a configuration of flag data.

【図6】実施例による動画符号化データ記録再生装置の
構成を示すブロツク図である。
FIG. 6 is a block diagram showing a configuration of a moving image coded data recording / reproducing apparatus according to an embodiment.

【図7】記録再生データのフオーマツトの説明に供する
略線図である。
FIG. 7 is a schematic diagram for explaining the format of recording / reproducing data.

【図8】実施例による動画符号化データの記録順序の説
明に供する略線図である。
FIG. 8 is a schematic diagram for explaining a recording order of moving image encoded data according to an embodiment.

【図9】フレーム順並べ替え回路の構成を示すブロツク
図である。
FIG. 9 is a block diagram showing a configuration of a frame order rearrangement circuit.

【図10】エデイツト処理の説明に供するフローチヤー
トである。
FIG. 10 is a flow chart used for explaining the edit process.

【図11】CD−MOデイスクの記録領域の説明に供す
る略線図である。
FIG. 11 is a schematic diagram for explaining a recording area of a CD-MO disc.

【図12】フレーム順逆並べ替え回路の構成を示すブロ
ツク図である。
FIG. 12 is a block diagram showing a configuration of a frame order reverse rearrangement circuit.

【図13】他の実施例による不連続検出回路を示すブロ
ツク図である。
FIG. 13 is a block diagram showing a discontinuity detection circuit according to another embodiment.

【図14】他の実施例による動画符号化データの記録順
序の説明に供する略線図である。
FIG. 14 is a schematic diagram illustrating a recording order of encoded moving image data according to another embodiment.

【図15】他の実施例による動画符号化データの記録順
序の説明に供する略線図である。
FIG. 15 is a schematic diagram illustrating a recording order of encoded moving image data according to another embodiment.

【図16】フレーム内/フレーム間符号化処理の説明に
供する略線図である。
FIG. 16 is a schematic diagram for explaining intraframe / interframe encoding processing.

【図17】従来の動画符号化データ発生装置を示すブロ
ツク図である。
FIG. 17 is a block diagram showing a conventional moving image coded data generator.

【図18】その量子化ステツプを示す特性曲線図であ
る。
FIG. 18 is a characteristic curve diagram showing the quantization step.

【図19】従来の動画符号化データの記録順序の説明に
供する略線図である。
FIG. 19 is a schematic diagram for explaining a recording order of conventional moving image encoded data.

【符号の説明】[Explanation of symbols]

21……動画符号化/復号化装置、21A……動画符号
化装置、21B……動画復号化装置、25……動き補償
回路、26……動き補償制御ユニツト、27……予測前
フレームメモリ、28……画像データ符号化回路、29
……変換符号化回路、30……フレーム間/フレーム内
符号化制御ユニツト、31……フイルタ制御ユニツト、
32……伝送バツフアメモリ、34……伝送ブロツク設
定回路、35……スレシヨルド制御ユニツト、36……
量子化制御ユニツト、37……量子化回路、38……可
変長符号可回路。
21 ... Video encoding / decoding device, 21A ... Video encoding device, 21B ... Video decoding device, 25 ... Motion compensation circuit, 26 ... Motion compensation control unit, 27 ... Pre-prediction frame memory, 28 ... Image data encoding circuit, 29
...... Transform coding circuit, 30 …… Interframe / intraframe coding control unit, 31 …… Filter control unit,
32 ... Transmission buffer memory, 34 ... Transmission block setting circuit, 35 ... Threshold control unit, 36 ...
Quantization control unit, 37 ... Quantization circuit, 38 ... Variable length codeable circuit.

Claims (2)

【特許請求の範囲】[Claims] 【請求項1】連続する複数枚のフレームからなる映像信
号を符号化する映像信号符号化方法において、 上記映像信号の各フレームに、イントラフレーム、表示
順上で時間的に前にある画像のみを予測画像として用い
ることが可能な予測フレーム、及び表示順上で時間的に
前後にある画像を予測画像として用いることが可能な補
間フレームのいずれかを割り当てると共に、所定フレー
ム数分を1フレーム群としてグルーブ化して符号化する
ようになし、 上記補間フレームを、同じフレーム群内の上記イントラ
フレーム又は上記予測フレームのみを用いて補間予測
し、フレーム群内で各フレームの関係が完結するように
したことを特徴とする映像信号符号化方法。
1. A video signal coding method for coding a video signal composed of a plurality of continuous frames, wherein each frame of the video signal includes an intra frame and an image temporally preceding in display order. One of a predicted frame that can be used as a predicted image and an interpolation frame that can be used as a predicted image that is temporally before and after in the display order is assigned, and a predetermined number of frames are set as one frame group. Grooves are not coded and the interpolation frame is interpolated and predicted using only the intra frame or the prediction frame in the same frame group so that the relationship of each frame is completed in the frame group. A video signal encoding method characterized by the above.
【請求項2】連続する複数枚のフレームからなる映像信
号を符号化することにより生成された符号化データが記
録された映像信号記録媒体において、 上記符号化データは、 上記映像信号の各フレームに、イントラフレーム、表示
順上で時間的に前にある画像のみを予測画像として用い
ることが可能な予測フレーム、及び表示順上で時間的に
前後にある画像を予測画像として用いることが可能な補
間フレームのいずれかを割り当てると共に、所定フレー
ム数分を1フレーム群としてグルーブ化して符号化する
ようになし、 上記補間フレームを、同じフレーム群内の上記イントラ
フレーム又は上記予測フレームのみを用いて補間予測
し、フレーム群内で各フレームの関係が完結するように
して生成されたことを特徴とする映像信号記録媒体。
2. A video signal recording medium in which coded data generated by coding a video signal composed of a plurality of consecutive frames is recorded, wherein the coded data is recorded in each frame of the video signal. , An intra frame, a prediction frame that can use only an image temporally previous in display order as a prediction image, and an interpolation that can use images temporally preceding and following in display order as a prediction image When any one of the frames is assigned, a predetermined number of frames are grouped as one frame group and encoded, and the interpolation frame is interpolated and predicted using only the intra frame or the prediction frame in the same frame group. Then, the video signal recording medium is characterized in that the video signal recording medium is generated so that the relationships among the frames are completed within the frame group.
JP35251595A 1995-12-30 1995-12-30 Video signal encoding method Expired - Lifetime JP2877225B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP35251595A JP2877225B2 (en) 1995-12-30 1995-12-30 Video signal encoding method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP35251595A JP2877225B2 (en) 1995-12-30 1995-12-30 Video signal encoding method

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP11960490A Division JP2969782B2 (en) 1990-05-09 1990-05-09 Encoded data editing method and encoded data editing device

Publications (2)

Publication Number Publication Date
JPH08265693A true JPH08265693A (en) 1996-10-11
JP2877225B2 JP2877225B2 (en) 1999-03-31

Family

ID=18424598

Family Applications (1)

Application Number Title Priority Date Filing Date
JP35251595A Expired - Lifetime JP2877225B2 (en) 1995-12-30 1995-12-30 Video signal encoding method

Country Status (1)

Country Link
JP (1) JP2877225B2 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011182451A (en) * 2006-06-02 2011-09-15 Panasonic Corp Coding device and editing device
US8194751B2 (en) 2003-02-19 2012-06-05 Panasonic Corporation Moving picture coding method and moving picture decoding method
JP2014049846A (en) * 2012-08-30 2014-03-17 Renesas Electronics Corp Moving image decoding device and operation method thereof

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8194751B2 (en) 2003-02-19 2012-06-05 Panasonic Corporation Moving picture coding method and moving picture decoding method
JP2011182451A (en) * 2006-06-02 2011-09-15 Panasonic Corp Coding device and editing device
JP2014049846A (en) * 2012-08-30 2014-03-17 Renesas Electronics Corp Moving image decoding device and operation method thereof

Also Published As

Publication number Publication date
JP2877225B2 (en) 1999-03-31

Similar Documents

Publication Publication Date Title
JP2969782B2 (en) Encoded data editing method and encoded data editing device
US8073271B2 (en) Method and device for condensed image recording and reproduction
US8184690B2 (en) Image processing apparatus and image processing method
JPH0723338A (en) Recording and reproducing apparatus for long-duration digital video signal
JP4797974B2 (en) Imaging device
JP3356004B2 (en) Variable rate coding apparatus and method
JP2877225B2 (en) Video signal encoding method
JP2874745B2 (en) Encoded data decoding method and encoded data decoding device
JPH08102908A (en) Playback device
JPH11167770A (en) Recording and reproducing device and method
JPH10285531A (en) TV conference recording apparatus and method, and storage medium
US7912340B2 (en) Data processing apparatus
JPH0416082A (en) Moving picture encoding data transmission method
JP3134672B2 (en) Frame-by-frame playback processor for video signals
JP3235917B2 (en) Image recording and playback device
JP4217504B2 (en) Image reproduction method and method
JP3370659B1 (en) Reproduction device and reproduction method
JPH09172594A (en) Recording medium, image recorder and image reproducing device
JP2004328796A (en) Digital image information processing apparatus and digital image information processing method
HK1014415B (en) Methods of recording coded motion picture data
JPH0965332A (en) Image coder and method therefor
HK1023032B (en) Method of coding motion picture data
JPH09252457A (en) Compressed video image edit device
JPH06284376A (en) Recording/reproducing device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080122

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090122

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100122

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110122

Year of fee payment: 12

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110122

Year of fee payment: 12