[go: up one dir, main page]

JPH0746201A - 伝搬路模擬装置 - Google Patents

伝搬路模擬装置

Info

Publication number
JPH0746201A
JPH0746201A JP5184632A JP18463293A JPH0746201A JP H0746201 A JPH0746201 A JP H0746201A JP 5184632 A JP5184632 A JP 5184632A JP 18463293 A JP18463293 A JP 18463293A JP H0746201 A JPH0746201 A JP H0746201A
Authority
JP
Japan
Prior art keywords
propagation path
delay time
level
change
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP5184632A
Other languages
English (en)
Inventor
Akira Yamaguchi
彰 山口
Keisuke Suwa
敬祐 諏訪
Ryoji Kawasaki
良治 川崎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NTT Inc
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP5184632A priority Critical patent/JPH0746201A/ja
Publication of JPH0746201A publication Critical patent/JPH0746201A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Abstract

(57)【要約】 【目的】 移動通信の無線伝搬路を模擬する装置に関
し、各素波のレベルと遅延時間の広がりおよび位相偏移
が時間変化する場合の多重波伝搬路を模擬できる伝搬路
模擬装置を提供することを目的とする。 【構成】 入力信号を複数個の系統に分配する分配回路
と、該分配回路の複数個の出力信号の各々の遅延時間、
レベルおよび位相を変化させる複数個の変換回路と、該
変換回路全ての出力信号を合成する合成回路と、前記変
換回路の各々の遅延時間、レベルおよび位相の変化量を
制御する制御回路とを具備し、該制御回路が前記変換回
路の各々の遅延時間、レベルおよび位相の変化量を時間
経過に応じて変化させるように構成する。

Description

【発明の詳細な説明】
【0001】
【産業上の利用分野】本発明は、移動通信において極小
ゾーンを適用する場合の実際の伝搬路を模擬する伝搬路
模擬装置に関するものである。
【0002】
【従来の技術】図5に従来の伝搬路模擬装置の構成の例
を示す。この伝搬路模擬装置は、分配器503、合成器
509、90度移相器504、ミキサ507,508、
ガウス雑音発生回路505,506、増幅器510,5
12、遅延時間発生回路511からなる。入力端子50
1から入力された高周波信号は、レイリーフェージング
発生部502に入力され、分配器503により、2系統
の高周波信号に分配される。分配された1系統の高周波
信号は、90度移相器504により位相偏移される。
【0003】上記2系統の高周波信号は、それぞれ、ミ
キサ507,508により、互いに独立なガウス雑音発
生回路505,506で作り出した信号と乗算され、合
成器509により合成される。ここまでの一連の信号処
理はガウス雑音による直交変調である。ガウス雑音によ
り直交変調された高周波信号は、レイリーフェージング
を受けた信号になる。レイリーフェージングを受けた高
周波信号は、レベル調整用の増幅器510により増幅さ
れた後、遅延時間発生回路511に入力される。
【0004】高周波信号は遅延時間発生回路511によ
り規定の時間遅延させられ、陸上移動通信で発生する多
重波伝搬路を伝搬したときと同様にレベル、位相、遅延
時間の変動を受けた信号となる。最後に高周波信号はレ
ベル調整用の増幅器512により増幅され出力端子51
3から出力される。
【0005】前述の互いに独立なガウス雑音による直交
変調は、各々の方向から受信アンテナに到来する電波つ
まり素波の数が十分に大きいこと、および、その素波の
レベルが全て同程度であることを前提としている。
【0006】この従来の伝搬路模擬装置を用いることに
より、多重波伝搬路における各素波のレベルと遅延時間
の広がりおよび位相偏移が時間的に変化しないレイリー
フェージング下での種々の伝送特性を室内実験において
測定することができる。
【0007】
【発明が解決しようとする課題】現在、陸上移動通信に
おいては、加入者容量を増やすため、基地局アンテナ高
が低い極小ゾーンを適用する方式が検討されている。こ
の極小ゾーンでは基地局と移動局の位置関係が時間的に
変化するに従い、素波のレベルの広がりも時間的に変化
する。一方、従来のように基地局アンテナ高が高い無線
ゾーンでは、基地局移動局間に見通しがない場合が多く
素波のレベルの広がりはほとんど変化しない。
【0008】極小ゾーンにおいて移動局が基地局近傍か
ら遠方に移動する場合を考えると、移動局が基地局近傍
にあり基地局から移動局が見通せる場合は、基地局から
移動局、もしくは移動局から基地局に、直接到来する素
波と、反射、回折、散乱して到来する素波とがあるため
伝搬路長の広がりが大きく、また、伝搬路長が長い反射
波等が反射等によるレベル損失も受けるためレベルの広
がりが大きい。
【0009】他方、移動局が基地局遠方に移動し、基地
局から移動局が見通せない場合では、基地局移動局間を
伝搬する素波は、伝搬路長の広がりが小さく、また全て
の素波が反射、回折、散乱によりレベル損失を受けるの
でレベルの広がりが小さい。
【0010】極小ゾーンにおける基地局と移動局の位置
関係の時間的変化は、各素波のレベルの広がりに加え、
各素波の遅延時間の広がり、および、反射、回折、散乱
による位相偏移も変化させる。前者は前述した伝搬路長
の広がりの変化から明らかであり、後者は基地局と移動
局の位置関係の変化により各素波の伝搬路における入射
角、回折角、散乱面等の状況が変化するためである。
【0011】以上述べたように極小ゾーンにおいて時間
が経過すると、一般に各素波のレベルと遅延時間の広が
りおよび反射、回折、散乱による位相偏移等の多重波伝
搬路の状況は変化する。
【0012】しかし、従来の伝搬路模擬装置では、素波
のレベルが全て同程度であることを前提としてガウス雑
音による直交変調を行なうため、各素波のレベルの広が
りを時間変化させることは不可能であった。また、従来
の装置は各素波の合成波を遅延させる遅延時間発生回路
しか有しておらず、各素波の遅延時間の広がりを時間変
化させることも不可能であった。これらに加えて、従来
の装置は各素波の反射、回折、散乱による位相偏移を測
定者が直接設定できる回路を有していない。これら3つ
の理由で、従来の装置では各素波のレベルと遅延時間の
広がりおよび位相偏移が時間変化する場合の多重波伝搬
路を模擬することができないという問題点があった。
【0013】本発明は、各素波のレベルと遅延時間の広
がりおよび位相偏移が時間変化する場合の多重波伝搬路
を模擬できる伝搬路模擬装置を提供することを目的とす
る。
【0014】
【課題を解決するための手段】本発明によれば、上述の
問題点は、前記特許請求の範囲に記載した手段により解
決される。
【0015】すなわち、本発明は、入力信号を複数個の
系統に分配する分配回路と、該分配回路の複数個の出力
信号の各々の遅延時間、レベルおよび位相を変化させる
複数個の変換回路と、該変換回路全ての出力信号を合成
する合成回路と、前記変換回路の各々の遅延時間、レベ
ルおよび位相の変化量を制御する制御回路とを具備し、
該制御回路が前記変換回路の各々の遅延時間、レベルお
よび位相の変化量を時間の経過に応じて変化させるよう
に構成した伝搬路模擬装置である。
【0016】
【作用】本発明は上述のように、入力信号を素波の伝搬
路の数だけ分配する手段と、時間経過による伝搬路の変
化により、分配された各々の信号の、遅延時間、位相、
およびレベルを制御する手段と、分配された信号を再合
成する手段を有する。
【0017】そして、入力信号を多重波伝搬路を構成す
る素波の伝搬路の数だけ分配回路で分配し、制御回路に
より分配された各々の信号の遅延時間と、位相と、レベ
ルとを変化させる回路を伝搬路の時間変化に応じて制御
し、合成回路で分配された信号を再合成することにより
各素波のレベルと遅延時間の広がりおよび位相偏移が時
間変化する場合の多重波伝搬路を模擬することのできる
伝搬路模擬装置を実現している。
【0018】
【実施例】以下図面に基づいて本発明の実施例について
説明する。図1は本発明の伝搬路模擬装置の構成を示す
ブロック図である。本発明の伝搬路模擬装置は、分配器
103、複数の可変遅延時間発生回路105,106,
107、複数の可変移相回路108,109,110、
複数の可変減衰回路111,112,113、合成器1
19、可変遅延時間発生回路105,106,107で
の遅延時間、可変移相回路108,109,110での
位相偏移量および可変減衰回路111,112,113
での減衰量を時間制御する制御部114とからなる。該
制御部114は、パラメータ入力器115、計算処理器
116、メモリ117、制御信号出力器118とからな
る。
【0019】図2は本実施例の制御部114の制御動作
を流れ図として示したものである。図中の(S−1)〜
(S−8)なる符号は処理のステップを表すもので、以
下の説明と対応している。図1の信号発生器100から
高周波信号がRF信号入力端子101に入力され、測定
が開始される前、まずパラメータ入力器115から模擬
する伝搬路の状況等を入力する(S−1)。
【0020】そのパラメータをもとに計算処理器116
により時間的に変化する素波各々の遅延時間、位相偏移
量および減衰量が計算される(S−2)。この計算結果
からメモリ117上に制御データテーブルが作成される
(S−3)。制御データテーブルを作成し終わると制御
開始信号の入力待ち状態になる(S−4)。
【0021】測定開始時、信号発生器100は高周波信
号と制御開始信号を同時に出力する。制御開始信号が制
御部入力端子102に入力されると同時にメモリ117
上に作成された遅延時間、位相偏移量および減衰量の制
御データテーブルの読み込みが始まる(S−5)。
【0022】これらの制御データは制御信号出力器11
8より素波伝搬模擬部104に時間に応じて出力される
(S−6)。最後に測定が終わり信号発生器100から
制御停止信号が制御部入力端子102に入力されると
(S−7)、制御信号の出力が停止される(S−8)。
【0023】図3は本実施例の信号の処理を示す流れ図
である。符号(S−1)〜(S−5)については前記図
2の場合と同様である。図3において、RF信号入力端
子101に入力された(S−1)高周波信号は、まず、
分配器103により素波の伝搬路の数と同じ数に分配さ
れ(S−2)、素波伝搬路模擬部104に入る。素波伝
搬路模擬部104の各系統において、各高周波信号は可
変遅延時間発生回路105,106,107、可変移相
器108,109,110および可変減衰器111,1
12,113により制御部114からの制御信号に基づ
き各素波が伝搬路で受ける遅延、位相偏移および減衰を
受ける(S−3)。
【0024】素波伝搬路模擬部104を出た各系統の高
周波信号は、実際の多重波伝搬波が受信アンテナで再合
成されるのと同様に合成器119で再合成され(S−
4)、RF信号出力端子120から出力される(S−
5)。
【0025】図4は本実施例の素波伝搬路模擬部104
の1系統の構成を示すブロック図である。同図におい
て、可変遅延時間発生回路403は、A/D変換器40
6、FIFOメモリ407、D/A変換器408、バン
ドパスフィルタ409および遅延制御回路410からな
る。遅延制御回路410は、制御信号バス402から与
えられる信号をもとにFIFOメモリ407とD/A変
換器408に制御信号を出力することにより遅延時間を
制御する。
【0026】素波入力端子401に入力された信号は、
A/D変換器406でディジタル信号に変換される。こ
のA/D変換は、遅延制御回路410から出力されるク
ロック信号により一定間隔で行なわれる。FIFOメモ
リ407は、A/D変換器406から出力されるディジ
タル信号を蓄積し、遅延制御回路410から出力される
制御信号により古いディジタル信号から順に決められた
時間だけ遅延させて出力する。
【0027】遅延させられたディジタル信号は、D/A
変換器408でアナログ信号に変換される。ディジタル
変換により生じたアナログ信号内の不要な周波数成分
は、バンドパスフィルタ409で減衰させられる。
【0028】可変移相回路404は電圧制御移相器41
1とD/A変換器412とからなる。電圧制御移相回路
411は、制御信号バス402から得られる信号をD/
A変換して得られる電圧により位相偏移量が制御され
る。
【0029】可変減衰回路405はPINダイオード減
衰器413と減衰制御器414からなる。減衰制御器4
14は制御信号バス402から得られる信号により、P
INダイオード減衰器413のバイアスを変化させて、
減衰量を制御する。
【0030】以上述べた可変遅延時間発生回路403、
可変移相回路404および可変減衰回路405は、遅延
時間、位相偏移量および減衰量を制御信号により時間変
化させることができる。
【0031】以上のように実際の多重波伝搬路の各素波
と同様、分配された各系統の信号が時間に応じて遅延、
位相偏移および減衰を受けることにより多重波伝搬路を
模擬するので実伝搬路に近い状況を室内実験で実現でき
る。
【0032】
【発明の効果】以上説明したように、本発明の伝搬路模
擬装置は、多重波伝搬路を構成する素波の伝搬路の変化
により多重波伝搬路を模擬するため、各素波のレベルと
遅延時間の広がりおよび位相偏移が時間変化する場合の
伝送品質を室内実験により評価することが可能となる利
点がある。
【図面の簡単な説明】
【図1】本発明の一実施例の構成を示すブロック図であ
る。
【図2】実施例の制御部の動作を示す流れ図である。
【図3】実施例の信号の処理を示す流れ図である。
【図4】実施例の素波伝搬路模擬部の1系統の構成を示
すブロック図である。
【図5】従来の伝搬路模擬装置の構成の例を示すブロッ
ク図である。
【符号の説明】
100 信号発生器 101,501 RF入力端子 102 制御部入力端子 103,503 分配器 104 素波伝搬路模擬部 105,106,107,403 可変遅延時間発生
回路 108,109,110,404 可変移相回路 111,112,113,405 可変減衰回路 114 制御部 115 パラメータ入力器 116 計算処理器 117 メモリ 118 制御信号出力器 119,509 合成器 120,513 RF出力端子 401 素波入力端子 402 制御信号バス 406 A/D変換器 407 FIFOメモリ 408,412 D/A変換器 409 バンドパスフィルタ 410 遅延制御器 411 電圧制御移相器 413 PINダイオード減衰器 414 減衰制御器 415 素波出力端子 502 レイリーフェージング発生部 504 90度移相器 505,506 ガウス雑音発生回路 507,508 ミキサ 510,512 増幅器 511 遅延時間発生回路
─────────────────────────────────────────────────────
【手続補正書】
【提出日】平成5年8月12日
【手続補正1】
【補正対象書類名】明細書
【補正対象項目名】0022
【補正方法】変更
【補正内容】
【0022】これらの制御データは制御信号出力器11
8より素波伝搬路模擬部104に時間に応じて出力され
る(S−6)。最後に測定が終わり信号発生器100か
ら制御停止信号が制御部入力端子102に入力されると
(S−7)、制御信号の出力が停止される(S−8)。
【手続補正2】
【補正対象書類名】図面
【補正対象項目名】図1
【補正方法】変更
【補正内容】
【図1】

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】 入力信号を複数個の系統に分配する分配
    回路と、 該分配回路の複数個の出力信号の各々の遅延時間、レベ
    ルおよび位相を変化させる複数個の変換回路と、 該変換回路全ての出力信号を合成する合成回路と、 前記変換回路の各々の遅延時間、レベルおよび位相の変
    化量を制御する制御回路とを具備し、 該制御回路が前記変換回路の各々の遅延時間、レベルお
    よび位相の変化量を時間の経過に応じて変化させること
    を特徴とする伝搬路模擬装置。
JP5184632A 1993-07-27 1993-07-27 伝搬路模擬装置 Pending JPH0746201A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP5184632A JPH0746201A (ja) 1993-07-27 1993-07-27 伝搬路模擬装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP5184632A JPH0746201A (ja) 1993-07-27 1993-07-27 伝搬路模擬装置

Publications (1)

Publication Number Publication Date
JPH0746201A true JPH0746201A (ja) 1995-02-14

Family

ID=16156632

Family Applications (1)

Application Number Title Priority Date Filing Date
JP5184632A Pending JPH0746201A (ja) 1993-07-27 1993-07-27 伝搬路模擬装置

Country Status (1)

Country Link
JP (1) JPH0746201A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001160789A (ja) * 1999-12-02 2001-06-12 Eiden Kk フェージングシミュレータ
KR20020005946A (ko) * 2000-07-10 2002-01-18 이종길 이동 통신 채널의 효율적인 모의 장치
JP2008530832A (ja) * 2005-01-12 2008-08-07 エレクトロビット・システム・テスト・オサケユキテュア チャネル・シミュレーションを実行するための方法及び装置
CN110120813A (zh) * 2018-02-05 2019-08-13 特克特朗尼克公司 具有衰减和频率控制的无源可变连续时间线性均衡器

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001160789A (ja) * 1999-12-02 2001-06-12 Eiden Kk フェージングシミュレータ
KR20020005946A (ko) * 2000-07-10 2002-01-18 이종길 이동 통신 채널의 효율적인 모의 장치
JP2008530832A (ja) * 2005-01-12 2008-08-07 エレクトロビット・システム・テスト・オサケユキテュア チャネル・シミュレーションを実行するための方法及び装置
US8401830B2 (en) 2005-01-12 2013-03-19 Elektrobit System Test Oy Method and device for performing channel simulation
CN110120813A (zh) * 2018-02-05 2019-08-13 特克特朗尼克公司 具有衰减和频率控制的无源可变连续时间线性均衡器

Similar Documents

Publication Publication Date Title
EP0159154B1 (en) Test equipment for simulating multipath interference
CA2164409A1 (en) Fading simulator
JP4397557B2 (ja) 携帯電話テスト装置
JP3307309B2 (ja) 無線端末用試験装置および無線端末用電波環境試験装置
JPH10164156A (ja) フェーディングシミュレータ
JP2019020368A (ja) 模擬目標発生装置および模擬目標発生方法
Arnold et al. A hybrid multichannel hardware simulator for frequency-selective mobile radio paths
JPH0746201A (ja) 伝搬路模擬装置
JP3851490B2 (ja) 遅延波キャンセル方法
CA2332960C (en) Radio transmission device and transmission directivity adjusting method
KR101986360B1 (ko) 광범위한 경로 지연을 지원하는 채널 시뮬레이터
RU175192U1 (ru) Имитатор укв радиоканала
JP3074603B2 (ja) フェージングシミュレータ
JP2000151499A (ja) 無線通信端末評価装置
JP3719949B2 (ja) アレーアンテナ用フェージング・シミュレータ
JP3609305B2 (ja) フェージングシミュレータ
KR960014674B1 (ko) 이동통신용 페이더(Fader) 내장형 무선 채널 시뮬레이터 장치
JP3013277B2 (ja) 移動通信用1周波数交互通信方式における伝搬路模擬装置
JP3206146B2 (ja) フェージングシミュレータ装置
JPH10107745A (ja) 伝搬路模擬装置
KR20010047500A (ko) 무선가입자망 시스템의 채널 시뮬레이터 및 그 제어방법
CN115361072B (zh) 隔离器的测试方法、设备、装置、存储介质和电子装置
KR960014673B1 (ko) 코드분할다중접속방식(cdma)용 알에프(rf) 링크 시뮬레이션 장치
JP3966756B2 (ja) 雑音発生器及び伝搬路模擬装置
KR960007658B1 (ko) 탄성표면파 소자를 이용한 무선 채널 시뮬레이터 장치