[go: up one dir, main page]

JPH0460316B2 - - Google Patents

Info

Publication number
JPH0460316B2
JPH0460316B2 JP62274983A JP27498387A JPH0460316B2 JP H0460316 B2 JPH0460316 B2 JP H0460316B2 JP 62274983 A JP62274983 A JP 62274983A JP 27498387 A JP27498387 A JP 27498387A JP H0460316 B2 JPH0460316 B2 JP H0460316B2
Authority
JP
Japan
Prior art keywords
voltage
metal electrode
electrode group
picture element
field
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP62274983A
Other languages
English (en)
Other versions
JPH01117296A (ja
Inventor
Kinichi Isaka
Hiroyuki Shimoyama
Toshihiro Ooba
Hiroshi Kishishita
Hisashi Kamiide
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP62274983A priority Critical patent/JPH01117296A/ja
Priority to US07/264,085 priority patent/US4949019A/en
Priority to EP88310194A priority patent/EP0314511B1/en
Priority to DE3886503T priority patent/DE3886503T2/de
Publication of JPH01117296A publication Critical patent/JPH01117296A/ja
Publication of JPH0460316B2 publication Critical patent/JPH0460316B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

【発明の詳細な説明】 <産業上の利用分野> 本発明は、電極がマトリツクス構造を有する薄
膜ELパネルのエージング駆動方法に関するもの
であり、特に一方の電極群が透明電極等の抵抗体
からなる大面積の薄膜ELパネルのエージングに
使用されるものである。
<従来の技術> 二重絶縁膜構造の薄膜ELパネルは、第5図に
示すように、ガラス基板1上にITO等からなる帯
状透明電極群2を多数並列に設け、この上に
Si3N4等の誘電物質層3、Mn等の活性剤をドー
プしたZnSからなるEL発光層4並びにSi3N4等か
らなる誘電物質層5を真空蒸着法、スパツタリン
グ法等により形成して三層構造とし、更に誘電物
質層5の上に透明電極2と直交する方向にAl等
の金属からなる帯状背面電極群6を設けてなる構
造である。これは、等価回路的には容量性素子で
あり、所望の透明電極と背面電極とに所定の交番
電圧を印加することにより、両電極の交差部に挟
持された微小面積部分が発光し、文字、記号、模
様等を表示するための一絵素を構成する。
上記構造を基本とする薄膜ELパネルは、発光
輝度等の経時変化の安定化と初期故障による不良
素子を除去する等の目的で、薄膜作製後の一定期
間、交流電圧を透明電極群2と背面電極群6との
間に印加しながらエージングを行なうことが必要
となる。このエージングにおいては、表示絵素を
同時に処理する必要性とエージング駆動回路を簡
略化するために、第6図に示す様に、一方向に引
き出されている電極は一つの共通電極にまとめら
れ、さらに相対する側の共通電極を一つにして一
組の共通電極としている。この一組の共通電極に
第6図の様に交流電圧パルスを印加し、すべての
交点を同時に発光させることにより、エージング
処理を行なつている。この場合のELパネルの等
価回路は、第7図に示す様になり、Cは発光絵素
の容量、Rは透明電極の抵抗である。
表示容量が小さい場合、印加パルス幅に対して
時定数C・Rが小さいので、どの絵素に対しても
所定の波形が印加されるが、表示容量大きくな
り、時定数C・Rがパルス幅より大きくなると、
透明電極の端子部から離れた部分では波形がかか
らなくなる(第8図)。パルス幅は、他の特性と
の関係で必要以上に大きくできないので、大表示
容量パネルは全ての絵素を均一にエージングでき
ないという問題が生じる。
この対策として従来では、第9図に示すよう
に、透明電極2,2,…は全て短絡してGND電
位とし、金属電極6の1本置きに2つのグループ
に分割された一方のグループの金属電極6A,6
,…どうしを短絡し、他方のグループの金属電
極6B,6B,…どうしを短絡し、両端の端子XA
XBにそれぞれ逆極性パルス電圧を印加すること
により、電極抵抗の影響を少なくしたエージング
方法が既に考案され、また、エージング駆動回路
の構成を第10図のように簡略化したエージング
駆動方法も考案されている。
上記エージング駆動方法は、第11図に示すよ
うに、一方の金属電極群を短絡した端子XAに+
VDのパルスを印加し、他方の金億電極群を短絡
した端子XBに−VDのパルスを印加する第1フイ
ールドと、端子XAに−VDのパルスを印加し、端
子XBに+VDのパルスを印加する第2フイールド
が交互に繰り返される。第12図はこのエージン
グ駆動時のELパネルの等価回路を示し、第1、
第2の各フイールドに於いて一方の金属電極上の
絵素容量C/2と他方の金属電極上の絵素容量
C/2が等しいので、パルスの印加時に流れる電
流は透明電極による電極抵抗Rを流れない。した
がつて、電極抵抗の影響を受けないエージング駆
動方法として、大面積・大表示容量のELパネル
に対して有効である。
<発明が解決しようとする問題点> 薄膜ELパネルにおいては、発光に必要な電圧
パルスを印加した場合、素子の絶縁層に高電界が
加わるため、微小な絶縁破壊を起こすことがあ
る。そして、このとき絶縁破壊した絵素の両端電
圧は急激に降下する。
前述のエージング方法においては、一方のグル
ープの金属電極上の絵素ELAに微小な絶縁破壊が
発生した場合、絵素ELAと他方のグループの金属
電極上の絵素ELBとが直列に接続されているた
め、絵素ELAの降下分の電圧が絵素ELBに加わ
り、絵素ELBにはVD以上の大きな電圧パルスが印
加され、絶縁破壊を誘発するという問題があつ
た。
本発明は、この問題を解消して絶縁破壊を誘発
することのないエージング駆動方法の提供を目的
とする。
<問題点を解決するための手段> 本発明は、透明電極群と交差する方向の金属電
極群との間にEL発光層が存在する構造である薄
膜ELパネルのエージング駆動方法において、透
明電極は全て短絡し、金属電極は1本置きに短絡
して金属電極群Aと金属電極群Bを形成し、この
金属電極群A及びBに透明電極に対して発光開始
電圧以下の電圧VDを印加した後、透明電極をフ
ローテイング状態にして金属電極群Aに金属電極
群Bに対して電圧VD印加する第1フイールドと、
上記金属電極群A及びBに透明電極に対して電圧
VDを印加した後、透明電極をフローテイング状
態にして金属電極群Bに金属電極群Aに対して電
圧VDを印加する第2フイールドと、印加電圧が
第1フイールドと逆極性である第3フイールド
と、印加電圧が第2フイールドと逆極性である第
4フイールドとからなり、これらの4つのフイー
ルドを繰り返す。
<作用> 本発明によれば、金属電極群Aの電極上の絵素
(以下、A群の絵素という)は第1のフイールド
と第3のフイールドにおいて発光開始電圧以上の
電圧が印加されて発光し、金属電極群Bの電極上
の絵素(以下、B群の絵素という)は第2フイー
ルドと第4フイールドにおいて発光開始電圧以上
の電圧が印加されて発光する。
すなわち、第1フイールドにおいて、まずA群
とB群の絵素に透明電極に対して電圧VDが印加
され、その後、金属電極群Aと金属電極群Bとの
間に電圧VDが印加されるため、A群の絵素には
(1+α)・VDの電圧が印加され、B群の絵素に
はα・VDの電圧が印加され、金属電極群Aと金
属電極群Bの間にC・(1−α)・VD/2の電荷
が流れる。なお、αは電圧VDの大きさによつて
定まる値であり、α<0.5である。この時、透明
電極はフローテイング状態にあるので、透明電極
に電流は流れず、透明電極の抵抗による電圧降が
少ない。また、電圧の印加時に、A群またはB群
のいずれか一方の絵素に微少な絶縁破壊が発生し
て急激な電圧降下を起こしても、A群とB群の絵
素の電極間にはそれぞれ電圧VDしか印加されて
いないので、B群またはA群の絵素にはVD以上
の電圧が印加されず、絶縁破壊を誘発することが
ない。
<実施例> 第1図は本発明によるエージング駆動方法を行
なうためのエージング駆動回路の構成を示す。図
において、ELAは奇数側の金属電極と透明電極に
より形成されるELの絵素、ELBは偶数側の金属
電極と透明電極により形成されるELの絵素、TR
1〜TR6はスイツチング用トランジスタ、D1
〜D6はダイオードである。
本実施例のエージング駆動方法は、絵素ELA
透明電極に対して正極性の電圧印加により発光す
る第1フイールドと、絵素ELBが透明電極に対し
て正極性の電圧印加により発光する第2フイール
ドと、絵素ELAが負極性の電圧印加により発光す
る第3フイールドと、絵素ELBが負極性の電圧印
加により発光する第4フイールドを有し、これら
の4つのフイールドを繰り返す。以下、各フイー
ルドについて動作を説明する。
第2図はスイツチングトランジスタTR1〜
TR6のタイミングチヤートと奇数側絵素ELA
偶数側絵素ELBに印加される電圧波形を示す。
第1フイールド まず、スイツチングトランジスタTR6,TR
3をオン状態とし、続いてスイツチングトランジ
スタTR1をオン状態にする。これにより、絵素
ELAとELBに電荷C・VDが充電される。第3図は
このときの等価回路を示す。トランジスタTR3
とTR1のスイツチングのタイミングを少しずら
すのは、透明電極を流れる電流による電圧降下を
軽減させるためである。
次に、トランジスタTR6とTR3をオフ状態
とし、トランジスタTR4をオン状態として、絵
素ELBの金属電極を0Vに引き下げる。この結果、
透明電極の電位が絵素ELAとELBのコンデンサ結
合により−α・VDになるので、絵素ELAには(1
+α)・VDが印加され、この電圧が発光開始電圧
以上であるので、絵素ELAが発光する。一方、絵
素ELBに印加される電圧はα・VDであり、これが
発光開始電圧以下であるので、絵素ELBは発光し
ない。第4図はこのときの等価回路を示す。ここ
で、αは、 α=(2C−C′)/(C+C′) C:非発光時の絵素容量 C′:発光時の絵素容量 で表され、電圧VDが小さく発光しない場合には
α=0.5であるが、発光状態ではα<0.5である。
絵素の発光開始電圧をVthとすると、VDが2/3・
Vth以上であると絵素は発光する。
この場合、たとえば絵素ELAが微小絶縁破壊を
起こして急激な電圧降下が生じた場合、絵素ELA
と絵素ELBの両端電圧がVDであるので、絵素ELB
には±VD以上の電圧が印加されず、絵素ELBの絶
縁破壊が誘発されることはない。
第2のステツプすなわち第4図に示す状態で
は、トランジスタTR6がオフ状態であるので、
発光時の電流が透明電極を流れない。したがつ
て、電極抵抗Rの影響を受けず、大面積のELパ
ネルにおいても前述の印加電圧の波形なまりとい
つた不都合が生じない。
第2フイールド まず、トランジスタTR6,TR1をオン状態
とし、続いてトランジスタTR3をオン状態にす
る。これにより、絵素ELA,ELBに電荷C・VD
充電される。
次に、トランジスタTR6,TR1をオフ状態
とし、トランジスタTR2をオン状態にして絵素
ELAの金属電極を0Vに引き下げる。この結果、
透明電極の電位が絵素ELAと絵素ELBとのコンデ
ンサ結合により−α・VDになるので、絵素ELB
は(1+α)・VDが印加され、この電圧が発光開
始電圧以上であるので、絵素ELBが発光する。一
方、絵素ELAに印加される電圧はα・VDであり、
これが発光開始電圧以下であるので、絵素ELA
発光しない。
第3フイールド まず、トランジスタTR5,TR4をオン状態
とし、続いてトランジスタTR2をオン状態とす
る。これにより、絵素ELA,ELBに電荷−C・VD
が充電される。
次に、トランジスタTR5,TR4をオフ状態
とし、トランジスタTR3をオン状態として、絵
素ELBの金属電極を電位VDに引き上げる。これに
より、透明電極の電位が絵素ELAと絵素ELBのコ
ンデンサ結合によつて(1+α)・VDになるの
で、絵素ELAには−(1+α)・VDが印加され、絵
素ELAが発光する。一方、絵素ELBに印加される
電圧は−α・VDであり、絵素ELBは発光しない。
第4フイールド まず、トランジスタTR5,TR2をオン状態
とし、続いてトランジスタTR4をオン状態とす
る。これにより、絵素ELA,ELBに電荷−C・VD
が充電される。
次に、トランジスタTR5,TR2をオフ状態
とし、トランジスタTR1をオン状態として、絵
素ELAの金属電極の電位をVDに引き上げる。これ
により、透明電極の電位が絵素ELAと絵素ELB
のコンデンサ結合によつて(1+α)・VDになる
ので、絵素ELBには−(1+α)・VDが印加され、
絵素ELBが発光する。一方、絵素ELAの印加電圧
は−α・VDであり、絵素ELA絵は発光しない。
<発明の効果> 以上説明したように、本発明によれば、発光絵
素への電圧印加は非発光絵素に蓄積された電荷を
利用しているので、外部からの印加電圧は発光絵
素への印加電圧より低い。したがつて、発光絵素
が微小絶縁破壊を起こして急激な電圧降下が生じ
ても他の絵素には異常電圧が印加されず、他の絵
素の絶縁破壊を誘発することがない。
また、本発明においては、EL絵素には充電の
ための電流は透明電極を流れるが、EL絵素を発
光させる発光電流は金属電極から透明電極を介し
て金属電極に流れるため、従来の透明電極と金属
電極の間に電圧を印加するエージング駆動方法に
較べて透明電極に流れる電流を極く僅かにするこ
とができる。したがつて、ELパネルのエージン
グにおいて、透明電極の抵抗の影響による駆動分
布や波形なまりの少ないエージング駆動が可能と
なり、エージングの処理効率が改善されるととも
に、大面積のELパネルのエージングが可能とな
る。
薄膜ELパネルは、今後、大表示容量を目指す
方向にあるため、本発明の簡単な回路構成により
電極抵抗の影響を低減し且つ絶縁破壊を誘発しな
いエージング駆動方法は、量産用ELパネルエー
ジング装置に適用すると有益である。
【図面の簡単な説明】
第1図は本発明実施例の回路構成を示す図、第
2図は本発明実施例のタイミングチヤート、第3
図と第4図は本発明実施例の等価回路を示す図、
第5図は薄膜ELパネルの構造を説明する図、第
6図は従来のエージング駆動時の電極結線を示す
図、第7図は従来例の等価回路を示す図、第8図
は従来例の透明電極上の駆動波形のなまりを示す
図、第9図は従来例のエージング駆動時の電極結
線を示す図、第10図は従来例のエージング駆動
回路を示す図、第11図は従来例のエージング駆
動波形を示す図、第12図は従来例の等価回路を
示す図である。 2……透明電極群、4……EL発光層、6……
背面電極群、ELA,ELB……絵素、TR1〜TR6
……スイツチングトランジスタ、D1〜D6……
ダイオード。

Claims (1)

    【特許請求の範囲】
  1. 1 透明電極群とその透明電極群に交差する方向
    の金属電極群との間にEL発光層が介在する構造
    を有する薄膜ELパネルのエージング駆動方法に
    おいて、透明電極を全て短絡し、かつ、各々の金
    属電極は1本おきに短絡することにより形成され
    た第1の金属電極群と第2の金属電極群に、上記
    透明電極に対して発光開始電圧以下の電圧を印加
    した後、上記透明電極群をフローテイング状態に
    するとともに、上記第1の金属電極群に上記第2
    の金属電極群に対して正極性の上記電圧を印加す
    ることにより発光する第1のフイールドと;上記
    各金属電極群に上記透明電極に対して上記電圧を
    印加した後、上記透明電極群をフローテイング状
    態にするとともに、上記第2の金属電極群に上記
    第1の金属電極群に対して正極性の上記電圧を印
    加することにより発光する第2のフイールドと;
    上記印加電圧が上記第1のフイールドと逆極性で
    ある第3のフイールドと;上記印加電圧が上記第
    2のフイールドと逆極性である第4のフイールド
    と;からなる一連のフイールド動作を繰り返すこ
    とにより、一方の金属電極上の絵素に蓄積された
    電荷を他方の金属電極上の絵素に印加して発光さ
    せることを特徴とする薄膜ELパネルのエージン
    グ方法。
JP62274983A 1987-10-30 1987-10-30 薄膜elパネルのエージング駆動方法 Granted JPH01117296A (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP62274983A JPH01117296A (ja) 1987-10-30 1987-10-30 薄膜elパネルのエージング駆動方法
US07/264,085 US4949019A (en) 1987-10-30 1988-10-28 Method of driving thin film EL panel for aging
EP88310194A EP0314511B1 (en) 1987-10-30 1988-10-28 Method of driving thin film EL panel for aging
DE3886503T DE3886503T2 (de) 1987-10-30 1988-10-28 Betriebsverfahren für EL-Paneele zur Alterung.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62274983A JPH01117296A (ja) 1987-10-30 1987-10-30 薄膜elパネルのエージング駆動方法

Publications (2)

Publication Number Publication Date
JPH01117296A JPH01117296A (ja) 1989-05-10
JPH0460316B2 true JPH0460316B2 (ja) 1992-09-25

Family

ID=17549277

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62274983A Granted JPH01117296A (ja) 1987-10-30 1987-10-30 薄膜elパネルのエージング駆動方法

Country Status (4)

Country Link
US (1) US4949019A (ja)
EP (1) EP0314511B1 (ja)
JP (1) JPH01117296A (ja)
DE (1) DE3886503T2 (ja)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5235253A (en) * 1990-11-27 1993-08-10 Fuji Xerox Co., Ltd. Thin-film electroluminescent device drive circuit
US6802752B1 (en) * 1993-12-27 2004-10-12 Canon Kabushiki Kaisha Method of manufacturing electron emitting device
CA2418595C (en) * 1993-12-27 2006-11-28 Canon Kabushiki Kaisha Electron-emitting device and method of manufacturing the same as well as electron source and image-forming apparatus
JP2002091387A (ja) * 2000-09-13 2002-03-27 Kawasaki Microelectronics Kk Lcdドライバ
US6727661B2 (en) 2001-09-10 2004-04-27 Matsushita Electric Industrial Co., Ltd. Self-ballasted fluorescent lamp
JP4154215B2 (ja) * 2002-11-12 2008-09-24 オプトレックス株式会社 有機エレクトロルミネッセンス表示素子の製造方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6041438B2 (ja) * 1980-06-23 1985-09-17 シャープ株式会社 エレクトロルミネツセンス表示素子のエ−ジング方法
US4818913A (en) * 1981-07-31 1989-04-04 Sharp Kabushiki Kaisha Aging method for thin-film electroluminescent display panel
US4527096A (en) * 1984-02-08 1985-07-02 Timex Corporation Drive circuit for capacitive electroluminescent panels

Also Published As

Publication number Publication date
EP0314511B1 (en) 1993-12-22
JPH01117296A (ja) 1989-05-10
US4949019A (en) 1990-08-14
EP0314511A2 (en) 1989-05-03
DE3886503T2 (de) 1994-05-26
EP0314511A3 (en) 1990-08-22
DE3886503D1 (de) 1994-02-03

Similar Documents

Publication Publication Date Title
JPH07109798B2 (ja) 薄膜el表示装置の駆動回路
JPS63314594A (ja) 薄膜elディスプレイユニットの駆動方法および駆動回路
JPH0118434B2 (ja)
US5786797A (en) Increased brightness drive system for an electroluminescent display panel
GB2161011A (en) EL display arrangements
JPH0460316B2 (ja)
JP2728567B2 (ja) Elパネルのエージング方法
US6700568B2 (en) Method for driving capacitive display device
JPS60247694A (ja) 薄膜el表示装置の駆動回路
JPH0748143B2 (ja) 表示装置の駆動方法
JP2693238B2 (ja) 表示装置の駆動方法
JP2619083B2 (ja) 表示装置の駆動方法
JP2533945B2 (ja) 薄膜el表示装置の駆動方法
JPH01115090A (ja) 薄膜elパネルのエージング駆動方法
JP4423732B2 (ja) El素子駆動装置及びel素子のエージング方法
JP2635787B2 (ja) 薄膜el表示装置の駆動方法
JP2664422B2 (ja) 表示装置の駆動方法
JPS648829B2 (ja)
JPH0748135B2 (ja) 薄膜el表示装置の駆動回路
JPH0532876B2 (ja)
JPH04245292A (ja) マトリックス表示パネルのエージング装置
JPS62156696A (ja) 薄膜el表示素子の駆動方法
JPS6319072B2 (ja)
JPH02126590A (ja) 薄膜elパネルのエージング方法
JPS59111B2 (ja) 二重絶縁薄膜elマトリツクスパネルの駆動方法

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080925

Year of fee payment: 16

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080925

Year of fee payment: 16