JP6375176B2 - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP6375176B2 JP6375176B2 JP2014164951A JP2014164951A JP6375176B2 JP 6375176 B2 JP6375176 B2 JP 6375176B2 JP 2014164951 A JP2014164951 A JP 2014164951A JP 2014164951 A JP2014164951 A JP 2014164951A JP 6375176 B2 JP6375176 B2 JP 6375176B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- type column
- circumference
- pillar
- semiconductor device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/025—Manufacture or treatment of FETs having insulated gates [IGFET] of vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0295—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/665—Vertical DMOS [VDMOS] FETs having edge termination structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/40—Crystalline structures
- H10D62/405—Orientations of crystalline planes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/112—Constructional design considerations for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layers, e.g. by using channel stoppers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electrodes Of Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Composite Materials (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
[構造説明]
図1は、本実施の形態の半導体装置(半導体チップ)の構成を模式的に示す平面図である。図2は、本実施の形態の半導体装置の構成を示す断面図である。図2に示す断面は、例えば、図1のA−A部と対応する。本実施の形態の半導体装置(半導体素子)は、縦型のパワーMOSFET(Metal Oxide Semiconductor Field Effect Transistor)である。MOSFETは、MISFET(Metal Insulator Semiconductor Field Effect Transistor)と呼ばれることもある。図3は、本実施の形態の半導体装置のp型カラム領域の構成を示す平面図である。
図2に示すように、セル領域CRには、パワーMOSFETが形成されている。このパワーMOSFETは、半導体基板1S上のエピタキシャル層EPSの主表面に形成されている。エピタキシャル層EPSは、複数のp型カラム領域(p型ピラー、ピラーともいう)PC1と複数のn型カラム領域(n型ピラー、ピラーともいう)NC1とから成る。p型カラム領域PC1とn型カラム領域NC1とはX方向に交互に配置されている。このようなp型カラム領域PC1とn型カラム領域NC1とが周期的に配置された構造を、スーパージャンクション(Superjunction)構造と言う。図3に示すように、p型カラム領域PC1の上面からの平面視における形状は、ライン状(Y方向に長辺を有する矩形状)である。
図2に示すように、中間領域TRには、ゲート引き出し部GPU、ゲート引き出し電極GPE、ソース引き出し領域SPRおよびソース引き出し電極SPEが形成されている。
図2に示すように、周辺領域PERには、フィールドプレート電極(電極、ダミー電極とも言う)FFPが形成されている。
次いで、図4〜図17を参照しながら、本実施の形態の半導体装置の製造方法を説明するとともに、本実施の形態の半導体装置の構成をより明確にする。図4〜図17は、本実施の形態の半導体装置の製造工程を示す断面図または平面図である。本実施の形態の半導体装置は、いわゆる「トレンチフィル法」と呼ばれる方法を用いて製造される。本実施の形態の半導体装置において、セル領域CRおよび中間領域TRのpn接合の耐圧は、例えば、600V〜650V程度、周辺領域PERのpn接合の耐圧は、700V〜750V程度である。
本実施の形態においては、様々な応用例について説明する。なお、実施の形態1等と同様の部位には同一または関連する符号を付し、その繰り返しの説明は省略する。
実施の形態1(図3)においては、セル領域CRおよび中間領域TRに、ライン状のp型カラム領域PC1を配置し、周辺領域PERに、スパイラル状のp型カラム領域PC3を配置したが、中間領域TRのp型カラム領域をスパイラル状としてもよい。
実施の形態1(図3)においては、中間領域TRを区画する矩形状の領域の角部(Ca)を起点として、ここから中間領域TRを囲むように、第1周目のp型カラムを配置したが、起点を変更してもよい。本応用例において、スパイラル状のp型カラム領域PC3の起点S以外は、実施の形態1と同様である。
応用例2(図24)においては、p型カラム領域PC3の起点Sをセル領域CRの角部からずらしたが、起点Sをずらすことにより形成された領域に、ダミーp型カラム領域DCを形成してもよい。本応用例において、ダミーp型カラム領域DC以外は、応用例2と同様である。
実施の形態1(図3)においては、周辺領域PERのp型カラム領域PC3をスパイラル状とし、第n−1周のp型カラムと第n周のp型カラムとの間隔を均一としたが、第n−1周のp型カラムと第n周のp型カラムとの間を変更してもよい。本応用例において、p型カラム領域PC3の第n−1周のp型カラムと第n周のp型カラムとの間隔以外は、実施の形態1と同様である。
応用例4(図26(A))においては、第1周〜第n周までのp型カラムについて、カラムの周回毎にカラム間の間隔を変更したが、各周のp型カラムの角部を起点として間隔を変更してもよい。
本応用例においては、フィールドプレート電極FFPの形状について説明する。図28〜図31は、本実施の形態の応用例6の半導体装置の構成を説明するための平面図または断面図である。実施の形態1においては、フィールドプレート電極FFPを、p型カラム領域PC3とn型カラム領域NC3の境界の上方に配置した。即ち、図28に示すように、フィールドプレート電極FFPを、p型カラム領域PC3のセル領域CR側と逆側の端部の上方に配置した。この場合、フィールドプレート電極FFPは、p型カラム領域PC3と同様に、スパイラル状に配置される。
BC ボディコンタクト領域
Ca 角部
Cb 点
CH チャネル領域
CR セル領域
DC ダミーp型カラム領域
DE ドレイン電極
DT1 溝
DT3 溝
EP エピタキシャル層
EPI エピタキシャル層
EPS エピタキシャル層
FFP フィールドプレート電極
GE ゲート電極
GOX ゲート絶縁膜
GPE ゲート引き出し電極
GPU ゲート引き出し部
IL 層間絶縁膜
NC1 n型カラム領域
NC3 n型カラム領域
PAS 表面保護膜
PC1 p型カラム領域
PC3 p型カラム領域
PER 周辺領域
PF1 導体膜
PR フォトレジスト膜
S 起点
SE ソース電極
SPE ソース引き出し電極
SPR ソース引き出し領域
SR ソース領域
TR 中間領域
Claims (7)
- 第1領域と前記第1領域を囲む第2領域とを有する半導体層と、
前記第1領域の前記半導体層中に形成された第1導電型の複数の第1ピラーおよび前記第1導電型と逆導電型の第2導電型の複数の第2ピラーと、
前記第1領域の前記半導体層の上方に形成された半導体素子と、
前記第2領域の前記半導体層中に形成された前記第1導電型の第3ピラーおよび前記第2導電型の第4ピラーと、
を有し、
前記第1ピラーと前記第2ピラーは交互に配置され、
前記第3ピラーは、前記第1領域をスパイラル状に囲むように配置され、
前記第4ピラーは、前記スパイラル状の第3ピラーの間に配置され、前記第1領域をスパイラル状に囲むように配置され、
前記第1ピラーは、前記半導体層中に形成された第1溝中に配置され、
前記第3ピラーは、前記半導体層中に形成された第2溝中に配置され、
前記スパイラル状の第3ピラーの第1周は角部を有し、角部を構成する第1側面および第2側面は、(100)面または(110)面と対応し、
前記第3ピラーおよび前記第4ピラーは、平面視において矩形状の前記第1領域を、矩形状に少なくもとも2周以上スパイラル状に囲み、
第1周目は、前記矩形状の前記第1領域の各辺に沿って配置され、
第2周目は、前記第1周目の各辺に沿って配置され、
前記第1周目の第1辺と前記第2周目の第1辺との間隔は、前記第1周目の第2辺と前記第2周目の第2辺との間隔と異なる、半導体装置。 - 請求項1記載の半導体装置において、
前記第1周目の第1辺と前記第2周目の第1辺との間隔は、前記第1周目の第2辺と前記第2周目の第2辺との間隔より小さい、半導体装置。 - (a)第1導電型の半導体層の第1領域に複数の第1溝を形成し、前記半導体層の前記第1領域を囲む第2領域に前記第1領域をスパイラル状に囲む第2溝を形成する工程、
(b)前記第1溝および第2溝中に、前記第1導電型と逆導電型の第2導電型の半導体を埋め込むことにより、
(b1)前記第1溝中に第1ピラーを形成するとともに、前記第1ピラー間の前記半導体層よりなる第2ピラーを形成し、
(b2)前記第2溝中に第3ピラーを形成するとともに、前記スパイラル状の第3ピラーの間の前記半導体層よりなる第4ピラーを形成する工程、
を有し、
前記(a)工程は、第1側面と第2側面とで構成される角部を有する前記第2溝を形成する工程であり、
前記(b2)工程は、結晶成長により、前記半導体を前記第2溝に埋め込む工程であり、
前記第1側面および前記第2側面は、(100)面または(110)面と対応し、
前記第2溝は、平面視において矩形状の前記第1領域を、矩形状に少なくもとも3周以上スパイラル状に囲み、
第1周目は、前記矩形状の前記第1領域の各辺に沿って配置され、
第2周目は、前記第1周目の各辺に沿って配置され、
第3周目は、前記第2周目の各辺に沿って配置される、半導体装置の製造方法。 - 請求項3記載の半導体装置の製造方法において、
前記第1溝は、前記第1溝の深さ/幅であるアスペクト比が12以上であり、
前記第2溝は、前記第2溝の深さ/幅であるアスペクト比が12以上である、半導体装置の製造方法。 - 請求項3記載の半導体装置の製造方法において、
前記(b)工程の後、
(c)前記第1領域に、半導体素子を形成する工程を有し、
前記(c)工程は、
(c1)前記第2ピラー上にゲート絶縁膜を介してゲート電極を形成する工程、
(c2)前記第2ピラーの隣の前記第1ピラーに前記第1導電型の半導体領域を形成する工程、
(c3)前記半導体領域の上部にソース領域を形成する工程、
を有する、半導体装置の製造方法。 - 第1領域と前記第1領域を囲む第2領域とを有する半導体層と、
前記第1領域の前記半導体層中に形成された第1導電型の複数の第1ピラーおよび前記第1導電型と逆導電型の第2導電型の複数の第2ピラーと、
前記第1領域の前記半導体層の上方に形成された半導体素子と、
前記第2領域の前記半導体層中に形成された前記第1導電型の第3ピラーおよび前記第2導電型の第4ピラーと、
を有し、
前記第1ピラーと前記第2ピラーは交互に配置され、
前記第3ピラーは、前記第1領域をスパイラル状に囲むように配置され、
前記第4ピラーは、前記スパイラル状の第3ピラーの間に配置され、前記第1領域をスパイラル状に囲むように配置され、
前記第1ピラーは、前記半導体層中に形成された第1溝中に配置され、
前記第3ピラーは、前記半導体層中に形成された第2溝中に配置され、
前記スパイラル状の第3ピラーの第1周は角部を有し、角部を構成する第1側面および第2側面は、(100)面または(110)面と対応し、
前記第3ピラーおよび前記第4ピラーは、平面視において矩形状の前記第1領域を、矩形状に少なくもとも2周以上スパイラル状に囲み、
第1周目は、前記矩形状の前記第1領域の各辺に沿って配置され、
第2周目は、前記第1周目の各辺に沿って配置され、
前記第1周目の第1辺と前記第2周目の第1辺との間隔は、前記第1周目の第2辺と前記第2周目の第2辺との間隔と異なる、半導体装置。 - 請求項6記載の半導体装置において、
前記第1周目の第1辺と前記第2周目の第1辺との間隔は、前記第1周目の第2辺と前記第2周目の第2辺との間隔より小さい、半導体装置。
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014164951A JP6375176B2 (ja) | 2014-08-13 | 2014-08-13 | 半導体装置および半導体装置の製造方法 |
| TW104119302A TWI659534B (zh) | 2014-08-13 | 2015-06-15 | 半導體裝置及半導體裝置之製造方法 |
| KR1020150113242A KR20160020368A (ko) | 2014-08-13 | 2015-08-11 | 반도체 장치 및 반도체 장치의 제조 방법 |
| EP15180684.1A EP2985791A1 (en) | 2014-08-13 | 2015-08-12 | Semiconductor device and manufacturing method for the same |
| CN201520606029.4U CN205081123U (zh) | 2014-08-13 | 2015-08-12 | 半导体器件 |
| CN201510493423.6A CN105374877B (zh) | 2014-08-13 | 2015-08-12 | 半导体器件及半导体器件的制造方法 |
| US14/826,075 US9530838B2 (en) | 2014-08-13 | 2015-08-13 | Semiconductor device and manufacturing method for the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014164951A JP6375176B2 (ja) | 2014-08-13 | 2014-08-13 | 半導体装置および半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2016042497A JP2016042497A (ja) | 2016-03-31 |
| JP6375176B2 true JP6375176B2 (ja) | 2018-08-15 |
Family
ID=53800899
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014164951A Active JP6375176B2 (ja) | 2014-08-13 | 2014-08-13 | 半導体装置および半導体装置の製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US9530838B2 (ja) |
| EP (1) | EP2985791A1 (ja) |
| JP (1) | JP6375176B2 (ja) |
| KR (1) | KR20160020368A (ja) |
| CN (2) | CN105374877B (ja) |
| TW (1) | TWI659534B (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
| US9842911B2 (en) | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
| US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
| JP6375176B2 (ja) * | 2014-08-13 | 2018-08-15 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
| EP3183754A4 (en) | 2014-08-19 | 2018-05-02 | Vishay-Siliconix | Super-junction metal oxide semiconductor field effect transistor |
| JP2017117882A (ja) * | 2015-12-22 | 2017-06-29 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
| DE102016115759B4 (de) * | 2016-08-25 | 2018-06-28 | Infineon Technologies Austria Ag | Verfahren zum herstellen einer superjunction-halbleitervorrichtung und superjunction-halbleitervorrichtung |
| US10643006B2 (en) * | 2017-06-14 | 2020-05-05 | International Business Machines Corporation | Semiconductor chip including integrated security circuit |
| CN114823873B (zh) * | 2022-04-28 | 2023-10-27 | 电子科技大学 | 一种超结功率器件终端结构 |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3117023B2 (ja) * | 1991-05-07 | 2000-12-11 | 富士電機株式会社 | プレーナ型半導体装置及びその製造方法 |
| JP4074051B2 (ja) * | 1999-08-31 | 2008-04-09 | 株式会社東芝 | 半導体基板およびその製造方法 |
| JP4274771B2 (ja) * | 2002-10-04 | 2009-06-10 | 新電元工業株式会社 | 半導体装置 |
| JP4851738B2 (ja) * | 2005-06-29 | 2012-01-11 | 新電元工業株式会社 | 半導体装置 |
| JP2008227474A (ja) * | 2007-02-13 | 2008-09-25 | Toshiba Corp | 半導体装置 |
| JP4670915B2 (ja) * | 2008-08-08 | 2011-04-13 | ソニー株式会社 | 半導体装置 |
| JP4945594B2 (ja) * | 2009-03-16 | 2012-06-06 | 株式会社東芝 | 電力用半導体装置 |
| JP5543758B2 (ja) * | 2009-11-19 | 2014-07-09 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| EP2599107B1 (en) * | 2010-07-26 | 2016-12-21 | STMicroelectronics Srl | Process for filling deep trenches in a semiconductor material body |
| JP6009731B2 (ja) * | 2010-10-21 | 2016-10-19 | 富士電機株式会社 | 半導体装置 |
| JP2012186374A (ja) * | 2011-03-07 | 2012-09-27 | Renesas Electronics Corp | 半導体装置、及びその製造方法 |
| JP5641995B2 (ja) * | 2011-03-23 | 2014-12-17 | 株式会社東芝 | 半導体素子 |
| US8786010B2 (en) * | 2011-04-27 | 2014-07-22 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
| CN103828054B (zh) * | 2011-09-27 | 2018-02-02 | 株式会社电装 | 半导体器件 |
| US20130200499A1 (en) * | 2012-02-03 | 2013-08-08 | Inergy Technology Inc. | Semiconductor device |
| JP2014003200A (ja) * | 2012-06-20 | 2014-01-09 | Renesas Electronics Corp | 縦型パワーmosfetおよび半導体装置 |
| JP6375176B2 (ja) * | 2014-08-13 | 2018-08-15 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
| CN204243047U (zh) * | 2014-11-03 | 2015-04-01 | 吉林华微电子股份有限公司 | 沟槽超级结半导体器件的正交超级结拐角终端 |
| JP6534813B2 (ja) * | 2015-01-08 | 2019-06-26 | ルネサスエレクトロニクス株式会社 | 半導体装置および半導体装置の製造方法 |
-
2014
- 2014-08-13 JP JP2014164951A patent/JP6375176B2/ja active Active
-
2015
- 2015-06-15 TW TW104119302A patent/TWI659534B/zh active
- 2015-08-11 KR KR1020150113242A patent/KR20160020368A/ko not_active Withdrawn
- 2015-08-12 EP EP15180684.1A patent/EP2985791A1/en not_active Withdrawn
- 2015-08-12 CN CN201510493423.6A patent/CN105374877B/zh active Active
- 2015-08-12 CN CN201520606029.4U patent/CN205081123U/zh not_active Expired - Fee Related
- 2015-08-13 US US14/826,075 patent/US9530838B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| EP2985791A1 (en) | 2016-02-17 |
| US9530838B2 (en) | 2016-12-27 |
| KR20160020368A (ko) | 2016-02-23 |
| CN205081123U (zh) | 2016-03-09 |
| CN105374877B (zh) | 2020-09-11 |
| JP2016042497A (ja) | 2016-03-31 |
| TW201607028A (zh) | 2016-02-16 |
| US20160049466A1 (en) | 2016-02-18 |
| TWI659534B (zh) | 2019-05-11 |
| CN105374877A (zh) | 2016-03-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6375176B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP6534813B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP7443702B2 (ja) | 半導体装置 | |
| JP2019117859A (ja) | 半導体装置 | |
| JP7288827B2 (ja) | 半導体装置の製造方法 | |
| US10141397B2 (en) | Semiconductor device and method of manufacturing the same | |
| TWI760453B (zh) | 半導體裝置之製造方法 | |
| EP2421044B1 (en) | Edge Termination Region for Semiconductor Device | |
| JP6557123B2 (ja) | 半導体装置の製造方法 | |
| CN107808861B (zh) | 半导体装置以及制造半导体装置的方法 | |
| US20180097101A1 (en) | Power MOSFET Having Improved Manufacturability, Low On-Resistance and High Breakdown Voltage | |
| US10217857B2 (en) | Super junction MOSFET and method of manufacturing the same | |
| US20250063794A1 (en) | Semiconductor device | |
| JP7495257B2 (ja) | 半導体集積回路、および半導体集積回路の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170519 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20171204 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20171219 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180215 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20180306 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180604 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20180612 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180703 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180723 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6375176 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |