JP5880467B2 - コンパレータ装置、並びに、表示装置及びその駆動方法 - Google Patents
コンパレータ装置、並びに、表示装置及びその駆動方法 Download PDFInfo
- Publication number
- JP5880467B2 JP5880467B2 JP2013019290A JP2013019290A JP5880467B2 JP 5880467 B2 JP5880467 B2 JP 5880467B2 JP 2013019290 A JP2013019290 A JP 2013019290A JP 2013019290 A JP2013019290 A JP 2013019290A JP 5880467 B2 JP5880467 B2 JP 5880467B2
- Authority
- JP
- Japan
- Prior art keywords
- control pulse
- voltage
- light emitting
- circuit
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2014—Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0259—Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/066—Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Manipulation Of Pulses (AREA)
Description
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えている。
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
(a)制御パルス信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
(b)コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えている。
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
(a)制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
(b)コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えている表示装置の駆動方法であって、
制御パルスによってコンパレータ装置の作動/不作動を制御する。
1.本開示のコンパレータ装置、並びに、本開示の表示装置及びその駆動方法、全般に関する説明
2.実施例1(本開示のコンパレータ装置[第1の構成のコンパレータ装置]、並びに、本開示の表示装置及びその駆動方法)
3.実施例2(実施例1の変形[第2の構成のコンパレータ装置])
4.実施例3(実施例1〜実施例2の変形)
5.実施例4(実施例1〜実施例3の変形)
6.実施例5(実施例1〜実施例4の変形)
7.実施例6(実施例1〜実施例5の変形)、その他
本開示のコンパレータ装置、並びに、本開示の表示装置及びその駆動方法(以下、これらを総称して、単に、『本開示』と呼ぶ場合がある)において、比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する構成とすることができる。尚、このような構成を、便宜上、『第1の構成のコンパレータ装置』と呼ぶ。
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有する構成とすることができる。尚、このような構成を、便宜上、『第2の構成のコンパレータ装置』と呼ぶ。
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する形態とすることができる。そして、このような形態を含む第2の構成のコンパレータ装置において、制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する形態とすることができ、この場合、制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する形態とすることができる。
複数の画素は、第1の方向及び第2の方向に2次元マトリクス状に配列され、画素群は第1の方向に沿ってP個の画素ブロックに分割されており、
第1番目の画素ブロックに属する画素を構成する発光部から、第P番目の画素ブロックに属する画素を構成する発光部まで、画素ブロック毎に、順次、一斉に発光させ、且つ、一部の画素ブロックに属する画素を構成する発光部を発光させているとき、残りの画素ブロックに属する画素を構成する発光部を発光させない形態とすることができる。
(a)制御パルスLCPと信号電圧(発光強度信号)VSigに基づく電位とを比較し、比較結果に基づく所定電圧(便宜上、『第1の所定電圧』と呼ぶ)を出力するコンパレータ装置、並びに、
(b)コンパレータ装置からの第1の所定電圧に応じて発光部10に電流を供給し、発光部10を発光させる発光部駆動用トランジスタTRDrv、
を備えている。尚、信号電圧VSigは、具体的には、画素における発光状態(輝度)を制御する映像信号電圧である。ここで、コンパレータ装置は、具体的には、制御パルス線PSL及びデータ線DTLに接続されており、制御パルス線PSLからの鋸波形の電圧変化を有する制御パルスLCPとデータ線DTLからの信号電圧(発光強度信号)VSigに基づく電位とを比較し、比較結果に基づく所定電圧を出力する。また、発光部駆動用トランジスタTRDrvは、コンパレータ装置からの第1の所定電圧の出力によって作動され、以て、電流供給線CSLから発光部10に電流を供給し、発光部10を発光させる。そして、コンパレータ装置は、上記の実施例1のコンパレータ装置12から成る。
信号電圧VSigが入力される信号書込みトランジスタTRSig、
制御パルスLCPが入力され、信号書込みトランジスタTRSigと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタTRLCP、
インバータ回路30、並びに、
信号書込みトランジスタTRSig及び制御パルス用トランジスタTRLCPに一端が接続され、他端がインバータ回路30に接続され、信号書込みトランジスタTRSigの作動に基づき、信号電圧VSigに基づく電位を保持する容量部C1、
を有する。そして、高電位側の電源Vddと低電位側の電源(実施例1では、グランドGND)とを作動電源としている。
信号電圧VSigと制御パルスLCPとを2入力とする差動回路41、及び、
差動回路41に定電流を供給する定電流源42、
から成る比較部を備えている。比較部は、更に、
信号電圧(発光強度信号)VSigが入力される信号書込みトランジスタTRSig、及び、
信号書込みトランジスタTRSigに接続され、信号書込みトランジスタTRSigの作動に基づき、信号電圧VSigに基づく電位を保持する容量部C2、
を有する。そして、差動型コンパレータ装置12’は、高電位側の電源Vddと低電位側の電源(実施例2では、グランドGND)とを作動電源としている。
実施例1〜実施例4において説明したように、容量部C1,C2には、データ線DTLの電位、即ち、信号電圧VSigに基づく電位に応じた電荷が蓄積される。云い換えれば、容量部C1,C2は、信号電圧に基づく電位を保持する。ここで、第1番目の画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素(行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)を、一斉に作動状態とする。そして、第1番目の画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素(行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)が一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素(第1行目の行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)から最終行(具体的には、第180行目)に属する全ての画素(最終行の行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)まで、順次、行われる。
第1番目の画素ブロックにおいて、以上の動作が完了すると、制御パルス生成回路103から、第1番目の画素ブロックに制御パルスLCPが供給される。即ち、第1番目の画素ブロックにおける全画素1を構成する駆動回路11(具体的には、発光部駆動用トランジスタTRDrv)が一斉に作動状態となり、第1番目の画素ブロックに属する全画素1における発光部10が発光する。1つの制御パルスLCPの電圧の絶対値は、時間の経過と共に、増加し、次いで、減少する。尚、図10に示す例では、1つの制御パルスLCPの電圧は、時間の経過と共に、減少し、次いで、増加する。そして、時間の経過と共に変化する制御パルスLCPの電圧によってガンマ補正がなされる。即ち、時間を変数とした制御パルスLCPの電圧の変化率(微分値)の絶対値は、定数2.2に比例する。
[A01]《コンパレータ装置》
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えるコンパレータ装置。
[A02]《コンパレータ装置:第1の構成》
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[A01]に記載のコンパレータ装置。
[A03]制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[A02]に記載のコンパレータ装置。
[A04]制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する[A03]に記載のコンパレータ装置。
[A05]制御部は、インバータ回路に対して直列に接続された抵抗要素を有する[A03]又は[A04]に記載のコンパレータ装置。
[A06]制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する[A03]乃至[A05]のいずれか1項に記載のコンパレータ装置。
[A07]インバータ回路は、インバータが、少なくとも2段縦続接続されて成り、
定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている[A06]に記載のコンパレータ装置。
[A08]《コンパレータ装置:第2の構成》
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有する[A01]に記載のコンパレータ装置。
[A09]]比較部は、更に、
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[A08]に記載のコンパレータ装置。
[A10]制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[A08]又は[A09]に記載のコンパレータ装置。
[A11]制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する[A10]に記載のコンパレータ装置。
[B01]《表示装置》
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えている表示装置。
[B02]複数の画素は、第1の方向及び第2の方向に2次元マトリクス状に配列され、画素群は第1の方向に沿ってP個の画素ブロックに分割されており、
第1番目の画素ブロックに属する画素を構成する発光部から、第P番目の画素ブロックに属する画素を構成する発光部まで、画素ブロック毎に、順次、一斉に発光させ、且つ、一部の画素ブロックに属する画素を構成する発光部を発光させているとき、残りの画素ブロックに属する画素を構成する発光部を発光させないように構成された[B01]に記載の表示装置。
[B03]複数の制御パルスに基づき、発光部が、複数回、発光する[B01]又は[B02]に記載の表示装置。
[B04]複数の制御パルスの時間間隔は一定である[B03]に記載の表示装置。
[B05]1表示フレーム内における制御パルスの数よりも、1表示フレーム内における駆動回路に供給される制御パルスの数は少ない[B01]乃至[B04]のいずれか1項に記載の表示装置。
[B06]1表示フレームにおいて、常に、いずれかの画素ブロックが発光している[B01]乃至[B05]のいずれか1項に記載の表示装置。
[B07]1表示フレームにおいて、発光していない画素ブロックが存在する[B01]乃至[B05]のいずれか1項に記載の表示装置。
[B08]鋸波形の電圧変化を有する制御パルスを生成する制御パルス生成回路を1つ備えている[B01]乃至[B07]のいずれか1項に記載の表示装置。
[B09]1つの制御パルスの電圧の絶対値は、時間の経過と共に、増加し、次いで、減少する[B01]乃至[B08]のいずれか1項に記載の表示装置。
[B10]時間の経過と共に変化する制御パルスの電圧によってガンマ補正がなされる[B09]に記載の表示装置。
[B11]時間を変数とした制御パルスの電圧の変化率の絶対値は、定数2.2に比例する[B10]に記載の表示装置。
[B12]発光部は発光ダイオードから構成されている[B01]乃至[B11]のいずれか1項に記載の表示装置。
[B13]《表示装置:第1の構成》
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[B01]乃至[B12]のいずれか1項に記載の表示装置。
[B14]制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[B13]に記載の表示装置。
[B15]制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する[B14]に記載の表示装置。
[B16]制御部は、インバータ回路に対して直列に接続された抵抗要素を有する[B14]又は[B15]に記載の表示装置。
[B17]制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する[B14]乃至[B16]のいずれか1項に記載の表示装置。
[B18]インバータ回路は、インバータが、少なくとも2段縦続接続されて成り、
定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている[B17]に記載の表示装置。
[B19]《表示装置:第2の構成》
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有する[B01]乃至[B12]のいずれか1項に記載の表示装置。
[B20]]比較部は、更に、
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[B19]に記載の表示装置。
[B21]制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[B19]又は[B20]に記載の表示装置。
[B22]制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する[B21]に記載の表示装置。
[B23]各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素における信号書込みトランジスタは、一斉に作動状態となる[B13]乃至[B22]のいずれか1項に記載の表示装置。
[B24]各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素における信号書込みトランジスタが一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素における信号書込みトランジスタから最終行に属する全ての画素における信号書込みトランジスタまで、順次、行われる[B23]に記載の表示装置。
[B25]各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素における信号書込みトランジスタが一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素における信号書込みトランジスタから最終行に属する全ての画素における信号書込みトランジスタまで、順次、行われた後、該画素ブロックに制御パルスが供給される[B24]に記載の表示装置。
[B26]第2の方向に配列された1列に属する画素は、制御パルス線に接続されており、
制御パルス線には、所定の間隔で、ボルテージフォロワー回路(バッファ回路)が配設されている[B01]乃至[B25]のいずれか1項に記載の表示装置。
[C01]《表示装置の駆動方法》
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えている表示装置の駆動方法であって、
制御パルスによってコンパレータ装置の作動/不作動を制御する表示装置の駆動方法。
Claims (13)
- 制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備え、
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有し、
制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有するコンパレータ装置。 - 制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する請求項1に記載のコンパレータ装置。
- 制御部は、インバータ回路に対して直列に接続された抵抗要素を有する請求項1に記載のコンパレータ装置。
- 制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する請求項1に記載のコンパレータ装置。
- インバータ回路は、インバータが、少なくとも2段縦続接続されて成り、
定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている請求項4に記載のコンパレータ装置。 - 制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備え、
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有し、
制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有するコンパレータ装置。 - 比較部は、更に、
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する請求項6に記載のコンパレータ装置。 - 制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する請求項6に記載のコンパレータ装置。
- 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備え、
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有し、
制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置。 - 発光部は発光ダイオードから構成されている請求項9に記載の表示装置。
- 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備え、
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有し、
制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置。 - 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、制御パルスと信号電圧に基づく電位とを比較する比較部を備えており、
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有し、
制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置の駆動方法であって、
制御パルスによってコンパレータ装置の作動/不作動を制御する表示装置の駆動方法。 - 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、制御パルスと信号電圧に基づく電位とを比較する比較部を備えており、
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有し、
制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置の駆動方法であって、
制御パルスによってコンパレータ装置の作動/不作動を制御する表示装置の駆動方法。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013019290A JP5880467B2 (ja) | 2013-02-04 | 2013-02-04 | コンパレータ装置、並びに、表示装置及びその駆動方法 |
| CN201410039844.7A CN103971632B (zh) | 2013-02-04 | 2014-01-27 | 比较器单元、显示器、以及驱动显示器的方法 |
| US14/165,738 US9697766B2 (en) | 2013-02-04 | 2014-01-28 | Comparator unit, display, and method of driving display |
| US15/613,796 US10255852B2 (en) | 2013-02-04 | 2017-06-05 | Comparator unit, display, and method of driving display |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013019290A JP5880467B2 (ja) | 2013-02-04 | 2013-02-04 | コンパレータ装置、並びに、表示装置及びその駆動方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2014150482A JP2014150482A (ja) | 2014-08-21 |
| JP2014150482A5 JP2014150482A5 (ja) | 2015-04-02 |
| JP5880467B2 true JP5880467B2 (ja) | 2016-03-09 |
Family
ID=51241055
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013019290A Active JP5880467B2 (ja) | 2013-02-04 | 2013-02-04 | コンパレータ装置、並びに、表示装置及びその駆動方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US9697766B2 (ja) |
| JP (1) | JP5880467B2 (ja) |
| CN (1) | CN103971632B (ja) |
Families Citing this family (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP3389037B1 (en) | 2017-04-11 | 2020-12-09 | Samsung Electronics Co., Ltd. | Pixel circuit of display panel |
| EP3389039A1 (en) | 2017-04-13 | 2018-10-17 | Samsung Electronics Co., Ltd. | Display panel and driving method of display panel |
| US10720098B2 (en) * | 2017-11-15 | 2020-07-21 | Facebook Technologies, Llc | Pulse-width-modulation control of micro LED |
| WO2019186725A1 (ja) * | 2018-03-27 | 2019-10-03 | シャープ株式会社 | 表示装置 |
| CN110796985B (zh) * | 2018-07-24 | 2022-03-11 | 群创光电股份有限公司 | 电子装置 |
| KR102583109B1 (ko) | 2019-02-20 | 2023-09-27 | 삼성전자주식회사 | 디스플레이 패널 및 디스플레이 패널의 구동 방법 |
| JP2021082861A (ja) * | 2019-11-14 | 2021-05-27 | 富士電機株式会社 | コンパレータ |
| KR102737522B1 (ko) | 2019-11-25 | 2024-12-04 | 삼성전자주식회사 | 디스플레이 장치 |
| WO2021107485A1 (en) | 2019-11-25 | 2021-06-03 | Samsung Electronics Co., Ltd. | Display apparatus |
| KR102724392B1 (ko) | 2020-02-26 | 2024-11-01 | 삼성전자주식회사 | 디스플레이 모듈 및 디스플레이 장치 |
| CN111243498B (zh) * | 2020-03-17 | 2021-03-23 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示装置 |
| TWI754478B (zh) * | 2020-06-10 | 2022-02-01 | 友達光電股份有限公司 | 畫素電路 |
| CN113077752B (zh) * | 2020-06-10 | 2022-08-26 | 友达光电股份有限公司 | 像素驱动电路 |
| JP7507637B2 (ja) * | 2020-08-28 | 2024-06-28 | 三星電子株式会社 | 表示装置及びその制御方法 |
| US20220068197A1 (en) * | 2020-08-28 | 2022-03-03 | Samsung Electronics Co., Ltd. | Display apparatus and control method thereof |
| JP7782457B2 (ja) * | 2020-11-10 | 2025-12-09 | ソニーグループ株式会社 | 発光装置、発光装置の駆動方法、及び、電子機器 |
| CN113012634A (zh) * | 2021-03-05 | 2021-06-22 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示装置 |
| KR102891656B1 (ko) * | 2021-12-20 | 2025-11-27 | 엘지디스플레이 주식회사 | 자발광 소자들을 포함한 표시장치 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3618689B2 (ja) * | 2001-05-31 | 2005-02-09 | イノテック株式会社 | チョッパ型電圧比較器及びそれを用いたアナログデジタル変換器 |
| JP3892732B2 (ja) * | 2002-01-31 | 2007-03-14 | 株式会社日立製作所 | 表示装置の駆動方法 |
| KR100832613B1 (ko) * | 2003-05-07 | 2008-05-27 | 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 | El 표시 장치 |
| JP4007336B2 (ja) * | 2004-04-12 | 2007-11-14 | セイコーエプソン株式会社 | 画素回路の駆動方法、画素回路、電気光学装置および電子機器 |
| KR101152120B1 (ko) * | 2005-03-16 | 2012-06-15 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
| JP4816653B2 (ja) * | 2008-02-04 | 2011-11-16 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
| JP4640443B2 (ja) * | 2008-05-08 | 2011-03-02 | ソニー株式会社 | 表示装置、表示装置の駆動方法および電子機器 |
| JP2010287601A (ja) * | 2009-06-09 | 2010-12-24 | Panasonic Corp | 発光素子駆動装置 |
| JP5877074B2 (ja) * | 2012-01-24 | 2016-03-02 | ローム株式会社 | コンパレータ、それを用いたオシレータ、dc/dcコンバータの制御回路、dc/dcコンバータ、電子機器 |
-
2013
- 2013-02-04 JP JP2013019290A patent/JP5880467B2/ja active Active
-
2014
- 2014-01-27 CN CN201410039844.7A patent/CN103971632B/zh active Active
- 2014-01-28 US US14/165,738 patent/US9697766B2/en active Active
-
2017
- 2017-06-05 US US15/613,796 patent/US10255852B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US20140218414A1 (en) | 2014-08-07 |
| CN103971632A (zh) | 2014-08-06 |
| US10255852B2 (en) | 2019-04-09 |
| US20170270858A1 (en) | 2017-09-21 |
| US9697766B2 (en) | 2017-07-04 |
| CN103971632B (zh) | 2018-04-17 |
| JP2014150482A (ja) | 2014-08-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5880467B2 (ja) | コンパレータ装置、並びに、表示装置及びその駆動方法 | |
| JP6157178B2 (ja) | 表示装置 | |
| US11562684B2 (en) | Display panel and driving method of the display panel | |
| CN108335674B (zh) | 显示装置 | |
| US9583041B2 (en) | Pixel circuit and driving method thereof, display panel, and display device | |
| JP2014150482A5 (ja) | ||
| KR101005646B1 (ko) | 화상표시장치 | |
| US9818338B2 (en) | Pre-charge driver for light emitting devices (LEDs) | |
| US10102795B2 (en) | Operating method of display device and display device | |
| US9165496B1 (en) | Flat display device with alternating white image driving periods | |
| WO2015122305A1 (ja) | 発光素子駆動回路、表示装置、及び、a/d変換回路 | |
| KR102496782B1 (ko) | 전압변환 회로 및 이를 구비한 유기발광 표시장치 | |
| US20220028328A1 (en) | LED Driving Device and LED Driving Method | |
| KR101968117B1 (ko) | 유기발광 표시장치 및 이의 구동방법 | |
| US11398178B2 (en) | Pixel driving circuit, method, and display apparatus | |
| US20110157118A1 (en) | Drive circuit and display device | |
| US20150255018A1 (en) | Display apparatus and electronic device including the same | |
| KR102029608B1 (ko) | Oled 게이트 구동회로 프레임워크 | |
| TW202025115A (zh) | 用於微發光元件陣列的電流驅動數位像素裝置 | |
| US10978004B2 (en) | Data driver, display device, and electronic apparatus | |
| KR20200120835A (ko) | 주사 구동부 및 표시 장치 | |
| KR100619412B1 (ko) | 평판표시장치용 드라이버 | |
| CN111179823B (zh) | 显示设备 | |
| EP4202895A1 (en) | Pixel arrangement |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150213 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150213 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20151022 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151104 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151209 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20160105 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160118 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5880467 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |