[go: up one dir, main page]

JP5880467B2 - コンパレータ装置、並びに、表示装置及びその駆動方法 - Google Patents

コンパレータ装置、並びに、表示装置及びその駆動方法 Download PDF

Info

Publication number
JP5880467B2
JP5880467B2 JP2013019290A JP2013019290A JP5880467B2 JP 5880467 B2 JP5880467 B2 JP 5880467B2 JP 2013019290 A JP2013019290 A JP 2013019290A JP 2013019290 A JP2013019290 A JP 2013019290A JP 5880467 B2 JP5880467 B2 JP 5880467B2
Authority
JP
Japan
Prior art keywords
control pulse
voltage
light emitting
circuit
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
JP2013019290A
Other languages
English (en)
Other versions
JP2014150482A (ja
JP2014150482A5 (ja
Inventor
菊地 健
健 菊地
高明 杉山
高明 杉山
丈裕 御園生
丈裕 御園生
大賀 玄一郎
玄一郎 大賀
尚浩 北
尚浩 北
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP2013019290A priority Critical patent/JP5880467B2/ja
Priority to CN201410039844.7A priority patent/CN103971632B/zh
Priority to US14/165,738 priority patent/US9697766B2/en
Publication of JP2014150482A publication Critical patent/JP2014150482A/ja
Publication of JP2014150482A5 publication Critical patent/JP2014150482A5/ja
Application granted granted Critical
Publication of JP5880467B2 publication Critical patent/JP5880467B2/ja
Priority to US15/613,796 priority patent/US10255852B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2014Display of intermediate tones by modulation of the duration of a single pulse during which the logic level remains constant
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Transforming Electric Information Into Light Information (AREA)
  • Manipulation Of Pulses (AREA)

Description

本開示は、コンパレータ装置、並びに、表示装置及びその駆動方法に関する。
発光素子として発光ダイオード(LED)を用いた発光ダイオード表示装置の開発が、鋭意、進められている。発光ダイオード表示装置においては、赤色発光ダイオードから成る発光部が赤色発光副画素(サブピクセル)として機能し、緑色発光ダイオードから成る発光部が緑色発光副画素として機能し、青色発光ダイオードから成る発光部が青色発光副画素として機能し、これらの3種類の副画素の発光状態によってカラー画像を表示する。例えば、対角40インチのフルHD(High Definition)高精細フルカラー表示装置においては、画面の水平方向の画素数が1920、画面の垂直方向の画素数が1080である。従って、この場合、実装する発光ダイオードの個数は、1920×1080×(1画素を構成するのに要する赤色発光ダイオード、緑色発光ダイオード、青色発光ダイオードの3種類の発光ダイオードの個数)であり、約600万個となる。
有機エレクトロルミネッセンス素子(以下、単に、有機EL素子と略称する)を発光部として用いた有機エレクトロルミネッセンス表示装置(以下、単に、有機EL表示装置と略称する)においては、発光部を駆動する駆動回路として、発光デューティ固定の可変定電流駆動法が広く使用されており、また、発光ばらつき軽減の観点から、PWM駆動の有機EL表示装置が、例えば、特開2003−223136に開示されている。この特許公開公報に開示された有機EL表示装置の駆動方法においては、1フレーム期間の初めの第1の期間に、全画素内の電流駆動型発光素子の発光を停止させた状態で、全画素に映像信号電圧を書き込み、1フレーム期間の第1の期間に続く第2の期間に、各画素に書き込まれた映像信号電圧により決定される少なくとも1回の発光期間内に、全画素の電流駆動型発光素子を一斉に発光させる。
特開2003−223136
ところで、発光ダイオードにおいては、駆動電流量の増加によってスペクトル波長にブルーシフトが生じ、発光波長が変化してしまう。従って、可変定電流駆動では、単色色度点が輝度(駆動電流量)によって変化してしまうといった難点がある。このような問題を回避するためには、発光ダイオードをPWM駆動法に基づき駆動する必要がある。然るに、上記特許公開公報に開示された有機EL素子の駆動回路を、発光ダイオードから成る発光部の駆動回路に適用した場合、以下に述べる問題点がある。即ち、上記特許公開公報に開示された有機EL素子の駆動回路にあっては、1つの画素に1つのコンパレータ回路を設ける必要がある。従って、フルHD高精細フルカラー表示装置にあっては、約600万個のコンパレータ回路が必要とされる。すると、コンパレータ回路における暗電流が1マイクロアンペアであったとしても、表示装置全体では約6アンペアの暗電流が流れることになり、大きな消費電力となってしまう。
従って、本開示の目的は、流れる暗電流あるいは貫通電流を低減させ得る構成、構造を有するコンパレータ装置、並びに、発光部を駆動する駆動回路を係るコンパレータ装置から構成した表示装置及びその駆動方法を提供することにある。
上記の目的を達成するための本開示のコンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えている。
上記の目的を達成するための本開示の表示装置は、
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
(a)制御パルス信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
(b)コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えている。
上記の目的を達成するための本開示の表示装置の駆動方法は、
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
(a)制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
(b)コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えている表示装置の駆動方法であって、
制御パルスによってコンパレータ装置の作動/不作動を制御する。
本開示によれば、コンパレータ装置を作動させる必要がないときには、制御パルスによって比較部を不作動とすることができるため、簡素な回路構成であるにも拘わらず、コンパレータ装置を流れる暗電流あるいは貫通電流を低減させることができる。
図1は、実施例1の表示装置におけるチョッパー型コンパレータ装置を含む駆動回路及び発光部から構成された画素の等価回路図である。 図2は、実施例1の表示装置における発光部及び駆動回路から構成された画素等の概念図である。 図3は、実施例1の表示装置を構成する回路の概念図である。 図4は、実施例1の表示装置におけるチョッパー型コンパレータ装置の動作を説明するためのタイミング波形図である。 図5は、参考例の表示装置におけるチョッパー型コンパレータ装置の問題点を説明するためのタイミング波形図である。 図6は、実施例2の表示装置における差動型コンパレータ装置を含む駆動回路及び発光部から構成された画素の等価回路図である。 図7は、実施例3の表示装置におけるチョッパー型コンパレータ装置を含む駆動回路及び発光部から構成された画素の等価回路図である。 図8は、実施例4の表示装置におけるチョッパー型コンパレータ装置を含む駆動回路及び発光部から構成された画素の等価回路図である。 図9は、実施例4の表示装置におけるチョッパー型コンパレータ装置の作用、効果の1つを説明するための波形図である。 図10は、実施例5の表示装置における1つの画素の動作を説明するための制御パルス等を示す模式図である。 図11は、実施例5の表示装置における画素ブロックへの複数の制御パルスの供給を模式的に示す図である。 図12は、実施例5の表示装置の変形例における画素ブロックへの複数の制御パルスの供給を模式的に示す図である。 図13は、実施例6の表示装置を構成する回路の概念図である。 図14Aは、本開示の表示装置における制御パルス生成回路の概念図であり、図14Bは、実施例6の表示装置におけるボルテージフォロワー回路(バッファ回路)の回路図である。
以下、図面を参照して、実施例に基づき本開示を説明するが、本開示は実施例に限定されるものではなく、実施例における種々の数値や材料は例示である。尚、説明は、以下の順序で行う。
1.本開示のコンパレータ装置、並びに、本開示の表示装置及びその駆動方法、全般に関する説明
2.実施例1(本開示のコンパレータ装置[第1の構成のコンパレータ装置]、並びに、本開示の表示装置及びその駆動方法)
3.実施例2(実施例1の変形[第2の構成のコンパレータ装置])
4.実施例3(実施例1〜実施例2の変形)
5.実施例4(実施例1〜実施例3の変形)
6.実施例5(実施例1〜実施例4の変形)
7.実施例6(実施例1〜実施例5の変形)、その他
[本開示のコンパレータ装置、並びに、本開示の表示装置及びその駆動方法、全般に関する説明]
本開示のコンパレータ装置、並びに、本開示の表示装置及びその駆動方法(以下、これらを総称して、単に、『本開示』と呼ぶ場合がある)において、比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する構成とすることができる。尚、このような構成を、便宜上、『第1の構成のコンパレータ装置』と呼ぶ。
そして、第1の構成のコンパレータ装置において、制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する形態とすることができる。そして、この場合、制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する形態とすることができる。そして、これらの形態を含む第1の構成のコンパレータ装置において、制御部は、インバータ回路に対して直列に接続された抵抗要素を有する形態とすることができる。また、これらの形態を含む第1の構成のコンパレータ装置において、制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する形態とすることができ、更には、インバータ回路は、インバータが少なくとも2段縦続接続されて成り、定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている形態とすることができる。
あるいは又、本開示において、比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有する構成とすることができる。尚、このような構成を、便宜上、『第2の構成のコンパレータ装置』と呼ぶ。
そして、第2の構成のコンパレータ装置において、比較部は、更に、
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する形態とすることができる。そして、このような形態を含む第2の構成のコンパレータ装置において、制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する形態とすることができ、この場合、制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する形態とすることができる。
上記の各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法にあっては、複数の画素が第1の方向及び第2の方向に2次元マトリクス状に配列されているが、第1の方向に沿って配列された画素群を『列方向画素群』と呼ぶ場合があるし、第2の方向に沿って配列された画素群を『行方向画素群』と呼ぶ場合がある。第1の方向を表示装置における垂直方向とし、第2の方向を表示装置における水平方向とした場合、列方向画素群とは垂直方向に配列された画素群を意味し、行方向画素群とは水平方向に配列された画素群を意味する。
上記の各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法において、
複数の画素は、第1の方向及び第2の方向に2次元マトリクス状に配列され、画素群は第1の方向に沿ってP個の画素ブロックに分割されており、
第1番目の画素ブロックに属する画素を構成する発光部から、第P番目の画素ブロックに属する画素を構成する発光部まで、画素ブロック毎に、順次、一斉に発光させ、且つ、一部の画素ブロックに属する画素を構成する発光部を発光させているとき、残りの画素ブロックに属する画素を構成する発光部を発光させない形態とすることができる。
上記の各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法にあっては、複数の制御パルスに基づき、発光部が、複数回、発光する形態とすることができる。そして、この場合、複数の制御パルスの時間間隔は一定であることが好ましい。
また、上記の各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法にあっては、1表示フレーム内における制御パルスの数よりも、1表示フレーム内における駆動回路に供給される制御パルスの数は少ない形態とすることができる。この形態は、1表示フレームにおいて一連の複数の制御パルスを生成し、一の画素ブロックに属する画素を構成する発光部を発光させないとき、一連の複数の制御パルスの一部をマスクして、一の画素ブロックに属する画素を構成する駆動回路には制御パルスを供給しないことで達成することができる。
更には、以上に説明した各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法にあっては、1表示フレームにおいて、常に、いずれかの画素ブロックが発光している構成とすることができるし、あるいは又、1表示フレームにおいて、発光していない画素ブロックが存在する構成とすることができる。
更には、以上に説明した各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法において、1つの制御パルスの電圧の絶対値は、時間の経過と共に、増加し、次いで、減少する形態であることが好ましい。これによって、各画素ブロックに属する全画素を構成する発光部を、同じタイミングで発光させることができる。即ち、各画素ブロックに属する全画素を構成する発光部の発光の時間的重心を揃える(一致させる)ことができる。そして、この場合、時間の経過と共に変化する制御パルスの電圧によってガンマ補正がなされることが好ましく、これによって、表示装置の回路全体の簡素化を図ることができる。尚、時間を変数とした制御パルスの電圧の変化率(微分値)の絶対値は、定数2.2に比例する形態とすることが好ましい。
更には、以上に説明した各種の好ましい構成、形態を含む本開示の表示装置及びその駆動方法において、発光部は発光ダイオード(LED)から構成されている形態とすることができる。発光ダイオードは、周知の構成、構造の発光ダイオードとすることができる。即ち、発光ダイオードの発光色に依って、最適な構成、構造を有し、適切な材料から作製された発光ダイオードを選択すればよい。発光ダイオードを発光部とする表示装置にあっては、赤色発光ダイオードから成る発光部が赤色発光副画素(サブピクセル)として機能し、緑色発光ダイオードから成る発光部が緑色発光副画素として機能し、青色発光ダイオードから成る発光部が青色発光副画素として機能し、これらの3種類の副画素によって1画素が構成され、これらの3種類の副画素の発光状態によってカラー画像を表示することができる。尚、本開示における『1画素』は、このような表示装置における「1副画素」に相当するので、このような表示装置における「1副画素」を、『1画素』と読み替えればよい。3種類の副画素によって1画素を構成する場合、3種類の副画素の配列として、デルタ配列、ストライプ配列、ダイアゴナル配列、レクタングル配列を挙げることができる。そして、発光ダイオードを、PWM駆動法に基づき、しかも、定電流駆動することで、発光ダイオードのスペクトル波長にブルーシフトが生じることを防止することができる。また、3つのパネルを準備し、第1のパネルを赤色発光ダイオードから成る発光部から構成し、第2のパネルを緑色発光ダイオードから成る発光部から構成し、第3のパネルを青色発光ダイオードから成る発光部から構成し、これらの3つのパネルからの光を、例えば、ダイクロイック・プリズムを用いて纏めるプロジェクタへ適用することもできる。
尚、以上に説明した各種の好ましい構成、形態を含む本開示の表示装置において、第2の方向に配列された1列に属する画素は、制御パルス線に接続されており、制御パルス線には、所定の間隔(所定の画素数毎に)で、ボルテージフォロワー回路(バッファ回路)が配設されている構成とすることができ、これによって、制御パルス線を伝送される制御パルスに波形鈍りが生じ難くなる。ここで、例えば、第2の方向に沿った1列に属する画素(行方向画素群における画素)の10乃至20に対して、1つのボルテージフォロワー回路を配設する構成を例示することができるが、このような構成に限定するものではない。
更には、以上に説明した各種の好ましい構成、形態を含む本開示の表示装置にあっては、各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素(行方向画素群)における信号書込みトランジスタは、一斉に作動状態となる構成とすることができる。そして、このような構成にあっては、各画素ブロックにおいて、行方向画素群における信号書込みトランジスタが一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素(第1行目の行方向画素群)における信号書込みトランジスタから最終行に属する全ての画素(最終行の行方向画素群)における信号書込みトランジスタまで、順次、行われる構成とすることができ、更には、各画素ブロックにおいて、行方向画素群における信号書込みトランジスタが一斉に作動状態となる動作が、第1行目の行方向画素群における信号書込みトランジスタから最終行の行方向画素群における信号書込みトランジスタまで、順次、行われた後、該画素ブロックに制御パルスが供給される構成とすることができる。尚、各画素ブロックにおいて、行方向画素群における信号書込みトランジスタが一斉に作動状態となる動作が、第1行目の行方向画素群における信号書込みトランジスタから最終行の行方向画素群における信号書込みトランジスタまで、順次、行われる期間を、『信号電圧書込み期間』と呼び、各画素ブロックに属する全画素を構成する発光部が一斉に発光している期間を、『画素ブロック発光期間』と呼ぶ場合がある。
更には、以上に説明した各種の好ましい構成、形態を含む本開示の表示装置にあっては、鋸波形の電圧変化を有する制御パルスを生成する制御パルス生成回路を1つ備えている形態とすることができる。そして、このような形態を採用することで、一連の制御パルスにばらつきが生じることがなく、正確に発光部の発光の制御を行うことができる。あるいは又、以上に説明した各種の好ましい形態、構成を含む本開示の表示装置にあっては、鋸波形の電圧変化を有する制御パルスを生成する制御パルス生成回路を、複数、備えている形態とすることができる。そして、このような形態を採用することで、Pの値として、より大きな値を採用することができる。尚、複数の制御パルス生成回路によって生成される制御パルスの形状は、出来る限り同形であることが好ましく、また、複数の制御パルス生成回路によって生成される制御パルスの位相は、ずれている(位相差がある)ことが好ましい。
実施例1は、本開示のコンパレータ装置、具体的には、第1の構成のコンパレータ装置、並びに、本開示の表示装置及びその駆動方法に関する。実施例1のコンパレータ装置の等価回路図を図1に示し、実施例1の表示装置における発光部及び駆動回路から構成された画素等の概念図を図2に示し、実施例1の表示装置を構成する回路の概念図を図3に示す。図面の簡素化のため、図3あるいは後述する図13には3×5個の画素を図示している。
実施例1のコンパレータ装置12は、制御パルスLCPと信号電圧VSigに基づく電位とを比較する比較部、及び、制御パルスLCPによって比較部の作動/不作動を制御する制御部35を備えている。
実施例1の表示装置は、発光部10、及び、発光部10を駆動する駆動回路11から構成された画素(より具体的には、副画素であり、以下においても同様である)1が、複数、2次元マトリクス状に配列されて成る。具体的には、複数の画素1は、第1の方向及び第2の方向に2次元マトリクス状に配列されている。そして、画素群は第1の方向に沿ってP個の画素ブロックに分割されている。各駆動回路11は、
(a)制御パルスLCPと信号電圧(発光強度信号)VSigに基づく電位とを比較し、比較結果に基づく所定電圧(便宜上、『第1の所定電圧』と呼ぶ)を出力するコンパレータ装置、並びに、
(b)コンパレータ装置からの第1の所定電圧に応じて発光部10に電流を供給し、発光部10を発光させる発光部駆動用トランジスタTRDrv
を備えている。尚、信号電圧VSigは、具体的には、画素における発光状態(輝度)を制御する映像信号電圧である。ここで、コンパレータ装置は、具体的には、制御パルス線PSL及びデータ線DTLに接続されており、制御パルス線PSLからの鋸波形の電圧変化を有する制御パルスLCPとデータ線DTLからの信号電圧(発光強度信号)VSigに基づく電位とを比較し、比較結果に基づく所定電圧を出力する。また、発光部駆動用トランジスタTRDrvは、コンパレータ装置からの第1の所定電圧の出力によって作動され、以て、電流供給線CSLから発光部10に電流を供給し、発光部10を発光させる。そして、コンパレータ装置は、上記の実施例1のコンパレータ装置12から成る。
実施例1のコンパレータ装置12はチョッパー型コンパレータ装置から成る。また、実施例1の表示装置は、鋸波形の電圧変化を有する制御パルスLCPを生成する制御パルス生成回路103を備えている。
あるいは又、実施例1の表示装置は、発光部10、及び、信号電圧VSigに基づく電位に応じた時間だけ発光部10を発光させる駆動回路11から構成された画素1が、複数、2次元マトリクス状に配列され成る表示装置である。ここで、例えば、駆動回路11は、上記の実施例1のコンパレータ装置12を備えており、制御パルスLCP及び信号電圧VSigがコンパレータ装置12に入力され、制御パルスLCPの鋸波形の電圧と信号電圧VSigに基づく電位との比較結果に基づくコンパレータ装置12の出力によって発光部10が作動される。
ここで、実施例1のコンパレータ装置12は、上述したとおり、第1の構成のコンパレータ装置から成り、具体的には、比較部は、
信号電圧VSigが入力される信号書込みトランジスタTRSig
制御パルスLCPが入力され、信号書込みトランジスタTRSigと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタTRLCP
インバータ回路30、並びに、
信号書込みトランジスタTRSig及び制御パルス用トランジスタTRLCPに一端が接続され、他端がインバータ回路30に接続され、信号書込みトランジスタTRSigの作動に基づき、信号電圧VSigに基づく電位を保持する容量部C1
を有する。そして、高電位側の電源Vddと低電位側の電源(実施例1では、グランドGND)とを作動電源としている。
信号書込みトランジスタTRSig、制御パルス用トランジスタTRLCP及び発光部駆動用トランジスタTRDrvは、ゲート電極、チャネル形成領域及びソース/ドレイン電極から構成された、従来の電界効果トランジスタから成る。信号書込みトランジスタTRSigはnチャネル型の電界効果トランジスタであり、制御パルス用トランジスタTRLCP及び発光部駆動用トランジスタTRDrvはpチャネル型の電界効果トランジスタであるが、このようなチャネル型に限定するものではない。
信号書込みトランジスタTRSigのゲート電極は、走査線SCLを介して、表示装置に備えられた走査回路102に接続されている。また、信号書込みトランジスタTRSigの一方のソース/ドレイン電極は、データ線DTLを介して、表示装置に備えられた画像信号出力回路104に接続されている。更には、信号書込みトランジスタTRSigの他方のソース/ドレイン電極は、容量部C1の一端に接続されている。
制御パルス用トランジスタTRLCPのゲート電極は、走査線SCLを介して、表示装置に備えられた走査回路102に接続されている。また、制御パルス用トランジスタTRLCPの一方のソース/ドレイン電極は、制御パルス線PSLを介して、表示装置に備えられた制御パルス生成回路103に接続されている。更には、制御パルス用トランジスタTRLCPの他方のソース/ドレイン電極は、容量部C1の一端に接続されている。
発光部駆動用トランジスタTRDrvのゲート電極は、インバータ回路30の出力端に接続されている。また、発光部駆動用トランジスタTRDrvの一方のソース/ドレイン電極は、電流供給線CSLを介して、表示装置に備えられた定電流供給部101に接続されている。更には、発光部駆動用トランジスタTRDrvの他方のソース/ドレイン電極は、発光部10に接続されている。
そして、信号書込みトランジスタTRSigには信号電圧(発光強度信号)VSigが入力される。一方、制御パルス用トランジスタTRLCPには、鋸波形の電圧変化を有する制御パルスLCPが入力される。
容量部C1の他端は、インバータ回路30の入力端(入力ノード)に接続されている。また、発光部10は発光ダイオードから成る。尚、定電流供給部101、走査回路102、制御パルス生成回路103、画像信号出力回路104等は、表示装置に配設されていてもよいし、外部に配設されていてもよい。
信号書込みトランジスタTRSig及び制御パルス用トランジスタTRLCPは、走査線SCLを通して走査回路102から与えられる走査信号の論理(レベル)に応じてオン/オフ動作を行う。そして、信号書込みトランジスタTRSigと制御パルス用トランジスタTRLCPとは、上述したとおり、逆導電型のトランジスタから成るので、互いに逆相(逆論理)の信号でオン/オフ動作を行う。
容量部C1は、その一端が信号書込みトランジスタTRSig及び制御パルス用トランジスタTRLCPの各他端、即ち、nチャネル型の信号書込みトランジスタTRSigのソース電極、及び、pチャネル型の制御パルス用トランジスタTRLCPのドレイン電極に接続されている。そして、容量部C1は、信号書込みトランジスタTRSigの作動に基づき、信号電圧VSigに基づく電位を保持する。
インバータ回路30は、インバータが例えば2段縦続接続された構成となっている。また、インバータ回路30の出力端(出力ノード)は、発光部駆動用トランジスタTRDrvのゲート電極に接続されている。インバータ回路30の1段目は、CMOSインバータ31から構成されている。1段目のCMOSインバータ31は、ゲート電極が共通に接続され、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続されたpチャネル型の電界効果トランジスタTR11とnチャネル型の電界効果トランジスタTR12とから成る。1段目のCMOSインバータ31の入力端(入力ノード)と出力端(出力ノード)との間には、これらの入力端と出力端との間を選択的に短絡/開放する第1スイッチ部331として、例えば、nチャネル型の電界効果トランジスタTR10が配設されている。第1スイッチ部331は、走査線SCLを通して与えられる走査信号の論理(レベル)に応じてオン(短絡)/オフ(開放)動作を行う。
インバータ回路30の2段目は、CMOSインバータ32から構成されている。2段目のCMOSインバータ32は、ゲート電極が共通に接続され、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続されたpチャネル型の電界効果トランジスタTR15とnチャネル型の電界効果トランジスタTR16とから成る。
1段目のCMOSインバータ31の出力端と2段目のCMOSインバータ32の入力端との間には、これらの出力端と入力端との間を選択的に短絡/開放する第2スイッチ部332として、例えば、pチャネル型の電界効果トランジスタTR13が配設されている。第2スイッチ部332は、走査線SCLを通して与えられる走査信号の論理(レベル)に応じてオン(短絡)/オフ(開放)動作を行う。ここで、第1スイッチ部331と第2スイッチ部332とは、逆導電型のトランジスタから成り、互いに逆相(逆論理)の信号でオン/オフ動作を行う。
2段目のCMOSインバータ32の入力端と低電位側の電源GNDとの間には、2段目のCMOSインバータ32の入力端を選択的に接地する第3スイッチ部333として、例えば、nチャネル型の電界効果トランジスタTR14が配設されている。第3スイッチ部333は、走査線SCLを通して与えられる走査信号の論理(レベル)に応じてオン(接地)/オフ(開放)動作を行う。ここで、第2スイッチ部332と第3スイッチ部333とは、逆導電型のトランジスタから成るので、互いに逆相(逆論理)の信号でオン/オフ動作を行う。
そして、2段目のCMOSインバータ32の出力端、即ち、インバータ回路30の出力端が、実施例1のチョッパー型コンパレータ装置12の出力端となる。この出力端には、発光部駆動用トランジスタTRDrvのゲート電極が接続されている。発光部駆動用トランジスタTRDrvは、インバータ回路30から第1の所定電圧(L)が出力されたときオン状態となり、発光部10に電流を供給する。この発光部駆動用トランジスタTRDrvの駆動の下に、発光部10が発光する。
以上に説明した構成のチョッパー型コンパレータ装置12は、参考例である。そして、この参考例のチョッパー型コンパレータ装置12の動作について、図5のタイミング波形図を用いて説明する。
ここで、図5あるいは後述する図4には、走査線SCLの電位(走査信号の電位)、制御パルスLCPの電位、データ線DTLの電位(信号電圧VSigの電位)、b点(容量部C1の一端)の電位、a点(容量部C1の他端)の電位、貫通電流、及び、発光部10の発光状態等が示されている。尚、理解を容易にするために、或る1つの画素ブロックにおける或る1つの画素の動作について説明するものとする。また、図5あるいは後述する図4には、1表示フレームにおいて、1つの制御パルスLCPのみを図示する。
先ず、走査線SCLの電位が高レベルの期間では、信号書込みトランジスタTRSig、第1スイッチ部331及び第3スイッチ部333がオン状態となり、制御パルス用トランジスタTRLCP及び第2スイッチ部332がオフ状態となる。すると、信号書込みトランジスタTRSigによってデータ線DTLの電位(信号電圧VSigの電位)が取り込まれ、容量部C1に印加されるため、b点の電位がデータ線DTLの電位となる。また、第1スイッチ部331によって1段目のCMOSインバータ31の入力端と出力端との間が短絡されるため、a点の電位が1段目のCMOSインバータ31の閾値(反転レベル)、即ち、高電位側の電源Vddと低電位側の電源GNDの中間電位となる。これにより、容量部C1には、データ線DTLの電位、即ち、信号電圧VSigに基づく電位に応じた電荷が蓄積される。
次に、走査線SCLの電位が低レベルの期間では、信号書込みトランジスタTRSig、第1スイッチ部331、及び、第3スイッチ部333がオフ状態となり、制御パルス用トランジスタTRLCP及び第2スイッチ部332がオン状態となる。すると、制御パルス用トランジスタTRLCPによって制御パルスLCPの電位が取り込まれ、容量部C1に印加されるため、b点の電位が制御パルスLCPの電位となる。このとき、信号電圧VSigに基づく電位に応じた電荷が蓄積された容量部C1に対して、制御パルスLCPの電位が印加されることで、a点の電位、即ち、1段目のCMOSインバータ31の入力電圧が、信号電圧VSigに基づく電位と制御パルスLCPの電位との差電圧となる。
信号電圧VSigに基づく電位と制御パルスLCPの電位との差電圧は、1段目のCMOSインバータ31で反転され、第2スイッチ部332がオン状態にあることで、更に2段目のCMOSインバータ32で反転され、第1の所定電圧(L)として出力され、発光部駆動用トランジスタTRDrvのゲート電極に与えられる。そして、第1の所定電圧に基づく発光部駆動用トランジスタTRDrvの制御の下に発光部10の駆動が行われる。その結果、a点の電位が1段目のCMOSインバータ31の閾値である中間電位を下回る期間において、発光部10が発光状態となる。
ところで、以上に動作を説明したチョッパー型コンパレータ装置の参考例では、図5のタイミング波形図において、第3番目の表示フレームに示すように、白表示時にはa点の電位は常に、1段目のCMOSインバータ31の反転レベル(中間電位)の付近にある。そのため、コンパレータ装置を作動させる必要がないとき、即ち、制御パルスLCPの高レベル区間(鋸波形の電圧が閾値電圧を超える区間)で、1段目のCMOSインバータ31を構成する電界効果トランジスタTR11,TR12に貫通電流が流れる。尚、図5のタイミング波形図において、第1番目の表示フレームは、黒表示時の電位関係を表わしている。
この貫通電流については、チョッパー型コンパレータ装置に限らず、後述する実施例2の差動型コンパレータ装置に対しても云える問題である。即ち、後述する実施例2の差動型コンパレータ装置の場合、定電流源42を用いているため、常に貫通電流が流れることになる。実施例1にあっては、制御パルスLCPによってコンパレータ装置の作動/不作動が制御される。そして、これによって、駆動回路11を流れる暗電流あるいは貫通電流を低減させることができる。
即ち、実施例1において、コンパレータ装置12は、制御パルスLCPによってコンパレータ装置12の作動/不作動を制御する制御部35を有する。具体的には、制御部35は、比較部、特に、インバータ回路30の作動/不作動を制御することによって、コンパレータ装置12の作動/不作動を制御する。また、実施例1の表示装置の駆動方法にあっても、制御パルスLCPによってコンパレータ装置12の作動/不作動を制御する。
制御部35は、インバータ回路30、より具体的には、1段目のCMOSインバータ31に対して直列に接続され、制御パルスLCPの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路(便宜上、『第1スイッチ回路』と呼ぶ)として、例えば、pチャネル型電界効果トランジスタTR17を有している。pチャネル型電界効果トランジスタTR17は、コンパレータ装置12を作動させる必要がないとき、即ち、制御パルスLCPの高レベル区間(鋸波形の電圧が閾値電圧を超える区間)で、オフ状態となり、1段目のCMOSインバータ31を高電位側の電源Vddから切り離すことで、コンパレータ装置12を不作動とする。
ここで、制御パルスLCPの鋸波形の振幅は、信号電圧(発光強度信号)VSigの可変範囲内に収まっていればよく、その電位の絶対値には任意性がある。従って、図1に示した例では、制御パルスLCPの高レベル区間の電位がほぼ電源Vddの電位になるように設定し、制御パルスLCPの高レベル区間で、pチャネル型電界効果トランジスタTR17がオフ状態となることによって1段目のCMOSインバータ31を電源Vddから切り離すようにしている。
一方、制御パルスLCPの高レベル区間であっても、走査線SCLを通して与えられる走査信号が高レベルになるときには、コンパレータ装置12を作動させる必要がある。そのため、制御部35は、pチャネル型電界効果トランジスタTR17に加えて、第2スイッチ回路として、例えば、pチャネル型電界効果トランジスタTR18を有している。pチャネル型電界効果トランジスタTR18は、第1スイッチ回路を構成するpチャネル型電界効果トランジスタTR17に対して並列に接続されている。pチャネル型電界効果トランジスタTR18のゲート電極には、インバータ14を介して走査信号が印加される。これにより、第2スイッチ回路を構成するpチャネル型電界効果トランジスタTR18は、走査信号が高レベルになるとオン状態となり、1段目のCMOSインバータ31を電源Vddに接続する。
上記の構成の実施例1のチョッパー型コンパレータ装置12の動作について、図4のタイミング波形図を用いて、白表示時の第3番目の表示フレームに着目して説明する。
前述したように、白表示時にはa点の電位は常に、1段目のCMOSインバータ31の反転レベル(中間電位)の付近にある。これに対し、制御部35を構成する第1スイッチ回路(pチャネル型電界効果トランジスタTR17)は、制御パルスLCPの鋸波形の電圧が閾値電圧を超える区間でオフ状態となり、1段目のCMOSインバータ31を電源Vddから切り離し、コンパレータ装置12を不作動とする。これによって、コンパレータ装置12を作動させる必要がないときに、1段目のCMOSインバータ31に貫通電流が流れることを阻止することができる。因みに、コンパレータ装置12を不作動としない場合には、図4に破線で示すように、1段目のCMOSインバータ31を構成する電界効果トランジスタTR11,TR12に貫通電流が流れる。
また、走査線SCLを通して与えられる走査信号が高レベルになるときには、インバータ14を介した走査信号の反転信号に応答して、制御部35を構成する第2スイッチ回路(pチャネル型電界効果トランジスタTR18)がオン状態になる。これにより、1段目のCMOSインバータ31が第2スイッチ回路(pチャネル型電界効果トランジスタTR18)を通して高電位側の電源Vddに接続されるため、コンパレータ装置12が作動状態となる。その結果、制御パルスLCPの高レベル区間であっても、コンパレータ装置12を作動させる必要があるときには、コンパレータ装置12を確実に作動状態とすることができる。
以上のとおり、実施例1にあっては、コンパレータ装置を作動させる必要がないときには、制御パルスによって比較部を不作動とすることができるため、簡素な回路構成であるにも拘わらず、コンパレータ装置を流れる暗電流あるいは貫通電流を低減させることができる。
実施例2は、実施例1の変形であるが、実施例2において、コンパレータ装置は、第2の構成のコンパレータ装置から構成されており、図6に等価回路図を示す差動型コンパレータ装置から成る。
実施例2における差動型コンパレータ装置12’は、
信号電圧VSigと制御パルスLCPとを2入力とする差動回路41、及び、
差動回路41に定電流を供給する定電流源42、
から成る比較部を備えている。比較部は、更に、
信号電圧(発光強度信号)VSigが入力される信号書込みトランジスタTRSig、及び、
信号書込みトランジスタTRSigに接続され、信号書込みトランジスタTRSigの作動に基づき、信号電圧VSigに基づく電位を保持する容量部C2
を有する。そして、差動型コンパレータ装置12’は、高電位側の電源Vddと低電位側の電源(実施例2では、グランドGND)とを作動電源としている。
差動回路41は、ソース電極が共通に接続されて差動動作を為す例えばpチャネル型電界効果トランジスタ(差動対トランジスタ)TR21,TR22、及び、能動負荷となるカレントミラー回路を構成する例えばnチャネル型電界効果トランジスタTR23,TR24から構成されている。
nチャネル型電界効果トランジスタTR23は、ドレイン電極及びゲート電極が共にpチャネル型電界効果トランジスタTR21のドレイン電極に接続され、ソース電極が低電位側の電源GNDに接続されている。nチャネル型電界効果トランジスタTR24は、ゲート電極がnチャネル型電界効果トランジスタTR23のゲート電極に接続され、ドレイン電極がpチャネル型電界効果トランジスタTR22のドレイン電極に接続され、ソース電極が低電位側の電源GNDに接続されている。
信号電圧VSigは、走査線SCLを通して走査回路102(図2を参照)から与えられる走査信号に応じて信号書込みトランジスタTRSigによって取り込まれる。ここでは、信号書込みトランジスタTRSigとして、pチャネル型電界効果トランジスタを用いている。信号書込みトランジスタTRSigによって取り込まれた信号電圧VSigに基づく電位は、容量部C2に保持される。
容量部C2は、pチャネル型電界効果トランジスタTR21のゲート電極と低電位側の電源GNDとの間に接続されている。そして、容量部C2に保持された信号電圧VSigに基づく電位が、pチャネル型電界効果トランジスタTR21のゲート電極に印加される。また、pチャネル型電界効果トランジスタTR22のゲート電極には、鋸波形の電圧変化を有する制御パルスLCPが印加される。
定電流源42は、例えばpチャネル型電界効果トランジスタTR27によって構成されている。pチャネル型電界効果トランジスタTR27のゲート電極に、定電圧回路43で生成される一定の電圧が印加されることで、定電流源42は差動回路41に対して定電流を供給する。定電圧回路43は、例えば、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続された、pチャネル型電界効果トランジスタTR31,TR32、及び、nチャネル型電界効果トランジスタTR33,TR34から成る。尚、pチャネル型電界効果トランジスタTR32 及びnチャネル型電界効果トランジスタTR33,TR34は、ゲート電極とドレイン電極とが共通に接続されたダイオード接続構成となっている。
差動回路41において、pチャネル型電界効果トランジスタTR22のドレイン電極とnチャネル型電界効果トランジスタTR24のドレイン電極との共通接続点(ノード)が、出力端(出力ノード)となる。この出力端には、ソース接地回路44の入力端が接続されている。ソース接地回路44は、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続された、pチャネル型電界効果トランジスタTR25と、nチャネル型電界効果トランジスタTR26とから成り、電界効果トランジスタTR25のゲート電極には定電圧回路43から一定の電圧が印加され、電界効果トランジスタTR26のゲート電極が差動回路41の出力端に接続されている。
そして、pチャネル型電界効果トランジスタTR25のドレイン電極と、nチャネル型電界効果トランジスタTR26のドレイン電極との共通接続点(ノード)が、実施例2の差動型コンパレータ装置の出力端(出力ノード)となる。この出力端には、発光部駆動用トランジスタTRDrvのゲート電極が接続されている。発光部駆動用トランジスタTRDrvは、ソース接地回路44から第1の所定電圧(L)が出力されたときオン状態となり、発光部10に電流を供給する。この発光部駆動用トランジスタTRDrvの駆動の下に、発光部10が発光する。
前述したように、実施例2の差動型コンパレータ装置の場合、定電流源42を用いているため、常に貫通電流が流れることになる。そこで、実施例2において、コンパレータ装置12’は、差動回路41及び定電流源42を有する比較部の作動/不作動を制御パルスLCPによって制御する制御部45を有する。
制御部45は、定電流源42に対して直列に接続され、制御パルスLCPの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路(制御部35を構成するスイッチ回路と区別するために、便宜上、『第3スイッチ回路』と呼ぶ)として、例えば、pチャネル型電界効果トランジスタTR28を有している。第3スイッチ回路を構成するpチャネル型電界効果トランジスタTR28は、コンパレータ装置を作動させる必要がないとき、即ち、制御パルスLCPの高レベル区間でオフ状態となり、差動回路41への電流供給経路を遮断する。
ここでは、第3スイッチ回路を構成するpチャネル型電界効果トランジスタTR28を定電流源42に対して差動回路41側に直列に挿入する構成を採っているが、定電流源42に対して電源Vdd側に直列に挿入する構成を採ることも可能である。
制御部45は、更に、定電流源42を構成するpチャネル型電界効果トランジスタTR27のゲート電極に定電圧を与える定電圧回路43に対して直列に接続され、制御パルスLCPの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路(制御部35を構成する第2スイッチ回路と区別するために、便宜上、『第4スイッチ回路』と呼ぶ)として、例えば、pチャネル型電界効果トランジスタTR29を有している。第4スイッチ回路を構成するpチャネル型電界効果トランジスタTR29は、第3スイッチ回路を構成するpチャネル型電界効果トランジスタTR28と同様に、制御パルスLCPの高レベル区間でオフ状態となり、定電圧回路43の電流供給経路を遮断する。
このように、コンパレータ装置として差動型コンパレータ装置を用いる場合にあっても、制御パルスLCPの高レベル区間に、差動回路41への電流供給経路、及び、定電圧回路43の電流供給経路を遮断し、コンパレータ装置を不作動とすることで、貫通電流が流れることを確実に阻止することができる。
実施例3は、実施例1あるいは実施例2の変形である。実施例3にあっては、実施例1のチョッパー型コンパレータ装置において、制御部35は、インバータ回路30に対して直列に接続された抵抗要素を有する。そして、これによって、制御パルスの高レベル区間以外で流れる貫通電流を抑えることができるために、駆動回路11を流れる暗電流あるいは貫通電流を更に低減させることができる。具体的には、実施例3にあっては、コンパレータ装置として、図7に等価回路図を示すチョッパー型コンパレータ装置を用いる。
実施例3のチョッパー型コンパレータ装置にあっては、インバータ回路30に対して直列に接続される抵抗要素として、ゲート電極とドレイン電極とが共通に接続された、ダイオード接続構成の電界効果トランジスタが用いられている。抵抗要素としては、ダイオード接続構成の電界効果トランジスタの他、ダイオード素子や抵抗素子等を用いることもできる。
インバータ回路30において、1段目のCMOSインバータ31に対して、高電位側の電源Vdd側に、ダイオード接続構成のpチャネル型電界効果トランジスタTR41が直列に接続されており、低電位側の電源GND側に、ダイオード接続構成のnチャネル型電界効果トランジスタTR42,TR43が直列に接続されている。2段目のCMOSインバータ32に対しても、1段目と同様に、ダイオード接続構成のpチャネル型電界効果トランジスタTR44及びダイオード接続構成のnチャネル型電界効果トランジスタTR45,TR46が、それぞれ、直列に接続されている。
このように、実施例3のチョッパー型コンパレータ装置において、インバータ回路30に対して直列に抵抗要素を挿入し、回路の抵抗値を上げることで、実施例1の作用、効果に加えて、制御パルスの高レベル区間以外、特に、反転動作時に流れる貫通電流を抑えることができる。但し、回路の抵抗値を上げると、インバータ回路30の出力電圧が電源Vdd−電源GNDに振り切れなくなる懸念がある。
そこで、実施例3のチョッパー型コンパレータ装置にあっては、インバータ回路30について、2段目のCMOSインバータ32の後段に、例えば2段のCMOSインバータ36,37を追加した構成を採っている。3段目のCMOSインバータ36は、ゲート電極が共通に接続され、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続されたpチャネル型電界効果トランジスタTR51とnチャネル型電界効果トランジスタTR52とから成るCMOSインバータである。4段目のCMOSインバータ37も、ゲート電極が共通に接続され、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続されたpチャネル型電界効果トランジスタTR53とnチャネル型電界効果トランジスタTR54とから成るCMOSインバータである。
実施例3のチョッパー型コンパレータ装置にあっては、3段目、4段目のCMOSインバータ36,37に対しても、抵抗要素を直列に挿入することで、これらの3段目、4段目のCMOSインバータ36,37に流れる貫通電流を抑えるようにしている。具体的には、3段目のCMOSインバータ36に対して、低電位側の電源GND側に、ダイオード接続構成のnチャネル型電界効果トランジスタTR55,TR56が抵抗要素として直列に挿入されている。また、4段目のCMOSインバータ37に対しても、低電位側の電源GND側に、ダイオード接続構成のnチャネル型電界効果トランジスタTR57が抵抗要素として直列に挿入されている。
実施例4は、実施例1〜実施例3の変形である。実施例4にあっては、実施例1のチョッパー型コンパレータ装置において、制御部35は、インバータ回路30に対して直列に接続され、インバータ回路30に流れる電流を抑える(絞る)定電流源を有する。そして、これによって、制御パルスの高レベル区間以外で流れる貫通電流を抑えるために、駆動回路11を流れる暗電流あるいは貫通電流を更に低減させることができる。具体的には、実施例4にあっては、コンパレータ装置として、図8に等価回路図を示すチョッパー型コンパレータ装置を用いる。
実施例4のチョッパー型コンパレータ装置にあっては、1段目のCMOSインバータ31及び2段目のCMOSインバータ32の双方に対して、電流量を絞った定電流源38,39が設けられている。但し、1段目のCMOSインバータ31及び2段目のCMOSインバータ32のいずれか一方のみに、電流量を絞った定電流源38/39を設ける構成を採っても、それ相応の作用、効果を得ることができる。
定電流源38は、nチャネル型電界効果トランジスタTR12と低電位側の電源GNDとの間に接続されたnチャネル型電界効果トランジスタTR61から成る。定電流源39は、高電位側の電源Vddとpチャネル型電界効果トランジスタTR15との間に接続されたpチャネル型電界効果トランジスタTR62から成る。これらの定電流源トランジスタTR61,TR62のゲート電極には、定電圧回路40から一定の電圧が与えられる。
定電圧回路40は、高電位側の電源Vddと低電位側の電源GNDとの間に直列に接続されたpチャネル型電界効果トランジスタTR71,TR72、及び、nチャネル型電界効果トランジスタTR73,TR74から成る。pチャネル型電界効果トランジスタTR72とnチャネル型電界効果トランジスタTR73とは、ゲート電極とドレイン電極とが共通に接続されたダイオード接続構成となっている。定電圧回路40は、更に、回路内に直列に挿入されたpチャネル型電界効果トランジスタTR75を有している。このpチャネル型電界効果トランジスタTR75は、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う。より具体的には、pチャネル型電界効果トランジスタTR75は、制御パルスの低レベル区間(鋸波形の電圧が閾値電圧以下の区間)でオン状態となることで、定電圧回路40を作動させる。これにより、定電圧回路40から定電流源トランジスタTR61,TR62のゲート電極に一定の電圧が与えられ、この電圧に応じた電流が1段目、2段目のCMOSインバータ32,33に供給される。
このように、インバータ回路30に対して直列に定電流源38,39を接続し、これらの定電流源38,39の電流量を、定電圧回路40から与えられる電圧に応じて絞る(抑える/少なくする)ことで、実施例1の作用、効果に加えて、制御パルスの高レベル区間以外、特に、反転動作時に流れる貫通電流を抑えることができる。
また、1段目のCMOSインバータ31に対して定電流源38を電源GND側に配置し、2段目のCMOSインバータ32に対して定電流源39を電源Vdd側に配置する構成を採ることで、1段目と2段目のCMOSインバータ32,33の動作点電圧を異ならせるようにしている。これにより、次のような作用、効果を得ることができる。即ち、1段目と2段目のCMOSインバータ32,33の動作点電圧の違いから、図9の波形図に示すように、発光強度信号VSigが制御パルスを切り取る時間間隔w1よりも、コンパレータ装置の出力電圧のパルス幅w2を小さくすることができる。このことは、制御パルスの波形の先端を時間的にあまり細くする必要がなくなることを意味する。換言すれば、パルス幅w1のコンパレータ装置の出力電圧を得るには、図9に示す制御パルスよりも波形の先端が太い制御パルスを生成すればよいことになる。このように、波形の先端が太い制御パルスを生成できることで、制御パルスを伝送する制御パルス線PSLのインピーダンスによる後述する波形鈍りが生じ難くなる利点がある。
尚、低レベルをアクティブとする制御パルスに対応して、インバータ回路30の1段目のCMOSインバータ31に対して電源GND側に、2段目のCMOSインバータ32に対して電源Vdd側に、定電流源38,39を配置するとしたが、高レベルをアクティブとする制御パルスの場合は、1段目のCMOSインバータ31に対して電源Vdd側に、2段目のCMOSインバータ32に対して電源GND側に配置すればよい。
実施例5は、実施例1〜実施例4の変形である。図10に、実施例5の表示装置において、1つの画素の動作を説明するための制御パルス等を示す模式図を示す。また、実施例5の表示装置における画素ブロックへの複数の制御パルスの供給を模式的に図11に示す。更には、本開示の表示装置における制御パルス生成回路の概念図を図14Aに示す。図11及び後述する図12においては、制御パルスの鋸波形を、便宜上、三角形で示している。
実施例5の表示装置、あるいは、実施例5の表示装置の駆動方法における表示装置は、発光部10、及び、発光部10を駆動する駆動回路11から構成された画素1が、複数、第1の方向及び第2の方向に2次元マトリクス状に配列され、画素群は第1の方向に沿ってP個の画素ブロックに分割されて成る表示装置である。そして、第1番目の画素ブロックに属する画素1を構成する発光部10から、第P番目の画素ブロックに属する画素1を構成する発光部10まで、画素ブロック毎に、順次、一斉に発光させ、且つ、一部の画素ブロックに属する画素1を構成する発光部10を発光させているとき、残りの画素ブロックに属する画素1を構成する発光部10を発光させない。
例えば、画面の水平方向(第2の方向)の画素数が1920、画面の垂直方向(第1の方向)の画素数が1080であるフルHD高精細フルカラー表示装置を想定する。画素群は、第1の方向に沿ってP個の画素ブロックに分割されているが、P=6とする。すると、第1番目の画素ブロックには第1行目の画素群から第180行目の画素群が含まれ、第2番目の画素ブロックには第181行目の画素群から第360行目の画素群が含まれ、第3番目の画素ブロックには第361行目の画素群から第540行目の画素群が含まれ、第4番目の画素ブロックには第541行目の画素群から第720行目の画素群が含まれ、第5番目の画素ブロックには第721行目の画素群から第900行目の画素群が含まれ、第6番目の画素ブロックには第901行目の画素群から第1080行目の画素群が含まれる。
以下、第1番目の画素ブロックにおける各画素の動作を説明する。
[信号電圧書込み期間]
実施例1〜実施例4において説明したように、容量部C1,C2には、データ線DTLの電位、即ち、信号電圧VSigに基づく電位に応じた電荷が蓄積される。云い換えれば、容量部C1,C2は、信号電圧に基づく電位を保持する。ここで、第1番目の画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素(行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)を、一斉に作動状態とする。そして、第1番目の画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素(行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)が一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素(第1行目の行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)から最終行(具体的には、第180行目)に属する全ての画素(最終行の行方向画素群)における駆動回路11(具体的には、信号書込みトランジスタTRSig)まで、順次、行われる。
[画素ブロック発光期間]
第1番目の画素ブロックにおいて、以上の動作が完了すると、制御パルス生成回路103から、第1番目の画素ブロックに制御パルスLCPが供給される。即ち、第1番目の画素ブロックにおける全画素1を構成する駆動回路11(具体的には、発光部駆動用トランジスタTRDrv)が一斉に作動状態となり、第1番目の画素ブロックに属する全画素1における発光部10が発光する。1つの制御パルスLCPの電圧の絶対値は、時間の経過と共に、増加し、次いで、減少する。尚、図10に示す例では、1つの制御パルスLCPの電圧は、時間の経過と共に、減少し、次いで、増加する。そして、時間の経過と共に変化する制御パルスLCPの電圧によってガンマ補正がなされる。即ち、時間を変数とした制御パルスLCPの電圧の変化率(微分値)の絶対値は、定数2.2に比例する。
図10に示した例において、信号電圧書込み期間にあっては、制御パルスLCPの電圧は、例えば、3ボルト以上である。従って、信号電圧書込み期間にあっては、コンパレータ装置12,12’は、出力部から第2の所定電圧(H)を出力するので、発光部駆動用トランジスタTRDrvはオフ状態にある。画素ブロック発光期間において、制御パルスLCPの電圧が下降し始め、制御パルスLCPの鋸波形の電圧が信号電圧VSigに基づく電位以下になると、コンパレータ装置12,12’は、出力部から第1の所定電圧(L)を出力する。その結果、発光部駆動用トランジスタTRDrvはオン状態となり、電流供給線CSLから発光部10に電流が供給され、発光部10が発光する。制御パルスLCPの電圧は約1ボルトまで下降し、次いで、上昇に転じる。そして、制御パルスLCPの鋸波形の電圧信号電圧VSigに基づく電位を超えると、コンパレータ装置12,12’は、出力部から第2の所定電圧(H)を出力する。その結果、発光部駆動用トランジスタTRDrvはオフ状態となり、電流供給線CSLから発光部10への電流の供給が遮断され、発光部10は発光を中止する。即ち、信号電圧(発光強度信号)VSigに基づく電位が制御パルスLCPの鋸波形を切り取る時間の間のみ、発光部10を発光させることができる。そして、このときの発光部10の輝度は、切り取られる時間の長短に依存する。
即ち、発光部10が発光する時間は、容量部C1,C2に保持された電位と制御パルス生成回路103からの制御パルスLCPの電圧とに基づく。そして、時間の経過と共に変化する制御パルスLCPの鋸波形の電圧によってガンマ補正がなされる。即ち、時間を変数とした制御パルスLCPの電圧の変化率の絶対値は、定数2.2に比例するので、ガンマ補正のための回路を設けることは不要である。例えば、線形の鋸波形の電圧(三角波形)を有する制御パルスを用い、信号電圧VSigを線形の輝度信号に対して2.2乗で変化させる方法も考えられるが、実際には低輝度で電圧変化が小さくなり過ぎ、特に、このような電圧変化をデジタル処理にて実現するためには、大きなビット数が必要とされ、有効な方法とは云えない。
実施例5にあっては、制御パルス生成回路103が1つ備えられている。制御パルスLCPの電圧の変化は、図10に模式的に示すように、低階調部(低電圧部分)が非常に急峻に変化しており、特にこの部分の制御パルス波形の波形品位に対して敏感である。従って、制御パルス生成回路において生成された制御パルスLCPのばらつきも考慮する必要がある。然るに、実施例5の表示装置にあっては、制御パルス生成回路103を1つしか備えていないので、制御パルス生成回路において生成された制御パルスLCPに、実質的に、ばらつきが生じることがない。即ち、表示装置全体を同一の制御パルス波形によって発光させることができるので、発光状態のばらつき発生を防止することができる。また、制御パルスLCPの電圧の絶対値は、時間の経過と共に、増加し、次いで、減少するので、1つの画素ブロックに属する全画素(より具体的には、全副画素)を構成する発光部を、同じタイミングで発光させることができる。即ち、各画素ブロックに属する全画素を構成する発光部の発光の時間的重心を揃える(一致させる)ことができる。それ故、列方向画素群における発光の遅延に起因した、画像上の縦線(縦筋)発生を確実に防止することができる。
実施例5の表示装置あるいはその駆動方法にあっては、複数の制御パルスLCPに基づき、発光部10が、複数回、発光する。あるいは又、駆動回路11に供給される鋸波形の電圧変化を有する複数の制御パルスLCPと、信号電圧VSigに基づく電位とに基づき、発光部10が、複数回、発光する。あるいは又、制御パルス生成回路103にあっては、複数の制御パルスLCPに基づき、発光部10を、複数回、発光させる。複数の制御パルスLCPの時間間隔は一定である。具体的には、実施例5にあっては、画素ブロック発光期間において、4つの制御パルスLCPが、各画素ブロックを構成する全画素1に送られ、各画素1は、4回、発光する。
図11に模式的に示すように、実施例5の表示装置あるいはその駆動方法にあっては、1表示フレームにおいて、12個の制御パルスLCPが6つの画素ブロックへ供給される。そして、1表示フレーム内における制御パルスLCPの数よりも、1表示フレーム内における駆動回路11に供給される制御パルスLCPの数は少ない。あるいは又、制御パルス生成回路103にあっては、1表示フレーム内における制御パルスLCPの数よりも、1表示フレーム内における駆動回路11に供給される制御パルスLCPの数は少ない。具体的には、図11に示した例では、1表示フレーム内における制御パルスLCPの数は12であり、1表示フレーム内における駆動回路11に供給される制御パルスLCPの数は4である。隣接する画素ブロックにあっては、2つの制御パルスLCPが重なりあっている。即ち、2つ隣接する画素ブロックが同時に発光状態となる。また、第1番目の画素ブロックと最終番目の画素ブロックにあっても同時に発光状態となる。このような形態は、1表示フレームにおいて一連の複数の制御パルスLCPを生成し、一の画素ブロックに属する画素1を構成する発光部10を発光させないとき、一連の複数の制御パルスLCPの一部をマスクして、一の画素ブロックに属する画素1を構成する駆動回路11には制御パルスLCPを供給しないことで達成することができる。具体的には、例えば、マルチプレクサを用いて、1表示フレーム内における一連の制御パルスLCPから一部分(4つの連続した制御パルスLCP)を取り出し、駆動回路11に供給すればよい。
即ち、実施例5の制御パルス生成回路103は、発光部10、及び、信号電圧VSigに基づく電位に応じた時間だけ発光部10を発光させる駆動回路11から構成された画素1が、複数、第1の方向及び第2の方向に2次元マトリクス状に配列され、画素群は第1の方向に沿ってP個の画素ブロックに分割されて成る表示装置における駆動回路11を制御するための、鋸波形の電圧変化を有する制御パルスLCPを生成する制御パルス生成回路である。そして、制御パルス生成回路103は、第1番目の画素ブロックに属する画素1を構成する駆動回路11から、第P番目の画素ブロックに属する画素1を構成する駆動回路11まで、画素ブロック毎に、順次、一斉に制御パルスLCPを供給し、且つ、一部の画素ブロックに属する画素1を構成する駆動回路11に制御パルスLCPを供給しているとき、残りの画素ブロックに属する画素1を構成する駆動回路11に制御パルスLCPを供給しない。ここで、制御パルス生成回路103にあっては、1表示フレームにおいて一連の複数の制御パルスLCPを生成し、一の画素ブロックに属する画素1を構成する発光部10を発光させないとき、一連の複数の制御パルスLCPの一部をマスクして、一の画素ブロックに属する画素1を構成する駆動回路11には制御パルスLCPを供給しない。
より具体的には、図14Aに概念図を示すように、制御パルス生成回路103において、メモリ21に格納してある制御パルスの波形信号データをコントローラ22によって読み出し、読み出された波形信号データをD/Aコンバータ23に送り、D/Aコンバータ23において電圧に変換し、電圧をローパスフィルター24で積分することで、2.2乗カーブを有する制御パルスを作成する。そして、制御パルスをアンプリファイア25を介して、複数(実施例5にあっては6個)のマルチプレクサ26に分配し、コントローラ22の制御下、マルチプレクサ26によって、一連の制御パルスLCPにおいて必要とされる一部分だけを通し、その他の部分をマスクすることで、所望の制御パルス群(具体的には、4つの連続した制御パルスLCPから成る制御パルス群を6組)を作成する。尚、元となる鋸波形は1つであるので、制御パルス生成回路103における制御パルスLCPの生成におけるばらつき発生を確実に抑制することができる。
そして、以上に説明した信号電圧書込み期間及び画素ブロック発光期間における動作を、第1番目の画素ブロックから第6番目の画素ブロックまで、順次、実行する。即ち、図11に示すように、第1番目の画素ブロックに属する画素1を構成する発光部10から、第P番目の画素ブロックに属する画素1を構成する発光部10まで、画素ブロック毎に、順次、一斉に発光させる。しかも、一部の画素ブロックに属する画素1を構成する発光部10を発光させているとき、残りの画素ブロックに属する画素1を構成する発光部10を発光させない。尚、1表示フレームにおいて、常に、いずれかの画素ブロックが発光している。
ところで、1表示フレーム期間の初めの第1の期間に、全画素の発光を停止させた状態で、全画素に映像信号電圧を書き込み、第2の期間に、各画素に書き込まれた映像信号電圧により決定される少なくとも1回の発光期間内に、全画素の発光部を発光させるといった従来の駆動方法では、以下のような問題が生じる。即ち、映像信号は、1表示フレーム全ての時間に亙り、均等に送られて来る場合が多い。従って、テレビジョン受像システムにおいて、垂直ブランキング区間を第2の期間に充当させれば、全画素を同時に発光させる方法も考えられる。しかしながら、垂直ブランキング区間は、通常、1表示フレームの4%程度の時間長さである。それ故、発光効率が非常に低い表示装置となってしまう。また、1表示フレームに亙り送られてくる映像信号を第1の期間において全ての画素に書き込むためには、大きな信号バッファを用意する必要があるし、転送されてくる映像信号レート以上のスピードで各画素に映像信号を伝送するために、信号伝送回路の工夫が必要になる。更には、第2の期間において全画素を一斉に発光させるので、発光に要する電力が短時間に集中してしまい、電源設計が難しくなるという問題もある。
これに対して、実施例5にあっては、一部の画素ブロック(例えば、第1番目及び第2番目の画素ブロック)に属する画素を構成する発光部を発光させているとき、残りの画素ブロック(例えば、第3番目から第6番目の画素ブロック)に属する画素を構成する発光部を発光させないので、PWM駆動法に基づく表示装置の駆動において、発光期間を長くすることが可能となり、発光効率の向上を図ることができる。しかも、1表示フレームに亙り送られてくる映像信号を或る期間内に全ての画素に一斉に書き込む必要がないので、即ち、従来の表示装置と同様に、1表示フレームに亙り送られてくる映像信号を、行方向画素群毎に、順次、書き込めばよいので、大きな信号バッファを用意する必要がないし、転送されてくる映像信号レート以上のスピードで各画素に映像信号を伝送するための信号伝送回路の工夫も不要である。更には、画素の発光期間において、全画素を一斉に発光させるのではないので、即ち、例えば、第1番目及び第2番目の画素ブロックに属する画素を構成する発光部を発光させているとき、第3番目から第6番目の画素ブロックに属する画素を構成する発光部を発光させないので、発光に要する電力が短時間に集中することがなくなり、電源設計が容易となる。
図12に、実施例5の表示装置の変形例における画素ブロックへの複数の制御パルスLCPの供給を模式的に示すが、この例においては、P=5としている。即ち、第1番目の画素ブロックには第1行目の画素群から第216行目の画素群が含まれ、第2番目の画素ブロックには第217行目の画素群から第432行目の画素群が含まれ、第3番目の画素ブロックには第433行目の画素群から第648行目の画素群が含まれ、第4番目の画素ブロックには第649行目の画素群から第864行目の画素群が含まれ、第5番目の画素ブロックには第865行目の画素群から第1080行目の画素群が含まれる。
図12に示した例にあっても、画素ブロック発光期間において、4つの制御パルスLCPが、各画素ブロックを構成する全画素1に送られ、各画素1は、4回、発光する。1表示フレームにおいて、12個の制御パルスLCPが6つの画素ブロックへ供給される。そして、1表示フレーム内における制御パルスLCPの数よりも、1表示フレーム内における駆動回路11に供給される制御パルスLCPの数は少ない。具体的には、図12に示した例でも、1表示フレーム内における制御パルスLCPの数は12であり、1表示フレーム内における駆動回路11に供給される制御パルスLCPの数は4である。但し、図11に示した例と異なり、1表示フレームにおいて、発光していない画素ブロックが存在する。隣接する画素ブロックにあっては、3つの制御パルスLCPが重なりあっている。そして、5つの画素ブロックにおいて、最大、4つの画素ブロックにおける発光状態が重なり合う。このように、図11に示した例よりも多数の画素ブロックを同時に発光状態とするので、画像表示品質の一層の向上を図ることができる。
実施例6は、実施例1〜実施例5の変形である。ところで、制御パルスLCPは、長距離配線である制御パルス線PSLを伝送、伝達されるが、制御パルス線PSLには抵抗や容量、リアクタンス成分等のインピーダンスが存在するので、伝送距離が長いほど、波形鈍りが生じ易い。特に、制御パルスLCPは、図10に示した低電圧部分ほど、波形鈍りが生じ易く、制御パルス線PSLの制御パルス入力端から遠くに位置する画素ほど、低階調が黒潰れになるシェーディングが予想される。このような問題を回避するためには、インピーダンスの小さな制御パルス線PSLを設けることが有効な対策である。しかしながら、製造上、また、製造コストの面での制約が大きく、表示装置の画面サイズが大きくなるほど、このような対策は困難となる。
実施例6の表示装置にあっては、表示装置を構成する回路の概念図を図13に示すように、制御パルス線PSLには、所定の間隔(所定の画素数毎に)で、ボルテージフォロワー回路(バッファ回路)13が配設されている。尚、第2の方向に配列された1列に属する画素の全ては、制御パルス線PSLに接続されている。ボルテージフォロワー回路(バッファ回路)13の回路図を図14Bに示す。そして、このような構成にすることで、制御パルス線PSLを伝送される制御パルスLCPの波形整形が行われ、波形鈍りが生じ難くなる。即ち、制御パルス線PSLのインピーダンスによる鋸波形の劣化を最小限に抑えることができる。ここで、例えば、第2の方向に沿った1列に属する画素(行方向に配列された画素)の10乃至20に対して、1つのボルテージフォロワー回路13を配設すればよい。以上の点を除き、実施例6の表示装置の構成、構造は、実施例1〜実施例5において説明した表示装置と同様とすることができるので、詳細な説明は省略する。
以上、本開示を好ましい実施例に基づき説明したが、本開示はこれらの実施例に限定されるものではない。実施例において説明した表示装置の構成、構造、発光部や駆動回路、表示装置に備えられた各種の回路は例示であり、適宜、変更することができる。実施例においては、信号書込みトランジスタをnチャネル型とし、発光部駆動用トランジスタをpチャネル型としたが、トランジスタのチャネル形成領域の導電型はこれらに限定するものではないし、制御パルスの波形も、実施例において説明した波形に限定するものではない。また、実施例においては、スイッチ部やスイッチ回路としてnチャネル型のトランジスタ又はpチャネル型のトランジスタを用いるとしたが、スイッチ部やスイッチ回路として用いるトランジスタのチャネル形成領域の導電型は逆であってもよいし、あるいは又、nチャネル型のトランジスタとpチャネル型のトランジスタとを並列に接続して成るトランスファスイッチとすることも可能である。
また、実施例においては、表示装置の画素の駆動回路を構成するコンパレータ装置に対して本開示の技術を適用するとしたが、これに限定するものではなく、本開示の技術は、鋸波形の電圧変化を有する制御パルスの鋸波形の電圧と信号電圧に基づく電位とを比較するコンパレータ装置(コンパレータ回路)、全般に対して適用することができる。
尚、本開示は以下のような構成を取ることもできる。
[A01]《コンパレータ装置》
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えるコンパレータ装置。

[A02]《コンパレータ装置:第1の構成》
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[A01]に記載のコンパレータ装置。

[A03]制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[A02]に記載のコンパレータ装置。

[A04]制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する[A03]に記載のコンパレータ装置。

[A05]制御部は、インバータ回路に対して直列に接続された抵抗要素を有する[A03]又は[A04]に記載のコンパレータ装置。

[A06]制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する[A03]乃至[A05]のいずれか1項に記載のコンパレータ装置。

[A07]インバータ回路は、インバータが、少なくとも2段縦続接続されて成り、
定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている[A06]に記載のコンパレータ装置。

[A08]《コンパレータ装置:第2の構成》
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有する[A01]に記載のコンパレータ装置。

[A09]]比較部は、更に、
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[A08]に記載のコンパレータ装置。

[A10]制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[A08]又は[A09]に記載のコンパレータ装置。

[A11]制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する[A10]に記載のコンパレータ装置。

[B01]《表示装置》
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えており、
コンパレータ装置は、
制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
制御パルスによって比較部の作動/不作動を制御する制御部、
を備えている表示装置。

[B02]複数の画素は、第1の方向及び第2の方向に2次元マトリクス状に配列され、画素群は第1の方向に沿ってP個の画素ブロックに分割されており、
第1番目の画素ブロックに属する画素を構成する発光部から、第P番目の画素ブロックに属する画素を構成する発光部まで、画素ブロック毎に、順次、一斉に発光させ、且つ、一部の画素ブロックに属する画素を構成する発光部を発光させているとき、残りの画素ブロックに属する画素を構成する発光部を発光させないように構成された[B01]に記載の表示装置。

[B03]複数の制御パルスに基づき、発光部が、複数回、発光する[B01]又は[B02]に記載の表示装置。

[B04]複数の制御パルスの時間間隔は一定である[B03]に記載の表示装置。

[B05]1表示フレーム内における制御パルスの数よりも、1表示フレーム内における駆動回路に供給される制御パルスの数は少ない[B01]乃至[B04]のいずれか1項に記載の表示装置。

[B06]1表示フレームにおいて、常に、いずれかの画素ブロックが発光している[B01]乃至[B05]のいずれか1項に記載の表示装置。

[B07]1表示フレームにおいて、発光していない画素ブロックが存在する[B01]乃至[B05]のいずれか1項に記載の表示装置。

[B08]鋸波形の電圧変化を有する制御パルスを生成する制御パルス生成回路を1つ備えている[B01]乃至[B07]のいずれか1項に記載の表示装置。

[B09]1つの制御パルスの電圧の絶対値は、時間の経過と共に、増加し、次いで、減少する[B01]乃至[B08]のいずれか1項に記載の表示装置。

[B10]時間の経過と共に変化する制御パルスの電圧によってガンマ補正がなされる[B09]に記載の表示装置。

[B11]時間を変数とした制御パルスの電圧の変化率の絶対値は、定数2.2に比例する[B10]に記載の表示装置。

[B12]発光部は発光ダイオードから構成されている[B01]乃至[B11]のいずれか1項に記載の表示装置。

[B13]《表示装置:第1の構成》
比較部は、
信号電圧が入力される信号書込みトランジスタ、
制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
インバータ回路、並びに、
信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[B01]乃至[B12]のいずれか1項に記載の表示装置。

[B14]制御パルスは、鋸波形の電圧変化を有し、
制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[B13]に記載の表示装置。

[B15]制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する[B14]に記載の表示装置。

[B16]制御部は、インバータ回路に対して直列に接続された抵抗要素を有する[B14]又は[B15]に記載の表示装置。

[B17]制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する[B14]乃至[B16]のいずれか1項に記載の表示装置。

[B18]インバータ回路は、インバータが、少なくとも2段縦続接続されて成り、
定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている[B17]に記載の表示装置。

[B19]《表示装置:第2の構成》
比較部は、
信号電圧と制御パルスとを2入力とする差動回路、及び、
差動回路に定電流を供給する定電流源、
を有する[B01]乃至[B12]のいずれか1項に記載の表示装置。

[B20]]比較部は、更に、
信号電圧が入力される信号書込みトランジスタ、及び、
信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
を有する[B19]に記載の表示装置。

[B21]制御パルスは、鋸波形の電圧変化を有し、
制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する[B19]又は[B20]に記載の表示装置。

[B22]制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する[B21]に記載の表示装置。

[B23]各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素における信号書込みトランジスタは、一斉に作動状態となる[B13]乃至[B22]のいずれか1項に記載の表示装置。

[B24]各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素における信号書込みトランジスタが一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素における信号書込みトランジスタから最終行に属する全ての画素における信号書込みトランジスタまで、順次、行われる[B23]に記載の表示装置。

[B25]各画素ブロックにおいて、第2の方向に配列された1列に属する全ての画素における信号書込みトランジスタが一斉に作動状態となる動作が、第1の方向に配列された第1行目に属する全ての画素における信号書込みトランジスタから最終行に属する全ての画素における信号書込みトランジスタまで、順次、行われた後、該画素ブロックに制御パルスが供給される[B24]に記載の表示装置。

[B26]第2の方向に配列された1列に属する画素は、制御パルス線に接続されており、
制御パルス線には、所定の間隔で、ボルテージフォロワー回路(バッファ回路)が配設されている[B01]乃至[B25]のいずれか1項に記載の表示装置。

[C01]《表示装置の駆動方法》
発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
各駆動回路は、
制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
を備えている表示装置の駆動方法であって、
制御パルスによってコンパレータ装置の作動/不作動を制御する表示装置の駆動方法。
1・・・画素(副画素)、10・・・発光部(発光ダイオード)、11・・・駆動回路、12・・・コンパレータ装置、13・・・ボルテージフォロワー回路(バッファ回路)、14・・・インバータ、21・・・メモリ、22・・・コントローラ、23・・・D/Aコンバータ、24・・・ローパスフィルター、25・・・アンプリファイア、26・・・マルチプレクサ、30・・・インバータ回路、31,32,36,37・・・CMOSインバータ、331・・・第1スイッチ部、332・・・第2スイッチ部、333・・・第3スイッチ部、35,45・・・制御部、41・・・差動回路、42・・・定電流源、43・・・定電圧回路、44・・・ソース接地回路、101・・・定電流供給部、102・・・走査回路、103・・・制御パルス生成回路、104・・・画像信号出力回路、DTL・・・データ線、CSL・・・電流供給線、SCL・・・走査線、PSL・・・制御パルス線、TRSig・・・信号書込みトランジスタ、TRDrv・・・発光部駆動用トランジスタ、TRLCP・・・制御パルス用トランジスタ、TR17・・・スイッチ回路(第2スイッチ回路)、TR18・・・第2スイッチ回路、TR28・・・スイッチ回路(第3スイッチ回路)、TR29・・・第2スイッチ回路(第4スイッチ回路)、TR10,TR11,TR12,TR13,TR14,TR15,TR16,TR21,TR22,TR23,TR24,TR25,TR26,TR27,TR31,TR32,TR33,TR34,TR41,TR42,TR43,TR44,TR45,TR46,TR51,TR52,TR53,TR54,TR55,TR56,TR57・・・電界効果トランジスタ、C1,C2・・・容量部、Vdd・・・電源、VSig・・・信号電圧(発光強度信号)、LCP・・・制御パルス、w1・・・パルス幅

Claims (13)

  1. 制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
    制御パルスによって比較部の作動/不作動を制御する制御部、
    を備え
    比較部は、
    信号電圧が入力される信号書込みトランジスタ、
    制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
    インバータ回路、並びに、
    信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
    有し、
    制御パルスは、鋸波形の電圧変化を有し、
    制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有するコンパレータ装置。
  2. 制御部は、スイッチ回路に対して並列に接続され、コンパレータ装置の作動期間でオン状態になる第2スイッチ回路を有する請求項に記載のコンパレータ装置。
  3. 制御部は、インバータ回路に対して直列に接続された抵抗要素を有する請求項に記載のコンパレータ装置。
  4. 制御部は、インバータ回路に対して直列に接続され、インバータ回路に流れる電流を抑える定電流源を有する請求項に記載のコンパレータ装置。
  5. インバータ回路は、インバータが、少なくとも2段縦続接続されて成り、
    定電流源は、1段目のインバータに対して高電位側/低電位側の電源の一方の側に接続され、2段目のインバータに対して高電位側/低電位側の電源の他方の側に接続されている請求項に記載のコンパレータ装置。
  6. 制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
    制御パルスによって比較部の作動/不作動を制御する制御部、
    を備え、
    比較部は、
    信号電圧と制御パルスとを2入力とする差動回路、及び、
    差動回路に定電流を供給する定電流源、
    有し、
    制御パルスは、鋸波形の電圧変化を有し、
    制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有するコンパレータ装置。
  7. 比較部は、更に、
    信号電圧が入力される信号書込みトランジスタ、及び、
    信号書込みトランジスタに接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
    を有する請求項に記載のコンパレータ装置。
  8. 制御部は、定電流源を構成するトランジスタのゲート電極に定電圧を与える定電圧回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行う第2スイッチ回路を有する請求項に記載のコンパレータ装置。
  9. 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
    各駆動回路は、
    制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
    コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
    を備えており、
    コンパレータ装置は、
    制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
    制御パルスによって比較部の作動/不作動を制御する制御部、
    を備え
    比較部は、
    信号電圧が入力される信号書込みトランジスタ、
    制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
    インバータ回路、並びに、
    信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
    有し、
    制御パルスは、鋸波形の電圧変化を有し、
    制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置。
  10. 発光部は発光ダイオードから構成されている請求項に記載の表示装置。
  11. 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
    各駆動回路は、
    制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
    コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
    を備えており、
    コンパレータ装置は、
    制御パルスと信号電圧に基づく電位とを比較する比較部、及び、
    制御パルスによって比較部の作動/不作動を制御する制御部、
    を備え、
    比較部は、
    信号電圧と制御パルスとを2入力とする差動回路、及び、
    差動回路に定電流を供給する定電流源、
    を有し、
    制御パルスは、鋸波形の電圧変化を有し、
    制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置。
  12. 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
    各駆動回路は、
    制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
    コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
    を備えており、
    コンパレータ装置は、制御パルスと信号電圧に基づく電位とを比較する比較部を備えており、
    比較部は、
    信号電圧が入力される信号書込みトランジスタ、
    制御パルスが入力され、信号書込みトランジスタと逆相の信号でオン/オフ動作を行う制御パルス用トランジスタ、
    インバータ回路、並びに、
    信号書込みトランジスタ及び制御パルス用トランジスタに一端が接続され、他端がインバータ回路に接続され、信号書込みトランジスタの作動に基づき、信号電圧に基づく電位を保持する容量部、
    有し、
    制御パルスは、鋸波形の電圧変化を有し、
    制御部は、インバータ回路に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置の駆動方法であって、
    制御パルスによってコンパレータ装置の作動/不作動を制御する表示装置の駆動方法。
  13. 発光部、及び、発光部を駆動する駆動回路から構成された画素が、複数、2次元マトリクス状に配列されて成り、
    各駆動回路は、
    制御パルスと信号電圧に基づく電位とを比較し、比較結果に基づく所定電圧を出力するコンパレータ装置、並びに、
    コンパレータ装置からの所定電圧に応じて発光部に電流を供給し、発光部を発光させる発光部駆動用トランジスタ、
    を備えており、
    コンパレータ装置は、制御パルスと信号電圧に基づく電位とを比較する比較部を備えており、
    比較部は、
    信号電圧と制御パルスとを2入力とする差動回路、及び、
    差動回路に定電流を供給する定電流源、
    を有し、
    制御パルスは、鋸波形の電圧変化を有し、
    制御部は、定電流源に対して直列に接続され、制御パルスの鋸波形の電圧に応じてオン/オフ動作を行うスイッチ回路を有する表示装置の駆動方法であって、
    制御パルスによってコンパレータ装置の作動/不作動を制御する表示装置の駆動方法。
JP2013019290A 2013-02-04 2013-02-04 コンパレータ装置、並びに、表示装置及びその駆動方法 Active JP5880467B2 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
JP2013019290A JP5880467B2 (ja) 2013-02-04 2013-02-04 コンパレータ装置、並びに、表示装置及びその駆動方法
CN201410039844.7A CN103971632B (zh) 2013-02-04 2014-01-27 比较器单元、显示器、以及驱动显示器的方法
US14/165,738 US9697766B2 (en) 2013-02-04 2014-01-28 Comparator unit, display, and method of driving display
US15/613,796 US10255852B2 (en) 2013-02-04 2017-06-05 Comparator unit, display, and method of driving display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013019290A JP5880467B2 (ja) 2013-02-04 2013-02-04 コンパレータ装置、並びに、表示装置及びその駆動方法

Publications (3)

Publication Number Publication Date
JP2014150482A JP2014150482A (ja) 2014-08-21
JP2014150482A5 JP2014150482A5 (ja) 2015-04-02
JP5880467B2 true JP5880467B2 (ja) 2016-03-09

Family

ID=51241055

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013019290A Active JP5880467B2 (ja) 2013-02-04 2013-02-04 コンパレータ装置、並びに、表示装置及びその駆動方法

Country Status (3)

Country Link
US (2) US9697766B2 (ja)
JP (1) JP5880467B2 (ja)
CN (1) CN103971632B (ja)

Families Citing this family (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP3389037B1 (en) 2017-04-11 2020-12-09 Samsung Electronics Co., Ltd. Pixel circuit of display panel
EP3389039A1 (en) 2017-04-13 2018-10-17 Samsung Electronics Co., Ltd. Display panel and driving method of display panel
US10720098B2 (en) * 2017-11-15 2020-07-21 Facebook Technologies, Llc Pulse-width-modulation control of micro LED
WO2019186725A1 (ja) * 2018-03-27 2019-10-03 シャープ株式会社 表示装置
CN110796985B (zh) * 2018-07-24 2022-03-11 群创光电股份有限公司 电子装置
KR102583109B1 (ko) 2019-02-20 2023-09-27 삼성전자주식회사 디스플레이 패널 및 디스플레이 패널의 구동 방법
JP2021082861A (ja) * 2019-11-14 2021-05-27 富士電機株式会社 コンパレータ
KR102737522B1 (ko) 2019-11-25 2024-12-04 삼성전자주식회사 디스플레이 장치
WO2021107485A1 (en) 2019-11-25 2021-06-03 Samsung Electronics Co., Ltd. Display apparatus
KR102724392B1 (ko) 2020-02-26 2024-11-01 삼성전자주식회사 디스플레이 모듈 및 디스플레이 장치
CN111243498B (zh) * 2020-03-17 2021-03-23 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
TWI754478B (zh) * 2020-06-10 2022-02-01 友達光電股份有限公司 畫素電路
CN113077752B (zh) * 2020-06-10 2022-08-26 友达光电股份有限公司 像素驱动电路
JP7507637B2 (ja) * 2020-08-28 2024-06-28 三星電子株式会社 表示装置及びその制御方法
US20220068197A1 (en) * 2020-08-28 2022-03-03 Samsung Electronics Co., Ltd. Display apparatus and control method thereof
JP7782457B2 (ja) * 2020-11-10 2025-12-09 ソニーグループ株式会社 発光装置、発光装置の駆動方法、及び、電子機器
CN113012634A (zh) * 2021-03-05 2021-06-22 京东方科技集团股份有限公司 一种像素电路及其驱动方法、显示装置
KR102891656B1 (ko) * 2021-12-20 2025-11-27 엘지디스플레이 주식회사 자발광 소자들을 포함한 표시장치

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3618689B2 (ja) * 2001-05-31 2005-02-09 イノテック株式会社 チョッパ型電圧比較器及びそれを用いたアナログデジタル変換器
JP3892732B2 (ja) * 2002-01-31 2007-03-14 株式会社日立製作所 表示装置の駆動方法
KR100832613B1 (ko) * 2003-05-07 2008-05-27 도시바 마쯔시따 디스플레이 테크놀로지 컴퍼니, 리미티드 El 표시 장치
JP4007336B2 (ja) * 2004-04-12 2007-11-14 セイコーエプソン株式会社 画素回路の駆動方法、画素回路、電気光学装置および電子機器
KR101152120B1 (ko) * 2005-03-16 2012-06-15 삼성전자주식회사 표시 장치 및 그 구동 방법
JP4816653B2 (ja) * 2008-02-04 2011-11-16 ソニー株式会社 表示装置及びその駆動方法と電子機器
JP4640443B2 (ja) * 2008-05-08 2011-03-02 ソニー株式会社 表示装置、表示装置の駆動方法および電子機器
JP2010287601A (ja) * 2009-06-09 2010-12-24 Panasonic Corp 発光素子駆動装置
JP5877074B2 (ja) * 2012-01-24 2016-03-02 ローム株式会社 コンパレータ、それを用いたオシレータ、dc/dcコンバータの制御回路、dc/dcコンバータ、電子機器

Also Published As

Publication number Publication date
US20140218414A1 (en) 2014-08-07
CN103971632A (zh) 2014-08-06
US10255852B2 (en) 2019-04-09
US20170270858A1 (en) 2017-09-21
US9697766B2 (en) 2017-07-04
CN103971632B (zh) 2018-04-17
JP2014150482A (ja) 2014-08-21

Similar Documents

Publication Publication Date Title
JP5880467B2 (ja) コンパレータ装置、並びに、表示装置及びその駆動方法
JP6157178B2 (ja) 表示装置
US11562684B2 (en) Display panel and driving method of the display panel
CN108335674B (zh) 显示装置
US9583041B2 (en) Pixel circuit and driving method thereof, display panel, and display device
JP2014150482A5 (ja)
KR101005646B1 (ko) 화상표시장치
US9818338B2 (en) Pre-charge driver for light emitting devices (LEDs)
US10102795B2 (en) Operating method of display device and display device
US9165496B1 (en) Flat display device with alternating white image driving periods
WO2015122305A1 (ja) 発光素子駆動回路、表示装置、及び、a/d変換回路
KR102496782B1 (ko) 전압변환 회로 및 이를 구비한 유기발광 표시장치
US20220028328A1 (en) LED Driving Device and LED Driving Method
KR101968117B1 (ko) 유기발광 표시장치 및 이의 구동방법
US11398178B2 (en) Pixel driving circuit, method, and display apparatus
US20110157118A1 (en) Drive circuit and display device
US20150255018A1 (en) Display apparatus and electronic device including the same
KR102029608B1 (ko) Oled 게이트 구동회로 프레임워크
TW202025115A (zh) 用於微發光元件陣列的電流驅動數位像素裝置
US10978004B2 (en) Data driver, display device, and electronic apparatus
KR20200120835A (ko) 주사 구동부 및 표시 장치
KR100619412B1 (ko) 평판표시장치용 드라이버
CN111179823B (zh) 显示设备
EP4202895A1 (en) Pixel arrangement

Legal Events

Date Code Title Description
A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20150213

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20150213

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20151022

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20151104

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20151209

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20160105

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20160118

R151 Written notification of patent or utility model registration

Ref document number: 5880467

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250