JP5604019B2 - 半導体装置の製造方法、及び、半導体装置 - Google Patents
半導体装置の製造方法、及び、半導体装置 Download PDFInfo
- Publication number
- JP5604019B2 JP5604019B2 JP2014516127A JP2014516127A JP5604019B2 JP 5604019 B2 JP5604019 B2 JP 5604019B2 JP 2014516127 A JP2014516127 A JP 2014516127A JP 2014516127 A JP2014516127 A JP 2014516127A JP 5604019 B2 JP5604019 B2 JP 5604019B2
- Authority
- JP
- Japan
- Prior art keywords
- silicon layer
- fin
- insulating film
- forming
- resist
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/025—Manufacture or treatment of FETs having insulated gates [IGFET] of vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
102.第1のレジスト
103.フィン状シリコン層
104.第1の絶縁膜
105.第2のレジスト
106.柱状シリコン層
107.ゲート絶縁膜
108.金属膜
109.ポリシリコン膜
110.第3のレジスト
111a.ゲート電極
111b.ゲート配線
112.第4のレジスト
113.第2の拡散層
114.第1の拡散層
115.窒化膜
116a.窒化膜サイドウォール
116b.窒化膜サイドウォール
117.第2のシリサイド
118.第1のシリサイド
119.シリサイド
120.シリサイド
121.層間絶縁膜
122.第5のレジスト
123.コンタクト孔
124.コンタクト孔
127.第1のコンタクト
129.第1のコンタクト
130.金属
131.第6のレジスト
132.第6のレジスト
133.第6のレジスト
134.金属配線
135.金属配線
136.金属配線
140.コンタクトストッパー
Claims (7)
- シリコン基板上にフィン状シリコン層を形成し、前記フィン状シリコン層の周囲に第一の絶縁膜を形成し、前記フィン状シリコン層の上部に柱状シリコン層を形成する第1の工程と、
前記柱状シリコン層の周囲に形成されたゲート絶縁膜と、前記ゲート絶縁膜の周囲に形成されたゲート電極と、前記ゲート電極に接続されたゲート配線とを形成する第2の工程と、
前記柱状シリコン層の上部に第1の拡散層を形成し、前記柱状シリコン層の下部と前記フィン状シリコン層の上部に第2の拡散層を形成する第3の工程と、
前記第1の拡散層上と前記第2の拡散層上に第1のシリサイドと第2のシリサイドを形成する第4の工程と、
前記第4の工程の後、層間絶縁膜を堆積し、前記層間絶縁膜を平坦化し、エッチバックを行い、前記柱状シリコン層上部を露出し、前記柱状シリコン層上部を露出した後、第1のコンタクトを形成するための第5のレジストを形成し、前記層間絶縁膜をエッチングすることによりコンタクト孔を形成し、金属を堆積することにより前記第2のシリサイド上に第1のコンタクトを形成し、金属配線を形成するための第6のレジストを形成し、エッチングを行うことにより前記金属配線を形成する第5の工程と、
を有することを特徴とする半導体装置の製造方法。 - 前記第1の工程において、前記柱状シリコン層の幅は前記フィン状シリコン層の幅と同じであることを特徴とする請求項1に記載の半導体装置の製造方法。
- 前記第1の工程において、
シリコン基板上にフィン状シリコン層を形成するための第1のレジストを形成し、シリコン基板をエッチングし、前記フィン状シリコン層を形成し、前記第1のレジストを除去し、
前記フィン状シリコン層の周囲に第1の絶縁膜を堆積し、前記第1の絶縁膜をエッチバックし、前記フィン状シリコン層の上部を露出し、前記フィン状シリコン層に直交するように第2のレジストを形成し、前記フィン状シリコン層をエッチングし、前記第2のレジストを除去することにより、前記フィン状シリコン層と前記第2のレジストとが直交する部分が前記柱状シリコン層となるよう前記柱状シリコン層を形成することを特徴とする請求項2に記載の半導体装置の製造方法。 - 前記第2の工程において、
前記柱状シリコン層の周囲にゲート絶縁膜を形成し、
前記ゲート絶縁膜の周囲に金属膜及びポリシリコン膜を成膜し、ここで、前記ポリシリコン膜の膜厚は前記柱状シリコン層の幅より薄く、
ゲート配線を形成するための第3のレジストを形成し、
異方性エッチングを行うことにより前記ゲート配線を形成し、
第4のレジストを堆積し、前記柱状シリコン層上部側壁の前記ポリシリコン膜を露出し、露出した前記ポリシリコン膜をエッチングにより除去し、前記第4のレジストを剥離し、前記金属膜をエッチングにより除去し、前記ゲート配線に接続するゲート電極を形成することを特徴とする請求項1に記載の半導体装置の製造方法。 - シリコン基板上に形成されたフィン状シリコン層と、
前記フィン状シリコン層の周囲に形成された第1の絶縁膜と、
前記フィン状シリコン層上に形成された柱状シリコン層と、
前記柱状シリコン層の幅は前記フィン状シリコン層の幅と同じであって、
前記柱状シリコン層の周囲に形成されたゲート絶縁膜と、
前記ゲート絶縁膜の周囲に形成されたゲート電極と、
前記ゲート電極に接続された前記フィン状シリコン層に直交する方向に延在するゲート配線と、
前記柱状シリコン層の上部に形成された第1の拡散層と、
前記フィン状シリコン層の上部と前記柱状シリコン層の下部に形成された第2の拡散層と、
前記第1の拡散層の上部に形成された第1のシリサイドと、
前記第2の拡散層の上部に形成された第2のシリサイドと、
第2のシリサイド上に形成された第1のコンタクトと、
第1のシリサイド上に形成された第1の金属配線と、
第1のコンタクト上に形成された第2の金属配線と、
を有することを特徴とする半導体装置。 - 前記ゲート絶縁膜の周囲に形成された金属膜及びポリシリコン膜の積層構造からなるゲート電極、を有し、
前記ポリシリコン膜の膜厚は前記柱状シリコン層の幅より薄いことを特徴とする請求項5に記載の半導体装置。 - 前記第1のコンタクトの深さは、前記柱状シリコン層の高さより低いことを特徴とする請求項5に記載の半導体装置。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2012/076106 WO2014057532A1 (ja) | 2012-10-09 | 2012-10-09 | 半導体装置の製造方法、及び、半導体装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014169491A Division JP5903139B2 (ja) | 2014-08-22 | 2014-08-22 | 半導体装置の製造方法、及び、半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP5604019B2 true JP5604019B2 (ja) | 2014-10-08 |
| JPWO2014057532A1 JPWO2014057532A1 (ja) | 2016-08-25 |
Family
ID=50477021
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014516127A Active JP5604019B2 (ja) | 2012-10-09 | 2012-10-09 | 半導体装置の製造方法、及び、半導体装置 |
Country Status (3)
| Country | Link |
|---|---|
| JP (1) | JP5604019B2 (ja) |
| TW (1) | TW201415635A (ja) |
| WO (1) | WO2014057532A1 (ja) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5902868B1 (ja) * | 2014-06-16 | 2016-04-13 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置の製造方法、及び、半導体装置 |
| WO2015193939A1 (ja) * | 2014-06-16 | 2015-12-23 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置の製造方法、及び、半導体装置 |
| JP6055883B2 (ja) * | 2015-08-20 | 2016-12-27 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置の製造方法、及び、半導体装置 |
| JP6211637B2 (ja) * | 2016-02-01 | 2017-10-11 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置の製造方法、及び、半導体装置 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010258345A (ja) * | 2009-04-28 | 2010-11-11 | Unisantis Electronics Japan Ltd | Mosトランジスタ及びmosトランジスタを備えた半導体装置の製造方法 |
| JP2011040682A (ja) * | 2009-08-18 | 2011-02-24 | Unisantis Electronics Japan Ltd | 半導体装置とその製造方法 |
-
2012
- 2012-10-09 WO PCT/JP2012/076106 patent/WO2014057532A1/ja not_active Ceased
- 2012-10-09 JP JP2014516127A patent/JP5604019B2/ja active Active
-
2013
- 2013-10-04 TW TW102135935A patent/TW201415635A/zh unknown
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010258345A (ja) * | 2009-04-28 | 2010-11-11 | Unisantis Electronics Japan Ltd | Mosトランジスタ及びmosトランジスタを備えた半導体装置の製造方法 |
| JP2011040682A (ja) * | 2009-08-18 | 2011-02-24 | Unisantis Electronics Japan Ltd | 半導体装置とその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPWO2014057532A1 (ja) | 2016-08-25 |
| WO2014057532A1 (ja) | 2014-04-17 |
| TW201415635A (zh) | 2014-04-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5595619B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5731073B1 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| WO2015019444A1 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5604019B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5692886B1 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| US9287396B2 (en) | Semiconductor device | |
| JP5903139B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5596245B1 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP6114425B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5646116B1 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5749818B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| TW201419548A (zh) | 半導體裝置的製造方法以及半導體裝置 | |
| JP6405026B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5869079B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP6375316B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5685344B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP6501819B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5928566B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP5869166B2 (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP2015046623A (ja) | 半導体装置の製造方法、及び、半導体装置 | |
| JP2014207486A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140703 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140728 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140822 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5604019 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |