JP5563050B2 - ゲート駆動回路、およびパワー半導体モジュール - Google Patents
ゲート駆動回路、およびパワー半導体モジュール Download PDFInfo
- Publication number
- JP5563050B2 JP5563050B2 JP2012269296A JP2012269296A JP5563050B2 JP 5563050 B2 JP5563050 B2 JP 5563050B2 JP 2012269296 A JP2012269296 A JP 2012269296A JP 2012269296 A JP2012269296 A JP 2012269296A JP 5563050 B2 JP5563050 B2 JP 5563050B2
- Authority
- JP
- Japan
- Prior art keywords
- gate
- switching element
- gate drive
- drive circuit
- low
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
- Y02E10/56—Power conversion systems, e.g. maximum power point trackers
Landscapes
- Power Conversion In General (AREA)
- Electronic Switches (AREA)
Description
Transistor)やIGBT(Insulated
Gate Bipolar Transistor)が広く用いられている。
まず、第1の実施の形態に係わるゲート駆動回路について説明する。
図3は、本発明の実施の形態に係わるゲート駆動回路の等価回路である。ローサイドゲート駆動回路2の出力端子にトランス15の1次側を接続し、ハイサイドスイッチング素子5のゲート・ソース間にトランスの1次側電圧と反対の極性の電圧が発生するようにトランス15の2次側が接続される。
その理由は、以下の通りである。すなわち、本実施の形態で解決しようとする課題は、変位電流によりゲート・ソース間キャパシタンスが充電され、ゲート・ソース間で電圧が閾値を越えてしまい誤動作するおそれがあることを解消するものである。この現象を防止する簡単な方法として、スイッチング素子がオフ状態の時に、ゲート・ソース間にマイナスバイアス(負極性の電圧を印加する)ことにより、充電電圧が閾値を越えないようにする方法がある。この場合、負極性の電源が別に必要なため、ゲート回路のコストが上昇するという欠点がある。本実施の形態によれば、負極性の電源が不要となるので、電力変換装置のコストを下げることが可能になる。
図5は、第2の実施の形態に係わるゲート駆動回路の等価回路である。ハイサイドスイッチング素子5のゲート・ソース間にNchノーマリーオン型スイッチング素子13のドレイン・ソースを接続し、トランス15の1次側をハイサイドゲート駆動回路1の出力に接続し、ハイサイドゲート駆動回路1から正極性のゲート駆動電圧が出力されるとNchノーマリーオン型スイッチング素子13のゲート・ソース間に負極性の電圧パルスが印加されるようにトランス15の2次側をNchノーマリーオン型スイッチング素子13のゲート・ソース間に接続する。なお、ローサイドもハイサイドと同様な構成・動作原理であるので、説明は省略する。
図6は、本発明の第3の実施の形態に係わるゲート駆動回路の等価回路である。ハイサイドスイッチング素子5のゲート・ソース間にPchノーマリーオン型スイッチング素子14のドレイン・ソースを接続し、ハイサイドゲート駆動回路1で前記Pchノーマリーオン型スイッチング素子14のゲートを駆動する。なお、ローサイドもハイサイドと同様な構成・動作原理であるので、説明は省略する。
上記各実施の形態においては、この発明の実施の形態として駆動回路として説明したが、この実施の形態の駆動回路は、パルス出力の遅延、波形の鈍り、配線抵抗の増加などを防止するために、可能な限り配線長さが短い方が好ましい。同一の半導体チップ上に形成できる素子は、集合させて同一ICチップ上に形成することが好ましい。また、パッケージとしても同一パッケージに封入しモジュールとすることが好ましい。
あるいは、ハイサイドゲート駆動回路、ローサイドゲート駆動回路、トランス、Nchノーマリーオン型スイッチング素子、ハイサイドメインスイッチング素子、ローサイドメインスイッチング素子を同一のパッケージに封入してパワー半導体モジュールとすることができる。
また、ハイサイドゲート駆動回路、ローサイドゲート駆動回路、Pchノーマリーオン型スイッチング素子、ハイサイドメインスイッチング素子、ローサイドメインスイッチング素子を同一のパッケージに封入してパワー半導体モジュールとすることができる。
2…ローサイドゲート駆動回路
3、4、14…抵抗
5…ハイサイドスイッチング素子
6…ローサイドスイッチング素子
7、8…ダイオード
9、10、11、12…キャパシタ
13…Nchノーマリーオン型スイッチング素子
14…Pchノーマリーオン型スイッチング素子
15…トランス
Claims (4)
- 2つのスイッチング素子を直列に接続し、接続点よりも高電位側をハイサイドスイッチング素子、低電位側をローサイドスイッチング素子として、ローサイドゲート駆動回路から正極性の電圧が出力されるとハイサイドゲート駆動回路は0Vを維持または負極性の電圧を出力し、ローサイドゲート駆動回路からの出力が0Vまたは負極性の電圧を出力する時はハイサイドゲート駆動回路から正極性の電圧が出力されるようにハイサイドとローサイドゲート駆動回路が制御される電力変換回路において、ハイサイドおよび、ローサイドスイッチング素子のゲート・ソース間にNchノーマリーオン型補助スイッチング素子のドレイン・ソースを接続し、トランスの1次側をゲート駆動回路の出力に接続し、ゲート駆動回路から正極性のゲート駆動電圧が出力されるとNchノーマリーオン型スイッチング素子のゲート・ソース間に負極性の電圧パルスが印加されるようにトランスの2次側をNchノーマリーオン型スイッチング素子のゲート・ソース間に接続することを特徴とするゲート駆動回路。
- 前記トランスは空芯トランスであることを特徴とする請求項1に記載のゲート駆動回路。
- ゲート駆動回路は0Vと正極性の電圧を出力することを特徴とする請求項1又は2に記載のゲート駆動回路。
- 請求項1乃至3のいずれか1項に記載のゲート駆動回路におけるハイサイドゲート駆動回路、ローサイドゲート駆動回路、トランス、Nchノーマリーオン型補助スイッチング素子、ハイサイドスイッチング素子、ローサイドスイッチング素子を同一のパッケージに封入したことを特徴とするパワー半導体モジュール。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012269296A JP5563050B2 (ja) | 2012-12-10 | 2012-12-10 | ゲート駆動回路、およびパワー半導体モジュール |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012269296A JP5563050B2 (ja) | 2012-12-10 | 2012-12-10 | ゲート駆動回路、およびパワー半導体モジュール |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011052784A Division JP5254386B2 (ja) | 2011-03-10 | 2011-03-10 | ゲート駆動回路、およびパワー半導体モジュール |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2013102445A JP2013102445A (ja) | 2013-05-23 |
| JP5563050B2 true JP5563050B2 (ja) | 2014-07-30 |
Family
ID=48622614
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012269296A Expired - Fee Related JP5563050B2 (ja) | 2012-12-10 | 2012-12-10 | ゲート駆動回路、およびパワー半導体モジュール |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5563050B2 (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6503977B2 (ja) * | 2015-08-25 | 2019-04-24 | 住友電気工業株式会社 | 電力変換回路の制御方法および電力変換モジュール |
| CN110365324B (zh) * | 2019-07-22 | 2024-03-15 | 无锡安趋电子有限公司 | 一种功率管栅极驱动电路 |
| JP7349069B2 (ja) * | 2020-09-16 | 2023-09-22 | 株式会社オートネットワーク技術研究所 | 駆動装置 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5368066A (en) * | 1976-11-30 | 1978-06-17 | Hitachi Ltd | Semiconductor switch |
| US4390790A (en) * | 1979-08-09 | 1983-06-28 | Theta-J Corporation | Solid state optically coupled electrical power switch |
| JPS58111434A (ja) * | 1981-12-24 | 1983-07-02 | Mitsubishi Electric Corp | 高速スイツチ回路 |
| US4492883A (en) * | 1982-06-21 | 1985-01-08 | Eaton Corporation | Unpowered fast gate turn-off FET |
| JPS6399616A (ja) * | 1986-03-24 | 1988-04-30 | Matsushita Electric Works Ltd | 固体リレ−及びその製造方法 |
| JPH0290720A (ja) * | 1988-09-27 | 1990-03-30 | Matsushita Electric Works Ltd | 半導体リレー回路 |
| JPH0812993B2 (ja) * | 1990-10-26 | 1996-02-07 | 松下電工株式会社 | 半導体リレー回路 |
| US5138177A (en) * | 1991-03-26 | 1992-08-11 | At&T Bell Laboratories | Solid-state relay |
| JPH0531359U (ja) * | 1991-09-30 | 1993-04-23 | 株式会社東芝 | Fetのオンオフ検知回路 |
| JP2009147022A (ja) * | 2007-12-12 | 2009-07-02 | Toshiba Corp | 光半導体リレー |
-
2012
- 2012-12-10 JP JP2012269296A patent/JP5563050B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| JP2013102445A (ja) | 2013-05-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6402591B2 (ja) | 半導体装置 | |
| JP5254386B2 (ja) | ゲート駆動回路、およびパワー半導体モジュール | |
| CN103944548B (zh) | 用于晶体管的栅极驱动电路 | |
| CN104604134B (zh) | 半导体装置 | |
| JP3598933B2 (ja) | 電力変換装置 | |
| WO2012153836A1 (ja) | スイッチング回路及び半導体モジュール | |
| CN105553235A (zh) | 半导体驱动装置及使用该半导体驱动装置的电力变换装置 | |
| JP6556712B2 (ja) | スイッチング過電圧を制限するように構成された電力変換器 | |
| JP2016519921A (ja) | 整流セルおよびそのための補償回路 | |
| JP5619673B2 (ja) | スイッチング回路及び半導体モジュール | |
| EP3787164A1 (en) | Gate drive circuit and gate drive method | |
| CN108736703B (zh) | 最小化宽带隙半导体器件中的振铃 | |
| JP6090007B2 (ja) | 駆動回路 | |
| KR101758808B1 (ko) | 지능형 파워 모듈 및 그의 전원구동모듈 | |
| KR101329610B1 (ko) | 반도체장치 | |
| JP5563050B2 (ja) | ゲート駆動回路、およびパワー半導体モジュール | |
| JP5533313B2 (ja) | レベルシフト回路及びスイッチング電源装置 | |
| WO2015068755A1 (ja) | 半導体スイッチング素子の保護回路および電力変換装置 | |
| JP2014050179A (ja) | 半導体装置 | |
| JP5843535B2 (ja) | 半導体モジュール | |
| JP2013085409A (ja) | 半導体スイッチング回路、及びそれを用いた半導体モジュール並びに電力変換モジュール | |
| Bayerer et al. | Low impedance gate drive for full control of voltage controlled power devices | |
| US20260045868A1 (en) | Active discharge method and power conversion system | |
| WO2015019448A1 (ja) | 半導体スイッチング装置 | |
| JP5815441B2 (ja) | スイッチング半導体装置の制御装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131025 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131119 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131126 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140212 |
|
| A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140411 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140513 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140611 |
|
| LAPS | Cancellation because of no payment of annual fees |