JP5014566B2 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP5014566B2 JP5014566B2 JP2004159458A JP2004159458A JP5014566B2 JP 5014566 B2 JP5014566 B2 JP 5014566B2 JP 2004159458 A JP2004159458 A JP 2004159458A JP 2004159458 A JP2004159458 A JP 2004159458A JP 5014566 B2 JP5014566 B2 JP 5014566B2
- Authority
- JP
- Japan
- Prior art keywords
- crystal
- plane
- silicon block
- silicon
- nmos transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Formation Of Insulating Films (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
11 プラズマ処理容器
18 導波管
22 ガス供給口
52n NMOSトランジスタ用シリコンブロック
52p PMOSトランジスタ用シリコンブロック
54 ゲート絶縁膜
Claims (7)
- シリコン基板表面に、上面と当該上面を挟む2つの側面を備え、前記上面と前記側面は互いに異なる第1及び第2の結晶面によって形成され、前記第1の結晶面は、(100)面又は当該(100)面に対して結晶軸に関し±8°の範囲内にある結晶面であり、他方、前記第2の結晶面は、(110)面又は当該(110)面に対して結晶軸に関し±8°の範囲内にある結晶面である凸状のシリコンブロックを設けるステップと、
前記凸状の前記シリコンブロックの両側面及び上面に、電磁波によりプラズマを励起し、前記プラズマにより反応性ガスをラジカルとすることにより、前記上面及び前記側面にゲート絶縁膜を形成するステップとを有し、
前記凸状のシリコンブロックを設けるステップは、前記シリコン基板表面に、前記第2の結晶面が、前記第1の結晶面よりも広い面積を有する面を有する凸状のPMOSトランジスタ用シリコンブロック及び前記第1の結晶面が、前記第2の結晶面よりも広い面積を有する面を有する凸状のNMOSトランジスタ用シリコンブロックを設けるステップであり、
前記ゲート絶縁膜を形成するステップでは、前記PMOSトランジスタ用シリコンブロックの前記上面及び前記側面に、PMOSトランジスタのゲート絶縁膜が形成され、また、前記NMOSトランジスタ用シリコンブロックの前記上面及び前記側面に、NMOSトランジスタのゲート絶縁膜が形成されることを特徴とする半導体装置の製造方法。 - 前記PMOSトランジスタ用及び前記NMOSトランジスタ用シリコンブロックは、前記上面に前記第1の結晶面を有し、前記側面に前記第2の結晶面を有していることを特徴とする請求項1記載の半導体装置の製造方法。
- 前記PMOSトランジスタ用及び前記NMOSトランジスタ用シリコンブロックは、前記上面に前記第2の結晶面を有し、前記側面に前記第1の結晶面を有していることを特徴とする請求項1記載の半導体装置の製造方法。
- 前記ゲート絶縁膜は、シリコン酸化膜、シリコン酸窒化膜、シリコン窒化膜の何れか1つを含むことを特徴とする請求項1〜3のいずれか一項に記載の半導体装置の製造方法。
- NMOSトランジスタが形成されるNMOSトランジスタ用シリコンブロック、及び、PMOSトランジスタが形成されるPMOSトランジスタ用シリコンブロックが、シリコン基板表面上に形成されており、且つ、前記各シリコンブロックは互いに異なる第1の結晶面及び第2の結晶面を有する上面及び2つの側面を有し、前記第1の結晶面は、(100)面又は当該(100)面に対して結晶軸に関し±8°の範囲内にある結晶面であり、他方、前記第2の結晶面は、(110)面又は当該(110)面に対して結晶軸に関し±8°の範囲内にある結晶面である凸状形状を有しており、
前記NMOSトランジスタ及び前記PMOSトランジスタのゲート絶縁膜は、前記NMOSトランジスタ用シリコンブロック及び前記PMOSトランジスタ用シリコンブロックの2つの側面及び上面に、それぞれ形成されており、
前記PMOSトランジスタの前記ゲート絶縁膜は、前記第2の結晶面が前記第1の結晶面よりも広い面を有する凸状形状の前記PMOSトランジスタ用シリコンブロックに形成されており、他方、前記NMOSトランジスタの前記ゲート絶縁膜は、前記第1の結晶面が前記第2の結晶面よりも広い面を有する前記NMOSトランジスタ用ブロックに形成されていることを特徴とする半導体装置。 - 前記シリコン基板表面が前記第1の結晶面であるとき、前記PMOSトランジスタ用シリコンブロックの各側面の面積が前記NMOSトランジスタ用シリコンブロックの各側面の面積よりも大きく、かつ、前記PMOSトランジスタ用シリコンブロックの上面の面積が前記NMOSトランジスタ用シリコンブロックの上面の面積よりも小さく形成され、
前記PMOSトランジスタの前記ゲート絶縁膜は、前記第1の結晶面の前記上面及び、当該上面より面積の広い面積を有する前記第2の結晶面の側面に形成されており、
他方、前記NMOSトランジスタのゲート絶縁膜は、前記第2の結晶面の前記各側面と、前記第2の結晶面の各側面よりも広い面積を有する前記第1の結晶面の前記上面上に形成されていることを特徴とする請求項5に記載の半導体装置。 - 前記シリコン基板表面が前記第2の結晶面であるとき、前記NMOSトランジスタ用シリコンブロックの各側面の面積が前記PMOSトランジスタ用シリコンブロックの各側面の面積よりも大きく、かつ、前記NMOSトランジスタ用シリコンブロックの上面の面積が前記PMOSトランジスタ用シリコンブロックの上面の面積よりも小さく形成され、
前記NMOSトランジスタの前記ゲート絶縁膜は、前記第1の結晶面の前記各側面及び、当該各側面より面積の狭い面積を有する前記第2の結晶面の上面に形成されており、
他方、前記PMOSトランジスタのゲート絶縁膜は、前記第2の結晶面の前記上面と、前記第2の結晶面の上面よりも狭い面積を有する前記第1の結晶面の前記各側面上に形成されていることを特徴とする請求項5に記載の半導体装置。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2004159458A JP5014566B2 (ja) | 2003-06-04 | 2004-05-28 | 半導体装置およびその製造方法 |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003159973 | 2003-06-04 | ||
| JP2003159973 | 2003-06-04 | ||
| JP2004159458A JP5014566B2 (ja) | 2003-06-04 | 2004-05-28 | 半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2005019978A JP2005019978A (ja) | 2005-01-20 |
| JP5014566B2 true JP5014566B2 (ja) | 2012-08-29 |
Family
ID=34196747
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2004159458A Expired - Lifetime JP5014566B2 (ja) | 2003-06-04 | 2004-05-28 | 半導体装置およびその製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5014566B2 (ja) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7224029B2 (en) | 2004-01-28 | 2007-05-29 | International Business Machines Corporation | Method and structure to create multiple device widths in FinFET technology in both bulk and SOI |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6380561A (ja) * | 1986-09-24 | 1988-04-11 | Nec Corp | 相補型半導体装置の製造方法 |
| JPH01276669A (ja) * | 1988-04-27 | 1989-11-07 | Toshiba Corp | 半導体装置 |
| JPH04256369A (ja) * | 1991-02-08 | 1992-09-11 | Nissan Motor Co Ltd | 半導体装置 |
| JPH0923011A (ja) * | 1995-07-05 | 1997-01-21 | Hitachi Ltd | 半導体装置及びその製造方法 |
| JP4713752B2 (ja) * | 2000-12-28 | 2011-06-29 | 財団法人国際科学振興財団 | 半導体装置およびその製造方法 |
| JP2002359293A (ja) * | 2001-05-31 | 2002-12-13 | Toshiba Corp | 半導体装置 |
| JP4870291B2 (ja) * | 2001-09-26 | 2012-02-08 | シャープ株式会社 | 半導体装置およびその製造方法および集積回路および半導体システム |
-
2004
- 2004-05-28 JP JP2004159458A patent/JP5014566B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JP2005019978A (ja) | 2005-01-20 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4536333B2 (ja) | 半導体装置及び、その製造方法 | |
| JP5229711B2 (ja) | パターン形成方法、および半導体装置の製造方法 | |
| US10985029B2 (en) | Substrate processing apparatus and substrate processing method | |
| KR100810794B1 (ko) | 플라즈마 처리 방법 | |
| KR101161468B1 (ko) | 반도체 디바이스의 게이트 스택 처리 방법 및 반도체 디바이스의 게이트 스택 처리 시스템 | |
| JP2018170499A (ja) | 基板処理装置及び基板処理方法。 | |
| JP2005150637A (ja) | 処理方法及び装置 | |
| TWI407507B (zh) | Plasma processing method | |
| JPWO2005083795A1 (ja) | 半導体装置の製造方法及びプラズマ酸化処理方法 | |
| TWI402912B (zh) | Manufacturing method of insulating film and manufacturing method of semiconductor device | |
| JP2004319907A (ja) | 半導体装置の製造方法および製造装置 | |
| US7449719B2 (en) | Semiconductor device and method of manufacturing the same | |
| JPWO2004073073A1 (ja) | 半導体装置の製造方法および半導体製造装置 | |
| JP5014566B2 (ja) | 半導体装置およびその製造方法 | |
| US7842621B2 (en) | Method of measuring nitrogen concentration, method of forming silicon oxynitride film, and method of manufacturing semiconductor device. | |
| TWI559398B (zh) | 基板處理裝置及基板處理方法 | |
| JP2022191129A (ja) | 半導体製造装置及び半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070523 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20080924 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110302 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110421 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20111214 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120229 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120420 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120516 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120606 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150615 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 Ref document number: 5014566 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| EXPY | Cancellation because of completion of term |