JP4869991B2 - キャパシタ内蔵ウェハレベルパッケージ及びその製造方法 - Google Patents
キャパシタ内蔵ウェハレベルパッケージ及びその製造方法 Download PDFInfo
- Publication number
- JP4869991B2 JP4869991B2 JP2007065138A JP2007065138A JP4869991B2 JP 4869991 B2 JP4869991 B2 JP 4869991B2 JP 2007065138 A JP2007065138 A JP 2007065138A JP 2007065138 A JP2007065138 A JP 2007065138A JP 4869991 B2 JP4869991 B2 JP 4869991B2
- Authority
- JP
- Japan
- Prior art keywords
- capacitor
- sheet
- anode
- valve metal
- integrated circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10W74/15—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
(1)
フォトリソグラフィ法を用いることに依り、集積回路形成済みのシリコン基板11を覆うSiNからなるパッシベーション膜12の所要箇所に開口を形成し、シリコン基板11に作り込まれた半導体集積回路に導電接続される電極パッド13を形成する。
(2)
全面にポリイミドからなる樹脂膜14を形成し、フォトリソグラフィ法を用いることに依り、電極パッド13に対応する開口14Aを形成する。
(3)
開口14Aを埋め、樹脂膜14上に展延するCuからなる配線15を形成する。
(4)
必要に応じ、樹脂膜14及びCuからなる配線15を更に積層形成し、この積層体を再配線層16とする。
この再配線層16の所要箇所、即ち、シート状キャパシタが搭載されて貼り合わせ接着されるべき箇所の樹脂膜14に開口を形成し、Cuからなる配線15とコンタクトする銀ペースト膜17を形成する。
(6)
シート状キャパシタについては、後に具体的に説明するが、表面に陽極酸化皮膜(図示せず)、即ち、誘電体膜が形成されたアルミニウム箔からなる陽極18A、導電性高分子からなる陰極18Bから成っていて、そのシート状キャパシタ18を導電性接着材料である銀ペースト膜17を用いて再配線層16に貼り合せて接着し、且つ、硬化させる。尚、ここに例示したシート状キャパシタ18の厚さSは0.1mm〜0.15mmである。また、前記導電性接着材料としては、銀ペーストに限定されることなく、例えば、カーボンのペーストや異方導電性フィルム(Anisotropic Conductive Film:ACF)を使用することができる。
シート状キャパシタ18は樹脂膜14で埋め込み、また、樹脂膜14には所要の電極を形成する為の開口が形成される。
(8)
電源用電極19、接地用電極20、信号用電極21などの外部接続端子を形成してキャパシタ内蔵ウェハレベルパッケージを完成する。
12 パッシベーション膜
13 電極パッド
14 樹脂膜
14A 開口
15 配線
16 再配線層
17 銀ペースト膜
18 シート状キャパシタ
18A 陽極
18B 陰極
18C 陽極酸化皮膜
19 電源用電極
20 接地用電極
21 信号用電極
Claims (4)
- ウェハに形成された半導体集積回路素子の電源用電極に電気的に接続される弁金属材料からなる陽極及び前記弁金属材料からなる陽極の表面に形成されたキャパシタの誘電体膜である陽極酸化皮膜及び前記半導体集積回路素子の接地用電極に電気的に接続され且つ前記弁金属材料からなる陽極との間で前記陽極酸化皮膜を挟む導電性高分子材料からなる陰極をもって構成されたシート状キャパシタと、
前記ウェハ上に在って前記シート状キャパシタを含むと共に各電気的配線を集約する再配線層と
を備え、
前記弁金属材料からなる陽極を電源用電極に、且つ、前記導電性高分子材料からなる陰極を接地用電極にそれぞれ接続する導電性接着材料が銀又はカーボンのペースト、或いは、両者を混合したペーストであること
を特徴とするキャパシタ内蔵ウェハレベルパッケージ。 - ウェハに形成された半導体集積回路素子の電源用電極に電気的に接続される弁金属材料からなる陽極及び前記弁金属材料からなる陽極の表面に形成されたキャパシタの誘電体膜である陽極酸化皮膜及び前記半導体集積回路素子の接地用電極に電気的に接続され且つ前記弁金属材料からなる陽極との間で前記陽極酸化皮膜を挟む導電性高分子材料からなる陰極をもって構成されたシート状キャパシタと、
前記ウェハ上に在って前記シート状キャパシタを含むと共に各電気的配線を集約する再配線層と
を備え、
前記弁金属材料からなる陽極を電源用電極に、且つ、前記導電性高分子材料からなる陰極を接地用電極にそれぞれ接続する導電性接着材料が異方導電性フィルムであること
を特徴とするキャパシタ内蔵ウェハレベルパッケージ。 - 半導体集積回路素子が組み込まれたウェハ上に電気的配線層を形成する工程と、
前記電気的配線層の適所に導電性接着材料層を形成する工程と、
シート状キャパシタに於ける弁金属材料からなる陽極、及び、導電性高分子材料からなる陰極を、前記導電性接着材料層に接着する工程と、
前記シート状キャパシタの前記陽極と前記陰極とに別個に電気的接続される配線を形成する工程と、
前記シート状キャパシタの上方に外部接続用端子を導出する工程と
が含まれ、
前記導電性接着材料が銀又はカーボンのペースト、或いは、両者を混合したペーストであること
を特徴とするキャパシタ内蔵ウェハレベルパッケージの製造方法。 - 半導体集積回路素子が組み込まれたウェハ上に電気的配線層を形成する工程と、
前記電気的配線層の適所に導電性接着材料層を形成する工程と、
シート状キャパシタに於ける弁金属材料からなる陽極、及び、導電性高分子材料からなる陰極を、前記導電性接着材料層に接着する工程と、
前記シート状キャパシタの前記陽極と前記陰極とに別個に電気的接続される配線を形成する工程と、
前記シート状キャパシタの上方に外部接続用端子を導出する工程と
が含まれ、
前記導電性接着材料が異方導電性フィルムであること
を特徴とするキャパシタ内蔵ウェハレベルパッケージの製造方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007065138A JP4869991B2 (ja) | 2007-03-14 | 2007-03-14 | キャパシタ内蔵ウェハレベルパッケージ及びその製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007065138A JP4869991B2 (ja) | 2007-03-14 | 2007-03-14 | キャパシタ内蔵ウェハレベルパッケージ及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2008227266A JP2008227266A (ja) | 2008-09-25 |
| JP4869991B2 true JP4869991B2 (ja) | 2012-02-08 |
Family
ID=39845513
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007065138A Expired - Fee Related JP4869991B2 (ja) | 2007-03-14 | 2007-03-14 | キャパシタ内蔵ウェハレベルパッケージ及びその製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP4869991B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11810915B2 (en) | 2020-11-17 | 2023-11-07 | Samsung Electronics Co., Ltd. | Semiconductor package with redistribution substrate having embedded passive device |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5758605B2 (ja) * | 2010-09-30 | 2015-08-05 | 株式会社テラプローブ | 半導体装置及びその製造方法 |
| US9572261B2 (en) * | 2015-03-25 | 2017-02-14 | Texas Instruments Incorporated | Conductive through-polymer vias for capacitative structures integrated with packaged semiconductor chips |
| TWI653715B (zh) * | 2016-05-13 | 2019-03-11 | Murata Manufacturing Co., Ltd. | 晶圓級封裝及電容器 |
| KR101981319B1 (ko) | 2016-12-28 | 2019-05-22 | 가부시키가이샤 노다스크린 | 박막 캐패시터, 및 반도체 장치 |
| KR102891038B1 (ko) * | 2023-08-29 | 2025-11-28 | (주)피코셈 | 반도체 디바이스 및 그 제조 방법 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4736451B2 (ja) * | 2005-02-03 | 2011-07-27 | パナソニック株式会社 | 多層配線基板とその製造方法、および多層配線基板を用いた半導体パッケージと電子機器 |
| JP4784141B2 (ja) * | 2005-04-27 | 2011-10-05 | カシオ計算機株式会社 | 半導体装置の製造方法 |
-
2007
- 2007-03-14 JP JP2007065138A patent/JP4869991B2/ja not_active Expired - Fee Related
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11810915B2 (en) | 2020-11-17 | 2023-11-07 | Samsung Electronics Co., Ltd. | Semiconductor package with redistribution substrate having embedded passive device |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2008227266A (ja) | 2008-09-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7745924B2 (en) | Capacitor embedded in interposer, semiconductor device including the same, and method for manufacturing capacitor embedded in interposer | |
| KR100534966B1 (ko) | 인쇄 배선판 및 그 제조방법 및 반도체 장치 | |
| CN115997263B (zh) | 薄膜电容器及其制造方法、以及具备薄膜电容器的电子电路基板 | |
| US8035981B2 (en) | Semiconductor device and manufacturing method of the same | |
| JP6669513B2 (ja) | 回路基板および回路基板の製造方法 | |
| JP4869991B2 (ja) | キャパシタ内蔵ウェハレベルパッケージ及びその製造方法 | |
| US20100264951A1 (en) | Interconnection card for inspection, manufacture method for interconnection card, and inspection method using interconnection card | |
| US7536780B2 (en) | Method of manufacturing wiring substrate to which semiconductor chip is mounted | |
| US20090001509A1 (en) | Circuit system with circuit element | |
| JPWO2009028596A1 (ja) | 受動素子内蔵基板、製造方法、及び半導体装置 | |
| JP4801687B2 (ja) | キャパシタ内蔵基板及びその製造方法 | |
| JP2009224555A (ja) | 電解キャパシタ及びその製造方法並びに配線基板 | |
| JP4745264B2 (ja) | キャパシタ内蔵インターポーザモジュールの製造方法及びパッケージの製造方法 | |
| JP5094726B2 (ja) | 半導体チップの製造方法 | |
| JP2002237431A (ja) | 固体電解コンデンサ及びその製造方法 | |
| JP4910747B2 (ja) | キャパシタの製造方法 | |
| CN118696386A (zh) | 薄膜电容器及其制造方法、以及具备薄膜电容器的电子电路基板 | |
| KR20070049565A (ko) | 전자 부품 | |
| JP5505358B2 (ja) | キャパシタ内蔵インターポーザモジュール | |
| JP5210672B2 (ja) | コンデンサ部品 | |
| JP4558257B2 (ja) | 固体電解コンデンサ | |
| JP5109321B2 (ja) | キャパシタ内蔵インタポーザ、それを備えた半導体装置及びキャパシタ内蔵インタポーザの製造方法 | |
| JP4341676B2 (ja) | コンデンサ | |
| CN223333655U (zh) | 电容芯片结构 | |
| JP5003226B2 (ja) | 電解コンデンサシート及び配線基板、並びに、それらの製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20091208 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110413 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110419 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110615 |
|
| RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20110915 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111115 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111116 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141125 Year of fee payment: 3 |
|
| LAPS | Cancellation because of no payment of annual fees |