JP3891603B2 - 強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 - Google Patents
強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 Download PDFInfo
- Publication number
- JP3891603B2 JP3891603B2 JP35304995A JP35304995A JP3891603B2 JP 3891603 B2 JP3891603 B2 JP 3891603B2 JP 35304995 A JP35304995 A JP 35304995A JP 35304995 A JP35304995 A JP 35304995A JP 3891603 B2 JP3891603 B2 JP 3891603B2
- Authority
- JP
- Japan
- Prior art keywords
- thin film
- ferroelectric thin
- ferroelectric
- crystal
- coated substrate
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H10P14/69398—
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/02—Pretreatment of the material to be coated
- C23C16/0272—Deposition of sub-layers, e.g. to promote the adhesion of the main coating
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/40—Oxides
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/40—Oxides
- C23C16/405—Oxides of refractory metals or yttrium
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
- H10D1/682—Capacitors having no potential barriers having dielectrics comprising perovskite structures
- H10D1/684—Capacitors having no potential barriers having dielectrics comprising perovskite structures the dielectrics comprising multiple layers, e.g. comprising buffer layers, seed layers or gradient layers
-
- H10P14/6506—
-
- H10P14/69393—
-
- H10P14/6334—
-
- H10P14/668—
Landscapes
- Chemical & Material Sciences (AREA)
- Mechanical Engineering (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Engineering & Computer Science (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Semiconductor Memories (AREA)
- Inorganic Compounds Of Heavy Metals (AREA)
- Chemical Vapour Deposition (AREA)
- Semiconductor Integrated Circuits (AREA)
- Non-Volatile Memory (AREA)
Description
【発明の属する技術分野】
本発明は、強誘電体メモリ素子、焦電センサ素子、圧電素子等に用いられる強誘電体薄膜、強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜の製造方法に関するものである。
【0002】
【従来の技術】
強誘電体は、自発分極、高誘電率、電気光学効果、圧電効果及び焦電効果等の多くの機能をもつことから、コンデンサ、発振器、光変調器あるいは赤外線センサ等の広範なデバイス開発に応用されている。
【0003】
また、薄膜形成技術の進展に伴って、現在これらの強誘電体薄膜の応用分野が広がっている。その一つとして、高誘電率特性をDRAM等の各種半導体素子のキャパシタに適用することにより、キャパシタ面積の縮小化による素子高集積化や、信頼性の向上が図られている。また、特に最近では、DRAM等の半導体メモリ素子との組み合わせにより、高密度でかつ高速に動作する強誘電体不揮発性メモリ(FRAM)の開発が盛んに行われている。強誘電体不揮発性メモリは、強誘電体の強誘電特性(ヒステリシス効果)を利用してバックアップ電源不要とするものである。このようなデバイス開発には、残留自発分極(Pr)が大きくかつ抗電界(Ec)が小さく、低リーク電流であり、分極反転の繰り返し耐性が大きい等の特性をもつ材料が必要である。さらには、動作電圧の低減と半導体微細加工プロセスに適合するために、膜厚200nm以下の薄膜で上記の特性を実現することが望まれる。
【0004】
現在、FRAM等への応用を目的として、PbTiO3、Pb(Zr1-XTiX)O3(PZT)、PLZT等の鉛(Pb)系酸化物強誘電体の薄膜化が、スパッタリング法、蒸着法、ゾル−ゲル法、MOCVD法等の薄膜形成方法により試みられている。
【0005】
上述の強誘電体材料のうち、Pb(Zr1-XTiX)O3 (PZT)は、最近最も集中的に研究されているものであり、スパッタリング法やゾル−ゲル法により強誘電特性の良好な薄膜が得られており、例えば、残留自発分極Prが10μC/cm2から26μC/cm2と大きな値をもつものも得られている。しかしながら、PZTの強誘電特性は、組成xに大きく依存するにも拘わらず、蒸気圧の高いPbを含むため、成膜時や熱処理時等での膜組成変化が起こり易いことや、ピンホールの発生、下地電極PtとPbの反応による低誘電率層の発生等の結果、膜厚の低減(薄膜化)に伴い、リーク電流や分極反転耐性の劣化が起こるという問題点がある。この為、強誘電特性、分極反転耐性に優れた他の材料の開発が望まれている。また、集積デバイスへの応用を考えた場合、微細加工に対応できるような薄膜の緻密性も必要となる。
【0006】
その他の酸化物強誘電体として、下記一般式で示されるような、層状結晶構造を有する一群のビスマス系酸化物強誘電体が知られている。
【0007】
Bi2Am-1BmO3m+3
ここで、AはNa1+、K1+、Pb2+、Ca2+、Sr2+、Ba2+、Bi3+から選択されるものであり、BはFe3+、Ti4+、Nb5+、Ta5+、W6+、Mo6+から選択されるものであり、mは1以上の自然数である。この一般式で表される強誘電体の結晶構造の基本は、(m−1)個のABO3から成るペロブスカイト格子が連なった層状ペロブスカイト層の上下を、(Bi2O2)2+層が挟み込んだ構造を成すものである。これらの材料において、AとしてSr、Ba、Biから選択されたものと、BとしてTi、Ta、Nbから選択されたものとを組み合わせた多くの材料が強誘電性を示す。
【0008】
上記の一般式で示される強誘電体の中でも、Bi4Ti3O12(チタン酸ビスマス)は、異方性の強い層状ペロブスカイト構造(斜方晶/格子定数:a=5.411Å、c=32.83Å)をもつ強誘電体である。そして、その単結晶の強誘電性は、a軸方向に残留自発分極Pr=50μC/cm2、抗電界Ec=50kV/cm、c軸方向に残留自発分極Pr=4μC/cm2、抗電界Ec=4kV/cmと、上記の他のビスマス系酸化物強誘電体と比較して、その自発分極のa軸方向の値が最も大きいものであり、その抗電界のc軸方向の値が非常に小さいものである。
【0009】
したがって、このBi4Ti3O12のもつ大きな自発分極及び小さな抗電界という特徴を活かすため、薄膜の配向性を制御できれば、強誘電体不揮発性メモリ等の様々な電子デバイスへの応用が可能となるとなる。しかしながら、現在までに報告されているものでは、自発分極成分の小さいc軸配向か又はランダム配向のいずれかのものであり、a軸方向の大きな自発分極を十分に利用できていないのが現状である。
【0010】
一方、Bi4Ti3O12の薄膜化は、これまでにも、MOCVD法やゾルゲル法により試みられている。このうち、従来のゾルゲル法を用いた強誘電体薄膜形成は、良好な強誘電特性を得るために650℃以上の熱処理が必要であり、さらに、膜表面モフォロジーが0.5μm程度の結晶粒からなるので、微細加工を必要とする高集積デバイスに適用するのが困難であった。また、MOCVD法による強誘電体薄膜形成は、c軸配向のBi4Ti3O12薄膜が基板温度600℃以上で、Pt電極層/SiO2絶縁膜/Si基板やPt基板上にされるので、そのまま実際のデバイス構造に適用できるものではない。即ち、Pt/SiO2/Si基板のように、Pt電極層とその下のSiO2膜との接着強度を確保するため、Pt電極層とSiO2膜殿間にTi膜等の接着層が必要である。ところが、このような接着層を設けたPt電極基板上に、Bi4Ti3O12薄膜をMOCVD法により作製した場合、その膜表面モフォロジーは、粗大結晶粒からなると共に、パイロクロア相(Bi2Ti2O7)が発生し易くなることが報告されている(Jpn.J.Appl.Phys.,32,1993,pp.4086、及びJ.Ceramic Soc.Japan,102,1994,pp.512参照)。膜表面モフォロジーが粗大結晶粒からなると、微細加工を必要とする高集積デバイスには適用できないばかりか、薄い膜厚ではピンホールの原因となり、リーク電流の発生をもたらことになる。したがって、このような従来技術では、200nm以下の薄い膜厚で良好な強誘電特性を有する強誘電体薄膜を実現することは困難な状況である。
【0011】
【発明が解決しようとする課題】
以上のように、上記従来技術では、Bi4Ti3O12のa軸方向の大きい自発分極特性が十分に活かされていないという問題や、また、強誘電体薄膜を高集積デバイスに適用するのに、微細加工や低リーク電流のために必要な薄膜表面の緻密性や平坦性が得られていない等の課題を有している。
【0012】
本発明は、上記のような課題を解決するためになされたものであって、残留自発分極及び抗電界を制御可能とし、大きな残留自発分極を得ることができ、更に薄膜の表面が緻密かつ平坦でリーク電流特性に優れた強誘電体薄膜、強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜の製造方法を提供することを目的としている。
【0013】
【課題を解決するための手段】
上記課題を解決するため、本発明では、Bi、Ti、及びOを構成元素として含むチタン酸ビスマスの強誘電体結晶から成る強誘電体薄膜が、酸化チタンバッファ層および該酸化チタンバッファ層の下の下部電極を介して基板上に形成された強誘電体薄膜被覆基板であって、前記酸化チタンバッファ層と前記強誘電体薄膜との間に、該強誘電体薄膜を成す強誘電体結晶の成長核となるBi 4 Ti 3 O 12 からなる結晶核層が配置され、前記強誘電体薄膜及び前記結晶核層はそれぞれMOCVD法により形成され、前記強誘電体薄膜は、粒径が10nmオーダーの微小粒子が緻密に詰まって成り、かつBi/Tiの組成比が1.0以上1.47以下の層状ペロブスカイト結晶構造を有する強誘電体薄膜被覆基板が提供される。
【0014】
本発明によれば、強誘電体薄膜の残留自発分極及び抗電界を制御することができるので、その強誘電体薄膜が応用される電子デバイスに求められる特性に応じて、強誘電体薄膜を自由に設計することが可能となる。また、バッファ層及び結晶核層の存在により、強誘電体薄膜被覆基板における強誘電体薄膜の強誘電特性及び結晶性の向上が図られると共に、緻密性及び平滑性に優れた強誘電体薄膜を実現することができる。
【0015】
さらに、本発明では、上記の強誘電体薄膜において、その強誘電体結晶がチタン酸ビスマスから成り、その強誘電体薄膜中のBi/Tiの組成比が0.7以上1.5以下としている。
【0016】
本発明によれば、チタン酸ビスマス強誘電体薄膜のBi/Tiの組成比を0.7以上1.5以下で設定することにより、その配向性のc軸配向成分及びa軸配向成分を制御することになり、これにより強誘電体薄膜の残留自発分極及び抗電界を制御することができるので、その強誘電体薄膜が応用される電子デバイスに求められる特性に応じて、強誘電体薄膜を自由に設計することが可能となる。
【0017】
さらに、本発明では、上記の強誘電体薄膜において、その強誘電体結晶がチタン酸ビスマスから成り、前記強誘電体薄膜中のBi/Tiの組成比が1.33より大きく1.5以下としている。
【0018】
本発明によれば、チタン酸ビスマス強誘電体薄膜のBi/Tiの組成比を1.33より大きく1.5以下、即ち化学量論比よりもBi過剰に設定することにより、その配向性のa軸配向成分を大いに活用することができるので、これにより強誘電体薄膜の残留自発分極を大幅に向上させることができ、電子デバイスへの応用範囲を大きく広げることが可能となる。
【0019】
本発明において、バッファ層が、酸化チタンから成るものとしてもよい。
【0020】
本発明において、結晶核層は、その厚さが5〜10nmであるのもよい。
【0021】
本発明において、強誘電体薄膜は、粒径が10nmオーダーの微小粒子が緻密に詰まって成るのもよい。
【0025】
本発明は、別の観点によれば、上述の強誘電体薄膜被覆基板を備えたキャパシタ構造素子であって、
前記基板と前記バッファ層との間に下部電極が配置され、前記強誘電体薄膜上に上部電極が配置されたキャパシタ構造を提供することができる。
【0026】
本発明によれば、上記のような優れた特性を有する強誘電体薄膜を用いているので、諸特性に優れたキャパシタ構造素子を実現することができる。
【0027】
また、本発明は、さらに別の観点によれば、Bi、Ti、及びOを構成元素として含むチタン酸ビスマスの強誘電体結晶から成る強誘電体薄膜を備えた強誘電体薄膜被覆基板の製造方法において、基板上に下部電極及び酸化チタンバッファ層を形成し、該酸化チタンバッファ層上に前記強誘電体薄膜を成す強誘電体結晶の成長核となる結晶核層を450℃以上650℃以下の成膜温度でMOCVD法によりBi 4 Ti 3 O 12 にて形成した後、該結晶核層上にチタン酸ビスマスから成る前記強誘電体薄膜をBi/Tiの組成比が1.0以上1.47以下の層状ペロブスカイト結晶構造となるように結晶核層の前記成膜温度より低い400℃以上600℃以下の成膜温度でMOCVD法により形成する強誘電体薄膜被覆基板の製造方法を提供することができる。
本発明によれば、酸化チタンバッファ層及び結晶核層を形成した後、強誘電体薄膜を形成しているので、強誘電特性及び結晶性に優れた強誘電体薄膜を形成でき、上記のような優れた特性を有する強誘電体薄膜を実現することができる。
【0028】
また、本発明では、強誘電体薄膜中のBi/Tiの組成比を変化させることにより、該強誘電体薄膜内の強誘電体結晶の配向性を制御することもできる。強誘電体薄膜内の強誘電体結晶の配向性を制御することにより、強誘電体薄膜の残留自発分極及び抗電界を制御することができ、その強誘電体薄膜が応用される電子デバイスに求められる特性に応じて、強誘電体薄膜を自由に設計することが可能となる。
【0029】
さらに、本発明では、上記の強誘電体薄膜被覆基板の製造方法において、強誘電体結晶がチタン酸ビスマスから成り、その強誘電体薄膜中のBi/Tiの組成比を0.7以上1.5以下の範囲で変化させることにより、その強誘電体薄膜における強誘電体結晶の配向性のc軸配向成分と(117)配向成分とを制御することができる。
【0030】
本発明において、チタン酸ビスマス強誘電体薄膜のBi/Tiの組成比を0.7以上1.5以下で設定することにより、その配向性のc軸配向成分及び(117)配向成分を制御することができる。この(117)配向成分は、a軸配向成分を多く含んだものであるので、本発明によれば、このような配向性の制御により、強誘電体薄膜の残留自発分極及び抗電界を制御することができ、その強誘電体薄膜が応用される電子デバイスに求められる特性に応じて、強誘電体薄膜を自由に設計することが可能となる。
【0031】
さらに、本発明では、上記の強誘電体薄膜被膜基板の製造方法において、MOCVD法によりBi原料ガス及びTi原料ガスを供給して基板上に強誘電体薄膜を形成し、その強誘電体薄膜形成時におけるBi原料ガス及びTi原料ガスの少なくともいずれか一方の供給量を制御することによりその強誘電体薄膜中のBi/Tiの組成比を変化させることができる。
【0032】
本発明によれば、量産性に優れたMOCVD法を用いて、チタン酸ビスマス強誘電体薄膜の配向性の制御が可能となる。
【0037】
【発明の実施の形態】
以下、本発明の実施の一形態について、図面を参照して説明する。
図1は、本発明の第1の実施形態である強誘電体薄膜被覆基板の構造を示す図である。図1に示すように、このキャパシタ構造素子は、シリコン(Si)基板1上に、酸化シリコン(SiO2)層2、接着層3、下部電極4、酸化チタンバッファ層5、結晶核層6、及びBi、Ti、及びOを構成元素として含む強誘電体結晶から成りBi/Tiの組成比が化学量論組成からずれた強誘電体薄膜7が、それぞれ順次形成されているものである。
【0038】
第1の実施の形態では、シリコン基板1としてはシリコン単結晶ウエハを用い、SiO2層2としてはシリコン単結晶ウエハ表面を熱酸化して得られる酸化シリコン薄膜を用いた。また、接着層3としてはタンタル(Ta)薄膜を、下部電極4としては白金(Pt)薄膜を、結晶核層6としてはチタン酸ビスマス薄膜(Bi4Ti3O12)薄膜を、強誘電体薄膜7としてはチタン酸ビスマス薄膜(Bi4Ti3O12)薄膜をそれぞれ用いた。
【0039】
次に、図1に示した第1の実施形態の強誘電体薄膜被覆基板の製造方法について説明する。
まず、Pt/Ta/SiO2/Si基板の作製について説明する。シリコン基板1であるシリコン単結晶ウエハ(100)面の表面を熱酸化することにより、膜厚200nmのSiO2層2を形成する。そして、接着層3であるTa薄膜を膜厚30nmで、そして、下部電極層4であるPt(111)薄膜を膜厚200nmで、それぞれスパッタ法により形成した。
【0040】
なお、ここで、これらの材料や膜厚は、本実施形態に限定されるものではなく、シリコン単結晶基板の代わりに多結晶シリコン基板やGaAs基板等を用いても良い。また、接着層は、成膜中に基板と下部電極層との熱膨張率が異なることに起因する膜の剥離を防止するものであり、膜厚は膜の剥離を防止できる程度であれば良く、材料についてもTa以外にチタン(Ti)等を用いることできるが、本実施形態の場合、TiとPtとの合金が形成されるのでTaを用いるのが好ましい。また、絶縁層に用いたSiO2層は、熱酸化により作製されたものでなくても良く、スパッタ法、真空蒸着法、MOCVD法等により形成されたSiO2膜や窒化シリコン膜等を用いることができ、材料も膜厚も充分に絶縁性を有するものであれば良い。
【0041】
また、下部電極についても、膜厚は充分に電極層として機能できる程度あれば良く、材料はPtに限定されるものでなく、通常の電極材料に用いられる導電性材料で良いが、他の薄膜との関連で適宜選択でき得るものである。また、成膜方法も、シリコン熱酸化やスパッタ法に限定されるものでなく、真空蒸着法等の通常の薄膜形成技術を用いて行っても良い。また、基板構造も上記のものに限定されるものではない。
【0042】
次いで、このようにして作製したPt/Ta/SiO2/Si基板の上に、酸化チタンバッファ層5、結晶核層6であるBi4Ti3O12結晶核層、及びBi、Ti、及びOを構成元素として含む強誘電体結晶から成りBi/Tiの組成比が化学量論組成からずれた強誘電体薄膜7であるBi4Ti3O12強誘電体薄膜を、順次MOCVD法により形成した。
【0043】
まず、酸化チタンバッファ層の成膜は、基板温度を400℃に設定し、Ti原料としてチタンイソプロポキサイド(Ti(i−OC3H7)4)を用い、この原料を50℃に加熱気化し、Arキャリアガス(流量50sccm)で供給し、膜厚が50nmの酸化チタンバッファ層を形成した。この成膜工程において、成膜室内の真空度は、10Torr以上であると気相反応が起こりやすくなるので、5Torrとした。なお、ここで、酸化チタンバッファ層成膜時の成膜温度(基板温度)としては、350〜600℃が好ましく、酸化チタンバッファ層の膜厚としては、1〜10nmの範囲であればバッファ層としての機能を果たすことが確認できているものである。
【0044】
酸化チタンバッファ層の成膜後、引き続き、その酸化チタンバッファ層上に、Bi4Ti3O12結晶核層及びBi4Ti3O12強誘電体薄膜の成膜を表1に示す成膜条件で行った。
【0045】
【表1】
【0046】
Bi4Ti3O12結晶核層及びBi4Ti3O12強誘電体薄膜の成膜は、表1に示すようにBi原料としてトリオルトトリルビリルビスマス(Bi(o−OC7H7)3)を、Ti原料としてチタンイソプロポキサイド(Ti(i−OC3H7)4)をそれぞれ用いて、これらの原料を表1に示す原料温度にそれぞれ加熱気化して(Bi原料160℃、Ti原料50℃)、キャリアガスであるアルゴン(Ar)ガスと反応ガスである酸素(O2)ガスと共に成膜室内に供給した。ここで、Arガス供給時の流量はBi原料に対して150〜300sccmで変化させ、Ti原料に対して一定の50sccmとし、O2ガス供給時の流量は1000sccm(一定)とした。なお、これらの成膜工程においても、酸化チタンバッファ層成膜時と同様に成膜室内の真空度は、5Torrとした。
【0047】
上記のような条件で、まず、成膜温度即ち基板温度を600℃に設定し、膜厚が5nmのBi4Ti3O12結晶核層を成膜し、成膜温度(基板温度)を400℃に設定し、Bi4Ti3O12結晶核層と同じBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)でBi4Ti3O12強誘電体薄膜を成膜することにより、酸化チタンバッファ層、結晶核層、及び強誘電体薄膜の全膜厚が100nmの図1に示したような強誘電体薄膜被覆基板を作製した。
【0048】
上記の強誘電体薄膜被覆基板の作製において、Bi4Ti3O12結晶核層及びBi4Ti3O12強誘電体薄膜の成膜時に、Bi原料ガスのArキャリアガス流量を150〜300sccmの範囲で変化させることにより、Bi原料ガスの供給量を制御した。そのときのBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)が150、170、180、190、200、220、230、250、及び300sccmの9種類のものを作製し、そのBi4Ti3O12強誘電体薄膜のBi/Ti組成比をEPMAを用いて組成分析した結果、表2に示すようになった。
【0049】
【表2】
【0050】
表2の結果に基づいて、Bi原料ガス流量(Bi流量)を横軸に、Bi/Ti組成比を縦軸にそれぞれをプロットして、それらの関係を示す図が図2である。図2から、Bi4Ti3O12の化学量論比(Bi/Ti=1.33)よりBi/Ti組成比が小さいところでは、Bi原料ガス流量の増加に伴い、Bi/Ti組成比がほぼ比例して増加しているが、Bi4Ti3O12の化学量論比(Bi/Ti=1.33)近傍よりBi原料ガス流量が大きくなるとBi/Ti組成比の増加が飽和する傾向にあることが認められる。
【0051】
次に、上記のBi原料ガス流量の異なる、即ちBi/Ti組成比が異なる9種類の強誘電体薄膜被覆基板について、X線回折パターンを調べた結果、図3に示すようになった。図3において、x軸は回折角度2θ(deg)であり、y軸はX線回折強度(a.u.)であり、z軸はBi/Ti組成比である。そして、(00n)(nは整数)はBi4Ti3O12(層状ペロブスカイト相)のc軸配向による回折ピークを表し、(117)はBi4Ti3O12(層状ペロブスカイト相)のa軸成分を多く含む(117)配向による回折ピークであり、pyro(nnn)は(111)配向のBi2Ti2O7(パイロクロア相)による回折ピークを表し、pyro(n00)は(100)配向のBi2Ti2O7(パイロクロア相)による回折ピークを表し、2θ=40度(deg)付近の回折ピーク(Pt(100))は下部電極のPtによるものである。
【0052】
図3から、Bi/Ti組成比が0.9以下のものではpyro(222)又はpyro(800)のBi2Ti2O7(パイロクロア相)による回折ピークが観察され、Bi4Ti3O12(層状ペロブスカイト相)とBi2Ti2O7(パイロクロア相)とが混在していることがわかる。そして、Bi/Ti組成比が1.0以上のものではpyro(222)又はpyro(800)のBi2Ti2O7(パイロクロア相)による回折ピークが観察されず、Bi4Ti3O12(層状ペロブスカイト相)による回折ピークのみ観察され、Bi4Ti3O12単一相となっていることがわかる。なお、図示していないが、Bi/Ti組成比が0.5以下のものでは、Bi2Ti2O7(パイロクロア相)のみになることを確認している。
【0053】
図3に示したX線回折パターンの結果に基づいて、Bi/Ti組成比が1.47のときのBi4Ti3O12(層状ペロブスカイト相)による回折ピーク(006)、(008)、及び(117)の反射強度を足し合わせたもの(006+008+117)により、Bi4Ti3O12(層状ペロブスカイト相)又はBi2Ti2O7(パイロクロア相)による反射強度(回折強度)を規格化して、横軸のBi/Ti組成比に対してそのピーク強度比を縦軸にプロットして、X線回折ピーク強度比とBi/Ti組成比との関係を示したものを図4に示す。なお、図4において、006+008はBi4Ti3O12のc軸配向成分の(006)の反射強度と(008)の反射強度を足し合わせた値を示すものであり、117はBi4Ti3O12の(117)配向成分の(117)の反射強度の値を示すものであり、006+007+117はBi4Ti3O12の(006)、(008)、及び(117)の反射強度の値を足し合わせた値を示すものであり、222はBi2Ti2O7の(111)配向成分の(222)の反射強度の値を示すものである。
【0054】
図4から、Bi4Ti3O12のc軸成分(006)及び(008)の反射強度は、薄膜中のBi/Ti組成比の変化によらずほとんど一定であるのに対して、(117)反射強度は薄膜中のBi/Ti組成比が0.9以上で発生し、化学量論比(Bi/Ti=1.33)以上になると急激に増加していることがわかる。
【0055】
このように、薄膜中のBi/Ti組成比が0.8以下でc軸配向となり、Bi/Ti組成比の増加に伴い(117)配向成分が増大する。したがって、本発明によれば、薄膜中のBi/Ti組成比を変化させることにより、薄膜中のBi4Ti3O12のc軸配向成分と(117)配向成分とを制御することが可能となる。
【0056】
なお、Bi/Ti組成比が1.5より大きい強誘電体薄膜を得るため、結晶核層及び強誘電体薄膜成膜時に更に過剰のBi原料ガス流量を供給した場合、薄膜中に酸化ビスマスが発生した。即ちBi/Ti組成比が1.5を越えた薄膜中では酸化ビスマスが発生することが確認された。このことから、チタン酸ビスマス薄膜からなる強誘電体薄膜被覆基板では、Bi/Ti組成比は1.5以下が望ましい。
【0057】
なお、結晶核層は、強誘電体薄膜の成長核となりその結晶性を継承させる機能を果たすものであるので、その材料としてはその上に形成される強誘電体薄膜と同様な結晶構造(層状ペロブスカイト構造)を有するものが好ましく、同材料であればより好ましい。また、その膜厚は、5nm以上10nm以下の膜厚でその機能を果たすことができることを確認されているものである。そして、結晶核層をMOCVD法により成膜する場合、その成膜温度としては、450℃から650℃の温度域で形成することが好ましい。これは、結晶核層が強誘電体薄膜の成長核と成り得るためには450℃以上が好ましく、また、結晶核層が強誘電体薄膜に比べて非常に短時間で成膜できるので、650℃以下であれば、高集積化デバイスに応用するときにも、余り問題とならないからである。
【0058】
次いで、第2の実施形態として、図5にその構造を示すように、第1の実施形態の強誘電体薄膜被覆基板の強誘電体薄膜7上に、上部電極8を形成して、強誘電体薄膜7が下部電極4と上部電極8との間に挟まれたキャパシタ構造としたキャパシタ構造素子について、その電気特性を評価した結果について説明する。
【0059】
第2の実施形態において、キャパシタ構造素子の作製については、第1の実施形態の強誘電体薄膜7の形成までの工程は、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.0の強誘電体薄膜被覆基板と全く同様である。即ち、Bi4Ti3O12強誘電体薄膜成膜時のBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)を、200sccmとしたものである。そして、そのBi4Ti3O12強誘電体薄膜上に、上部電極8として100μmφ、膜厚100nmの白金(Pt)薄膜をスパッタ法により形成してキャパシタ構造とした。
【0060】
なお、上部電極8について、膜厚は充分に電極層として機能できる程度あれば良く、材料はPtに限定されるものでなく、通常の電極材料に用いられる導電性材料で良いが、他の薄膜との関連で適宜選択でき得るものである。また、成膜方法も、スパッタ法に限定されるものでなく、真空蒸着法等の通常の薄膜形成技術を用いて行っても良い。
【0061】
第2の実施形態のキャパシタ構造素子について、強誘電特性の測定を行った結果、図6に示すような明確なヒステリシス曲線が得られた。即ち、下部電極4−上部電極8間の印加電圧が3Vのとき、残留自発分極Pr=5.6μC/cm2、抗電界Ec=59kV/cm、下部電極4−上部電極8間の印加電圧が5Vのとき、残留自発分極Pr=8.8μC/cm2、抗電界Ec=66kV/cmといういずれも良好な形状のヒステリシス曲線が得られた。ここで、このヒステリシス曲線において、単結晶Bi4Ti3O12のc軸方向の残留自発分極Pr=4μC/cm2よりも大きな値が得られているのは、図3を用いて前述したようにこのBi/Ti組成比が1.0の薄膜が、他のものと比較してc軸成分が強いものの、(117)反射をもっており、(117)配向に多く含まれるa軸配向成分が大きく影響しているものと考えられる。
【0062】
次に、第2の実施形態のキャパシタ構造素子について、リーク電流特性(リーク電流密度の印加電圧依存性)を測定した結果、図7に示すようになった。図7から、第2の実施形態のものが小さな良好なリーク電流特性を示していることがわかり、例えば、下部電極4−上部電極8間の印加電圧が3Vのとき4×10-8A/cm2、下部電極4−上部電極8間の印加電圧が5Vのとき1×10-7A/cm2という良好なリーク電流密度の値が得られている。
【0063】
次いで、第3の実施形態として、図5に示した第2の実施形態のキャパシタ構造素子と同様の構造で、強誘電体薄膜7であるBi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.47のものについて、その電気特性を評価した結果について説明する。
【0064】
第3の実施形態のキャパシタ構造素子の作製については、第1の実施形態の強誘電体薄膜7の形成までの工程は、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.47の強誘電体薄膜被覆基板と全く同様である。即ち、Bi4Ti3O12強誘電体薄膜成膜時のBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)を、300sccmとしたものである。そして、そのBi4Ti3O12強誘電体薄膜上に、第2の実施形態と同様に、上部電極8として白金(Pt)薄膜をスパッタ法により形成してキャパシタ構造とした。
【0065】
第3の実施形態のキャパシタ構造素子について、強誘電特性の測定を行った結果、図8に示すような明確なヒステリシス曲線が得られた。即ち、下部電極4−上部電極8間の印加電圧が3Vのとき残留自発分極Pr=12.0μC/cm2、抗電界Ec=104kV/cm、下部電極4−上部電極8間の印加電圧が5Vのとき残留自発分極Pr=23.6μC/cm2、抗電界Ec=136kV/cm、下部電極4−上部電極8間の印加電圧が6Vのとき残留自発分極Pr=25.0μC/cm2、抗電界Ec=138kV/cmといういずれも良好な形状で、非常に大きな残留自発分極を有するヒステリシス曲線が得られた。ここで、このヒステリシス曲線において、このような大きな残留自発分極の値が得られたは、図3を用いて前述したようにこのBi/Ti組成比が1.47の薄膜が、他のものと比較して(117)反射が最も大きく、(117)配向性が最も強い薄膜となっており、この(117)配向に多く含まれるa軸配向成分に強く影響を受けているためである。
【0066】
次に、第3の実施形態のキャパシタ構造素子について、リーク電流特性(リーク電流密度の印加電圧依存性)を測定した結果、図9に示すようになった。図9から、第3の実施形態のものが小さな良好なリーク電流特性を示していることがわかり、例えば、下部電極4−上部電極8間の印加電圧が3Vのとき8×10-9A/cm2、下部電極4−上部電極8間の印加電圧が5Vのとき2×10-8A/cm2という、第2の実施形態のものより更に一桁程度小さく良好なリーク電流密度の値が得られている。リーク電流特性において、第3の実施形態のものが第2の実施形態のものよりも向上した一つの原因として、薄膜の結晶性が第3の実施形態のものの方が優れていることが考えられる。
【0067】
このように、第3の実施形態によれば、非常に大きな残留自発分極が得られた。これは、Bi4Ti3O12のa軸配向成分を大きく活用できることを示し、(117)配向成分が強い強誘電体薄膜において、非常に大きな残留自発分極が得られることを示すものである。したがって、第1の実施形態でも説明したように、(117)配向成分が強くなるものにおいて大きな残留自発分極が得られ、Bi4Ti3O12強誘電体薄膜中のBi/Tiの組成比が1.33より大きく1.5以下、即ち化学量論比よりもBi過剰となる場合に、大きな残留自発分極が得られる。
【0068】
以上の第2及び第3の実施形態の電気特性の評価結果より、酸化チタンバッファ層、Bi4Ti3O12結晶核層、及びBi4Ti3O12強誘電体薄膜の全膜厚が100nmという非常に薄い膜厚であっても、小さく良好なリーク電流特性を示し、かつ優れた強誘電特性を示したので、第4の実施形態として、これらの強誘電体薄膜の表面モフォロジーについて調べた結果について説明する。
【0069】
第4の実施形態では、第2の実施形態において上部電極8を形成していないもの、即ち第1の実施形態の強誘電体薄膜被覆基板において、Bi4Ti3O12強誘電体薄膜成膜時のBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)を200sccmとし、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.0のものと、第3の実施形態において上部電極8を形成していないもの、即ち第1の実施形態の強誘電体薄膜被覆基板において、Bi4Ti3O12強誘電体薄膜成膜時のBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)を300sccmとし、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.47のものとの2種類について、それらの膜表面モフォロジーの観察を行った。
【0070】
Bi/Ti組成比が1.0の強誘電体薄膜被覆基板とBi/Ti組成比が1.47の強誘電体薄膜被覆基板とについて、SEMにより、強誘電体薄膜の表面と強誘電体薄膜被覆基板の断面が観察できる斜め方向から表面モフォロジー観察を行った結果を、それぞれ図10(Bi/Ti=1.0)と図11(Bi/Ti=1.47)とに示す。なお、図11にスケールが記載されていないが、図10に記載されているスケールと同一の拡大率のものである。図10及び図11から、いずれの強誘電体薄膜も、粒径が10nmオーダの微小粒子が緻密に詰まって、非常に表面が平坦なものになっていることがわかる。本実施形態ではこのように、優れた薄膜が形成できているので、これが一因となって、酸化チタンバッファ層、結晶核層、及び強誘電体薄膜の全膜厚が100nmという非常に薄くても、第2及び第3の本実施形態の薄膜は、ピンホールが発生せず、優れた小さなリーク電流特性を示すと共に、非常に優れた強誘電特性を示したものと考えられる。
【0071】
また、さらにこのように緻密性及び平滑性に優れ、薄い薄膜をデバイスに適用すると、薄膜化及び微細加工に非常に適しており、様々な高集積デバイスの応用範囲を大幅に広げるものである。
【0072】
ここで、比較例として、第1の実施形態と同様のPt/Ta/SiO2/Si基板の上に、MOCVD法により成膜温度(基板温度)600℃で、Bi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)を230sccm、Ti原料ガス流量(Bi原料ガスに対するArキャリアガス流量)を50sccmとし、その他の成膜条件を第1の実施形態と同様にして、膜厚100nmのBi4Ti3O12薄膜を形成したものについて説明する。
【0073】
比較例のBi4Ti3O12薄膜について、上記第4の実施形態と同様に、SEMにより斜め方向から表面モフォロジー観察を行った結果を図12に、また、Bi4Ti3O12薄膜のほぼ垂直方向から観察した結果を図13にそれぞれ示す。これらによれば、比較例のBi4Ti3O12薄膜は、粒径が200〜500nmの巨大な板状結晶から成り、非常に凹凸の激しい表面モフォロジーとなっていることがわかる。この比較例のような薄膜であると、100nm程度の薄い膜厚では、ピンホールが発生し、リーク電流特性が非常に劣化することが予想される。
【0074】
ここで、上記第4の実施形態の表面モフォロジーと比較例の表面モフォロジーとを比較すると、本発明による第4の実施形態の薄膜が如何に緻密性及び平滑性に優れているかは明白である。
【0075】
次に、比較例のBi4Ti3O12薄膜について、X線回折パターンを調べた結果を図13に示す。図13から、Bi4Ti3O12(層状ペロブスカイト相)の(117)反射も見受けられるが、Bi4Ti3O12(層状ペロブスカイト相)のc軸配向成分を示す(006)や(008)等に強い反射ピークをもっており、c軸配向が強い薄膜であることがわかる。また、Bi2Ti2O7(パイロクロア相)の(111)配向成分であるBi2Ti2O7(222)及び(444)に比較的大きな反射ピークをもち、パイロクロア相がかなり多く含有したものであることがわかる。
【0076】
次に、比較例のBi4Ti3O12薄膜上に、上記第2及び第3の実施形態と同様に、上部電極を形成し、その電気特性を測定した結果について説明する。
【0077】
比較例のBi4Ti3O12薄膜による強誘電特性を測定しようとしたところ、ヒステリシス特性を確認することはできなかった。さらに、リーク電流特性を測定すると、3〜5Vの印加電圧に対して、リーク電流密度が10-3〜10-4A/cm2と、上記第2及び第3の実施形態と比較すると、4〜5桁程度もリーク電流密度が大きくなった。この結果は、表面モフォロジーの観察結果とも一致し、本発明によるものが、電気特性に優れていることが明らかである。また、比較例のものでは、強誘電特性を示すようにするためには、Bi4Ti3O12薄膜の膜厚を更に厚く必要があると考えられ、このことは、本発明によるものが100nmという極薄い膜厚であっても、優れた強誘電特性を実現できることを示すものである。
【0078】
なお、上記実施形態と比較例とを対比すると、酸化チタンバッファ層及び結晶核層の存在により、400℃という極めて低い成膜温度で強誘電体薄膜を形成することができたので、緻密性及び平滑性に優れ、かつ結晶性に優れた強誘電体薄膜を実現できたものと考えられる。
【0079】
次いで、第5の実施形態として、第1の実施形態と同様にして、強誘電体薄膜のBi/Ti組成比が異なる複数の強誘電体薄膜被覆基板のそれぞれの強誘電体薄膜7(図1参照)上に、第2及び第3の実施形態と同様に上部電極8(図5参照)を形成してキャパシタ構造素子とし、それらの電気特性を測定した結果について説明する。
【0080】
まず、強誘電体薄膜被覆基板の作製について説明する。第1の実施形態では、Bi4Ti3O12結晶核層及びBi4Ti3O12強誘電体薄膜の成膜において、前述の表2に示したようにBi原料ガス流量(Bi原料ガスに対するArキャリアガス流量)の条件を変化させて、9種類の強誘電体薄膜被覆基板を作製したが、本実施形態では、表3に示すようにBi原料ガス流量を変化させて、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が0.7、0.8、1.0、1.1、1.22、1.33、1.42、1.47の9種類の強誘電体薄膜被覆基板を作製した。
【0081】
【表3】
【0082】
なお、本実施形態の強誘電体薄膜被覆基板の作製においては、Bi原料ガス流量の条件以外は、すべて上記第1の実施形態と同様にして作製したものである。
【0083】
さらに、この9種類の強誘電体薄膜被覆基板のBi4Ti3O12強誘電体薄膜上に、上記第2及び第3の実施形態と同様にして、上部電極8(図5参照)を形成して、9種類のキャパシタ構造素子を作製した。
【0084】
次に、上記のように作製した本実施形態のキャパシタ構造素子について、電気特性を測定した結果について説明する。5V印加時の残留自発分極Prの値について、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比(Bi/Ti)による依存性を測定した結果を図15に示す。なお、図15は、第2及び第3の実施形態のデータが含まれているものである。図15から、Bi/Ti組成比が増加すると、残留自発分極Prの値は、Bi/Ti組成比が0.7〜1.0の領域でゆるやかに増加し、Bi/Ti組成比が1.0〜1.1の領域で一旦急激に増加した後、Bi/Ti組成比が1.0〜化学量論比(Bi/Ti=1.33)の領域で再びゆるやかに増加している。そして、Bi/Ti組成比が化学量論比〜1.47の領域になると、Bi/Ti組成比の増加に伴い、残留自発分極Prの値が急激に増加傾向になっている。このことから、大きな残留自発分極の値が必要な強誘電体薄膜を得るには、そのBi/Ti組成比を1.33より大きくすればよいことがわかる。
【0085】
このような残留自発分極のBi/Ti組成比に対する依存性は、上記第1の実施形態でのX線回折パターンの観察結果(図3参照)を考慮すると、明らかにBi4Ti3O12の(117)配向成分、即ちa軸成分を大いに活用できるBi/Ti組成比の領域で、大きな残留自発分極が得られることを示すものである。
【0086】
次に、5V印加時の抗電界Ecのそれぞれの値について、Bi4Ti3O12強誘電体薄膜のBi/Ti組成比(Bi/Ti)による依存性を測定した結果を図16に示す。なお、図16は、第2及び第3の実施形態のデータが含まれているものである。図16から、Bi/Ti組成比が増加すると、抗電界Ecの値は、Bi/Ti組成比が0.7〜1.0の領域で減少傾向にあり、Bi/Ti組成比が1.0〜1.47で増加傾向になっている。このことから、小さな残留自発分極の値が必要な強誘電体薄膜を得るには、そのBi/Ti組成比を1.0近傍に設定すれば良いことがわかる。
【0087】
なお、上記実施形態において、MOCVD法によるBi4Ti3O12強誘電体薄膜成膜時の成膜温度(基板温度)を400℃としたが、これに限定されるものではない。ただし、高集積デバイスに応用する場合を想定すると、600℃以下が好ましく、更に薄膜の結晶性を良好に維持するためには350℃以上が好ましい。このような非常に低い成膜温度で、強誘電体薄膜を形成できるということは、高集積デバイスへの応用への実現を可能とするものである。
【0088】
なお、上記実施形態においては、強誘電体薄膜としてBi4Ti3O12薄膜を用いたものについて説明したが、本発明がこれに限定されるものではなく、同様に層状ペロブスカイト構造を有し、Bi、Ti、及びOを構成元素として含むビスマス系酸化物強誘電体結晶から成る強誘電体薄膜であれば有効であると考えられる。
【0089】
なお、上記実施形態では、基板としてPt/Ta/SiO2/Si基板を用いたキャパシタ構造素子としたが、これに限定されるるものではい。例えば、SiやGaAs基板に集積回路が形成され、その集積回路の表面に酸化シリコンや窒化シリコン等の層間絶縁膜が被覆され、この層間絶縁膜の一部に形成されたコンタクトホールを介して、集積回路の要素と電気的に接続された電極層が層間絶縁膜上に形成され、その電極層上に本発明の強誘電体薄膜を形成するような構成にしても良い。即ち、本発明は、上記実施形態のキャパシタ構造やトランジスタ構造を初めとした集積回路の要素と電気的に接続した集積回路素子、その他の強誘電体メモリ素子、焦電センサ素子、圧電素子等、様々な高集積デバイスに適用可能なものである。
【0090】
【発明の効果】
以上のように、本発明によれば、200μm以下の膜厚においても、非常に優れた強誘電特性を示し、かつ平滑性・緻密性に優れた強誘電体薄膜を実現できるので、リーク電流特性を大幅に向上させることができ、様々な微細加工プロセスに対応でき、高集積デバイスに応用するのに有効なものである。
【0091】
さらに、本発明の強誘電体薄膜によれば、強誘電体薄膜中のBi/Tiの組成比を化学量論比からずらすことにより、それぞれの応用デバイスに適した特性(残留自発分極及び抗電界)に強誘電体薄膜を制御することができる。また、チタン酸ビスマス強誘電体薄膜において、その化学量論比よりもBi過剰とする、即ちBi/Ti組成比を1.33より大きく1.5以下とすることにより、100nmの膜厚という非常に薄い膜厚のものでも26.23.6μC/cm2(印加電圧5V)という極めて大きな残留自発分極が得られた。
【0092】
また、本発明の強誘電体薄膜の製造方法によれば、強誘電体薄膜中のBi/Tiの組成比を化学量論比からずらし、その強誘電体薄膜の配向性を制御することによって、それぞれの応用デバイスに適した特性に強誘電体薄膜を制御することが可能となる。さらに、従来のMOD法やゾル−ゲル法等の塗布成膜でなく、MOCVD法を用いているで、大面積の薄膜を膜厚制御性良く、高速に製造することができるので、生産性を著しく向上させることができるばかりか、そのときの原料ガスの供給量を制御するだけなので、非常に容易に強誘電体薄膜の特性制御が可能となる。さらに、低温プロセスで強誘電体薄膜を形成できるので、非常に優れた強誘電特性を示し、かつ平滑性・緻密性に優れた強誘電体薄膜を実現でき、高集積デバイスに応用することがことが可能となる。
【図面の簡単な説明】
【図1】第1の実施形態の強誘電体薄膜被覆基板の構造を示す概略断面図である。
【図2】第1の実施形態の強誘電体薄膜被覆基板におけるBi4Ti3O12強誘電体薄膜成膜時のBi原料ガス流量(Bi流量)と強誘電体薄膜のBi/Ti組成比との関係を示す図である。
【図3】第1の実施形態のBi4Ti3O12強誘電体薄膜のX線回折による観察結果を示す図である。
【図4】図3のX線回折観察に基づく第1の実施形態のBi4Ti3O12強誘電体薄膜のX線回折ピーク強度比とBi/Ti組成比との関係を示す図である。
【図5】第2の実施形態のキャパシタ構造素子の構造を示す断面概略図である。
【図6】第2の実施形態のキャパシタ構造素子の強誘電性ヒステリシス曲線を示す図である。
【図7】第2の実施形態のキャパシタ構造素子のリーク電流密度の印加電圧依存性を示す図である。
【図8】第3の実施形態のキャパシタ構造素子の強誘電性ヒステリシス曲線を示す図である。
【図9】第3の実施形態のキャパシタ構造素子のリーク電流密度の印加電圧依存性を示す図である。
【図10】第4の実施形態の強誘電体薄膜被覆基板(Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.0)のSEMによる観察結果を示す顕微鏡写真である。
【図11】第4の実施形態の強誘電体薄膜被覆基板(Bi4Ti3O12強誘電体薄膜のBi/Ti組成比が1.47)のSEMによる観察結果を示す顕微鏡写真である。
【図12】比較例のBi4Ti3O12薄膜のSEMによる観察結果を示す顕微鏡写真である。
【図13】比較例のBi4Ti3O12薄膜表面のSEMによる観察結果を示す顕微鏡写真である。
【図14】比較例のBi4Ti3O12薄膜のX線回折による観察結果を示す図である。
【図15】第5の実施形態のキャパシタ構造素子の残留自発分極PrのBi/Ti組成比に対する依存性を示す図である。
【図16】第5の実施形態のキャパシタ構造素子の抗電界EcのBi/Ti組成比に対する依存性を示す図である。
【符号の説明】
1 シリコン基板
2 酸化シリコン層
3 接着層
4 下部電極
5 酸化チタンバッファ層
6 結晶核層
7 強誘電体薄膜
8 上部電極
Claims (4)
- Bi、Ti、及びOを構成元素として含むチタン酸ビスマスの強誘電体結晶から成る強誘電体薄膜が、酸化チタンバッファ層および該酸化チタンバッファ層の下の下部電極を介して基板上に形成された強誘電体薄膜被覆基板であって、
前記酸化チタンバッファ層と前記強誘電体薄膜との間に、該強誘電体薄膜を成す強誘電体結晶の成長核となるBi 4 Ti 3 O 12 からなる結晶核層が配置され、
前記強誘電体薄膜及び前記結晶核層はそれぞれMOCVD法により形成され、
前記強誘電体薄膜は、粒径が10nmオーダーの微小粒子が緻密に詰まって成り、かつBi/Tiの組成比が1.0以上1.47以下の層状ペロブスカイト結晶構造を有することを特徴とする強誘電体薄膜被覆基板。 - 前記結晶核層は、その厚さが5〜10nmである請求項1に記載の強誘電体薄膜被覆基板。
- 請求項1又は2に記載の強誘電体薄膜被覆基板を備えたキャパシタ構造素子であって、
前記強誘電体薄膜上に上部電極が配置されたキャパシタ構造であることを特徴とするキャパシタ構造素子。 - Bi、Ti、及びOを構成元素として含むチタン酸ビスマスの強誘電体結晶から成る強誘電体薄膜を備えた強誘電体薄膜被覆基板の製造方法において、
基板上に下部電極及び酸化チタンバッファ層を形成し、該酸化チタンバッファ層上に前記強誘電体薄膜を成す強誘電体結晶の成長核となる結晶核層を450℃以上650℃以下の成膜温度でMOCVD法によりBi 4 Ti 3 O 12 にて形成した後、該結晶核層上にチタン酸ビスマスから成る前記強誘電体薄膜をBi/Tiの組成比が1.0以上1.47以下の層状ペロブスカイト結晶構造となるように結晶核層の前記成膜温度より低い400℃以上600℃以下の成膜温度でMOCVD法により形成することを特徴とする強誘電体薄膜被覆基板の製造方法。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP35304995A JP3891603B2 (ja) | 1995-12-27 | 1995-12-27 | 強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 |
| DE69628129T DE69628129T2 (de) | 1995-12-27 | 1996-12-24 | Dünne ferroelektrische Schicht, mit einer dünnen ferroelektrischen Schicht überdecktes Substrat, Anordnung mit einer Kondensatorstruktur und Verfahren zur Herstellung einer dünnen ferroelektrischen Schicht |
| EP96309549A EP0781736B1 (en) | 1995-12-27 | 1996-12-24 | Ferroelectric thin film, substrate provided with ferroelectric thin film, device having capacitor structure and method for manufacturing ferroelectric thin film |
| US08/773,176 US6165622A (en) | 1995-12-27 | 1996-12-27 | Ferroelectric thin film, substrate provided with ferroelectric thin film, device having capacitor structure and method for manufacturing ferroelectric thin film |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP35304995A JP3891603B2 (ja) | 1995-12-27 | 1995-12-27 | 強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH09186376A JPH09186376A (ja) | 1997-07-15 |
| JP3891603B2 true JP3891603B2 (ja) | 2007-03-14 |
Family
ID=18428226
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP35304995A Expired - Fee Related JP3891603B2 (ja) | 1995-12-27 | 1995-12-27 | 強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US6165622A (ja) |
| EP (1) | EP0781736B1 (ja) |
| JP (1) | JP3891603B2 (ja) |
| DE (1) | DE69628129T2 (ja) |
Families Citing this family (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH10182291A (ja) * | 1996-12-20 | 1998-07-07 | Sharp Corp | 強誘電体薄膜の製造方法、強誘電体薄膜被覆基板及びキャパシタ |
| JPH10313097A (ja) | 1997-05-13 | 1998-11-24 | Sharp Corp | 強誘電体薄膜、製造方法及び強誘電体薄膜を含んでなる素子 |
| KR100275121B1 (ko) | 1997-12-30 | 2001-01-15 | 김영환 | 강유전체 캐패시터 제조방법 |
| WO2000034550A2 (en) * | 1998-12-09 | 2000-06-15 | Infineon Technologies Ag | Cvd processes using bi aryl |
| KR100392047B1 (ko) * | 1998-12-16 | 2003-07-23 | 동경 엘렉트론 주식회사 | 박막 형성 방법 |
| US6451464B1 (en) * | 2000-01-03 | 2002-09-17 | Idatech, Llc | System and method for early detection of contaminants in a fuel processing system |
| US6562678B1 (en) * | 2000-03-07 | 2003-05-13 | Symetrix Corporation | Chemical vapor deposition process for fabricating layered superlattice materials |
| US6705708B2 (en) * | 2001-02-09 | 2004-03-16 | Seiko Espon Corporation | Piezoelectric thin-film element, ink-jet head using the same, and method for manufacture thereof |
| JP4182329B2 (ja) | 2001-09-28 | 2008-11-19 | セイコーエプソン株式会社 | 圧電体薄膜素子およびその製造方法、ならびにこれを用いた液体吐出ヘッド及び液体吐出装置 |
| JP2003258202A (ja) * | 2002-02-28 | 2003-09-12 | Nec Electronics Corp | 半導体装置の製造方法 |
| JP3894554B2 (ja) * | 2002-08-07 | 2007-03-22 | 松下電器産業株式会社 | 容量素子及びその製造方法 |
| KR100570586B1 (ko) * | 2002-12-17 | 2006-04-13 | (주)아이블포토닉스 | 강유전성 단결정 막 구조물 제조 방법 |
| JP4422678B2 (ja) * | 2002-12-17 | 2010-02-24 | イブル・フォトニクス・インコーポレイテッド | 蒸着法を用いた強誘電性単結晶膜構造物の製造方法 |
| JP4315676B2 (ja) * | 2002-12-26 | 2009-08-19 | Necエレクトロニクス株式会社 | 半導体記憶装置およびその製造方法 |
| US20060219655A1 (en) * | 2003-08-21 | 2006-10-05 | Yasuo Cho | Ferroelectric thin-film production method, voltage-application etching apparatus, ferroelectric crystal thin-film substrate, and ferroelectric crystal wafer |
| US20060110669A1 (en) * | 2004-11-23 | 2006-05-25 | Maty David J | Electrophotographic image member |
| JP4348547B2 (ja) * | 2005-04-14 | 2009-10-21 | セイコーエプソン株式会社 | ペロブスカイト型酸化物層の製造方法、強誘電体メモリの製造方法および表面波弾性波素子の製造方法 |
| US9876018B2 (en) * | 2015-12-03 | 2018-01-23 | Micron Technology, Inc. | Ferroelectric capacitor, ferroelectric field effect transistor, and method used in forming an electronic component comprising conductive material and ferroelectric material |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5423285A (en) * | 1991-02-25 | 1995-06-13 | Olympus Optical Co., Ltd. | Process for fabricating materials for ferroelectric, high dielectric constant, and integrated circuit applications |
| JPH0524994A (ja) * | 1991-07-18 | 1993-02-02 | Olympus Optical Co Ltd | 強誘電体素子 |
| DE69331743T2 (de) * | 1992-10-23 | 2002-08-08 | Olympus Optical Co., Ltd. | Herstellungsverfahren von geschichteten uebergittermaterialien und von diesen enthaltenden elektronischen vorrichtungen |
| JP3113141B2 (ja) * | 1993-12-28 | 2000-11-27 | シャープ株式会社 | 強誘電体結晶薄膜被覆基板、その製造方法及び強誘電体結晶薄膜被覆基板を用いた強誘電体薄膜デバイス |
| JP3476932B2 (ja) * | 1994-12-06 | 2003-12-10 | シャープ株式会社 | 強誘電体薄膜及び強誘電体薄膜被覆基板並びに強誘電体薄膜の製造方法 |
| EP0810666B1 (en) * | 1996-05-30 | 2004-08-25 | Oki Electric Industry Co., Ltd. | Non-volatile semiconductor memory cell and method for production thereof |
-
1995
- 1995-12-27 JP JP35304995A patent/JP3891603B2/ja not_active Expired - Fee Related
-
1996
- 1996-12-24 EP EP96309549A patent/EP0781736B1/en not_active Expired - Lifetime
- 1996-12-24 DE DE69628129T patent/DE69628129T2/de not_active Expired - Lifetime
- 1996-12-27 US US08/773,176 patent/US6165622A/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| EP0781736B1 (en) | 2003-05-14 |
| JPH09186376A (ja) | 1997-07-15 |
| EP0781736A3 (en) | 1997-09-10 |
| US6165622A (en) | 2000-12-26 |
| EP0781736A2 (en) | 1997-07-02 |
| DE69628129T2 (de) | 2004-02-19 |
| DE69628129D1 (de) | 2003-06-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5757061A (en) | Ferroelectric thin film coated substrate, producing method thereof and capacitor structure element using thereof | |
| US5821005A (en) | Ferroelectrics thin-film coated substrate and manufacture method thereof and nonvolatile memory comprising a ferroelectrics thinfilm coated substrate | |
| JP3891603B2 (ja) | 強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 | |
| US5998819A (en) | Thin ferroelectric film element having a multi-layered thin ferroelectric film and method for manufacturing the same | |
| US6162293A (en) | Method for manufacturing ferroelectric thin film, substrate covered with ferroelectric thin film, and capacitor | |
| JP3480624B2 (ja) | 強誘電体薄膜被覆基板、その製造方法、及びキャパシタ構造素子 | |
| JP3476932B2 (ja) | 強誘電体薄膜及び強誘電体薄膜被覆基板並びに強誘電体薄膜の製造方法 | |
| US6197600B1 (en) | Ferroelectric thin film, manufacturing method thereof and device incorporating the same | |
| JP4772188B2 (ja) | 強誘電コンデンサの作成方法および基板上にpzt層を成長させる方法 | |
| US6376090B1 (en) | Method for manufacturing a substrate with an oxide ferroelectric thin film formed thereon and a substrate with an oxide ferroelectric thin film formed thereon | |
| JP2000169297A (ja) | 酸化物強誘電体薄膜の製造方法、酸化物強誘電体薄膜及び酸化物強誘電体薄膜素子 | |
| JP2001007299A (ja) | 多層状電極の鉛ゲルマネート強誘電体構造およびその堆積方法 | |
| KR100378276B1 (ko) | 절연 재료, 절연막 피복 기판, 그 제조 방법 및 박막 소자 | |
| US20020153543A1 (en) | Method for manufacturing oxide ferroelectric thin film oxide ferroelectric thin film and oxide ferroelectric thin film element | |
| JP3983091B2 (ja) | 酸化物誘電体膜の気相成長方法 | |
| JPH09260516A (ja) | 強誘電体薄膜被覆基板及びそれを用いたキャパシタ構造素子 | |
| JP3277097B2 (ja) | 強誘電体薄膜の製造方法 | |
| JPH088403A (ja) | 強誘電体結晶薄膜被覆基板及び該基板を含む強誘電体薄膜素子及び該強誘電体薄膜素子の製造方法 | |
| JP3545850B2 (ja) | 強誘電体薄膜素子 | |
| JPH1012833A (ja) | 強誘電体膜被覆基体及びその用途 | |
| JPH10214945A (ja) | 強誘電体薄膜被覆基板、キャパシタ構造素子、及び強誘電体薄膜被覆基板の製造方法 | |
| JP3720270B2 (ja) | 酸化物結晶質膜の製造方法 | |
| JP2002299573A (ja) | 強誘電体薄膜素子の製造方法ならびに強誘電体薄膜素子 | |
| JP2004356212A (ja) | 強誘電体薄膜素子及びその製法並びに強誘電体メモリー |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20040810 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20040908 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20040929 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20050408 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20061101 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20061205 |
|
| R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20091215 Year of fee payment: 3 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101215 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101215 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111215 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111215 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121215 Year of fee payment: 6 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121215 Year of fee payment: 6 |
|
| LAPS | Cancellation because of no payment of annual fees |