JP3454064B2 - Display device - Google Patents
Display deviceInfo
- Publication number
- JP3454064B2 JP3454064B2 JP00830797A JP830797A JP3454064B2 JP 3454064 B2 JP3454064 B2 JP 3454064B2 JP 00830797 A JP00830797 A JP 00830797A JP 830797 A JP830797 A JP 830797A JP 3454064 B2 JP3454064 B2 JP 3454064B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- display device
- signal
- control
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Description
【0001】[0001]
【産業上の利用分野】本発明は、ディジタル信号等の画
像データ、あるいは映像信号と同期信号を入力信号と
し、それらの入力信号を元に画像を表示するディスプレ
イに関し、特に、ディスプレイ装置における画面の表示
サイズや位置、明るさなどの各種調整をキーボード等の
入力装置から(コンピュータ本体を介さずに)調整可能と
して使い勝手を向上したディスプレイに関するものであ
る。BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display which receives image data such as a digital signal or a video signal and a synchronizing signal as input signals and displays an image based on these input signals, and more particularly, to a screen of a display device. The present invention relates to a display with improved usability because various adjustments such as display size, position, and brightness can be adjusted from an input device such as a keyboard (without going through the computer body).
【0002】[0002]
【従来の技術】現在、コンピュータ端末等のディスプレ
イ装置では、画面の表示位置や表示サイズ、及び表示す
べき映像信号の偏向周波数が多種多様となっている。こ
のため、コンピュータ端末等のディスプレイ装置として
は、1台で各種の映像信号(ビデオ信号)に対応可能な
ディスプレイ装置が使用されるようになってきた。2. Description of the Related Art Currently, in display devices such as computer terminals, there are various types of display positions and display sizes of screens and deflection frequencies of video signals to be displayed. For this reason, as a display device such as a computer terminal, a single display device capable of handling various video signals (video signals) has come to be used.
【0003】この種のディスプレイ装置としては、マイ
クロコンピュータやメモリLSIなどを用いて、映像信
号の各種類毎に最適な画面表示を提供しようとするもの
があり、この様な従来例としては、例えば、特開平1−
321475号公報に記載のものなどを挙げることがで
きる。As a display device of this type, there is a device that uses a microcomputer, a memory LSI or the like to provide an optimum screen display for each type of video signal. As such a conventional example, for example, , JP 1-
Examples thereof include those described in Japanese Patent No. 3214475.
【0004】この従来例では、予め、映像信号の種類毎
に画面の表示位置及び表示サイズ情報を記憶しているメ
モリを、マイクロコンピュータなどで制御し、入力映像
信号に応じた最適な画面の表示位置及び表示サイズ情報
を、そのメモリより読み出し、その読み出された情報に
基づきディスプレイ装置の偏向回路などを制御する。ま
た、ディスプレイ装置に入力された映像信号が既知のも
のでない場合には、上記メモリには対応する情報が保持
されていないので、ディスプレイ装置の前面等に配され
る調整スイッチなどを操作し、画面の表示位置及び表示
サイズ等の調整情報の入力を行う。この入力情報に基づ
き上記マイクロコンピュータなどの制御回路が偏向など
の制御情報を作成し、調整が行われる。In this conventional example, a memory for storing the display position and display size information of the screen for each type of video signal is controlled by a microcomputer or the like in advance to display the optimum screen according to the input video signal. The position and display size information is read from the memory, and the deflection circuit and the like of the display device are controlled based on the read information. If the video signal input to the display device is not known, the corresponding information is not stored in the memory, so the adjustment switch or the like arranged on the front surface of the display device is operated to display the screen. Input adjustment information such as the display position and display size. Based on this input information, the control circuit such as the microcomputer creates control information such as deflection, and the adjustment is performed.
【0005】上記従来例は、ディスプレイ装置側で入力
映像信号に合わせて、最適な画面表示を得ようとするも
のであるが、その他の従来例として、コンピュータ本体
側から制御して表示状態を切り換えるようにしたものが
あり、この様な従来例としては、特公平2−60193
号公報に記載のものなど挙げることができる。In the above-mentioned conventional example, the display device side attempts to obtain an optimum screen display in accordance with the input video signal, but as another conventional example, the display state is switched under the control of the computer main body side. As such a conventional example, Japanese Patent Publication No. 2-60193
And the like can be mentioned.
【0006】この従来例では、コンピュータ本体が、映
像信号の帰線消去期間に判別パルスを重畳して出力し、
ディスプレイ装置がその判別パルスを基に偏向周波数を
切り換えている。In this conventional example, the computer main body outputs the discrimination pulse by superimposing it in the blanking period of the video signal,
The display device switches the deflection frequency based on the discrimination pulse.
【0007】[0007]
【発明が解決しようとする課題】上記した2つの従来例
のうち、前者の従来例においては、画面の表示位置及び
表示サイズ等の制御はすべてディスプレイ装置側で管理
されるため、調整の必要あるいは要求が生じたときに
は、コンピュータ本体に接続されたキーボード等の入力
装置からいちいち手を離して、ディスプレイ装置の調整
スイッチなどに手を延ばして操作する必要があり、使い
勝手の面で煩わしさがあった。Among the two conventional examples described above, in the former conventional example, the control of the display position and the display size of the screen is all managed by the display device side, so that adjustment is required or When a request is made, it is necessary to remove the hand from the input device such as a keyboard connected to the computer body and reach for the adjustment switch of the display device to operate, which is troublesome in terms of usability. .
【0008】また、後者の従来例においては、コンピュ
ータ本体に接続されたキーボード等の入力装置から操作
することができるが、単に偏向周波数を2値でしか切り
換えることができないため、コンピュータの利用者が必
要とする表示状態を十分得ることが出来ないという問題
点があった。Further, in the latter conventional example, the operation can be performed from an input device such as a keyboard connected to the computer main body, but since the deflection frequency can only be switched between two values, the computer user can There is a problem that the required display state cannot be obtained sufficiently.
【0009】そこで、本発明の目的は、上記した従来技
術の問題点を解決し、ディスプレイ装置の調整スイッチ
などに手を延ばさなくとも、手元にあるキーボード等の
入力装置から表示画面の調整が行なえ、しかも、利用者
の必要とする表示状態を的確に得ることができる画像表
示装置を提供することにある。Therefore, an object of the present invention is to solve the above-mentioned problems of the prior art and to adjust the display screen from an input device such as a keyboard at hand without reaching for the adjustment switch of the display device. Moreover, it is an object of the present invention to provide an image display device capable of accurately obtaining a display state required by a user.
【0010】[0010]
【課題を解決するための手段】上記問題点を解決するた
めに、本発明は、外部コンピュータと接続可能であっ
て、該外部コンピュータからの映像信号及び同期信号に
基づき画面上に映像の表示を行うディスプレイ装置にお
いて、前記外部コンピュータの入力手段に入力された制
御指令に基づく制御信号を受信する受信部と、該受信部
により受信された制御信号に基づく制御データを用いて
前記表示映像の調整を行う制御回路と、前記制御データ
を記憶するメモリとを備え、前記制御回路は、前記ディ
スプレイ装置の電源投入時に、前記メモリに記憶された
制御データを読み出し、該読み出された制御データを用
いて前記表示映像の調整を行うことを特徴とするもので
ある。 In order to solve the above problems, the present invention can be connected to an external computer.
The video signal and sync signal from the external computer.
Based on the display device that displays the image on the screen based on
The control input by the input means of the external computer.
A receiving unit for receiving a control signal based on a control command, and the receiving unit
With control data based on control signals received by
A control circuit for adjusting the display image, and the control data
And a memory for storing the data.
Stored in the memory when turning on the spray device
Read the control data and use the read control data
It is characterized by adjusting the display image
is there.
【0011】上記メモリは、EEPROMで構成されてよく、
また、制御信号を受信したことを示す受信確認信号を前
記外部コンピュータに送信する手段を更に設けてもよ
い。 The memory may be composed of EEPROM,
Also, a reception confirmation signal indicating that the control signal has been received
A means for transmitting to an external computer may be further provided.
Yes.
【0012】[0012]
【0013】[0013]
【0014】[0014]
【0015】[0015]
【作用】上記本発明の構成によれば、外部コンピュータ
の入力手段(例えばキーボード等)に入力された制御指令
に基づく制御信号によって、表示映像が調整(例えば、
映像の表示位置、表示サイズの調整)されるので、ディ
スプレイ装置本体に備わっている調整スイッチなどを用
いなくとも、手元にあるキーボード等の入力手段で映像
の調整が可能となる。 According to the above configuration of the present invention, an external computer
Control command input to the input means (for example, keyboard)
A display image is adjusted by a control signal based on (for example,
Image display position and display size).
For adjustment switches etc. provided on the spray device body
Even if you don't have it, you can use the keyboard or other input device
Can be adjusted.
【0016】更に、本発明では、上記制御信号に基づく
制御データを記憶するメモリを設け、その記憶された制
御データをディスプレイ装置の電源投入時に読み出して
映像の調整を行うようにしているので、使用前におい
て、自動的に所望の映像を得ることができる。 Furthermore, the present invention is based on the above control signal.
A memory for storing control data is provided, and the stored control
Read the data when the display device is turned on.
Since I am trying to adjust the image,
Then, a desired image can be automatically obtained.
【0017】[0017]
【0018】[0018]
【0019】[0019]
【0020】[0020]
【実施例】以下、本発明の実施例について図を用いて説
明する。Embodiments of the present invention will be described below with reference to the drawings.
【0021】図1は本発明の第1の実施例を示すブロッ
ク図である。同図において、1aはコンピュータ本体を
示しており、この中で11はCPU、12はコンピュー
タ本体1aに接続されたキーボード(図示せず)から入
力される各種命令を処理するキーボードコントローラ、
13はメモリ回路、14は周辺機器との接続を行う為の
入出力ポート、15はディスプレイ装置を駆動するため
の映像信号及び同期信号を発生する表示制御回路、16
は表示制御回路15から出力された映像信号または同期
信号に制御信号を重畳する制御信号重畳回路、17はフ
ロッピディスク駆動回路、である。また、1bはディス
プレイ装置を示しており、この中で18は制御信号重畳
回路16から出力された映像信号または同期信号から前
記制御信号を抽出する制御信号抽出回路、19は制御信
号抽出回路18により抽出された制御信号をもとに所定
の回路に対する調整信号を発生するディスプレイ制御回
路、20はビデオ回路、21は偏向回路、22は映像を
表示するための陰極線管、である。FIG. 1 is a block diagram showing a first embodiment of the present invention. In the figure, 1a indicates a computer main body, in which 11 is a CPU, 12 is a keyboard controller for processing various commands input from a keyboard (not shown) connected to the computer main body 1a,
Reference numeral 13 is a memory circuit, 14 is an input / output port for connecting to a peripheral device, 15 is a display control circuit for generating a video signal and a sync signal for driving a display device, 16
Is a control signal superimposing circuit for superimposing a control signal on the video signal or the synchronizing signal output from the display control circuit 15, and 17 is a floppy disk drive circuit. Reference numeral 1b denotes a display device, in which 18 is a control signal extracting circuit for extracting the control signal from the video signal or the synchronizing signal output from the control signal superimposing circuit 16, and 19 is a control signal extracting circuit 18. A display control circuit that generates an adjustment signal for a predetermined circuit based on the extracted control signal, 20 is a video circuit, 21 is a deflection circuit, and 22 is a cathode ray tube for displaying an image.
【0022】図1の動作は以下のようになる。コンピュ
ータ本体1aにおいて、制御信号重畳回路16を除く部
分は従来のパーソナルコンピュータやワークステーショ
ンなどの一般的な構成と同様である。The operation of FIG. 1 is as follows. In the computer main body 1a, the part excluding the control signal superimposing circuit 16 has the same general configuration as that of a conventional personal computer or workstation.
【0023】先ず、コンピュータ本体1aに接続された
キーボードから、コンピュータの利用者が、ディスプレ
イ装置1bの表示画面を調整するための制御命令を入力
すると、キーボードコントローラ12がその制御命令を
ディジタル符号化し、その後、CPU11がその制御命
令を認識して、制御信号重畳回路16の制御を行う。First, when a computer user inputs a control command for adjusting the display screen of the display device 1b from a keyboard connected to the computer main body 1a, the keyboard controller 12 digitally encodes the control command, After that, the CPU 11 recognizes the control command and controls the control signal superimposing circuit 16.
【0024】制御信号重畳回路16では、前記制御命令
に対応した制御信号を作成して、表示制御回路15で発
生された、ディスプレイ装置1bを駆動するための映像
信号あるいは同期信号の垂直帰線期間に重畳する。The control signal superimposing circuit 16 creates a control signal corresponding to the control command, and a vertical blanking period of the video signal or the synchronizing signal generated by the display control circuit 15 for driving the display device 1b. Superimpose on.
【0025】次に、ディスプレイ装置1bの制御信号抽
出回路18が、制御信号重畳回路16から出力された映
像信号あるいは同期信号から、重畳された制御信号を抽
出して、ディスプレイ制御回路19へ出力すると共に、
映像信号をビデオ回路20へ、同期信号を偏向回路21
へそれぞれ出力する。Next, the control signal extraction circuit 18 of the display device 1b extracts the superimposed control signal from the video signal or the synchronization signal output from the control signal superposition circuit 16 and outputs it to the display control circuit 19. With
The video signal is sent to the video circuit 20, and the synchronizing signal is sent to the deflection circuit 21.
Output to each.
【0026】ディスプレイ制御回路19では、入力され
た制御信号をもとに、ビデオ回路20及び偏向回路21
に対する調整信号を発生し、ビデオ回路20及び偏向回
路21を調整する。In the display control circuit 19, the video circuit 20 and the deflection circuit 21 are based on the input control signal.
For adjusting the video circuit 20 and the deflection circuit 21.
【0027】この様にして、表示画面の調整が行なわ
れ、陰極線管22に表示される映像はコンピュータ利用
者の所望するものとなる。In this way, the display screen is adjusted and the image displayed on the cathode ray tube 22 becomes that desired by the computer user.
【0028】図2は図1の制御信号重畳回路16の一具
体例を示すブロック図であり、図3は図2の要部信号の
波形を示す波形図である。FIG. 2 is a block diagram showing a specific example of the control signal superimposing circuit 16 of FIG. 1, and FIG. 3 is a waveform diagram showing the waveform of the main signal of FIG.
【0029】図2において、161はアドレスデコー
ダ、162はデータラッチ回路、163はパルスのエッ
ジ検出回路、164はシフトレジスタ回路、165及び
170はアンド回路、166は信号レベルを変換するレ
ベル変換回路、167はアナログスイッチ、168はク
ロックパルスを17個計数するカウンタ回路、169は
セットリセットタイプのフリップフロップ回路(以下、
RSFF回路という)である。In FIG. 2, 161 is an address decoder, 162 is a data latch circuit, 163 is a pulse edge detection circuit, 164 is a shift register circuit, 165 and 170 are AND circuits, 166 is a level conversion circuit for converting a signal level, 167 is an analog switch, 168 is a counter circuit for counting 17 clock pulses, and 169 is a set-reset type flip-flop circuit (hereinafter,
RSFF circuit).
【0030】同図の動作は次のようになる。The operation of the figure is as follows.
【0031】前述したように、コンピュータ本体1aに
接続されたキーボードから、コンピュータの利用者が、
ディスプレイ装置1bの表示画面を調整するための制御
命令を入力すると、キーボードコントローラ12がその
制御命令をディジタル符号化し、その後、CPU11が
その制御命令を認識して、制御信号重畳回路16に対
し、コンピュータバスを介して制御データを送る。As described above, from the keyboard connected to the computer main body 1a, the computer user
When a control command for adjusting the display screen of the display device 1b is input, the keyboard controller 12 digitally encodes the control command, and then the CPU 11 recognizes the control command and instructs the control signal superimposing circuit 16 to send a computer to the control signal superimposing circuit 16. Send control data over the bus.
【0032】アドレスデコーダ161は、送られてきた
制御データがディスプレイ装置1bの表示画面を調整す
るための制御データの場合には、その制御データをデー
タラッチ回路162に取り込ませる。次に、エッジ検出
回路163は、垂直同期信号Vsの先頭部分を水平同期
信号Hsを用いて検出し、このエッジ検出パルスをシフ
トレジスタ回路164、カウンタ回路168及びRSF
F回路169に出力する。When the transmitted control data is control data for adjusting the display screen of the display device 1b, the address decoder 161 fetches the control data in the data latch circuit 162. Next, the edge detection circuit 163 detects the head portion of the vertical synchronization signal Vs by using the horizontal synchronization signal Hs, and the edge detection pulse is detected by the shift register circuit 164, the counter circuit 168, and the RSF.
Output to the F circuit 169.
【0033】カウンタ回路168では、エッジ検出パル
スをリセット信号とし、水平同期信号Hsをクロック信
号として、その立ち上がりで計数動作をし、リセット信
号入力後17クロック計数すると、キャリー出力をRS
FF回路169のリセット入力端子に送る。従って、R
SFF回路169からは、図3に示すVゲートパルスが
出力される。このVゲートパルスのハイレベルの期間に
ディスプレイ装置1bに対する制御信号が重畳される。In the counter circuit 168, the edge detection pulse is used as a reset signal, the horizontal synchronizing signal Hs is used as a clock signal, a counting operation is performed at the rising edge of the counter signal, and when 17 clocks are counted after the reset signal is input, the carry output is RS.
It is sent to the reset input terminal of the FF circuit 169. Therefore, R
The SFF circuit 169 outputs the V gate pulse shown in FIG. The control signal for the display device 1b is superimposed during the high level period of the V gate pulse.
【0034】一方、シフトレジスタ回路164は、エッ
ジ検出回路163からのエッジ検出パルスにより、デー
タラッチ回路162に保持されている制御データを読み
込んでくる。次に、シフトレジスタ回路164は、アン
ド回路170によりVゲートパルスのハイレベルの期間
だけ出力される水平同期信号Hsをクロック信号として
シフト動作を行い、図3に示す制御データを出力する。On the other hand, the shift register circuit 164 reads the control data held in the data latch circuit 162 by the edge detection pulse from the edge detection circuit 163. Next, the shift register circuit 164 performs a shift operation using the horizontal synchronizing signal Hs output by the AND circuit 170 only during the high level period of the V gate pulse as a clock signal, and outputs the control data shown in FIG.
【0035】更に、この制御データは、アンド回路16
5で水平同期信号Hsとの積を取られた後、レベル変換
回路166により映像信号レベルに変換され、スイッチ
回路167に入力される。スイッチ回路167の他方の
入力には、映像信号のうち、B(青色)映像信号が入力
され、前記Vゲートパルスをスイッチ切り換え制御信号
として、ハイレベルの期間はレベル変換回路166の出
力を、また、それ以外のローレベルの期間ではB映像信
号を選択し、図3に示すような制御信号の重畳されたB
映像信号を得ることができる。ここでは、色の視覚感度
が低いB映像信号に制御信号を重畳しているが、それ以
外のR(赤色),G(緑色)映像信号や同期信号に重畳
してもかまわない。Further, this control data is the AND circuit 16
After being multiplied by the horizontal synchronization signal Hs in 5, the level conversion circuit 166 converts the product into a video signal level, which is input to the switch circuit 167. A B (blue) video signal of the video signals is input to the other input of the switch circuit 167. The V gate pulse is used as a switch switching control signal and the output of the level conversion circuit 166 is output during a high level period. , The B video signal is selected in the other low level periods, and the B signal on which the control signal is superimposed as shown in FIG. 3 is selected.
A video signal can be obtained. Here, the control signal is superimposed on the B video signal having low color visual sensitivity, but it may be superimposed on the other R (red), G (green) video signals and the synchronization signal.
【0036】次に、図4は図1の制御信号抽出回路18
及びディスプレイ制御回路19の一具体例を示すブロッ
ク図であり、図5は図4の要部信号の波形を示す波形図
である。Next, FIG. 4 shows the control signal extraction circuit 18 of FIG.
FIG. 5 is a block diagram showing a specific example of the display control circuit 19, and FIG. 5 is a waveform diagram showing waveforms of essential signals of FIG.
【0037】図4において、401は分配器、402は
ローパスフィルタ(以下、LPFという)、403はレ
ベル変換回路、404と405はバッファ、406は1
7カウント回路、407はRSFF回路、408と40
9はアンド回路、410はインバータ、411は16段
シフトレジスタ回路、412はデコーダ回路、413は
D/A変換回路(以下、DACという)、414はエッ
ジ検出回路、である。In FIG. 4, 401 is a distributor, 402 is a low pass filter (hereinafter referred to as LPF), 403 is a level conversion circuit, 404 and 405 are buffers, and 406 is 1.
7 count circuit, 407 is RSFF circuit, 408 and 40
Reference numeral 9 is an AND circuit, 410 is an inverter, 411 is a 16-stage shift register circuit, 412 is a decoder circuit, 413 is a D / A conversion circuit (hereinafter referred to as DAC), and 414 is an edge detection circuit.
【0038】以下、図4の動作について図5を用いて説
明する。The operation of FIG. 4 will be described below with reference to FIG.
【0039】制御信号重畳回路16からのB映像信号
は、分配器401に入力され、2つに分配されて、一方
は他の映像信号と共に図1に示したビデオ回路20に出
力され、他方はLPF402に出力される。LPF40
2に入力されたB映像信号は、LPF402で、B映像
信号中のノイズ等の不要周波数成分が除去され、その
後、次段のレベル変換回路403で、ディジタル信号レ
ベルに変換される。The B video signal from the control signal superimposing circuit 16 is input to the distributor 401, divided into two, one is output to the video circuit 20 shown in FIG. 1 together with the other video signal, and the other is output. It is output to the LPF 402. LPF40
An LPF 402 removes unnecessary frequency components such as noise from the B video signal input to the B video signal 2, and then the level conversion circuit 403 at the next stage converts the B video signal to a digital signal level.
【0040】また、垂直同期信号Vsは、バッファ40
4を経て、エッジ検出回路414に入力され、そこで、
先頭エッジが検出され、図5に示すエッジ検出パルス4
18として、17カウント回路406、RSFF回路4
07、16段シフトレジスタ回路411にそれぞれ出力
される。Further, the vertical synchronizing signal Vs is transferred to the buffer 40.
4 is input to the edge detection circuit 414, where
The leading edge is detected and the edge detection pulse 4 shown in FIG.
18, a 17 count circuit 406, an RSFF circuit 4
07 and 16-stage shift register circuits 411, respectively.
【0041】先ず、17カウント回路406では、エッ
ジ検出パルス418によりリセットがかかると、バッフ
ァ405を介して入力される水平同期信号Hsを計数用
クロックとして計数動作を行い、その立ち上がりを17
クロック数えると、17検出パルスを出力する。次に、
RSFF回路407では、エッジ検出パルス418をセ
ット信号として、17検出パルスをリセット信号として
それぞれ受け取り、図5に示すVゲートパルス419を
作成する。First, when the 17-count circuit 406 is reset by the edge detection pulse 418, the 17-count circuit 406 performs a counting operation by using the horizontal synchronizing signal Hs input through the buffer 405 as a counting clock, and the rising edge thereof is set to 17
When the clocks are counted, 17 detection pulses are output. next,
The RSFF circuit 407 receives the edge detection pulse 418 as a set signal and the 17 detection pulse as a reset signal, and creates the V gate pulse 419 shown in FIG.
【0042】アンド回路408は、レベル変換回路40
3の出力とRSFF回路407からのVゲートパルスと
の積を取り、B映像信号に重畳された制御信号420を
抜き出して出力する。また、もう一つのアンド回路40
9は、上記Vゲートパルスとインバータ410で論理反
転したバッファ405からの水平同期信号Hsとの積を
取り、16段シフトレジスタ回路411とDAC413
用のクロック信号を作る。The AND circuit 408 is the level conversion circuit 40.
3 is multiplied by the V gate pulse from the RSFF circuit 407, and the control signal 420 superimposed on the B video signal is extracted and output. Also, another AND circuit 40
9 takes the product of the V gate pulse and the horizontal synchronizing signal Hs from the buffer 405 which is logically inverted by the inverter 410, and outputs the 16-stage shift register circuit 411 and the DAC 413.
Make a clock signal for.
【0043】16段シフトレジスタ回路411は、エッ
ジ検出パルス418により保持内容をリセットし、前記
制御信号420をアンド回路409からのクロック信号
により順次保持して行く。デコーダ回路412では、1
6段シフトレジスタ回路411の初段、2段、15段、
16段目の保持値をデコードし、制御信号420中のス
タートビット,ストップビットを検出すると、図5に示
すDAC413用のロードパルス422を出力する。ま
た、16段シフトレジスタ回路411の2段目の出力
は、図5に示すDAC413のシリアルデータ421と
して用いる。The 16-stage shift register circuit 411 resets the held contents by the edge detection pulse 418 and sequentially holds the control signal 420 by the clock signal from the AND circuit 409. In the decoder circuit 412, 1
The first stage, the second stage, the fifteen stages of the six-stage shift register circuit 411,
When the hold value in the 16th stage is decoded and the start bit and stop bit in the control signal 420 are detected, the load pulse 422 for the DAC 413 shown in FIG. 5 is output. The output of the second stage of the 16-stage shift register circuit 411 is used as the serial data 421 of the DAC 413 shown in FIG.
【0044】DAC413は、シリアルデータ入力で多
チャンネル内蔵タイプのD/A変換器であって、図5に
示すシリアルデータ421内のDAC制御アドレスに従
い、複数の内蔵D/A変換器のうち、いずれかを選択
し、制御データ部分の値によってD/A変換出力値を更
新する。この際、シリアルデータ421を、アンド回路
409からのクロック信号に同期して順次取り込んで行
き、デコーダ回路412からのロードパルス422の立
ち上がり部分で取り込みデータを確定する。The DAC 413 is a serial data input multi-channel built-in type D / A converter, and according to the DAC control address in the serial data 421 shown in FIG. Is selected, and the D / A conversion output value is updated with the value of the control data portion. At this time, the serial data 421 is sequentially fetched in synchronization with the clock signal from the AND circuit 409, and the fetched data is determined at the rising portion of the load pulse 422 from the decoder circuit 412.
【0045】こうして、DAC413から調整信号とし
て出力される調整電圧もしくは調整電流により、図1に
示したビデオ回路20及び偏向回路21の調整を行うこ
とができる。In this way, the adjustment of the video circuit 20 and the deflection circuit 21 shown in FIG. 1 can be performed by the adjustment voltage or the adjustment current output from the DAC 413 as the adjustment signal.
【0046】次に、図6は図1の制御信号抽出回路18
及びディスプレイ制御回路19の他の具体例を示すブロ
ック図である。同図において、601はセレクタ、60
2はワンチップマイクロコンピュータ(以下、マイコン
という)、603は書き込み可能な読み出し専用メモリ
(以下、EEPROMという)であり、その他、図4と
同一番号は同一機能を有する。Next, FIG. 6 shows the control signal extraction circuit 18 of FIG.
9 is a block diagram showing another specific example of the display control circuit 19. FIG. In the figure, 601 is a selector, 60
Reference numeral 2 is a one-chip microcomputer (hereinafter, referred to as a microcomputer), 603 is a writable read-only memory (hereinafter, referred to as EEPROM), and the same numbers as those in FIG. 4 have the same functions.
【0047】同図の動作は以下のようになる。The operation of the figure is as follows.
【0048】アンド回路408によりB映像信号中に重
畳されている制御信号を抽出し、アンド回路409によ
り16段シフトレジスタ回路411の書き込み用のクロ
ック信号を作成する部分までは、図4の場合とまったく
同様の動作である。この具体例では、マイコン602を
用いて、図1に示すコンピュータ本体1a側から送られ
てくるディスプレイ装置1bに対する制御信号を処理し
ている。The AND circuit 408 extracts the control signal superimposed on the B video signal, and the AND circuit 409 prepares a clock signal for writing the 16-stage shift register circuit 411 up to the case of FIG. The operation is exactly the same. In this specific example, the microcomputer 602 is used to process a control signal for the display device 1b sent from the computer main body 1a side shown in FIG.
【0049】先ず、通常、マイコン602は、セレクタ
601を制御し、アンド回路409からの書き込み用の
クロック信号を選択させ、16段シフトレジスタ回路4
11に上記制御信号を書き込ませる。この時、マイコン
602には、エッジ検出回路414からのエッジ検出パ
ルスが割り込み信号として入力され、所定時間経過後に
は、セレクタ601を制御してマイコン602からの読
み出し用のクロック信号を選択させるようにする。First, normally, the microcomputer 602 controls the selector 601 to select the clock signal for writing from the AND circuit 409, and the 16-stage shift register circuit 4
The control signal is written in the memory cell 11. At this time, the edge detection pulse from the edge detection circuit 414 is input to the microcomputer 602 as an interrupt signal, and after a lapse of a predetermined time, the selector 601 is controlled so that the clock signal for reading from the microcomputer 602 is selected. To do.
【0050】16段シフトレジスタ回路411に保持さ
れていた制御信号は、マイコン602からの読み出し用
のクロック信号により順次読み出され、マイコン602
に入力される。マイコン602では、取り込んだ信号が
正しい制御信号である場合には、DAC413に制御デ
ータを出力し、ディスプレイ装置1b内の所定の回路の
調整を行う。また、この制御データはEEPROM60
3にも書き込まれ、次回、ディスプレイ装置1bの電源
投入時などに、EEPROM603からその制御データ
が読み出されて、所定の調整が行われる。The control signals held in the 16-stage shift register circuit 411 are sequentially read by the clock signal for reading from the microcomputer 602, and the microcomputer 602
Entered in. If the captured signal is a correct control signal, the microcomputer 602 outputs control data to the DAC 413 and adjusts a predetermined circuit in the display device 1b. Further, this control data is stored in the EEPROM 60.
3, the control data is read from the EEPROM 603 when the power of the display device 1b is turned on next time, and predetermined adjustment is performed.
【0051】また、この具体例では、予め、EEPRO
M603に制御データを格納しておくことにより、コン
ピュータ本体1a側からの制御信号に合わせて、必用な
制御データを読み出すことができる。従って、キーボー
ドからの制御命令の他に、コンピュータ本体動作用のソ
フトウェア上に、予め、ディスプレイ装置1bに対する
制御情報をプログラムしておくことで、ソフトウェア毎
への対応も可能となる。Further, in this specific example, EEPRO is previously set.
By storing the control data in M603, necessary control data can be read according to the control signal from the computer main body 1a. Therefore, in addition to the control command from the keyboard, by pre-programming the control information for the display device 1b in the software for operating the computer main body, it is possible to deal with each software.
【0052】なお、以上説明したように、本実施例で
は、制御信号を映像信号または同期信号の垂直帰線期間
などに重畳する方式を用いる場合について説明したが、
制御信号として、映像信号の直流レベル自体を用いるこ
ともできる。この場合、制御信号抽出回路18では、映
像信号の直流レベルを再生し、この電圧値に合わせてデ
ィスプレイ装置1bの所定回路の調整を行なうようにす
れば良い。また、本実施例では、ディスプレイ装置1b
のビデオ回路20及び偏向回路21を調整する例につい
て述べているが、その他に高圧回路部分を制御してフォ
ーカス等の調整を行うことも、もちろん可能である。As described above, in this embodiment, the case of using the method of superimposing the control signal on the vertical blanking period of the video signal or the synchronizing signal has been described.
The DC level itself of the video signal may be used as the control signal. In this case, the control signal extraction circuit 18 may reproduce the DC level of the video signal and adjust the predetermined circuit of the display device 1b according to the voltage value. Further, in this embodiment, the display device 1b
Although the example of adjusting the video circuit 20 and the deflection circuit 21 is described, it is of course possible to control the high-voltage circuit part to adjust the focus and the like.
【0053】図7は本発明の第2の実施例を示すブロッ
ク図である。同図において、1cは図1に示したコンピ
ュータ本体とは別のコンピュータ本体を示しており、こ
の中で70は制御信号作成回路である。また、1dは図
1に示したディスプレイ装置とは別のディスプレイ装置
を示しており、この中で71は図1に示したディスプレ
イ制御回路19とは別のディスプレイ制御回路である。
その他、図1と同一番号は同一機能を示す。FIG. 7 is a block diagram showing a second embodiment of the present invention. In the figure, 1c shows a computer main body different from the computer main body shown in FIG. 1, in which 70 is a control signal generating circuit. 1d shows a display device different from the display device shown in FIG. 1, in which 71 is a display control circuit different from the display control circuit 19 shown in FIG.
In addition, the same numbers as those in FIG. 1 indicate the same functions.
【0054】以下、図7の動作について簡単に説明す
る。The operation of FIG. 7 will be briefly described below.
【0055】同図では、映像信号及び同期信号は一般的
なパーソナルコンピュータやワークステーションと同様
な表示制御回路15から出力される。In the figure, the video signal and the synchronizing signal are output from the display control circuit 15 similar to a general personal computer or workstation.
【0056】ここで、コンピュータ本体1cに接続され
たキーボード(図示せず)から、コンピュータの利用者
が、ディスプレイ装置1dの表示画面を調整するための
制御命令を入力すると、その制御命令は、キーボードコ
ントローラ12,CPU11を介し、コンピュータバス
を経て制御信号作成回路70に送られる。Here, when a computer user inputs a control command for adjusting the display screen of the display device 1d from a keyboard (not shown) connected to the computer main body 1c, the control command is the keyboard. It is sent to the control signal generation circuit 70 via the computer bus via the controller 12 and the CPU 11.
【0057】制御信号作成回路70では、その制御命令
を保持し、その制御命令に対応した制御信号を作成し
て、ディスプレイ装置1dに適当なタイミングで出力す
る。この際の出力方式としては、例えば、RS−232
C、GP−IB、セントロニクス、SCSIなどの既存
のインターフェイスを用いることが可能である。従っ
て、制御信号作成回路70には該当するインターフェイ
ス回路が含まれている。The control signal creating circuit 70 holds the control command, creates a control signal corresponding to the control command, and outputs it to the display device 1d at an appropriate timing. As an output method at this time, for example, RS-232
Existing interfaces such as C, GP-IB, Centronics, and SCSI can be used. Therefore, the control signal generation circuit 70 includes a corresponding interface circuit.
【0058】次に、ディスプレイ装置1bのディスプレ
イ制御回路71が、制御信号作成回路70から出力され
た制御信号を、ディスプレイ制御回路71に含まれる、
上記インターフェイス回路と同様のインターフェイス回
路を介して入力し、その制御信号をもとに、ビデオ回路
20及び偏向回路21に対する調整信号としての調整電
圧もしくは調整電流を発生して、ビデオ回路20及び偏
向回路21を調整する。Next, the display control circuit 71 of the display device 1b includes the control signal output from the control signal generation circuit 70 in the display control circuit 71.
The video signal is input through an interface circuit similar to the above interface circuit, and an adjustment voltage or an adjustment current as an adjustment signal for the video circuit 20 and the deflection circuit 21 is generated based on the control signal, and the video circuit 20 and the deflection circuit are generated. Adjust 21.
【0059】本実施例では、制御信号のやりとりを汎用
インターフェイスで行うため、ディスプレイ装置1d側
とコンピュータ本体1c側で双方向の通信が可能であ
る。このため、ディスプレイ装置1dが制御信号を正し
く受け取ったか、現時点のディスプレイ装置1dの制御
状態がどの様になっているか、またはディスプレイ装置
1d側が正常に動作しているかなどをモニターすること
も可能である。In this embodiment, since the control signals are exchanged by the general-purpose interface, bidirectional communication is possible between the display device 1d side and the computer main body 1c side. Therefore, it is also possible to monitor whether the display device 1d correctly receives the control signal, how the display device 1d is currently controlled, or whether the display device 1d side is operating normally. .
【0060】図8は本発明の第3の実施例を示すブロッ
ク図である。同図において、1eは図1,図7に示した
コンピュータ本体とは別のコンピュータ本体を示してお
り、その中で81はディスプレイ表示イメージの画像デ
ータを作成する表示処理回路、82はインターフェイス
回路である。1fは図1,図7に示したディスプレイ装
置とは別のディスプレイ装置を示しており、83はイン
ターフェイス回路、84はディスプレイ装置1bを駆動
するための各種信号を作成するディスプレイコントロー
ラである。なお、インターフェイス回路(以下、I/F
回路)82,83は、コンピュータ本体1e内の表示処
理回路81とディスプレイ装置1f内のディスプレイコ
ントローラ84との信号の授受を行う為のものである。
また、その他、図1及び図7と同一番号は同一機能を示
すものである。FIG. 8 is a block diagram showing a third embodiment of the present invention. In the figure, 1e indicates a computer main body different from the computer main body shown in FIGS. 1 and 7, in which 81 is a display processing circuit for creating image data of a display image and 82 is an interface circuit. is there. Reference numeral 1f shows a display device different from the display device shown in FIGS. 1 and 7, 83 is an interface circuit, and 84 is a display controller that creates various signals for driving the display device 1b. An interface circuit (hereinafter, I / F
Circuits 82 and 83 are for exchanging signals between the display processing circuit 81 in the computer main body 1e and the display controller 84 in the display device 1f.
In addition, the same reference numerals as those in FIGS. 1 and 7 denote the same functions.
【0061】以下、図8の動作について簡単に説明す
る。The operation of FIG. 8 will be briefly described below.
【0062】CPU11から発せられる画像処理命令
は、コンピュータバスを経て、表示処理回路81へ送ら
れる。表示処理回路81では、その画像処理命令を受け
取り、ディスプレイ表示イメージの画像データを作成す
る。The image processing command issued from the CPU 11 is sent to the display processing circuit 81 via the computer bus. The display processing circuit 81 receives the image processing command and creates image data of a display image.
【0063】この際、コンピュータ本体1eに接続され
たキーボード(図示せず)から、コンピュータの利用者
が、ディスプレイ装置1fの表示画面を調整するための
制御命令を入力すると、その制御命令は、キーボードコ
ントローラ12,CPU11を介し、コンピュータバス
を経て表示処理回路81へ送られる。表示処理回路81
では、その制御命令が送られてくると、画像データ領域
外の所定の箇所に制御信号を作成する。At this time, when a computer user inputs a control command for adjusting the display screen of the display device 1f from a keyboard (not shown) connected to the computer main body 1e, the control command is the keyboard. It is sent to the display processing circuit 81 via the computer bus via the controller 12 and the CPU 11. Display processing circuit 81
Then, when the control command is sent, a control signal is created at a predetermined location outside the image data area.
【0064】この様にして作成された画像データと制御
信号は、I/F回路82で所定のインターフェイス仕
様、例えば、転送レートの大きいSCSI規格などに対
応して、画像情報としてディスプレイ装置1fに向けて
出力される。The image data and the control signal thus created are directed to the display device 1f as image information in accordance with a predetermined interface specification in the I / F circuit 82, for example, a SCSI standard having a large transfer rate. Is output.
【0065】ディスプレイ装置1fでは、I/F回路8
3がI/F回路82からの画像情報を入力し、ディスプ
レイコントローラ84に順次送る。ディスプレイコント
ローラ84は、送られてきた画像情報を順次内部メモリ
に書き込み、書き込んだ画像情報のうち、画像データ部
分よりR、G、Bの各映像信号と同期信号を作成する。
また、画像情報の中に上記制御信号が存在すれば、ビデ
オ回路20及び偏向回路21に対する調整信号としての
調整電圧もしくは調整電流を発生して、ビデオ回路20
及び偏向回路21を調整する。In the display device 1f, the I / F circuit 8
3 inputs the image information from the I / F circuit 82 and sequentially sends it to the display controller 84. The display controller 84 sequentially writes the transmitted image information in the internal memory, and creates R, G, B video signals and synchronization signals from the image data portion of the written image information.
Further, if the control signal is present in the image information, an adjustment voltage or an adjustment current as an adjustment signal for the video circuit 20 and the deflection circuit 21 is generated, and the video circuit 20 is generated.
And the deflection circuit 21 is adjusted.
【0066】更に、ディスプレイコントローラ84は、
所定時間内にその内部メモリに書き込まれた画像情報が
更新されない場合には、ビデオ回路20を制御して、映
像信号の振幅を最小レベルとすることで、陰極線管22
の焼き付きを防止する。Further, the display controller 84 is
If the image information written in the internal memory is not updated within a predetermined time, the video circuit 20 is controlled to set the amplitude of the video signal to the minimum level so that the cathode ray tube 22
To prevent image sticking.
【0067】本実施例においても、コンピュータ本体1
eとディスプレイ装置1f間のインターフェイスは双方
向性を有するため、コンピュータ本体1e側から画像デ
ータや制御信号を送るばかりでなく、ディスプレイ装置
1f側からも受信確認の合図や動作状況の報告などの送
信が可能となる。また、コンピュータ本体1eとディス
プレイ装置1f間の接続がインターフェイスケーブル1
本となるので、接続の煩わしさなども解消できる。Also in this embodiment, the computer main body 1
Since the interface between e and the display device 1f is bidirectional, not only the image data and control signals are sent from the computer body 1e side, but also the reception confirmation signal and the operation status report are sent from the display device 1f side. Is possible. Also, the connection between the computer body 1e and the display device 1f is the interface cable 1
Since it becomes a book, the trouble of connection can be eliminated.
【0068】図9は本発明の第4の実施例を示すブロッ
ク図である。同図において、1gは図1,図7,図8に
示したコンピュータ本体とは別のコンピュータ本体を示
しており、その中で91は変調回路である。1hは図
1,図7,図8に示したディスプレイ装置とは別のディ
スプレイ装置を示しており、その中で92はディスプレ
イ制御回路、93は復調回路、94及び95は電源プラ
グ、である。その他、図1と同一番号は同一機能を有す
るものである。 図9の動作は以下のようになる。FIG. 9 is a block diagram showing the fourth embodiment of the present invention. In the figure, 1g indicates a computer main body different from the computer main body shown in FIGS. 1, 7, and 8, and 91 is a modulation circuit in the computer main body. Reference numeral 1h denotes a display device different from the display device shown in FIGS. 1, 7, and 8, in which 92 is a display control circuit, 93 is a demodulation circuit, and 94 and 95 are power plugs. In addition, the same numbers as those in FIG. 1 have the same functions. The operation of FIG. 9 is as follows.
【0069】コンピュータ本体1gに接続されたキーボ
ード(図示せず)から、コンピュータの利用者が、ディ
スプレイ装置1hの表示画面を調整するための制御命令
を入力すると、その制御命令は、キーボードコントロー
ラ12を介してCPU11に送られる。CPU11で
は、その制御命令を処理し、その制御命令に対応した制
御信号を、コンピュータバスを経て変調回路91に対し
送る。変調回路91は、受け取った制御信号を変調し、
AC電源に重畳した後、電源プラグ94より電源ライン
を通して、ディスプレイ装置1h側に伝送する。When a computer user inputs a control command for adjusting the display screen of the display device 1h from a keyboard (not shown) connected to the computer main body 1g, the control command causes the keyboard controller 12 to operate. It is sent to the CPU 11 via the. The CPU 11 processes the control command and sends a control signal corresponding to the control command to the modulation circuit 91 via the computer bus. The modulation circuit 91 modulates the received control signal,
After being superimposed on the AC power, the power is transmitted from the power plug 94 to the display device 1h side through the power line.
【0070】ディスプレイ装置1hでは、電源ラインを
通して電源プラグ95からAC電源が供給されると、復
調回路93において、AC電源に重畳されている変調さ
れた制御信号を復調し、元の制御信号を再生する。再生
された制御信号は、ディスプレイ制御回路92に入力さ
れ、ディスプレイ制御回路92は、その制御信号の指示
内容に従って、ビデオ回路20及び偏向回路21に対す
る調整信号としての調整電圧もしくは調整電流を発生し
て、ビデオ回路20及び偏向回路21を調整する。In the display device 1h, when AC power is supplied from the power plug 95 through the power line, the demodulation circuit 93 demodulates the modulated control signal superimposed on the AC power and reproduces the original control signal. To do. The reproduced control signal is input to the display control circuit 92, and the display control circuit 92 generates an adjustment voltage or an adjustment current as an adjustment signal for the video circuit 20 and the deflection circuit 21 according to the instruction content of the control signal. , The video circuit 20 and the deflection circuit 21 are adjusted.
【0071】この様にして、本実施例では、電源ライン
を通してディスプレイ装置1hに対する制御信号を伝送
するため、制御信号用の信号線を増やすこと無く、ディ
スプレイ装置1hの制御を行うことができる。In this way, in this embodiment, since the control signal for the display device 1h is transmitted through the power supply line, the display device 1h can be controlled without increasing the number of control signal lines.
【0072】図10は本発明の第5の実施例を示すブロ
ック図である。同図において、1iは一般的なパーソナ
ルコンピュータやワークステーションを示すコンピュー
タ本体を示しており、また、1iは図1,図7,図8,
図9に示したディスプレイ装置とは別のディスプレイ装
置を示しており、その中で101はコマンド識別回路、
102はディスプレイ制御装置、である。1kはコンピ
ュータ本体1i及びディスプレイ装置1jに接続される
キーボードを示している。その他、図1と同一番号は同
一機能を示す。FIG. 10 is a block diagram showing the fifth embodiment of the present invention. In the figure, reference numeral 1i denotes a computer main body showing a general personal computer or workstation, and 1i denotes FIG. 1, FIG. 7, FIG.
10 shows a display device different from the display device shown in FIG. 9, in which 101 is a command identification circuit,
102 is a display control device. Reference numeral 1k indicates a keyboard connected to the computer main body 1i and the display device 1j. In addition, the same numbers as those in FIG. 1 indicate the same functions.
【0073】図10の動作は以下のようになる。The operation of FIG. 10 is as follows.
【0074】図10では、コンピュータの利用者がキー
ボード1kを操作すると、キー入力信号はコンピュータ
本体1iと更にディスプレイ装置1jに入力される。こ
のうち、ディスプレイ装置1jでは、キー入力信号をコ
マンド識別回路101において処理し、そのキー入力信
号がディスプレイ装置1jの表示画面を調整するための
制御命令である場合には制御信号として取り出す。ディ
スプレイ制御回路102は、その制御信号の指示内容に
従って、ビデオ回路20及び偏向回路21に対する調整
信号としての調整電圧もしくは調整電流を発生して、ビ
デオ回路20及び偏向回路21を調整する。In FIG. 10, when the computer user operates the keyboard 1k, the key input signal is input to the computer main body 1i and further to the display device 1j. Of these, in the display device 1j, the key input signal is processed in the command identification circuit 101, and if the key input signal is a control command for adjusting the display screen of the display device 1j, it is taken out as a control signal. The display control circuit 102 adjusts the video circuit 20 and the deflection circuit 21 by generating an adjustment voltage or an adjustment current as an adjustment signal for the video circuit 20 and the deflection circuit 21 according to the instruction content of the control signal.
【0075】本実施例では、コンピュータ本体1iでデ
ィスプレイ装置1jに対する制御信号を作成することが
ないので、コンピュータ本体1i側のCPUにかかる負
担は全く無い。この様にして、コンピュータの利用者は
ディスプレイ装置1jに直接触れることなく、キーボー
ド1kから制御することが可能となる。In this embodiment, since the control signal for the display device 1j is not generated by the computer body 1i, there is no load on the CPU on the computer body 1i side. In this way, the computer user can control from the keyboard 1k without directly touching the display device 1j.
【0076】ここで、キーボード1kからディスプレイ
装置1jに接続される信号線としては、コンピュータ本
体1iに接続するものをそのまま分配しても良いし、ま
たは、ディスプレイ装置1jに対する制御命令だけを取
り扱う専用の信号線としても構わない。前者の場合は、
キーボード1kとして一般的なものがそのまま利用でき
る。また、後者の場合には、キーボード1kにディスプ
レイ制御用の専用キーを付加することとなる。Here, as the signal line connected from the keyboard 1k to the display device 1j, the signal line connected to the computer main body 1i may be distributed as it is, or a dedicated signal line for handling only the control command for the display device 1j. It may be a signal line. In the former case,
A general keyboard 1k can be used as it is. In the latter case, a dedicated key for display control is added to the keyboard 1k.
【0077】更に、キーボード1kとディスプレイ装置
1j間の接続線を減らすために、赤外線等を用いたリモ
ートコントロール回路を使用することで、配線による煩
わしさを抑えることができる。また、本実施例では、制
御命令の入力手段としてキーボード1kを使用している
が、マウスやタッチパネル、ライトペン、などの入力装
置を用いることももちろん可能である。Further, in order to reduce the number of connecting lines between the keyboard 1k and the display device 1j, a remote control circuit using infrared rays or the like is used, so that the troublesomeness of wiring can be suppressed. Further, in this embodiment, the keyboard 1k is used as the input means of the control command, but it is of course possible to use an input device such as a mouse, a touch panel, a light pen or the like.
【0078】[0078]
【発明の効果】本発明によれば、コンピュータの利用者
は、ディスプレイ装置の調整スイッチなどに手を延ばさ
なくとも、手元にあるキーボード等の入力装置から表示
画面の調整が行なえ、しかも、利用者の必要とする表示
状態を的確に得ることができる。従って、コンピュータ
システムにおける操作性の向上及びディスプレイ装置の
使い勝手の向上が図れる。また、制御用ハードウェアに
ついても必用最小限の構成で実現可能である。According to the present invention, a user of a computer can adjust a display screen from an input device such as a keyboard at hand, without having to reach for an adjustment switch of the display device. It is possible to accurately obtain the display state required by the. Therefore, the operability of the computer system and the usability of the display device can be improved. Also, the control hardware can be realized with a necessary minimum configuration.
【図1】本発明の第1の実施例を示すブロック図であ
る。FIG. 1 is a block diagram showing a first embodiment of the present invention.
【図2】図1の制御信号重畳回路16の一具体例を示す
ブロック図である。2 is a block diagram showing a specific example of a control signal superimposing circuit 16 of FIG.
【図3】図2の要部信号の波形を示す波形図である。FIG. 3 is a waveform diagram showing a waveform of a main part signal of FIG.
【図4】図1の制御信号抽出回路18及びディスプレイ
制御回路19の一具体例を示すブロック図である。4 is a block diagram showing a specific example of a control signal extraction circuit 18 and a display control circuit 19 of FIG.
【図5】図4の要部信号の波形を示す波形図である。5 is a waveform diagram showing a waveform of a main part signal of FIG.
【図6】図1の制御信号抽出回路18及びディスプレイ
制御回路19の他の具体例を示すブロック図である。FIG. 6 is a block diagram showing another specific example of the control signal extraction circuit 18 and the display control circuit 19 of FIG.
【図7】本発明の第2の実施例を示すブロック図であ
る。FIG. 7 is a block diagram showing a second embodiment of the present invention.
【図8】本発明の第3の実施例を示すブロック図であ
る。FIG. 8 is a block diagram showing a third embodiment of the present invention.
【図9】本発明の第4の実施例を示すブロック図であ
る。FIG. 9 is a block diagram showing a fourth embodiment of the present invention.
【図10】本発明の第5の実施例を示すブロック図であ
る。FIG. 10 is a block diagram showing a fifth embodiment of the present invention.
1a,1c,1e,1g,1i…コンピュータ本体、1
b,1d,1f,1h,1j…ディスプレイ装置、16
…制御信号重畳回路、18…制御信号抽出回路、19,
71,92,102…ディスプレイ制御回路、70…制
御信号作成回路、81…表示処理回路、84…ディスプ
レイコントローラ、91…変調回路、92…復調回路、
1k…キーボード、101…コマンド識別回路。1a, 1c, 1e, 1g, 1i ... Computer body, 1
b, 1d, 1f, 1h, 1j ... Display device, 16
... control signal superimposing circuit, 18 ... control signal extracting circuit, 19,
71, 92, 102 ... Display control circuit, 70 ... Control signal generation circuit, 81 ... Display processing circuit, 84 ... Display controller, 91 ... Modulation circuit, 92 ... Demodulation circuit,
1k ... keyboard, 101 ... command identification circuit.
───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 平3−213945(JP,A) 特開 昭56−1633(JP,A) 特開 昭50−87069(JP,A) 特開 昭63−306346(JP,A) 特開 平1−200140(JP,A) 特開 平4−37787(JP,A) 特開 昭59−101695(JP,A) 実開 昭57−198697(JP,U) (58)調査した分野(Int.Cl.7,DB名) G09G 1/00 G09G 1/16 G09G 5/00 ─────────────────────────────────────────────────── --- Continuation of the front page (56) Reference JP-A-3-213945 (JP, A) JP-A-56-1633 (JP, A) JP-A-50-87069 (JP, A) JP-A-63- 306346 (JP, A) JP-A-1-200140 (JP, A) JP-A-4-37787 (JP, A) JP-A-59-101695 (JP, A) Actual development Shou 57-198697 (JP, U) (58) Fields surveyed (Int.Cl. 7 , DB name) G09G 1/00 G09G 1/16 G09G 5/00
Claims (3)
外部コンピュータからの映像信号及び同期信号に基づき
画面上に映像の表示を行うディスプレイ装置において、 前記外部コンピュータの入力手段に入力された制御指令
に基づく制御信号を受信する受信部と、該受信部により
受信された制御信号に基づく制御データを用いて前記表
示映像の調整を行う制御回路と、前記制御データを記憶
するメモリとを備え、 前記制御回路は、前記ディスプレイ装置の電源投入時
に、前記メモリに記憶された制御データを読み出し、該
読み出された制御データを用いて前記表示映像の調整を
行うことを特徴とするディスプレイ装置。 1. An external computer connectable to the
Based on video signal and sync signal from external computer
In a display device for displaying an image on a screen, a control command input to the input means of the external computer
And a receiving unit for receiving a control signal based on
The table using control data based on the received control signal
Control circuit that adjusts the displayed image and stores the control data
And a control circuit for controlling the display device when the display device is powered on.
Read the control data stored in the memory,
Adjust the displayed image using the read control data
A display device characterized by performing.
徴とする請求項1に記載のディスプレイ装置。 2. The memory comprises an EEPROM.
The display device according to claim 1, wherein the display device is a display device.
認信号を前記外部コンピュータに送信する手段を更に備
えることを特徴とする請求項1に記載のディスプレイ装
置。 3. A reception confirmation indicating that the control signal has been received.
Means for transmitting an authorization signal to the external computer
The display device according to claim 1, wherein
Place
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP00830797A JP3454064B2 (en) | 1997-01-21 | 1997-01-21 | Display device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP00830797A JP3454064B2 (en) | 1997-01-21 | 1997-01-21 | Display device |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP4069320A Division JP2935307B2 (en) | 1992-02-20 | 1992-02-20 | display |
Related Child Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2000286840A Division JP3412610B2 (en) | 2000-09-18 | 2000-09-18 | Display device |
| JP2003147088A Division JP2003345322A (en) | 2003-05-26 | 2003-05-26 | Display device |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH09212145A JPH09212145A (en) | 1997-08-15 |
| JP3454064B2 true JP3454064B2 (en) | 2003-10-06 |
Family
ID=11689507
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP00830797A Expired - Lifetime JP3454064B2 (en) | 1997-01-21 | 1997-01-21 | Display device |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP3454064B2 (en) |
-
1997
- 1997-01-21 JP JP00830797A patent/JP3454064B2/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPH09212145A (en) | 1997-08-15 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPH05232918A (en) | Image display device | |
| US6756974B2 (en) | Display control apparatus and method | |
| JPH09204167A (en) | display | |
| JP3366207B2 (en) | Computer system | |
| JP3454064B2 (en) | Display device | |
| JP3412610B2 (en) | Display device | |
| JP3823019B2 (en) | Computer system | |
| JP3458857B2 (en) | Display device | |
| JP3698157B2 (en) | Display device | |
| JP2935355B2 (en) | Computers and computer systems | |
| JP4062342B2 (en) | Computer system | |
| JP3570428B2 (en) | Computer system | |
| JP2003345322A (en) | Display device | |
| JP4177388B2 (en) | display | |
| JP2004004877A (en) | Computer system | |
| KR100526825B1 (en) | Display system | |
| JP3731546B2 (en) | Video display device | |
| KR100762802B1 (en) | Monitor Management System and Control Method | |
| JPH0520032B2 (en) | ||
| JPH08129793A (en) | Magnetic recording / reproducing device | |
| JPH09171367A (en) | Computer | |
| CZ6866U1 (en) | Multimedial apparatus |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20070725 Year of fee payment: 4 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080725 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080725 Year of fee payment: 5 |
|
| S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080725 Year of fee payment: 5 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080725 Year of fee payment: 5 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090725 Year of fee payment: 6 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090725 Year of fee payment: 6 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090725 Year of fee payment: 6 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100725 Year of fee payment: 7 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100725 Year of fee payment: 7 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110725 Year of fee payment: 8 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110725 Year of fee payment: 8 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120725 Year of fee payment: 9 |
|
| EXPY | Cancellation because of completion of term | ||
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120725 Year of fee payment: 9 |