[go: up one dir, main page]

JP2978861B2 - モールドbga型半導体装置及びその製造方法 - Google Patents

モールドbga型半導体装置及びその製造方法

Info

Publication number
JP2978861B2
JP2978861B2 JP29530597A JP29530597A JP2978861B2 JP 2978861 B2 JP2978861 B2 JP 2978861B2 JP 29530597 A JP29530597 A JP 29530597A JP 29530597 A JP29530597 A JP 29530597A JP 2978861 B2 JP2978861 B2 JP 2978861B2
Authority
JP
Japan
Prior art keywords
semiconductor device
conductive layer
type semiconductor
wire
solder ball
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP29530597A
Other languages
English (en)
Other versions
JPH11135663A (ja
Inventor
直人 木村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Kyushu Ltd
Original Assignee
NEC Kyushu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Kyushu Ltd filed Critical NEC Kyushu Ltd
Priority to JP29530597A priority Critical patent/JP2978861B2/ja
Priority to US09/179,154 priority patent/US6218728B1/en
Priority to TW87117807A priority patent/TW417262B/zh
Priority to KR1019980045068A priority patent/KR100304681B1/ko
Priority to CN98120497A priority patent/CN1215921A/zh
Publication of JPH11135663A publication Critical patent/JPH11135663A/ja
Application granted granted Critical
Publication of JP2978861B2 publication Critical patent/JP2978861B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • H10W99/00
    • H10W74/111
    • H10W72/536
    • H10W72/5363
    • H10W72/5473
    • H10W72/552
    • H10W72/701
    • H10W72/884
    • H10W74/00
    • H10W74/10
    • H10W90/736
    • H10W90/756

Landscapes

  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Wire Bonding (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明はモールドBGA(Ba
ll Grid Arry)型半導体装置及びその製造方法に関す
る。なお、BGAとは基板の主面に球状のハンダをアレ
イ状に並べて接続を行うことをいう。
【0002】
【従来の技術】従来のモールドBGA型半導体装置は、
図3(a),(b)に示すようにエラストマ10といわ
れる緩衝用の弾性材をチップ1表面に貼り付けて、かつ
銅配線12を接合したポリイミドテープ11を貼り付
け、銅配線12をチップ1のパッド2に熱圧着にて接合
し、封止材13にて封止した構造になっている。図3
(a)はパッド2がチップ1の中央部分に設置されてい
る状態を示し、図3(b)は周辺に設置されている状態
を示す。
【0003】また、ハンダボールを半導体チップ表面側
の樹脂パッケージ表面に配設したモールドBGA型半導
体装置の例が特開平3−94438号公報や特開平8−
204062号公報に記載されている。
【0004】一例として、特開平3−94438号公報
記載の半導体装置のハンダボール形成前の断面図を図4
(a)に、ハンダボール形成後の断面図を図4(b)に
示す。
【0005】図4(a)に示すように、半導体チップ1
を搭載するダイパッド14と一体に形成されたダミーの
支持体15を有し、半導体チップ1をダイパッド14上
に接着した後、半導体チップ1のパッド2とダミーの支
持体15とをワイヤ(金属細線)5でボンディング接続
し、これら部材全体を樹脂封止する。樹脂封止後、図4
(b)に示すように、図4(a)の線B−B’および線
C−C’から外側を切断分離し、半導体チップ1を搭載
した部分を残す。この残った部分の表面およびワイヤ5
を研磨し、ワイヤ5の表面を所定の厚さまで露出させ
る。このワイヤ5の露出研磨された部分にハンダボール
6を形成する。
【0006】
【発明が解決しようとする課題】しかしながら、上記図
3のモールドBGA型半導体装置では、パッド2から半
田ボール6への配線構造がポリイミドテープ11を使用
したり、エラストマ10を使用したりして材料コストが
高くなることと、接着構造のため製造方法が煩雑になる
等の課題があった。
【0007】また、図4に示したモールドBGA型半導
体装置においても、ダミーの支持体15を用いるため材
料コストが高くなる等の課題があった。
【0008】本発明の目的は、より低コストで、ワイヤ
を介した半田ボールとの接続を行なうことができるモー
ルドBGA型半導体装置およびその製造方法を提供する
ことにある。
【0009】
【課題を解決するための手段】本発明のモールドBGA
型半導体装置は、パッドを除く表面の少なくとも一部に
絶縁性樹脂膜を有する半導体チップと、該絶縁性樹脂膜
上の、少なくとも半田ボール搭載位置に対応する箇所を
含む領域に設けられた導電層と、該パッドと該導電層と
をワイヤボンディングする第1の金属細線と、前記導電
層上でワイヤボンディングする第2の金属細線と、該第
2の金属細線の一部が露出するように穴が設けられた、
前記半導体チップを封止する樹脂部と、該穴に搭載され
た半田ボールと、を有するものである。
【0010】本発明のモールドBGA型半導体装置の製
造方法は、半導体チップのパッドを除く表面の少なくと
も一部に絶縁性樹脂膜を形成する工程と、前記絶縁性樹
脂膜上の、少なくとも半田ボール搭載位置に対応する箇
所を含む領域に導電層を形成する工程と、前記パッドと
前記導電層とをワイヤボンディングするとともに、前記
導電層上でワイヤボンディングする工程と、前記半導体
チップを樹脂封止する工程と、前記導電層上でワイヤボ
ンディングした金属細線の一部が露出するように、封止
した樹脂に穴を開ける工程と、前記穴に半田ボールを搭
載する工程と、を有するものである。
【0011】
【発明の実施の形態】以下、本発明の実施形態について
図面を用いて説明する。
【0012】図1(a)は本発明の一実施形態のモール
ドBGA型半導体装置の樹脂部の一部を切り欠いた平面
図、図1(b)は図1(a)の断面図である。
【0013】図1(a),(b)に示すように、チップ
1上に形成されているポリイミド膜3上にアルミ等の積
層金属層4を蒸着等で形成し、パッド2からワイヤ(金
属細線)5にて配線し、さらにアルミ等積層金属4上で
ワイヤ5にて逆「U」字状の配線を行なう。樹脂7によ
る封止後に、樹脂7に穴をあけて露出した逆「U」字状
のワイヤ5を半田ボール6と接合する。
【0014】次に、上記モールドBGA型半導体装置の
製造方法について図2(a)〜図2(f)を用いて説明
する。
【0015】まず、図2(a)に示すように、チップ1
表面にポリイミド3を施し、半田ボール6の設置個所に
対応する場所にアルミ4を蒸着する。
【0016】図2(b)に示すように、パッド2からア
ルミ層4へワイヤ5にてワイヤボンディングを行う。パ
ッド2はチップ1の回路により位置が不定であるために
ワイヤ5にて半田ボール6搭載箇所ヘワイヤリングする
ものである。次に、図2(c)に示すようにアルミ4上
にてワイヤボンディングを行う。
【0017】さらに図2(d)に示すように、樹脂7に
て樹脂封止を行う。次に図2(e)に示すように、レー
ザ光8にて半田ボール穴9を形成し図2(c)で形成し
たワイヤ5の一部を露出させる。半田ボール穴9は研磨
により露出させることもできるが、レーザ光を用いると
ワイヤをきずつけることなく露出させることができる。
最後に図2(f)にて半田ボール穴9に半田ボール6を
搭載する。
【0018】
【発明の効果】以上説明したように、本発明によれば、
チップの絶縁性樹脂膜に導電層を設置するので、ワイヤ
ボンディングを行うために資材費用が少なく低コストで
製造できる。また、半田ボールとの金属細線による接合
が容易になる。
【図面の簡単な説明】
【図1】本発明の一実施形態のモールドBGA型半導体
装置の樹脂部の一部を切り欠いた平面図及び断面図であ
る。
【図2】上記モールドBGA型半導体装置の製造方法を
説明するための工程図である。
【図3】従来のセンタパッド構造BGA型半導体装置の
断面図及び周辺パッド構造BGA型半導体装置の断面図
である。
【図4】従来の他の構成のBGA型半導体装置の構成お
よび製造方法を示す断面図である。
【符号の説明】
1 チップ 2 パッド 3 ポリイミド 4 アルミ等金属積層 5 ワイヤ 6 半田ボール 7 樹脂 8 レーザ光 9 半田ボール穴 10 エラストマ 11 ポリイミドテープ 12 銅配線 13 封止材 14 ダイパッド 15 ダミーの支持体

Claims (7)

    (57)【特許請求の範囲】
  1. 【請求項1】 パッドを除く表面の少なくとも一部に絶
    縁性樹脂膜を有する半導体チップと、該絶縁性樹脂膜上
    の、少なくとも半田ボール搭載位置に対応する箇所を含
    む領域に設けられた導電層と、該パッドと該導電層とを
    ワイヤボンディングする第1の金属細線と、前記導電層
    上でワイヤボンディングする第2の金属細線と、該第2
    の金属細線の一部が露出するように穴が設けられた、前
    記半導体チップを封止する樹脂部と、該穴に搭載された
    半田ボールと、を有するモールドBGA型半導体装置。
  2. 【請求項2】 前記絶縁性樹脂膜は、ポリイミド膜であ
    ることを特徴とする請求項1に記載のモールドBGA型
    半導体装置。
  3. 【請求項3】 前記導電層はアルミ層であることを特徴
    とする請求項1または請求項2に記載のモールドBGA
    型半導体装置。
  4. 【請求項4】 半導体チップのパッドを除く表面の少な
    くとも一部に絶縁性樹脂膜を形成する工程と、 前記絶縁性樹脂膜上の、少なくとも半田ボール搭載位置
    に対応する箇所を含む領域に導電層を形成する工程と、 前記パッドと前記導電層とをワイヤボンディングすると
    ともに、前記導電層上でワイヤボンディングする工程
    と、 前記半導体チップを樹脂封止する工程と、 前記導電層上でワイヤボンディングした金属細線の一部
    が露出するように、封止した樹脂に穴を開ける工程と、 前記穴に半田ボールを搭載する工程と、を有するモール
    ドBGA型半導体装置の製造方法。
  5. 【請求項5】 封止した樹脂の穴はレーザー光を照射す
    ることで形成されることを特徴とする請求項4に記載の
    モールドBGA型半導体装置の製造方法。
  6. 【請求項6】 前記絶縁性樹脂膜は、ポリイミド膜であ
    ることを特徴とする請求項4または請求項5に記載のモ
    ールドBGA型半導体装置の製造方法。
  7. 【請求項7】 前記導電層はアルミ層であることを特徴
    とする請求項4〜6のいずれかの請求項に記載のモール
    ドBGA型半導体装置の製造方法。
JP29530597A 1997-10-28 1997-10-28 モールドbga型半導体装置及びその製造方法 Expired - Fee Related JP2978861B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP29530597A JP2978861B2 (ja) 1997-10-28 1997-10-28 モールドbga型半導体装置及びその製造方法
US09/179,154 US6218728B1 (en) 1997-10-28 1998-10-26 Mold-BGA-type semiconductor device and method for making the same
TW87117807A TW417262B (en) 1997-10-28 1998-10-27 Semiconductor device of molding in ball grid array
KR1019980045068A KR100304681B1 (ko) 1997-10-28 1998-10-27 몰드bga형반도체장치및그제조방법
CN98120497A CN1215921A (zh) 1997-10-28 1998-10-28 模压球栅阵列型半导体器件及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP29530597A JP2978861B2 (ja) 1997-10-28 1997-10-28 モールドbga型半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
JPH11135663A JPH11135663A (ja) 1999-05-21
JP2978861B2 true JP2978861B2 (ja) 1999-11-15

Family

ID=17818897

Family Applications (1)

Application Number Title Priority Date Filing Date
JP29530597A Expired - Fee Related JP2978861B2 (ja) 1997-10-28 1997-10-28 モールドbga型半導体装置及びその製造方法

Country Status (5)

Country Link
US (1) US6218728B1 (ja)
JP (1) JP2978861B2 (ja)
KR (1) KR100304681B1 (ja)
CN (1) CN1215921A (ja)
TW (1) TW417262B (ja)

Families Citing this family (93)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2990128B2 (ja) * 1997-10-16 1999-12-13 九州日本電気株式会社 半導体装置内部接続用被覆金属細線
US6717245B1 (en) 2000-06-02 2004-04-06 Micron Technology, Inc. Chip scale packages performed by wafer level processing
US6862189B2 (en) * 2000-09-26 2005-03-01 Kabushiki Kaisha Toshiba Electronic component, circuit device, method for manufacturing the circuit device, and semiconductor device
US7190080B1 (en) 2000-10-13 2007-03-13 Bridge Semiconductor Corporation Semiconductor chip assembly with embedded metal pillar
US7319265B1 (en) 2000-10-13 2008-01-15 Bridge Semiconductor Corporation Semiconductor chip assembly with precision-formed metal pillar
US7094676B1 (en) 2000-10-13 2006-08-22 Bridge Semiconductor Corporation Semiconductor chip assembly with embedded metal pillar
US7129575B1 (en) 2000-10-13 2006-10-31 Bridge Semiconductor Corporation Semiconductor chip assembly with bumped metal pillar
US7075186B1 (en) 2000-10-13 2006-07-11 Bridge Semiconductor Corporation Semiconductor chip assembly with interlocked contact terminal
US7071089B1 (en) 2000-10-13 2006-07-04 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with a carved bumped terminal
US7009297B1 (en) 2000-10-13 2006-03-07 Bridge Semiconductor Corporation Semiconductor chip assembly with embedded metal particle
US7132741B1 (en) 2000-10-13 2006-11-07 Bridge Semiconductor Corporation Semiconductor chip assembly with carved bumped terminal
US7262082B1 (en) 2000-10-13 2007-08-28 Bridge Semiconductor Corporation Method of making a three-dimensional stacked semiconductor package with a metal pillar and a conductive interconnect in an encapsulant aperture
US7414319B2 (en) * 2000-10-13 2008-08-19 Bridge Semiconductor Corporation Semiconductor chip assembly with metal containment wall and solder terminal
US7129113B1 (en) 2000-10-13 2006-10-31 Bridge Semiconductor Corporation Method of making a three-dimensional stacked semiconductor package with a metal pillar in an encapsulant aperture
US7190060B1 (en) 2002-01-09 2007-03-13 Bridge Semiconductor Corporation Three-dimensional stacked semiconductor package device with bent and flat leads and method of making same
US6936495B1 (en) 2002-01-09 2005-08-30 Bridge Semiconductor Corporation Method of making an optoelectronic semiconductor package device
US6989295B1 (en) 2002-01-09 2006-01-24 Bridge Semiconductor Corporation Method of making a semiconductor package device that includes an insulative housing with first and second housing portions
US6891276B1 (en) 2002-01-09 2005-05-10 Bridge Semiconductor Corporation Semiconductor package device
JP2004193497A (ja) * 2002-12-13 2004-07-08 Nec Electronics Corp チップサイズパッケージおよびその製造方法
US7993983B1 (en) 2003-11-17 2011-08-09 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with chip and encapsulant grinding
US7170181B2 (en) * 2003-11-19 2007-01-30 International Business Machines Corporation Optimum padset for wire bonding RF technologies with high-Q inductors
US7425759B1 (en) 2003-11-20 2008-09-16 Bridge Semiconductor Corporation Semiconductor chip assembly with bumped terminal and filler
US7538415B1 (en) 2003-11-20 2009-05-26 Bridge Semiconductor Corporation Semiconductor chip assembly with bumped terminal, filler and insulative base
CN100372103C (zh) * 2004-04-21 2008-02-27 美龙翔微电子科技(深圳)有限公司 倒装球栅阵列封装基板及其制作工艺
US7245023B1 (en) 2004-06-11 2007-07-17 Bridge Semiconductor Corporation Semiconductor chip assembly with solder-attached ground plane
US7157791B1 (en) * 2004-06-11 2007-01-02 Bridge Semiconductor Corporation Semiconductor chip assembly with press-fit ground plane
WO2006052616A1 (en) 2004-11-03 2006-05-18 Tessera, Inc. Stacked packaging improvements
US7446419B1 (en) 2004-11-10 2008-11-04 Bridge Semiconductor Corporation Semiconductor chip assembly with welded metal pillar of stacked metal balls
US7268421B1 (en) 2004-11-10 2007-09-11 Bridge Semiconductor Corporation Semiconductor chip assembly with welded metal pillar that includes enlarged ball bond
US7750483B1 (en) 2004-11-10 2010-07-06 Bridge Semiconductor Corporation Semiconductor chip assembly with welded metal pillar and enlarged plated contact terminal
JP2006253430A (ja) * 2005-03-11 2006-09-21 Renesas Technology Corp 半導体装置およびその製造方法
US7745944B2 (en) 2005-08-31 2010-06-29 Micron Technology, Inc. Microelectronic devices having intermediate contacts for connection to interposer substrates, and associated methods of packaging microelectronic devices with intermediate contacts
US7586193B2 (en) * 2005-10-07 2009-09-08 Nhew R&D Pty Ltd Mm-wave antenna using conventional IC packaging
CN100447954C (zh) * 2005-10-31 2008-12-31 胜开科技股份有限公司 半导体组件的球栅阵列金属球制造方法
US8058101B2 (en) * 2005-12-23 2011-11-15 Tessera, Inc. Microelectronic packages and methods therefor
KR100744993B1 (ko) * 2006-01-25 2007-08-02 삼성전기주식회사 다층 인쇄회로기판 및 그 제작방법
US7811863B1 (en) 2006-10-26 2010-10-12 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with metal pillar and encapsulant grinding and heat sink attachment
US7494843B1 (en) 2006-12-26 2009-02-24 Bridge Semiconductor Corporation Method of making a semiconductor chip assembly with thermal conductor and encapsulant grinding
US9159708B2 (en) 2010-07-19 2015-10-13 Tessera, Inc. Stackable molded microelectronic packages with area array unit connectors
US8482111B2 (en) 2010-07-19 2013-07-09 Tessera, Inc. Stackable molded microelectronic packages
US8553420B2 (en) 2010-10-19 2013-10-08 Tessera, Inc. Enhanced stacked microelectronic assemblies with central contacts and improved thermal characteristics
KR101075241B1 (ko) 2010-11-15 2011-11-01 테세라, 인코포레이티드 유전체 부재에 단자를 구비하는 마이크로전자 패키지
US20120146206A1 (en) 2010-12-13 2012-06-14 Tessera Research Llc Pin attachment
US8928153B2 (en) 2011-04-21 2015-01-06 Tessera, Inc. Flip-chip, face-up and face-down centerbond memory wirebond assemblies
US8970028B2 (en) 2011-12-29 2015-03-03 Invensas Corporation Embedded heat spreader for package with multiple microelectronic elements and face-down connection
US9013033B2 (en) 2011-04-21 2015-04-21 Tessera, Inc. Multiple die face-down stacking for two or more die
US8633576B2 (en) 2011-04-21 2014-01-21 Tessera, Inc. Stacked chip-on-board module with edge connector
US8304881B1 (en) 2011-04-21 2012-11-06 Tessera, Inc. Flip-chip, face-up and face-down wirebond combination package
US8952516B2 (en) 2011-04-21 2015-02-10 Tessera, Inc. Multiple die stacking for two or more die
KR101128063B1 (ko) * 2011-05-03 2012-04-23 테세라, 인코포레이티드 캡슐화 층의 표면에 와이어 본드를 구비하는 패키지 적층형 어셈블리
US11830845B2 (en) 2011-05-03 2023-11-28 Tessera Llc Package-on-package assembly with wire bonds to encapsulation surface
US8618659B2 (en) 2011-05-03 2013-12-31 Tessera, Inc. Package-on-package assembly with wire bonds to encapsulation surface
US8703538B2 (en) * 2011-09-23 2014-04-22 Stats Chippac Ltd. Integrated circuit packaging system with external wire connection and method of manufacture thereof
US8836136B2 (en) 2011-10-17 2014-09-16 Invensas Corporation Package-on-package assembly with wire bond vias
US8946757B2 (en) 2012-02-17 2015-02-03 Invensas Corporation Heat spreading substrate with embedded interconnects
US8372741B1 (en) 2012-02-24 2013-02-12 Invensas Corporation Method for package-on-package assembly with wire bonds to encapsulation surface
US9349706B2 (en) 2012-02-24 2016-05-24 Invensas Corporation Method for package-on-package assembly with wire bonds to encapsulation surface
US8835228B2 (en) 2012-05-22 2014-09-16 Invensas Corporation Substrate-less stackable package with wire-bond interconnect
TWI467714B (zh) * 2012-06-18 2015-01-01 矽品精密工業股份有限公司 半導體封裝件及其製法
US9391008B2 (en) 2012-07-31 2016-07-12 Invensas Corporation Reconstituted wafer-level package DRAM
US9502390B2 (en) 2012-08-03 2016-11-22 Invensas Corporation BVA interposer
US8975738B2 (en) 2012-11-12 2015-03-10 Invensas Corporation Structure for microelectronic packaging with terminals on dielectric mass
US8878353B2 (en) 2012-12-20 2014-11-04 Invensas Corporation Structure for microelectronic packaging with bond elements to encapsulation surface
US9136254B2 (en) 2013-02-01 2015-09-15 Invensas Corporation Microelectronic package having wire bond vias and stiffening layer
US9034696B2 (en) 2013-07-15 2015-05-19 Invensas Corporation Microelectronic assemblies having reinforcing collars on connectors extending through encapsulation
US9023691B2 (en) 2013-07-15 2015-05-05 Invensas Corporation Microelectronic assemblies with stack terminals coupled by connectors extending through encapsulation
US8883563B1 (en) 2013-07-15 2014-11-11 Invensas Corporation Fabrication of microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation
US9167710B2 (en) 2013-08-07 2015-10-20 Invensas Corporation Embedded packaging with preformed vias
US9685365B2 (en) 2013-08-08 2017-06-20 Invensas Corporation Method of forming a wire bond having a free end
US20150076714A1 (en) 2013-09-16 2015-03-19 Invensas Corporation Microelectronic element with bond elements to encapsulation surface
US9087815B2 (en) 2013-11-12 2015-07-21 Invensas Corporation Off substrate kinking of bond wire
US9082753B2 (en) 2013-11-12 2015-07-14 Invensas Corporation Severing bond wire by kinking and twisting
US9583456B2 (en) 2013-11-22 2017-02-28 Invensas Corporation Multiple bond via arrays of different wire heights on a same substrate
US9379074B2 (en) 2013-11-22 2016-06-28 Invensas Corporation Die stacks with one or more bond via arrays of wire bond wires and with one or more arrays of bump interconnects
US9263394B2 (en) 2013-11-22 2016-02-16 Invensas Corporation Multiple bond via arrays of different wire heights on a same substrate
US9583411B2 (en) 2014-01-17 2017-02-28 Invensas Corporation Fine pitch BVA using reconstituted wafer with area array accessible for testing
US9214454B2 (en) 2014-03-31 2015-12-15 Invensas Corporation Batch process fabrication of package-on-package microelectronic assemblies
US10381326B2 (en) 2014-05-28 2019-08-13 Invensas Corporation Structure and method for integrated circuits packaging with increased density
US9646917B2 (en) 2014-05-29 2017-05-09 Invensas Corporation Low CTE component with wire bond interconnects
US9412714B2 (en) 2014-05-30 2016-08-09 Invensas Corporation Wire bond support structure and microelectronic package including wire bonds therefrom
US9735084B2 (en) 2014-12-11 2017-08-15 Invensas Corporation Bond via array for thermal conductivity
US9888579B2 (en) 2015-03-05 2018-02-06 Invensas Corporation Pressing of wire bond wire tips to provide bent-over tips
US9502372B1 (en) 2015-04-30 2016-11-22 Invensas Corporation Wafer-level packaging using wire bond wires in place of a redistribution layer
US9761554B2 (en) 2015-05-07 2017-09-12 Invensas Corporation Ball bonding metal wire bond wires to metal pads
US9490222B1 (en) 2015-10-12 2016-11-08 Invensas Corporation Wire bond wires for interference shielding
US10490528B2 (en) 2015-10-12 2019-11-26 Invensas Corporation Embedded wire bond wires
US10332854B2 (en) 2015-10-23 2019-06-25 Invensas Corporation Anchoring structure of fine pitch bva
US10181457B2 (en) 2015-10-26 2019-01-15 Invensas Corporation Microelectronic package for wafer-level chip scale packaging with fan-out
US9911718B2 (en) 2015-11-17 2018-03-06 Invensas Corporation ‘RDL-First’ packaged microelectronic device for a package-on-package device
US9659848B1 (en) 2015-11-18 2017-05-23 Invensas Corporation Stiffened wires for offset BVA
US9984992B2 (en) 2015-12-30 2018-05-29 Invensas Corporation Embedded wire bond wires for vertical integration with separate surface mount and wire bond mounting surfaces
US9935075B2 (en) 2016-07-29 2018-04-03 Invensas Corporation Wire bonding method and apparatus for electromagnetic interference shielding
US10299368B2 (en) 2016-12-21 2019-05-21 Invensas Corporation Surface integrated waveguides and circuit structures therefor

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2738568B2 (ja) 1989-09-06 1998-04-08 新光電気工業株式会社 半導体チップモジュール
JPH065607A (ja) * 1992-06-18 1994-01-14 Fuji Xerox Co Ltd 電子部品の端子接続方法とこの接続方法で接続した表示/読取一体装置およびその端子接続用のループ状金属ワイヤバンプ
US5311057A (en) * 1992-11-27 1994-05-10 Motorola Inc. Lead-on-chip semiconductor device and method for making the same
JP3150253B2 (ja) * 1994-07-22 2001-03-26 三菱電機株式会社 半導体装置およびその製造方法並びに実装方法
US5659952A (en) * 1994-09-20 1997-08-26 Tessera, Inc. Method of fabricating compliant interface for semiconductor chip
US5528083A (en) * 1994-10-04 1996-06-18 Sun Microsystems, Inc. Thin film chip capacitor for electrical noise reduction in integrated circuits
JP2642074B2 (ja) 1995-01-25 1997-08-20 九州日本電気株式会社 ボールグリッドアレイ型半導体装置およびその製造方法
KR100386061B1 (ko) * 1995-10-24 2003-08-21 오끼 덴끼 고오교 가부시끼가이샤 크랙을방지하기위한개량된구조를가지는반도체장치및리이드프레임
US5674785A (en) * 1995-11-27 1997-10-07 Micron Technology, Inc. Method of producing a single piece package for semiconductor die
JP2859194B2 (ja) * 1996-01-30 1999-02-17 九州日本電気株式会社 プラスチックパッケージ型半導体集積回路及びその製造 方法
US5989939A (en) * 1996-12-13 1999-11-23 Tessera, Inc. Process of manufacturing compliant wirebond packages
US5841191A (en) * 1997-04-21 1998-11-24 Lsi Logic Corporation Ball grid array package employing raised metal contact rings
US6001723A (en) * 1997-12-24 1999-12-14 National Semiconductor Corporation Application of wire bond loop as integrated circuit package component interconnect

Also Published As

Publication number Publication date
US6218728B1 (en) 2001-04-17
JPH11135663A (ja) 1999-05-21
CN1215921A (zh) 1999-05-05
KR19990037421A (ko) 1999-05-25
TW417262B (en) 2001-01-01
KR100304681B1 (ko) 2001-11-02

Similar Documents

Publication Publication Date Title
JP2978861B2 (ja) モールドbga型半導体装置及びその製造方法
US6917107B2 (en) Board-on-chip packages
US5567656A (en) Process for packaging semiconductor device
US5874784A (en) Semiconductor device having external connection terminals provided on an interconnection plate and fabrication process therefor
US5653891A (en) Method of producing a semiconductor device with a heat sink
US5073817A (en) Resin encapsulated semiconductor device with heat radiator
JPH06244360A (ja) 半導体装置
JP2586344B2 (ja) キャリアフィルム
JP2001035998A (ja) ウェーハレベルスタックパッケージ及びその製造方法
US5278101A (en) Semiconductor device and method for manufacturing the same
JP3529507B2 (ja) 半導体装置
JP3899755B2 (ja) 半導体装置
JP3013810B2 (ja) 半導体装置の製造方法
JP2885786B1 (ja) 半導体装置の製法および半導体装置
JP2539763B2 (ja) 半導体装置の実装方法
JP3965767B2 (ja) 半導体チップの基板実装構造
JP2970595B2 (ja) Bga型半導体装置
JPH08115953A (ja) 半導体チップの実装方法
KR0152902B1 (ko) 버텀리드형 반도체 패키지의 구조 및 그 제조방법
KR100459820B1 (ko) 칩스케일패키지및그제조방법
JPH05299444A (ja) 薄型樹脂封止半導体装置の製造方法
JPH0250438A (ja) 半導体記憶装置
JPS59175753A (ja) 半導体装置およびリ−ドフレ−ム
JPH05226565A (ja) 半導体装置
KR20030086192A (ko) 개량된 와이어-접합된 칩 온 보드 패키지

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees