JP2870261B2 - 走査回路 - Google Patents
走査回路Info
- Publication number
- JP2870261B2 JP2870261B2 JP3279365A JP27936591A JP2870261B2 JP 2870261 B2 JP2870261 B2 JP 2870261B2 JP 3279365 A JP3279365 A JP 3279365A JP 27936591 A JP27936591 A JP 27936591A JP 2870261 B2 JP2870261 B2 JP 2870261B2
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- signal
- output
- stage
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 230000003111 delayed effect Effects 0.000 claims description 8
- 230000003068 static effect Effects 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 12
- 238000000034 method Methods 0.000 description 11
- 239000004973 liquid crystal related substance Substances 0.000 description 10
- 230000007547 defect Effects 0.000 description 9
- 239000010409 thin film Substances 0.000 description 5
- 230000002093 peripheral effect Effects 0.000 description 4
- 239000000758 substrate Substances 0.000 description 3
- 239000011521 glass Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000010485 coping Effects 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
Landscapes
- Liquid Crystal (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
イ、密着イメージセンサ、液晶シャッタ等の周辺駆動回
路に用いられる走査回路に関するものである。
サ、液晶シャッタ等の小型化、低コスト化、高信頼性を
目的として、薄膜駆動回路を一体化して作製する技術が
ある。これは画素電極と同一基板上に周辺駆動回路を設
置することにより、接続端子の数および外部駆動ICの
数の大幅な削減が可能のこと、また大面積、高密度のボ
ンディング工程の限界から生ずる信頼性の問題を解決で
きるというコンセプトに基づくものである。
る走査回路は、たとえばアクティブマトリクス液晶ディ
スプレイにおいて垂直駆動回路、あるいは水平走査回路
のブロックスイッチを走査する回路として上記薄膜駆動
回路の重要な構成要素となる。
のCMOSスタティック型走査回路の(2N−1)段
目、(2N)段目を示す図である。図7はクロックドイ
ンバータのシンボルと構成を示す図である。図7に示し
たクロックドインバータ101は、クロック信号φがハ
イレベル、クロック信号φの反転クロック信号φr がロ
ーレベルとなった時、入力信号を反映した信号を出力す
る。逆にクロック信号φがローレベル、クロック信号φ
i がハイレベルの期間は、入力信号に関係なく、出力は
前の状態を保持している。図4の走査回路において、シ
フトレジスタ401は入力された信号をクロック信号
φ、φi により一定の周期だけ送らせて次段のシフトレ
ジスタへ順次転送していくことができ、各シフトレジス
タの出力は出力バッファ回路103を通して走査パルス
信号として出力される。
のCMOSダイナミック型走査回路の(2N−1)段
目、(2N)段目を示す図である。ダイナミック回路に
おいては、クロック周期の半分の期間、信号を保持して
いる状態があるため、図4に示したスタティック回路ほ
どの安定動作は望めないが、フィードバック回路が無く
なった分だけ回路は簡単となる。
回路のタイミングチャートを示す図である。この場合、
(2N−1)段目、(2N)段目の走査パルス信号はそ
れぞれシフトレジスタ401の出力A、Bと同じタイミ
ングで出力され、走査周期Tはクロック周期に等しい。
着イメージセンサ、液晶シャッタ等の画像入出力デバイ
スの大面積化、長尺化に伴い、無欠陥の周辺駆動回路を
形成することは現状のプロセス技術では非常に困難であ
る。特にシフトレジスタを直列接続した従来型の走査回
路では、途中の段に1個でも欠陥が存在するとその段以
降は走査信号を正常に転送することができなくなり、液
晶ディスプレイ等の2次元画像デバイスでは面欠陥とな
って現れる。これは画素アレイ部に欠陥が存在しない場
合でも発生するため走査回路の欠陥がデバイスの歩留ま
りを低下させる大きな原因になっている。
化に伴い、より高速な走査回路が要求されてくる。走査
回路の高速化は主に薄膜トランジスタの移動度を向上さ
せるか、あるいはトランジスタのゲート長を小さくする
ことによって達成可能であるが、その場合トランジスタ
作製プロセスを変更しなければならないという大きな問
題が生じる。
なくとも画像デバイスの面欠陥を無くす高歩留まり、か
つ高速な走査回路とその駆動方法を提供することを目的
としている。
形成されたCMOSスタティック型走査回路において、
前段から送られてきた信号を入力信号とし、かつ互いに
逆相の関係にある2個のクロック信号で制御され、かつ
次段への入力信号を出力信号とするクロックドインバー
タと、前記クロックドインバータの出力信号を入力信号
とし、かつ前記2個のクロック信号で制御されるフィー
ドバック回路と、前記フィードバック回路の出力信号を
入力信号とし、かつ、前記走査回路のN段目の出力信号
が、N(Nは正の整数)段目の前記クロックドインバー
タが(N+1)段目の前記クロックドインバータへ信号
を転送するタイミングから前記クロック信号の半周期だ
け遅れたタイミングで出力されるように、奇数段目か偶
数段目かに応じて、前記2個のクロック信号のうち、ど
ちらか一方のクロック信号で制御される出力バッファ回
路とで構成されることを特徴とする走査回路と、その走
査回路において、奇数段目の前記出力バッファ回路は、
前記フィードバック回路の出力信号を入力信号とするイ
ンバータと、そのインバータの出力信号と、奇数段目の
前記クロックドインバータを構成しているn型MOSト
ランジスタに入力するクロック信号とを入力信号とする
NOR回路と、そのNOR回路の出力信号を入力信号と
する正転バッファ回路とで構成され、かつ偶数段目の前
記出力バッファ回路は、前記フィードバック回路の出力
信号と、偶数段目の前記クロックドインバータを構成し
ているn型MOSトランジスタに入力するクロック信号
とを入力信号とするNOR回路と、そのNOR回路の出
力信号を入力信号とする正転バッファ回路とで構成され
たことを特徴とする走査回路と、トランジスタを集積し
て形成されたCMOSダイナミック型走査回路におい
て、前段から送られてきた信号を入力信号とし、かつ互
いに逆相の関係にある2個のクロック信号で制御され、
かつ次段への入力信号を出力信号とするクロックドイン
バータと、前記クロックドインバータの出力信号を入力
信号とし、かつ、前記走査回路のN段目の出力信号が、
N(Nは正の整数)段目の前記クロックドインバータが
(N+1)段目の前記クロックドインバータへ信号を転
送するタイミングから前記クロック信号の半周期だけ遅
れたタイミングで出力されるように、奇数段目か偶数段
目かに応じて、前記2個 のクロック信号のうち、どちら
か一方のクロック信号で制御される出力バッファ回路と
で構成されることを特徴とする走査回路と、その走査回
路において、奇数段目の前記出力バッファ回路は、前記
クロックドインバータの出力信号と、奇数段目の前記ク
ロックドインバータを構成しているn型MOSトランジ
スタに入力するクロック信号とを入力信号とするNOR
回路と、そのNOR回路の出力信号を入力信号とする正
転バッファ回路とで構成され、かつ偶数段目の前記出力
バッファ回路は、前記フィードバック回路の出力信号を
入力信号とするインバータと、そのインバータの出力信
号と、偶数段目の前記クロックドインバータを構成して
いるn型MOSトランジスタに入力するクロック信号と
を入力信号とするNOR回路と、そのNOR回路の出力
信号を入力信号とする正転バッファ回路とで構成された
ことを特徴とする走査回路である。
るとともに指数関数に従って著しく低下する。本発明の
走査回路では、前段からの信号を次段へ遅延転送する部
分が1個のクロックドインバータだけで構成されている
ため、シフトレジスタで構成した従来の走査回路に比較
してその部分の面積を大幅に縮小することができる。従
って、最終段まで信号を遅延転送できる確率は著しく向
上する。すなわち、面欠陥となって現れるような走査回
路の欠陥を著しく低減させることができる。
走査周期をTとした場合、クロック信号の周期は(2×
T)と、従来必要であったクロック周期Tに比べてスピ
ードに関し2倍の余裕が生じる。さらにクロック信号を
イネーブル信号として出力バッファ回路に供給する本駆
動方法では、クロックドインバータあるいはフィードバ
ック回路の出力信号がクロック信号の半周期以内で立ち
上がっていれば、クロックドインバータあるいはフィー
ドバック回路の内部信号遅延が走査パルス信号に現れる
ことはない。以上のようにして走査回路の高速化を図る
ことができる。
施例を詳細に説明する。
図である。本実施例では走査回路をCMOSスタティッ
ク回路で実現したものであり、図には(2N−1)段
目、(2N)段目が示されている(ここでNは自然
数)。本走査回路は図に示すように、前段からの信号を
クロック信号φ、φi により次段へ反転して遅延転送す
るクロックドインバータ101と、遅延転送していくパ
ルス信号の振幅の減衰を防ぐためのフィードバック回路
102と、奇数段目においてはクロック信号φで、偶数
段目においてはクロック信号φi で制御される出力バッ
ファ回路103とで構成される。奇数段目の出力バッフ
ァ回路は、フィードバック回路の出力を反転するための
インバータと、そのインバータの出力信号とクロック信
号φを入力とするNOR回路と、そのNOR回路の出力
を入力とする正転バッファとで構成される。一方、偶数
段目の出力バッファ回路はフィードバック回路102の
出力信号とクロック信号φi を入力とするNOR回路
と、そのNOR回路の出力を入力とする正転バッファ回
路とで構成される。以上述べた構成によって、図4に示
した従来の走査回路に比べて、前段からのパルス信号を
次段へ遅延転送する部分の回路面積を1/5)に小さく
することができる。
グチャートを示す図である。本走査回路の駆動方法で
は、走査周期Tに対しクロック信号の周期は2×Tであ
り、これにより、同じ周期の走査パルス信号に対し従来
用いていた駆動周波数の1/2の周波数で駆動すること
ができる。また、(2N−1)段目、(2N)段目の走
査パルス信号はフィードバック回路102の出力信号が
出力されるタイミングからTだけ遅れたタイミングで出
力されるので、フィードバック回路102の出力信号の
立ち上がり、立ち下がり時間がT以内であれば、クロッ
クドインバータ101、およびフィードバック回路10
2で生じる内部遅延が走査パルス信号の遅延に影響を与
えることはない。
CMOSスタティック走査回路を実際に多結晶シリコン
薄膜トランジスタをガラス基板上に集積することにより
作製した。その結果、少なくとも最終段までパルス信号
が正常に転送される確率が従来の40%から80%に向
上した。
いて説明する。
図である。本実施例では走査回路をCMOSダイナミッ
ク回路で実現したものであり、図には(2N−1)段
目、(2N)段目が示されている(ここでNは自然
数)。実施例1との違いは、フィードバック回路102
を用いていないことと、奇数段目、偶数段目の出力バッ
ファ回路の構成が逆になっていることである。本走査回
路は図に示すように、前段からの信号をクロック信号
φ、φi により次段へ反転して遅延転送するクロックド
インバータ101と、奇数段目においてはクロック信号
φで、偶数段目においてはクロック信号φi で制御され
る出力バッファ回路103とで構成される。この構成に
よって、図5に示した従来の走査回路に比べて、前段か
らのパルス信号を次段へ遅延転送する部分の回路面積を
(1/2)に小さくすることができる。
グチャートは実施例1と同様である。(2N−1)段
目、(2N)段目の走査パルス信号はクロックドインバ
ータ101の出力信号が出力されるタイミングからTだ
け遅れたタイミングで出力されるので、クロックドイン
バータ101の出力信号の立ち上がり、立ち下がり時間
がT以内であれば、クロックドインバータ101で生じ
る内部遅延が走査パルス信号の遅延に影響を与えること
はない。
CMOSダイナミック走査回路を実際に多結晶シリコン
薄膜トランジスタをガラス基板上に集積することにより
作製した。その結果、少なくとも最終段までパルス信号
が正常に転送される確率が従来の60%から80%に向
上した。
適用すれば、前段からのパルス信号を次段へ転送する部
分の回路面積を従来の(1/5)、あるいは(1/2)
に小さくできるので、少なくとも駆動回路の欠陥によっ
て生じていた2次元画像デバイスの面欠陥を著しく低減
することができる。すなわち、本発明の走査回路は上記
液晶ディスプレイ、密着イメージセンサ、液晶シャッタ
等の歩留まりを向上ざせるのに極めて有用である。また
本発明の上記走査回路の駆動方法は従来の駆動周波数の
1/2の周波数で同じ走査周波数を得ることができるの
で、画像入出力デバイスの高解像度化に対応できる駆動
方法として極めて有用である。
である。
を示す図である。
である。
である。
図である。
Claims (4)
- 【請求項1】 トランジスタを集積して形成されたCM
OSスタティック型走査回路において、前段から送られ
てきた信号を入力信号とし、かつ互いに逆相の関係にあ
る2個のクロック信号で制御され、かつ次段への入力信
号を出力信号とするクロックドインバータと、前記クロ
ックドインバータの出力信号を入力信号とし、かつ前記
2個のクロック信号で制御されるフィードバック回路
と、前記フィードバック回路の出力信号を入力信号と
し、かつ、前記走査回路のN段目の出力信号が、N(N
は正の整数)段目の前記クロックドインバータが(N+
1)段目の前記クロックドインバータへ信号を転送する
タイミングから前記クロック信号の半周期だけ遅れたタ
イミングで出力されるように、奇数段目か偶数段目かに
応じて、前記2個のクロック信号のうち、どちらか一方
のクロック信号で制御される出力バッファ回路とで構成
されることを特徴とする走査回路。 - 【請求項2】 請求項1に記載の走査回路において、奇
数段目の前記出力バッファ回路は、前記フィードバック
回路の出力信号を入力信号とするインバータと、そのイ
ンバータの出力信号と、奇数段目の前記クロックドイン
バータを構成しているn型MOSトランジスタに入力す
るクロック信号とを入力信号とするNOR回路と、その
NOR回路の出力信号を入力信号とする正転バッファ回
路とで構成され、かつ偶数段目の前記出力バッファ回路
は、前記フィードバック回路の出力信号と、偶数段目の
前記クロックドインバータを構成しているn型MOSト
ランジスタに入力するクロック信号とを入力信号とする
NOR回路と、そのNOR回路の出力信号を入力信号と
する正転バッファ回路とで構成されたことを特徴とする
走査回路 - 【請求項3】 トランジスタを集積して形成されたCM
OSダイナミック型走査回路において、前段から送られ
てきた信号を入力信号とし、かつ互いに逆相の関係にあ
る2個のクロック信号で制御され、かつ次段への入力信
号を出力信号とするクロックドインバータと、前記クロ
ックドインバータの出力信号を入力信号とし、かつ、前
記走査回路のN段目の出力信号が、N(Nは正の整数)
段目の前記クロックドインバータが(N+1)段目の前
記クロックドインバータへ信号を転送するタイミングか
ら前記クロック信号の半周期だけ遅れたタイミングで出
力されるように、奇数段目か偶数段目かに応じて、前記
2個のクロック信号のうち、どちらか一方のクロック信
号で制御される出力バッファ回路とで構成されることを
特徴とする走査回路。 - 【請求項4】 請求項3に記載の走査回路において、奇
数段目の前記出力バッファ回路は、前記クロックドイン
バータの出力信号と、奇数段目の前記クロックドインバ
ータを構成しているn型MOSトランジスタに入力する
クロック信号とを入力信号とするNOR回路と、そのN
OR回路の出力信号を入力信号とする正転バッファ回路
とで構成され、かつ偶数段目の前記出力バッファ回路
は、前記フィードバック回路の出力信号を入力信号とす
るインバータと、そのインバータの出力信号と、偶数段
目の前記クロックドインバータを構成しているn型MO
Sトランジスタに入力するクロック信号とを入力信号と
するNOR回路と、そのNOR回路の出力信号を入力信
号とする正転バッファ回路とで構成されたことを特徴と
する走査回路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3279365A JP2870261B2 (ja) | 1991-10-25 | 1991-10-25 | 走査回路 |
| US07/920,783 US5404151A (en) | 1991-07-30 | 1992-07-28 | Scanning circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP3279365A JP2870261B2 (ja) | 1991-10-25 | 1991-10-25 | 走査回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPH05119741A JPH05119741A (ja) | 1993-05-18 |
| JP2870261B2 true JP2870261B2 (ja) | 1999-03-17 |
Family
ID=17610147
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP3279365A Expired - Lifetime JP2870261B2 (ja) | 1991-07-30 | 1991-10-25 | 走査回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2870261B2 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2903990B2 (ja) * | 1994-02-28 | 1999-06-14 | 日本電気株式会社 | 走査回路 |
| CN1136529C (zh) | 1994-05-31 | 2004-01-28 | 夏普株式会社 | 信号放大器和图像显示装置 |
| JP2822911B2 (ja) * | 1995-03-23 | 1998-11-11 | 日本電気株式会社 | 駆動回路 |
| KR100589324B1 (ko) * | 2004-05-11 | 2006-06-14 | 삼성에스디아이 주식회사 | 발광 표시 장치 및 그 구동 방법 |
| KR100624317B1 (ko) * | 2004-12-24 | 2006-09-19 | 삼성에스디아이 주식회사 | 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법 |
| KR100645700B1 (ko) | 2005-04-28 | 2006-11-14 | 삼성에스디아이 주식회사 | 주사 구동부 및 이를 이용한 발광 표시장치와 그의 구동방법 |
| JP4993917B2 (ja) * | 2006-02-07 | 2012-08-08 | 株式会社ジャパンディスプレイイースト | 表示装置 |
| JP5057335B2 (ja) * | 2008-03-24 | 2012-10-24 | 株式会社ジャパンディスプレイウェスト | 表示装置 |
| CN104537996A (zh) * | 2014-12-30 | 2015-04-22 | 深圳市华星光电技术有限公司 | 与非门锁存的驱动电路以及与非门锁存的移位寄存器 |
-
1991
- 1991-10-25 JP JP3279365A patent/JP2870261B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| JPH05119741A (ja) | 1993-05-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4859998A (en) | Apparatus and method for driving signal electrodes for liquid crystal display devices | |
| CN100362593C (zh) | 移位寄存器 | |
| JP2903990B2 (ja) | 走査回路 | |
| US11783743B2 (en) | Shifting register, driving method thereof, driving circuit and display device | |
| CN105702297B (zh) | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 | |
| CN106504692B (zh) | 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置 | |
| CN111223459B (zh) | 移位寄存器以及栅极驱动电路 | |
| JP2870261B2 (ja) | 走査回路 | |
| JP3958271B2 (ja) | レベルシフタ及びそれを用いた表示装置 | |
| JPH04294390A (ja) | 走査回路 | |
| WO2018230456A1 (ja) | 表示装置 | |
| US20060013352A1 (en) | Shift register and flat panel display apparatus using the same | |
| CN105575329A (zh) | 移位寄存器及驱动方法、驱动电路、阵列基板及显示装置 | |
| JP2625390B2 (ja) | 液晶表示装置およびその駆動方法 | |
| JP2646974B2 (ja) | 走査回路およびその駆動方法 | |
| JP2625389B2 (ja) | 液晶表示装置およびその駆動方法 | |
| US5404151A (en) | Scanning circuit | |
| CN100472664C (zh) | 移位寄存器以及显示装置 | |
| JP3755360B2 (ja) | 電気光学装置の駆動回路及びこれを用いた電気光学装置、電子機器、及び電気光学装置の制御信号の位相調整装置、並びに制御信号の位相調整方法 | |
| JP3192444B2 (ja) | 表示装置 | |
| JP2697385B2 (ja) | 走査回路およびその駆動方法 | |
| JP2000075842A (ja) | 液晶表示装置およびそのデータ線駆動回路 | |
| JPH04131822A (ja) | 走査回路およびその駆動方法 | |
| JPH0961788A (ja) | 液晶表示装置 | |
| JPH09330059A (ja) | 液晶表示装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 19981201 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20080108 Year of fee payment: 9 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20090108 Year of fee payment: 10 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20100108 Year of fee payment: 11 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110108 Year of fee payment: 12 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110108 Year of fee payment: 12 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120108 Year of fee payment: 13 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120108 Year of fee payment: 13 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120108 Year of fee payment: 13 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| EXPY | Cancellation because of completion of term |