[go: up one dir, main page]

JP2698105B2 - ディジタルテレビジョン受像機 - Google Patents

ディジタルテレビジョン受像機

Info

Publication number
JP2698105B2
JP2698105B2 JP63174618A JP17461888A JP2698105B2 JP 2698105 B2 JP2698105 B2 JP 2698105B2 JP 63174618 A JP63174618 A JP 63174618A JP 17461888 A JP17461888 A JP 17461888A JP 2698105 B2 JP2698105 B2 JP 2698105B2
Authority
JP
Japan
Prior art keywords
signal
memory
image
storage
video signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP63174618A
Other languages
English (en)
Other versions
JPH01157176A (ja
Inventor
孝明 石井
元明 浅尾
喜代司 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=27566430&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=JP2698105(B2) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Publication of JPH01157176A publication Critical patent/JPH01157176A/ja
Application granted granted Critical
Publication of JP2698105B2 publication Critical patent/JP2698105B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/4448Receiver circuitry for the reception of television signals according to analogue transmission standards for frame-grabbing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Studio Circuits (AREA)
  • Television Systems (AREA)
  • Television Signal Processing For Recording (AREA)

Description

【発明の詳細な説明】 (イ) 産業上の利用分野 この発明は、従来より極めて周知な一画面(1フレー
ム又は1フイールド)のビデオ信号をストアすることの
できるメモリを備えたテレビジヨン受像機の改良に関す
る。より特定的に言えば、所望の1フイールドのビデオ
信号をストアするとともに、このストアされた1フイー
ルドのビデオ信号を必要に応じて、テレビ画面上に静止
画像として再生することのできるテレビジヨン受像機の
ための技術に関する。
(ロ) 従来の技術 近年の半導体技術の発展に伴なって大容量メモリおよ
び高速A/Dコンバータ(アナログ−デイジタル・コンバ
ータ)が実現され、画像処理をデイジタル的に行うこと
が可能となっている。このようなデイジタル画像処理分
野で用いられるデバイスの一つにフイールドメモリがあ
る。このフイールドメモリは、A/D変換されたビデオ信
号をテレビ1画面分(1フイールド分)取込んでストア
することができる。フイールドメモリを用いたときのビ
デオ信号の流れは第1図に示すようになる。
第1図を参照して、アナログビデオ信号はA/Dコンバ
ータ1で所定の周波数でサンプリングされてデジタルビ
デオ信号に変換される。A/Dコンバータ1からのデジタ
ルビデオ信号はフイールドメモリ2へ与えられ、そこで
ストアされる。このフイールドメモリ2は、1フイール
ド分の画素情報をストアする。フイールドメモリ2にス
トアされた画素情報(デジタルビデオ信号)は順次、書
込まれた順に読出されD/Aコンバータ3へ与えられる。D
/Aコンバータ3は与えられたデジタルビデオ信号をアナ
ログビデオ信号に変換し、次段の信号処理回路(たとえ
ばビデオアンプ)へ与えられる。フイールドメモリ2と
しては、典型的には第2図に示すような構成のシリアル
・アクセスメモリが用いられる。
第2図を参照して、シリアル・アクセス・メモリは、
1フイールド分の画素情報をストアするメモリセルアレ
イ10を含む。メモリセルアレイ10は、行および列からな
るマトリクス状に配列されたメモリセルを含む。メモリ
セルの数(すなわちメモリ容量)はアナログ信号のA/D
変換時におけるサンプリング周波数(1フイールド内の
画素数)に応じて決定される。
メモリセルアレイ10の行を選択するために、行アドレ
スを発生するアドレスカウンタ11と、アドレスカウンタ
11からの行アドレスを取込み内部行アドレスを発生する
アドレスバツフア12と、アドレスバツフア12からの内部
行アドレスをデコードしてメモリセルアレイ10の対応の
行を選択するアドレスデコーダ13とが設けられる。アド
レスカウンタ11は信号▲▼に応答して行アドレス
を1つインクリメントし、信号▲▼に応答して行
アドレスを1つデクリメントする。行アドレスは信号
▼によりリセツトされる。これにより、メモリセル
アレイ10から行を順次、一つずつまたは所定数飛越して
選択することが可能となる。
メモリセルアレイ10への画素情報の書込みおよびスト
アされた画素情報の読出しを行うために、リード/ライ
トタイミング発生回路14からのタイミング信号に応答し
てオン状態となるデータ転送ゲート15と、メモリセルア
レイ10の1行分のデータをラツチするラインバツフア16
と、データの書込および読出し速度を決定するシリアル
セレクタ17と、シリアルセレクタ17出力に応答してライ
ンバツフア16の各ラツチ部をデータ入出力バツフア19に
順次接続するYゲート18とが設けられる。シリアルセレ
クタ17はタイミング発生回路20からのタイミング信号に
応答して活性化され、シリアルコントロールタイミング
発生回路21からのタイミング信号に応答してYゲート18
のゲートトランジスタを順次オン状態にする。
タイミング発生回路20は、信号▲▼に応答して
各種タイミング信号を発生する。
リード/ライトタイミング発生回路14は、信号▲
▼に応答して、データの読出および書込みのタイミング
を与える信号を発生する。
シリアルコントロールタイミング発生回路21は、リー
ド/ライトタイミング発生回路14からのタイミング信号
に応答して活性化され、シフト信号▲▼に同期した
信号を発生し、データのシリアル転送タイミングを与え
る。データ入出力バツフア19は、シリアルコントロール
タイミング発生回路21からの制御信号に応答して、入力
データDinおよび出力データDoutのシリアル転送を行
う。
メモリセルアレイ10には、第3図に示すように、テレ
ビ画面の1水平走査線の画素データが、1行のメモリセ
ルにストアされる。したがって、テレビ画面上の画素デ
ータの分布と、メモリセルアレイ10内のデータの分布と
は1:1に対応する。次に、フイールドメモリの動作につ
いて簡単に説明する。
シリアル・ライト・サイクル 第4図に示すように、このサイクルは信号▲▼の
入力時に信号▲▼を“L"にすることにより実行され
る。信号▲▼の立下がりエツジでデータが入出力バ
ツフア19に取込れる。この取込まれたデータはシリアル
セレクタ17の制御のもとに、Yゲート18を介してライン
バツフア16へ転送され、そこでラツチされる。このと
き、書込みデータを出力することもできる。
シリアル・リード・サイクル 第5図に示すように、このサイクルは信号▲▼が
“H"のときに、信号▲▼の立下がりエツジで、ライ
ンバツフア16にラツチされたデータが、Yゲート18およ
びデータ入出力バツフア19を介して読出される。
データ・リストア・サイクル このサイクルはラインバツフア16にラツチされている
1行分のデータをメモリセルアレイ10の選択された1行
へ同時に書込むサイクルである。このサイクルは、第6
図に示すように、信号▲▼の立下がり時に信号▲
▼を“L"としてデータ転送ゲート15を開くことによ
り行なわれる。このとき、アドレスカウンタ11からの行
アドレスにより1行が選択されている。
データ転送サイクル このサイクルは、メモリセルアレイ10の選択された1
行のデータをラインバツフア16へ転送するサイクルであ
る。このサイクルは、第7図に示すように、信号▲
▼の立下がり時に信号▲▼を“H"とすることによ
り行なわれる。
行アドレス・カウンタ・サイクル このサイクルは、アドレスカウンタ11が発生する行ア
ドレスを規定するサイクルである。このサイクルは、第
8図に示すように、信号▲▼が“H"のときに、信
号▲▼、▲▼、▲▼のいずれかひと
つを“L"とすることにより行なわれる。フイールドメモ
リのコントロールは、各水平走査線毎に(すなわち、水
平同期信号に応答して)信号▲▼を1回ずつ“L"
にし、かつ信号▲▼を各垂直走査期間に1回入力
することにより行なわれる。
上述のようなフイールドメモリは各種デイジタル画像
処理分野において広く用いられているが、このフイール
ドメモリを適用した例のひとつに所謂デイジタルテレビ
ジヨン受像機がある(例えば、雑誌「テレビ技術」、'8
4年12月号、P.31〜P.37参照)。
このような従来のデイジタルテレビジヨン受像機は、
フイールドメモリを使用することにより、テレビ画面の
中に2つの画面を表示するピクチユア−インピクチユア
機能、動画像を静止させて表示する静止画機能等を有し
ている。
ピクチユア−インピクチユア機能は、第9図に示すよ
うに、テレビスクリーン上に大小2つの画面V1、V2をマ
ルチ表示するものである。このピクチユアインピクチユ
ア機能では、縮小画面V2に静止画像を表示する機能も設
けられている。第10図にピクチユア−インピクチユア機
能を備えたデイジタルテレビジヨン受像機の構成を概略
的に示す。
第10図を参照すると、信号処理は2つの系路で行なわ
れる。
第1の系路は、子画面(縮小画面)表示のための信号
処理系路である。この系路は、子画面用ビデオ信号入力
端子30からのアナログビデオ信号を受けて、必要とされ
る信号処理を行う信号処理回路31と、信号処理回路31で
抽出された水平および垂直同期信号に基づいて各種タイ
ミング信号(クロツク)を導出するタイミングパルス発
生器32と、タイミングパルス発生器32からのクロツクに
応答してフイールドメモリ33に対する画素データの書込
および読出しを制御するメモリコントローラ34とを含
む。信号処理回路31とフイールドメモリ33との間には、
メモリコントローラ34からのクロツクに応答してアナロ
グ信号をサンプリングするA/Dコンバータ35が設けられ
る。信号処理回路31は入力アナログビデオ信号のYC分離
を行なって輝度信号Yおよび色差信号R−Y、B−Yを
導出するとともに、水平同期信号および垂直同期信号の
検出を行う。メモリコントローラ34は、第2図に示され
る各種制御信号を導出する。
親画面表示系路は、親画面用ビデオ信号入力端子35か
らのアナログ信号を所定のサンプリングレートでサンプ
リングするA/Dコンバータ36と、A/Dコンバータ36出力に
所要の信号処理を施すデジタル信号処理回路37とを含
む。
デジタル信号処理回路37は信号処理回路31と同様の信
号処理をデジタル的に行う。デジタル信号処理回路37で
検出された水平および垂直同期信号はメモリコントロー
ラ34へ与えられる。
画面表示系路は、フイールドメモリ33出力とデジタル
信号処理回路37出力のいずれか一方を選択的に通過させ
るマルチプレクサ38と、マルチプレクサ38出力をアナロ
グ信号に変換するD/Aコンバータ39と、D/Aコンバータ39
出力を受けて色信号R,G,Bを導出するビデオアンプ40
と、ビデオアンプ40出力に応答して対応の画像を表示す
るCRT41とを含む。
マルチプレクサ38は、メモリコントローラ34の制御の
もとに子画面データおよび親画面データの一方を通過さ
せる。これにより親画面内の所定位置に子画面の縮小表
示が可能となる。子画面の縮小表示はフイールドメモリ
33からのデータ読出し速度の高速化、行アドレスにおけ
る適当な飛起しにより実現されている。
子画面表示動作中は、入力端子30からのビデオ信号が
フイールドメモリ33へ書込まれ、親画面に同期して読出
されマルチプレクサ38へ与えられる。マルチプレクサ38
からは、メモリコントローラ34の制御のもとに、親画面
のビデオ信号に子画面のビデオ信号が挿入された画像情
報が出力される。
静止画表示動作時には、フイールドメモリ33へのデー
タ書込が禁止され、フイールドメモリ33内にストアされ
た1フイールドのビデオ−データが繰返し読出されマル
チプレクサ38へ与えられる。これによりフイールドメモ
リ33内の1フイールドの画素データが親画面の所定位置
に繰返し再生され、静止画像が得られる。
上述の静止画像表示は、親画面のみを表示している場
合にも行なうことができるようにされており、所望のシ
ーンを子画面に静止させて表示することも可能である。
したがって、従来の静止画像表示機能によれば、静止
指示信号を与えることにより、そのとき表示されている
画像を静止させてテレビ画面に表示することが可能であ
る。
つまり、従来の静止画表示機能付テレビジヨン受像機
は、特開昭56−47171号(H04N5/44)及び特開昭55−661
81号(H04N5/44)にも示される様に、静止画用のメモリ
に常時ビデオ信号を書き込むと共に、静止画表示を必要
とした時に(ストツプボタン等を操作した時に)、この
メモリへの書き込みを停止して、読み出しのみを行なっ
て、静止画を表示するものである。
(ハ) 発明が解決しようとする課題 しかしながら、従来の静止画表示機能においては、静
止画像表示状態を解除すると、フイールドメモリへ新た
なビデオ信号が書込まれ、また読出される構成となって
いる。すなわち、それまで表示されていた静止画像情報
は新たな別の画像情報で書換えられてしまう構成となっ
ている。このため、前回表示した静止画像を再びテレビ
画面に表示することはできない。
一方において、料理番組のように、料理に使用される
材料の紹介が一度に文字情報の形で行なわれる場合や、
全国の天気予報を表示する場合などのように、テレビ番
組の中で一度に多くの情報が短時間の間に表示されるこ
とがある。この場合、その画像を一旦ストアしておき、
後で再生して更めてじっくりと見ることにより情報を正
確に把握したいと思っても、従来の静止画機能を持つデ
イジタルテレビでは一旦、静止表示を解除するとこの静
止画を再び再生することができない。
従来のデイジタルテレビでは、テレビ画像情報を一旦
ストアし、後で必要に応じてこのストアされた画像を再
生する構成は何ら考慮されていない。
この発明の目的は、現在受信中の画像情報をフイール
ドメモリにストアしかつホールドすることができるとと
もに必要に応じてこのフイールドメモリにストアされて
いる画像情報をテレビ画面上に静止画として後で再生す
ることのできるデイジタルテレビジヨン受像機を提供す
ることである。
この発明の他の目的は、画像ストア指示を与えたとき
に、所望の画像がフイールドメモリにストアされている
か否かを確認することのできるデイジタルテレビジヨン
受像機を提供することである。
この発明のさらに他の目的は、電源投入時にフイール
ドメモリのストア内容を初期設定し、これにより電源投
入後フイールドメモリ内容をテレビ画面に再生してもユ
ーザに不快感を与えることのないデイジタルテレビジヨ
ン受像機を提供することである。
この発明のさらに他の目的は、チヤンネル切換直後の
乱れた画像情報をストアすることがなく、常に安定した
画像情報のみをストアし、再生することのできるデイジ
タルテレビジヨン受像機を提供することである。
この発明のさらに他の目的は、再生静止画像の視認性
を改善したデイジタルテレビジヨン受像機を提供するこ
とである。
この発明の他の観点は、複数の画面情報をストアする
ことができ、応じて複数の静止画面を再生することので
きる、操作性に優れたデイジタルテレビジヨン受像機を
提供することである。
この発明のさらに他の目的は、安価な汎用のダイナミ
ツク・ランダム・アクセス・メモリを用いて構成された
フイールドメモリを備えたコスト/パフオーマンスの優
れたデイジタルテレビジヨン受像機を提供することであ
る。
(ニ) 課題を解決するための手段 上記の目的を達成するために、本発明におけるデジタ
ルテレビジョン受像機は、デジタル画像情報を任意の時
点で静止画として取り込み保持し続ける記憶手段120
と、 画像記憶指示信号発生手段128と、 前記画像記憶指示信号に応答してデジタル画像情報を
前記記憶手段に書込む手段117′、122aと、 画像読出し指示信号発生手段129と、 操作者の任意の時点での操作による前記画像読出し指
示信号に応答して前記記憶手段が記憶する画像情報を第
1の速度で繰返し読出す手段117′、122bと、 前記読出し手段出力を受けて受像管116の表示画像に
再生する手段121、123、114、115とを、備える。
そして、前記記憶する手段120は複数個の記憶素子120
a、120bを備える。
又、前記画像記憶指示信号に応答して第1の記憶素子
選択信号を発生する手段117′と、 前記読出し指示信号に応答して、第2の記憶素子選択
信号を発生する手段117′と、 前記第1の記憶素子選択信号に応答して、対応の記憶
素子を選択し、この選択された記憶素子を前記書込み手
段に結合する手段122cと、 前記第2の記憶素子選択信号に応答して対応の記憶素
子を選択し、この選択された記憶素子を前記読出し手段
へ結合する手段122cをさらに備える。
又、前記ディジタルテレビジョン受像機の動作電源投
入を検出する手段117′と、 前記電源投入検出信号に応答して、前記電源投入より
予め定められた時間経過後、前記記憶手段へ所定の有意
情報を書込む手段117′、122aとを、備える。
又、前記所定の有意情報は前記予め定められた時間経
過時に前記ディジタルテレビジョン受像機が受信してい
る画像情報である。
又、前記記憶素子の情報が書込まれた順序を記憶する
233と、 前記書込み指示信号に応答して、前記書込順序記憶手
段が記憶する最も古い記憶素子へ画像情報を書込む手段
117′、122a、122cとを備える。
そして、前記記憶素子に情報が書込まれた順序を記憶
する第2の手段232と、前記読出し指示信号に応答し
て、前記第2の記憶手段が記憶する最も最近情報が書込
まれた記憶素子の画像情報を読出す手段177′、122b、1
22cとを、さらに備える。
又、記憶素子の個数を記憶する手段231と、 前記記憶素子への書込完了時にその内容がインクリメ
ントされる第1のレジスタ232と、 前記第1のレジスタ内容が転送される第2のレジスタ
233と、 前記個数記憶手段内容と前記第1のレジスタ内容とを
比較し、前記第1のレジスタ内容が前記個数記憶手段内
容を越えたときに前記第1のレジスタ内容をリセットす
る手段117′と、 前記記憶素子からの画像情報読出しに応答して前記第
2のレジスタ内容をデクリメントし、かつ前記第2レジ
スタ内容が初期値に達したとき前記個数記憶手段内容を
前記第2レジスタへ転送する手段117′と、 前記読出し指示信号に応答して、前記第2レジスタの
内容に対応する記憶素子の画像情報を繰返し読出す手段
117′、122b、122cとを、備える。
又、前記読出し指示信号に応答して、前記読出し手段
が前記記憶手段から画像情報を読出す前および後の予め
定められた時間幅固定された色信号を導入し、これによ
り前記記憶手段から読出して再生された画像に縁取り枠
を付加する手段314、330、117′、122bとをさらに備
え、 前記予め定められた時間幅は前記読出し手段の読出し
速度が前記第1の速度と前記第2の速度とで異なる。
又、前記記憶する手段120は複数個の記憶素子120a、1
20bを備え、前記縁取り枠の色は前記読出し手段が読み
出す前記記憶素子毎に異なる。
又、前記記憶素子の数は複数個であり、 前記読出し指示信号に応答して枠付加指示信号(Kd)
を発生する手段122bと、 前記読出し指示信号に応答して枠色指定信号(Kc)を
発生する手段117′と、 前記テレビジョン受像機内で生成される色差信号と輝
度信号とから三種類の色信号を生成する手段314R、314
G、314Bと、 前記枠付加指示信号に応答して、前記色差信号を所定
レベルにクランプする手段G1、ZD、D1、D2、D3と、 前記枠付加指示信号に応答して、前記三種類の色信号
のうちの第1の色信号を不活性化する手段G2、Q1と、 前記枠色指示信号と前記枠付加指示信号とに応答し
て、前記三種類の色信号のうちの第2の色信号を不活性
化する手段G3、Q2とを、備える。
そして、前記縁取り枠の色は前記読出し手段が読出す
記憶素子の内容の新らしさに応じて異なる。
又、アナログ映像信号をディジタル映像信号に変換す
るA/D変換器と、前記A/D変換器で得られる任意に1フィ
ールド分のディジタル映像信号のうちの少なくとも有効
な映像信号を記憶するメモリと、前記メモリに記憶され
たディジタル映像信号をアナログ映像信号に変換するD/
A変換器と、前記メモリの書込み及び読出しを制御する
メモリ制御部と、操作部と、この操作部からの制御信号
を受け、該制御信号に応じて前記メモリ制御部を制御す
る主制御部とを備え、前記操作部の操作によって第1制
御信号が前記主制御部に与えられると、該主制御部は前
記第1制御信号のタイミングで現在受信中の1フィール
ド分のディジタル映像信号のうちの少なくとも有効な映
像信号を前記メモリに書込むように前記メモリ制御部を
制御し、前記操作部の操作によって第2制御信号が前記
主制御部に与えられると、該主制御部は前記第2制御信
号のタイミングで前記メモリに書込まれた映像信号を読
出すように前記メモリ制御部を制御して該映像信号に応
じた静止画像を表示部に表示するようにした。
又、前記メモリは、複数個備えられており前記メモリ
制御部によって、所望するメモリが選択されるとともに
該選択されたメモリの書込みまたは読出しがなされる。
又、前記操作部は、リモートコントロール送信器であ
って、該送信器には前記第1制御信号を主制御部に与え
るメモ・キーと前記第2制御信号を主制御部に与えるコ
ール・キーとを備える。
又、前記第1制御信号が前記主制御部に与えられる
と、該主制御部は前記制御信号のタイミングで現在受信
中の1フィールド分のディジタル映像信号のうちの少な
くとも有効な映像信号を前記メモリに書込み、この書込
み動作終了後自動的に前記メモリに書込まれた映像信号
を読出して該映像信号による画像を表示部の画面上に所
定のサイズに縮小して一定時間静止画として表示するよ
うに前記メモリ制御部を制御する。
そして、前記操作部の操作によって電源投入を指示す
る信号が前記主制御部に与えられると、該主制御部は自
動的に前記メモリに有意情報を書込むよう前記メモリ制
御部を制御する。
又、前記所定サイズに縮小した一定時間の静止画表示
の間書込み時の整数(≠1)倍の速度で前記メモリから
繰返し読出し受信映像信号の一部に挿入して縮小表示す
る第1の静止画表示モードと、前記第2制御信号に応答
して前記有効映像信号を書込み時と同速度で繰返し読出
し受信映像信号と切換えて全面表示する第2の静止画表
示モードとを有するテレビジョン受像機において、前記
メモリの読出し制御回路で前記第1第2静止画表示モー
ドに応じた時間幅の枠表示信号を作成するようになし、
その各枠表示信号を前記メモリから読出された1フィー
ルド分または1フレーム分の有効映像信号に付加して導
出することにより、前記第1第2静止画表示モードに於
ける縮小静止画及び全面静止画の周囲にそれぞれ縁取り
枠を施して表示する。
又、前記メモリは数フィールドまたは数フレーム分の
容量を有し、このメモリに格納された複数フィールドま
たは複数フレームの有効映像信号のうち、先に記憶され
た映像信号の第2静止画表示モードの場合と、後で記憶
された映像信号の第2静止画表示モードの場合とで縁取
り枠の色が異なる。
又、受信映像信号中から抽出した任意の1フィールド
分または1フレーム分の有効映像信号を記憶するメモリ
を複数設け、この各メモリに夫々書込んだ有効映像信号
を静止画として再生するようにしたテレビジョン受像機
において、最新の有効映像信号の記憶時に、記憶順序か
らみて最も古い有効映像信号が書込まれたメモリを指定
するとともに、その指定されたメモリの内容を消去して
上記最新の有効映像信号を書込むようにした。
又、M個のデータを所定の期間を空けてN回に分けて
M/N個の連続したデータ単位で読出すベージモードによ
って、メモリから読出されたデータを処理するための装
置であって、前記M/N個のデータの連続読出しを可能に
するべく該読出し期間前記メモリに与えられる読出し信
号をカウントするN段のフリップフロップからなるリン
グカウンタと、前記メモリから読出されたデータ及び該
データと上記所定の期間と同期してクロック信号が入力
されるN段のフリップフロップからなるシフトレジスタ
と、前記リングカウンタの出力変化毎に前記シフトレジ
スタのフリップフロップの段数を順次減少せしめるセレ
クタとを備えてなるデータ処理装置である。
(ホ) 作用 本発明のテレビジヨン受像機は、命令信号発生器から
のストア指示信号に応答して、現在受信中の画像情報を
ストアする手段と、静止画再生指示信号に応答して、ス
トアされた画像情報を読出してテレビ画面上に表示す
る。
又、前記画像情報ストア手段は、複数のフイールドメ
モリを含む。フイールドメモリは1フイールドの画像情
報のうち予め定められた領域内の画像情報をストアす
る。
又、静止画再生指示信号に応答して、再生静止画像の
表示領域を囲むように枠を付ける手段が設けられる。こ
の枠は、各フイールドメモリの記憶の新らしさに対応し
た色を有する。
又、動作電源投入に応答してフイールドメモリに所定
の有意の情報を書込む。
又、受信チヤンネル切換指示信号に応答して予め定め
られた時間フイールドメモリへのデータ書込みを禁止手
段が設けられる。
又、複数のフイールドメモリへのデータ書込み順序お
よびデータ読出し順序を指定する。
また、フイールドメモリには、高速シリアルアクセス
動作が可能なダイナミツク・ランダム・アクセス・メモ
リが用いられる。このダイナミツク・ランダム・アクセ
ス・メモリからは、M個の有意データがN個に分割して
読出される。このフイールドメモリには、データ読出ク
ロツクをカウントするカウンタと、読出しクロツクに応
答してデータをシフトするN段のシフトレジスタと、カ
ウンタ出力に応答してシフトレジスタの段数を順次減少
させる。
又、現在受信中の任意の1フイールド分の映像信号を
一旦メモリに記憶させ、必要に応じてこのメモリに記憶
させた映像信号を画面上に静止画として再生でき、しか
も画像を記憶させる操作によって記憶された当該画像
を、その操作時点において画面で確認できる。
又、操作部の操作によってチヤンネル切換えが行なわ
れると、一定時間はメモリに映像信号情報が記憶されな
い。
又、操作部の操作によって電源の投入がなされると、
自動的にメモリに有意情報が書込まれる。
又、縮小静止画及び全面静止画の周囲にその各静止画
領域の大きさに応じた適切な幅の縁取り枠が施されて表
示される。
又、画像記憶用の操作キーを1つだけ設けるだけで、
次々と古い情報に代えて新しい画像情報を順次記憶でき
る。
又、不連続なデータ列が連続なデータ列に変換され
る。
(ヘ) 実施例 第11図乃至第19図を参照しつつ、本発明の第1実施例
を説明する。
まず、第11図を参照して、この発明の一実施例である
デイジタルテレビジヨン受像機の全体の構成について説
明する。
テレビジヨン受像機は、信号入力部として、アンテナ
101に与えられるテレビジヨン信号から、選局用マイク
ロコンピユータ117からの選局情報に応答して対応のチ
ヤンネルのテレビジヨン信号を選択して、中間周波数信
号(IF信号)に変換するチユーナ102と、チユーナ102か
らの中間周波数信号から映像IF信号および音声IF信号を
検波する音声・映像検波回路103とを含む。
音声再生系として、検波回路103からの音声信号を再
生・増幅する音声出力回路104と、音声出力回路104から
の音声信号に対応する音声を発生するスピーカ105とが
設けられる。
映像信号処理系は色信号処理系と輝度信号処理系とを
含む。色信号処理系は、音声・映像検波回路103からの
複合映像信号から輝度信号と色信号とを分離・抽出する
YC分離回路109と、YC千離回路109からの色信号に含まれ
るカラーバーストのレベルを検出し、色信号の利得を調
節して色信号レベルを一定にするACC回路110と、ACC回
路110からのクロマ信号に所要の処理を施す色信号処理
回路111と、色信号処理回路111出力を受けて色差信号の
形で色信号を復調する色信号変調回路112とを含む。
輝度信号処理系は、YC分離回路109からの輝度信号成
分を受けて所要の処理を施して輝度信号を復調する輝度
信号処理回路113を含む。
映像信号の再生タイミングを与えるために、音声・映
像検波回路103からの映像信号から水平同期信号および
垂直同期信号を抽出する同期分離回路106と、同期分離
回路106からの水平同期信号に応答して、水平走査線を
規定する信号を発生する水平同期回路107と、同期分離
回路106からの垂直同期信号を受けて、テレビ画面上の
垂直走査を規定する信号を発生する垂直同期回路108
と、水平同期回路107からの信号に応答して表示管(CR
T)116内の電子ビームを水平方向に走査する水平偏向コ
イル124と、垂直同期回路108からの信号に応答してCRT1
16内の電子ビームを垂直方向に走査する垂直偏向コイル
125とを含む。
映像信号を再生するために、与えられた色差信号と輝
度信号とを合成してR(赤)、G(緑)およびB(青)
の原色信号を生成するマトリクス回路114と、マトリク
ス回路114からの原色信号を生成してCRT116へ与えるビ
デオアンプ115とが設けられる。
選局情報などの各種操作信号を発生するために、テレ
ビジヨン受像機に取付けられた操作部(図示せず)また
はリモートコントロール送信器118からの情報に応答し
てチユーナ102を制御して選局動作を行う選局用マイク
ロコンピユータ117が設けられる。マイクロコンピユー
タ117は、選局動作のみならず、操作部またはリモート
コントロール送信器118の操作により発生される操作信
号に応答して、テレビジヨン受像機の電源のオン・オ
フ、音量のアツプ・ダウン等の各種動作の制御をも行
う。
上述の構成は、従来からよく知られているテレビジヨ
ン受像回路の構成である。この発明においてはデイジタ
ルテレビジヨン受像機にメモランダム機能を付加するた
めに以下の構成が更に設けられる。すなわち、色信号復
調回路112からのアナログクロマ信号と輝度信号処理回
路113からのアナログ輝度信号とを受け、それぞれ所定
のサンプリングレートでサンプリングしてデイジタル信
号に変換するA/Dコンバータ119と、A/Dコンバータ119の
任意の1フイールドの映像信号のうち予め定められた領
域のビデオ信号をストアするフイールドメモリ120と、
フイールドメモリ120へのデータの書込みおよびフイー
ルドメモリ120からのデータの読出しを制御するメモリ
コントローラ122と、フイールドメモリ120から読出され
たデイジタルデータをアナログ信号に変換するD/Aコン
バータ121と、色復調回路112および輝度信号処理回路11
3からの信号とD/Aコンバータ121からの信号のいずれか
一方を選択的に通過させる表示切換え回路123とが設け
られる。
メモリコントローラ122は、マイクロコンピユータ117
により動作制御されるとともに、水平同期回路107から
の水平同期信号および垂直同期回路108からの垂直同期
信号に基づいてフイールドメモリ120への/からのデー
タの書込/読出しタイミングを制御する。
表示切換え回路123は、第1のモード時には、色変調
回路112からの色差信号と輝度信号処理回路113からの輝
度信号をマトリクス回路114へ与える。第2のモード時
には、D/Aコンバータ121からの色差信号と輝度信号とを
マトリクス回路114へ与える。表示切換回路123のモード
切換えはメモリコントローラ122の制御のもとに行なわ
れる。
第12図はこの発明によるテレビジヨン受像機において
用いられるリモートコントロール送信器118の全体の構
成の一例を示す。第12図を参照して、リモートコントロ
ール送信器118は、テレビジヨン受像機の電源のオン・
オフを行う電源キー126と、音量のアツプ・ダウン制御
を行うためのシーソボタン形成のアツプ・ダウン・キー
127と、放送チヤンネルをダイレクトに選択するテンキ
ー100と、映像信号ストア指示を与えるためのメモ・キ
ー128と、ストアされた映像信号の静止画再生を指示す
る信号を発生するコール・キー129とを備える。送信器1
18からは制御信号が赤外線の形態でマイクロコンピユー
タ117へ与えられる。
第13図は第11図の構成の要部の詳細な構成を示すブロ
ツク図である。
第13図を参照して、マイクロコンピユータ117は、主
制御部117′と、タイマー回路130と、メモリカウンタ13
1とを含む。タイマー回路130は、電源投入時およびチヤ
ンネル切換え時に起動され、それぞれに対し所定時間を
カウントする。メモリカウンタ131は、フイールドメモ
リ120a、120bへのアクセスが行なわれるごとにカウント
動作を行い、アクセスされるべきフイールドメモリを指
定する。主制御部117′は、ビデオ信号ストア指示また
はビデオ信号再生指示が与えられると、書込み制御信号
Sa、読出し制御信号Sb、メモリ切換え制御信号Sc、デー
タ読出し期間を規定する制御信号を発生する。ここで、
第13図において、主制御部117′、タイマー回路130およ
びメモリカウンタ131はハードウエア構成のように示さ
れるが、実際にはソフトウエア(プログラム)により構
成される。
メモリコントローラ122は、制御信号Saに応答して活
性化され、A/Dコンバータ119からのビデオ信号データを
メモリ切換回路122cを介してフイールドメモリ120a、12
0bのいずれかへ書込む。書込み制御回路122aと、制御信
号Sb、Seに応答してメモリ切換え回路122cを介してフイ
ールドメモリ120a、120bのいずれか一方のビデオ信号デ
ータを読出してD/Aコンバータ121へ与える読出し制御回
路122bと、主制御回路117′からの制御信号Scに応答し
てフイールドメモリ120a、120bのいずれか一方を選択す
るメモリ切換回路122cとを含む。デジタルビデオ信号を
ストアするために複数のフイールドメモリ、第13図では
2個のフイールドメモリ120a、120bが設けられる。フイ
ールドメモリ120a、120bの各々は、1フイールドのビデ
オ信号のうち所定領域の有効なビデオ信号をストアする
ことができる。これにより、各フイールドメモリ120a、
120bにそれぞれ異なるフイールドのビデオ信号を最大1
フイールドずつストアさせることができる。
なお、第13図に示される構成においては、輝度信号に
対する構成のみが示されるが、これは図面の繁雑化を避
けるためおよび以下の説明の便宜上のためである。色差
信号に対しても、実際には同様の構成が設けられる。
次に、動作フロー図である第14図、制御信号波形図で
ある第15図ならびに画面表示状態を示す第16図ないし第
19図を参照して、この発明の一実施例であるデイジタル
テレビジヨン受像機のメモランダム動作について説明す
る。
(i) テレビジヨン受像機への電源投入時のメモリの
初期設定 リモートコントロール送信器118の電源キー126とオン
状態とマイクロコンピユータ117の制御のもとにテレビ
ジヨン受像機の電源が投入される。この電源投入に応答
してテレビジヨン受像機の各回路が動作し、輝度信号処
理回路113から輝度信号が出力され、表示切換え回路123
およびD/Aコンバータ119へ与えられる。A/Dコンバータ1
19からのデジタル輝度信号は書込み制御回路122aへ与え
られる。しかし、電源投入後所定時間はタイマー回路13
0の機能により主制御部117′からは書込指示信号Saおよ
び読出し指示信号Sbも発生されない。これにより電源投
入後の所定時間の間は、フイールドメモリ120a、120bへ
のデータの書込みおよびデータの読出しが禁止される
(S2)。タイマー回路130のカウント値が所定値に達
し、主制御部117′はテレビジヨン受像機の電源電圧が
充分に立上がり、各回路動作が安定したと判断すると
(S3)、メモリ切換え回路122cにメモリ指定信号Scを与
え、メモリ切換え回路122cに第1のフイールドメモリ12
0aを選択させる(S4)。
次に主制御部117′は、書込み制御回路122aに書込み
指示信号Saを与えるとともに、メモリカウンタ131のカ
ウント値を1だけインクリメントする。書込み制御回路
122aは指示信号Saに応答して、選択された第1のフイー
ルドメモリ120aへ書込み信号Wと現在受信中のデイジタ
ル映像信号の略1フイールド分のデータDとを供給し、
第1のフイールドメモリ120aへ略1フイールド分のビデ
オ信号を書込む(S5)。第1のフイールドメモリ120aへ
のデータの書込みが終了すると、主制御部117′は、メ
モリカウンタ131のカウンタ値を調べて全てのフイール
ドメモリにデータが書込まれているか否かを判定し(S
6)、まだ書込まれていないフイールドメモリが存在す
る場合にはステツプS5へ戻し、再びメモリ指定信号Scを
メモリ、切換え回路122cへ与える。メモリ切換え回路12
2cはフイールドメモリを切換えて次のフイールドメモリ
120bを選択する。次に上述と同様にして第2のフイール
ドメモリ120bへ現在受信中のビデオ信号の略1フイール
ド分のビデオ信号データが書込まれる。
全てのフイールドメモリ(本実施例では2個のフイー
ルドメモリ)へのデータの書込みが終了すると、主制御
部117′はメモリカウンタ131の内容を見てフイールドメ
モリへのデータ書込み動作を終了する。これによりフイ
ールドメモリの初期設定が終了する。初期設定完了後
は、第1のフイールドメモリ120aがメモリカウンタ131
により次に指定される状態となっている。
しかしながら、メモリ初期設定動作中および初期設定
完了後は、読出し制御回路122bは不活性状態にあるため
D/Aコンバータ121からは出力されない。また、表示切換
え回路123は、読出し制御部122bからの切換え信号Sdが
“L"レベルの期間は、輝度信号処理回路113から供給さ
れる輝度信号を選択する第1のモードとなっているの
で、テレビ画面上には第17図に示すように通常のテレビ
受像画面V1のみが表示された状態となる(S7〜S11)。
上述のように、電源投入後主制御部117′によって第
1および第2のフイールドメモリ120a、120bに現在受信
中の任意の画像情報を書込むようにしているので、後述
のメモ・キー128を操作する以前にコール・キー129を操
作してもテレビ画面には第1および第2のフイールドメ
モリ120a、120bに自動的に書込まれた画像が静止画とし
て表示される(第16図(b)参照)。このように構成し
た理由は以下の欠点を避けるためである。フイールドメ
モリ120a、120bには、輝発性メモリであるダイナミツク
・ランダム・アクセス・メモリが用いられている。この
ため、電源投入後の第1および第2のフイールドメモリ
120a、120bには何ら信号がストアされていない。したが
って、このような、何ら情報が書込まれていないフイー
ルドメモリの内容をコール・キー129の操作によってテ
レビ画面上に表示した場合、ノイズ画面が静止画として
再生表示されるだけであり、ユーザに不快感を与えてし
まう。この不快感を避けるためにフイールドメモリの初
期設定が行なわれる。従って、電源投入後、第1および
第2のフイールドメモリ120a、120bに書込む情報として
は、現在受信中の画像情報でなくてもよく、何らかの有
意情報であってもよい。この場合、有意情報をストアさ
せたメモリを別途準備する必要があるが、ユーザに不快
感を与えることは防止できる。
また、電源投入後、テレビジヨン受像回路が充分安定
してから(電源電圧が充分に立上がってから)、第1お
よび第2のフイールドメモリ120a、120bへの初期設定用
信号データを書込むようにしているので、安定した正常
なビデオ信号をフイールドメモリ120a、120bに書込むこ
とができる。
ここで、フイールドメモリ120a、120bの初期設定時に
は、後述のメモ・キー128による動作と異なり、テレビ
画面には、いま書込んだ画像を縮小した静止画(確認画
面)を表示する動作は行なわれない。
(ii) チヤンネル切換え時の動作 所望の放送局を選択するには、リモートコントロール
送信器118のテン・キー100を操作し、所望のチヤネルを
指定するコード信号を赤外線を媒体としてマイクロコン
ピユータ117へ送信する。選局用マイクロコンピユータ1
17(主制御部117′)は、コード信号を受信し(S7)、
それがチヤネル切換え用コード信号であるか否かを判定
する(S8)。チヤネル切換えコード信号(放送局指定コ
ード信号)の場合には、マイクロコンピユータ117は、
指定されたチヤネルに対応する同調電圧をチユーナ102
へ供給し、チヤネルの切換えを行う(S20)。これと同
時に、タイマー回路130を起動させてカウント動作を開
始させる(S21)。タイマー回路130が所定時間カウント
するまではフイールドメモリ120a、120bへのデータ書込
みは禁止される。すなわち、チヤンネル切換え用のリモ
ートコントロールコード信号を送信後、続いてメモ・キ
ー128を押したとする。このとき、主制御部117′は、タ
イマー回路130の計数時間を検出し、この計数時間が所
定値、たとえば1秒に達していない場合には、マイクロ
コンピユータ117はメモ・キー128の入力を無効にし、フ
イールドメモリへのデータ書込みが行なわれないように
する。
言い換えると、チヤネル切換え直後は、受信画像が安
定せず、この画像をフイールドメモリにストアさせると
乱れた不安定な画像がストアされることになり、再生静
止画像も応じて乱れた画像となる。したがって、チヤネ
ル切換え後、受信画像が安定するまでの一定時間(本実
施例では約1秒間)はメモ・キー128の入力を無効とす
ることにより、チヤネル切換え直後の乱れた画像のフイ
ールドメモリへの書込みを防止する。
(iii) メモ・キーが操作された場合 テレビジヨン受像機が通常の安定した受信状態にある
時に、リモートコントロール送信器118のメモ・キー128
が押され、画像ストア指示が発生された場合について説
明する(S11)。このとき、送信器118からは第1の制御
信号が赤外線を媒体として送信される。マイクロ・コン
ピユータ117(主制御部117′)は第1の制御信号に応答
して、チヤネル切換え後所定時間(約1秒)経過してい
る場合には(S30)、書込み指示信号Saを書込み制御部1
22aへ供給する(第15図(a)参照)。書込み制御回路1
22aは、信号Saに応答して、書込信号Wと、A/Dコンバー
タ119から得られる現在受信中のデイジタルビデオ信号
(図では輝度信号)をメモリ切換え回路122cへ与える。
メモリ切換え回路122cは、前述のように電源投入時のメ
モリの初期設定完了後は、主制御部117′からのメモリ
指定信号Scにより第1のフイールドメモリ120aを選択す
るように初期設定されている。したがって、メモ・キー
128のオンに応答して、デイジタルビデオ信号および書
込み信号Wは第1のフイールドメモリ120aへ与えられ
る。この結果、第1のフイールドメモリ120aには、1フ
イールドのうち所定の有効な領域(たとえば210H;H:水
平走査期間)のビデオ信号情報が、前に書込まれている
情報に代わって書込まれる(S31、S32、S33)。
フイールドメモリ内へ書込まれるべき、1フイールド
内の有効なビデオ信号の書込みは、メモリコントロール
回路122が、垂直同期検出回路108からの垂直同期信号を
受けてから所定数の水平同期信号(水平同期検出回路10
7から与えられる)をカウントした後に行なわれる。こ
のような書込み動作は前述の(i)の初期設定動作時に
も同様に行なわれる。
フイールドメモリ内へ1フイールド内の210Hのビデオ
信号データのみを書込むようにしているのは、一般に文
字情報などの有意情報はこの領域内に表示されることを
考慮して決定されている。
第1のフイールドメモリ120aに1フイールド分のビデ
オ信号が書込まれると、主制御部117′は書込み制御回
路122aから第1のフイールドメモリ120aへのデータ書込
みを禁止する(S34)。この書込みの禁止後、主制御部1
17′は、縮小表示コントロール信号Seを読出し制御部12
2bへ与える(第15図参照)。読出し制御部122bはこのコ
ントロール信号Seに応答して、メモリ切換え部122cに読
出し信号Rを与える。一方、主制御部117′は縮小表示
コントロール信号Seを出力すると同時に、メモリ指定信
号Scをメモリ切換え部122cに出力する(S36)。このメ
モリ指定信号Scは、いまデータ書込みが終了したフイー
ルドメモリ、すなわち、第1のフイールドメモリ120aを
選択するようにメモリ切換え部122cを制御する(S3
6)。これは、たとえばメモリ指定信号Scが“H"のとき
に第1のフイールドメモリ120a、“L"のときに第2のフ
イールドメモリ120bを選択するようにメモリ切換え部12
2cを構成することにより実現される。
つまり第15図に示す様に最初のメモ・キーの押圧後、
書き込み指示信号Saは“H"となり、又、この時のメモリ
指定信号Scは“H"なので、第1フイールドメモリ120aに
書き込みが行なわれる。そして、その直後に縮小表示コ
ントロール信号Seが“H"となって、読み出しが行なわれ
る。この時、メモリ指定信号は“L"となっているが、読
み出すフイールドメモリは、この読み出し前のメモリ指
定信号Scによって、既に決定されている第1フイールド
メモリ120aである。
読出し制御部122bは、縮小表示コントロール信号Seを
受けると、通常の読出し速度(第2のモード)(第2の
静止画表示モード)のn倍の読出し速度でデータの読出
しを行う第3のモード(第1の静止画表示モード)とな
る(S37)。これにより、第1のフイールドメモリ120a
に書込まれたデイジタルビデオ信号が時間軸圧縮されて
D/Aコンバータに供給される。このとき、水平時間軸に
関しては時間軸圧縮されるが、垂直軸方向に関してはフ
イールドメモリ120aからは1行おきにデータが読出され
る(縮小画面がテレビ画面の1/4のサイズの場合)。
D/Aコンバータ121は時間軸圧縮されたデイジタルビデ
オ信号を時間軸圧縮されたアナログビデオ信号に変換
し、表示切換え部123へ与える。表示切換え部123は縮小
画面表示期間においては、読出し制御部122bからの切換
えコントロール信号Sdが“H"となり(第15図、第18図参
照)、D/Aコンバータ121からのデジタルビデオ信号を選
択する第3モードとなる。ここで、第18図には縮小画面
V2の存在する1水平走査期間における切換え信号Sdの波
形が示される。表示切換え回路123は、切換え信号Sdが
“L"レベルのときは、輝度信号処理回路113から供給さ
れる輝度信号(ビデオ信号)を選択する。この結果、第
1のフイールドメモリ120aの内容を親画面V1の子画面対
応期間に読出すことにより、CRT116の表示面には第16図
(a)および第18図(a)に示すように、第1のフイー
ルドメモリ120aにストアされたビデオ信号による画像V2
(確認画面)が、通常のテレビジヨン画面V1内の所定位
置(本実施例では左下隅)に所定のサイズ比で縮小され
た静止画として表示される(S38)。この縮小画面V2の
表示位置の設定は、メモリコントロール回路122が水平
同期信号パルスおよび垂直同期信号パルスをカウントし
て、フイールドメモリからのデータ読出しタイミングを
決定することにより行なわれる。
主制御部117′は、縮小表示コントロール信号Seを出
力すると同時に、タイマー回路130を動作させて計時動
作を行なわせ、所定時間(例えば数秒間)経過すると
(S39)、縮小表示コントロール信号Seの供給を停止す
る(第15図参照)。これにより、読出し制御部122bは表
示切換え回路123に供給する切換え信号Sdを“L"の状態
に固定する。これにより、表示切換え回路123は第1モ
ードに固定されるので、縮小画面が消去され、第17図
(a)に示すような通常の画像V1のみが表示される(S4
0)。
再度メモ・キー128を押すと、主制御部117′からのメ
モリ指定信号Scに応答して、メモリ切換え回路122cは第
2のフイールドメモリ120bを選択するように切換わる。
これにより、メモ・キー128が押されたタイミングで、
受信していたビデオ信号情報が第2のフイールドメモリ
120bへ書込まれ、かつ上述と同様に、第2のフイールド
メモリ120bにストアされたビデオ信号に基づく画像がス
トア確認のために、通常のテレビ画面V1内に所定のサイ
ズV2に縮小されて静止画として表示される。
上述のように、メモリ切換え回路122cは、メモ・キー
128を押す毎に、第1のフイールドメモリ120a、第2の
フイールドメモリ120bを交互に選択し、選択したフイー
ルドメモリにビデオ信号情報を書込むように、主制御部
117′により制御される。これにより、第1および第2
のフイールドメモリ120a、120bのうち古い方のビデオ信
号情報が書込まれたフイールドメモリの内容が消去さ
れ、そこに新たなビデオ信号情報が書込まれる。
(iv) コール・キーを操作した場合の動作 テレビジヨン受像機が通常の受信状態にあり、かつ上
述の(i)、(iii)のような動作によってビデオ信号
情報が書込まれているものとする。この状態で、リモー
トコントロール送信器118のコール・キー129を押すと、
送信器118からは第2の制御信号が赤外線を媒体として
送信される。主制御部117′はこの第2制御信号に応答
して、読出し指示信号Sbを読出し制御部122bに供給する
(S50)。読出し制御部122bは、読出し指示信号Sbに応
答して通常の読出し速度でメモリ内容を読出す第2のモ
ードとなる。一方、メモリ切換え回路122cは第1回目の
コール・キー129の押圧操作が行なわれると、主制御部1
17′からのメモリ指定信号Scに応答して最新のビデオ信
号情報が書込まれた、一方のフイールドメモリを選択す
る。2回目のコール・キーの押圧操作が行なわれると、
他方のフイールドメモリを選択する(第15図参照)。
いま、メモリ切換え回路122cが最新のビデオ信号情報
がストアされた第1のフイールドメモリ120aを選択して
いるとすると、読出し制御回路122bから出力される読出
し信号Rがメモリ切換え回路122cを介して第1のフイー
ルドメモリへ供給される。これにより、第1のフイール
ドメモリ120aから通常の読出し速度でデイジタルビデオ
信号が読出され、D/Aコンバータ121へ与えられアナログ
ビデオ信号に変換される(S52)。D/Aコンバータ121出
力は表示切換え回路123へ与えられる。読出し制御回路1
22bは、フイールドメモリからデータが読出されている
間切換え信号Sdを“H"に固定する(第15図参照)。これ
により表示切換回路123はD/Aコンバータ121からのアナ
ログビデオ信号を選択する第2モードに固定され、D/A
コンバータ121出力を通過させる。この結果、第1のフ
イールドメモリ内にストアされていたビデオ信号情報を
読出し制御部122bの制御のもとに繰返し読出すことによ
り、第19図(a)又は第16図(b)に示すように第1の
フイールドメモリ120a内の情報が通常のテレビ画面と同
一の大きさまたはそれより小さい大きさ(これはフイー
ルドメモリ内にストアされる有効面積の大きさによる)
の静止画V2′がテレビ画面上に表示される(S53)。
続いて第2回目のコール・キー129が押圧されると、
読出し制御回路122bは、メモリ切換え回路122cを、第2
のフイールドメモリを選択するように切換える。
これにより、上述と同様の操作により、第2のフイー
ルドメモリ120bにストアされたビデオ信号情報が静止画
としてCRT116の表示画面上に表示される。続いてコール
・キー129の第3回目の押圧を行うと、主制御部117′か
ら読出し制御部122bに与えられる信号Sbに応答して、読
出し制御部122bは切換え信号Sdを“L"の状態に固定して
表示切換え回路123へ与える。これにより、表示切換え
回路123は、輝度信号処理回路113から与えられる輝度信
号を選択する第1のモードに設定される。この結果、CR
T116の表示画面上には通常の放送画像が表示される元の
状態に復帰する。
なお、上記実施例では、2個のフイールドメモリを用
い、制御信号Scの“H"、“L"によりフイールドメモリを
選択して、フイールドメモリへの順次アクセスを可能に
している。しかしながら、この構成では、フイールドメ
モリが3個以上設けられている場合、順次アクセスによ
り、より古い画像情報を常に最新の画像情報で書換える
ことが困難となることも考えられる。そこで、以下に、
フイールドメモリの個数に左右されることなく、常にフ
イールドメモリの順次アクセスが可能になる構成につい
て説明する。
第20図及び第21図はこの発明の第2の実施例であるデ
イジタルテレビジヨン受像機の要部の構成を示す図であ
る。第20図において、第11図に示される部分と対応する
部分には同一の参照番号が付されている。
第20図を参照して、複数のフイールドメモリ(第20図
では2個のフイールドメモリが例示的に示される)120
a、120bへの順次アクセスを行なうために、フイールド
メモリの個数を格納するNレジスタ231と、書込みを行
うべきフイールドメモリの番号を格納するWNレジスタ23
2と、読出しを行うべきフイールドメモリの番号を格納
するRNレジスタ233と、テレビジヨン画面への表示を行
うか否かを示すフラグTVF234とが設けられる。
ここで、図面では、Nレジスタ231、WNレジスタ232、
RNレジスタ233、TVF234、タイマー回路130および主制御
部117′はハードウエア構成のように示されるが、実際
にはマイクロコンピユータ117におけるプログラムで実
現される。
次に動作フロー図である第21図を参照して、この発明
の他の実施例における動作について説明する。ただし、
以下の説明では、フイールドメモリへのデータの書込み
およびデータの読出し時の動作は、上述の実施例と同様
であるので、フイールドメモリへのアクセス順序指定に
関連する動作について主に説明する。
(i) 初期設定 電源投入後、電源電圧が安定してから全フイールドメ
モリへの初期画面情報の書込みが行なわれる(S60〜S6
5)。この全フイールドメモリへのビデオ信号データの
書込はNレジスタ231においてストアされているフイー
ルドメモリの個数情報に基づいて順次行なわれる。全フ
イールドメモリへの初期データの書込み完了後、WNレジ
スタ232およびRNレジスタ233の内容は“1"に設定され
る。これにより次にアクセスされるべきフイールドメモ
リとして第1のフイールドメモリ120aが指定される。ま
た静止画の画面表示は行なわれないのでフラグTVF234は
“0"に設定される(S67)。これにより、フイールドメ
モリの初期設定シーケンスが完了し、受像機の表示画面
上には現在受信中の画像が表示される。
(ii) メモ・キー操作時の動作 リモートコントロール送信器118(第12図参照)のメ
モ・キー128が押圧されると、画像ストアを指示する第
1の制御信号がマイクロコンピユータ117へ与えられ
る。主制御部117′はWNレジスタ232が格納している値を
調べて、対応のフイールドメモリ(この場合WNレジスタ
232の値は“1"であり、第1のフイールドメモリ120a)
を選択し、メモリ選択信号Scをメモリ切換え回路122cへ
与える。これにより、A/Dコンバータ119からのビデオ信
号(輝度信号)が書込み制御回路122aおよびメモリ切換
え回路122cを介して第1のフイールドメモリ120aへ書込
まれる(S71)。書込みが完了すると、書込み確認のた
めの縮小画面が所定時間表示された後、通常のテレビ画
面の表示に戻る(S72)。次に、WNレジスタ232の内容が
RNレジスタ233に転送され、RNレジスタ233の内容は“1"
となる(S73)。また、画面表示の有無を示すフラグTVF
234は“0"となる(S74)。さらに、WNレジスタ232の内
容に“1"が加算され、WNレジスタ232の内容は“2"とな
る(S75)。WNレジスタ232の内容はフイールドメモリの
個数を記憶するNレジスタ231の値と比較される(S7
6)。いまの場合(1回目のメモ・キーが押圧された状
態)では、WNレジスタ232の内容とNレジスタ231の内容
は等しい(N=2の場合)ので、ステツプS70へ戻り次
のメモ・キー128の押圧に備える。
再びメモ・キー128が押下されると、先の動作によっ
てWNレジスタ232の内容は“2"となっているので、第2
のフイールドメモリ120bにビデオ信号が書込まれる。上
述と同様にして、縮小画面が表示された後、WNレジスタ
232の内容がRNレジスタ233へ転送され、RNレジスタ233
の内容は“2"となり、またTVF234も“0"となる。また、
WNレジスタ232の内容に“1"が加算され、WNレジスタ232
の内容は“3"となる(S70〜S75)。次にWNレジスタ232
の内容はNレジスタ231の内容と比較される(S76)。WN
レジスタ232の内容は“3"であり、Nレジスタ231の内容
の“2"よりも大きいので、WNレジスタ232の内容が“1"
に設定される(S77)。以後、同様の動作が繰返され
る。これにより、1つのメモ・キー操作によって、最も
古い情報が消去され、かつこの最も古い情報が書込まれ
たフイールドメモリに最新のビデオ信号情報が書込まれ
るので、フイールドメモリの書込み順序を考慮すること
なく最新のビデオ信号情報を最も古いビデオ信号情報を
ストアするフイールドメモリに書込むことができるの
で、極めて操作性の良いメモランダム機能を実現するこ
とができる。
(iii) コール・キーが押下された場合 コール・キー129が押下されると、ストアされたビデ
オ信号情報の再生を指示する第2の制御信号がマイクロ
コンピユータ117へ与えられる(S80)。主制御部117′
は第2の制御信号に応答してTVF234が“1"であるか否か
の判断を行う(S81)。TVF234が“1"の場合は、静止画
再生は行なわれず、受信中のテレビ画像の表示のみが行
なわれる(S90)。いま、TVF234の値が“0"である場
合、通常のTV画面表示ではなくフイールドメモリにスト
アされたビデオ信号情報に基づく静止画再生を行う第2
のモードとなる。RNレジスタ233の内容が“2"となって
いるとすると、第2のフイールドメモリ120bが選択さ
れ、その内容(最も新しく書込まれたビデオ信号情報)
が静止画としてCRT116表示画面上に表示される(S8
2)。RNレジスタ233の内容が“2"の場合、WNレジスタ23
2の内容は“1"であるので、RN≠WNとなり(S83)、また
RN≠1(:RNはRNレジスタ233の内容)なので(S85)、R
Nレジスタ233の内容は“1"となり(S87)、次に読出さ
れるべきビデオ信号情報をストアするフイールドメモリ
として第1のフイールドメモリ120aが指定される。
この状態で再度コール・キー129が押下されると、TVF
234は“0"であり、かつRNレジスタ233内容は“1"である
ので、第1のフイールドメモリ120aに書込まれた内容
(第2のフイールドメモリ120bに書込まれた情報よりも
古い画像情報)が静止画としてテレビ画面に表示される
(S82)。次にRNレジスタ233内容とWNレジスタ232内容
との比較が行なわれるが(S83)、今度はRN=WN=1で
あるので、TVF234が“1"にされる。また、RNレジスタ23
3内容は“1"であり、最も古い画像情報が読出されてい
ることを示しているため、次に読出されるべきフイール
ドメモリの番号N(ここでは“2")がRNレジスタ233に
書込まれる(S86)。
次に再度コール・キー129が押下されると、TVF234は
“1"であるため、フイールドメモリの内容は読出され
ず、通常の現在受信中の画像がCRT116の表示画面に表示
される(S90)。次にTVF234の値が“0"にされ、次のコ
ール・キー129の押下に備える。
上述のように、コール・キー129を押下する毎に、時
間的に最も新しくストアされた画像情報が順次静止画と
して再生され、フイールドメモリの読出しが1巡する
と、通常のテレビ画面表示が行なわれる。したがって、
フイールドメモリに書込んだ順序を考慮することなく、
1つのコール・キー129を押下するだけで所望の静止画
を操作性よく再生することができる。
なお、上記実施例では、コール・キー129を押下する
ことにより静止画像の順次再生を行なっている。しかし
ながら、テレビジヨン受像機本体またはリモートコント
ロール送信器118に別途メモ・スキヤン・スイツチを設
け、このスキヤン・スイツチの押下により順次静止画像
を再生する構成としてもよい。この場合、メモ・スキヤ
ン・スイツチを押下することにより、最新のビデオ信号
情報が書込まれたフイールドメモリの内容がまず再生さ
れ、次に古い情報が書込まれたフイールドメモリの内容
が再生され、フイールドメモリの1巡の後、通常画像を
表示するシーケンスが繰返される。この構成によれば、
店頭などでデモンストレーシヨンを行う際に便利であ
る。
このメモ・スキヤン・キーの入力は第21図に示す動作
フロー図においてステツプS80の後の′の時点で行な
われ、破線で示すようにステツプS86またはステツプS87
からの流れはステツプS100へ移行し、ステツプS100にて
一定時間(例えば数秒間)待つ動作が行なわれ、表示内
容が自動的に一定時間表示される。全フイールドメモリ
の内容が表示されると、通常の現在受信中のテレビジヨ
ン画像の表示が行なわれる。
上述の構成により、所望のテレビ画像を必要に応じて
静止画像として再生することができる。しかしながら、
縮小画面が表示された場合通常画面との境界が不明瞭と
なり視認性が低下することや、再生静止画像と通常のテ
レビジヨン画像(現在受信中のテレビジヨン画像)との
判別が困難であるなどの問題が生じることも考えられて
いる。
そこで第22図及び第23図を参照しつつ、静止画像の周
縁部に枠を設け、これにより再生静止画像の視認性およ
び識性を改善する構成について説明する。
第22図に静止画像に枠付けを行うための回路構成を示
す。
第22図を参照すると、枠信号付加回路330と、カラー
ドライブ回路314とが示される。
カラードライブ回路314は、第11図のカラーマトリク
ス回路114とビデオアンプ115とに対応する。カラードラ
イブ回路314は、輝度信号Yと色差信号B−Yとを受け
B(青)信号を導出するBドライブ回路314Bと、輝度信
号Yと色差信号G−Yとを受けてG(緑)信号を導出す
るGドライブ回路314Gおよび輝度信号Yと色差信号R−
Yとを受けてR(赤)信号を導出するRドライブ回路31
4Rとを含む。各ドライブ回路314G、314Rおよび314B出力
はCRT116の陰極へ与えられる。
枠信号付加回路330は、枠表示信号Kdに応答して各ド
ライブ回路314B、314Gおよび314Rへ印加される色差信号
レベルを一定のレベルにクランプするためのNANDゲート
G1と、枠表示信号Kdに応答してGドライブ回路314Gを不
能化するためのNANDゲートG2と、枠表示信号Kdと枠カラ
ー信号Kcとに応答してRドライブ回路314Rを不能動化す
るためのNANDゲートG3とを含む。
NANDゲートG1とBドライブ回路314Bの色差信号入力部
との間には、NANDゲートG1出力が“L"のときにオン状態
となるツエナーダイオードZDと、ツエナーダイオードZD
のオン状態に応答してオン状態となる逆流阻止用ダイオ
ードD1とが設けられる。
同様に、Gドライブ回路314GおよびRドライブ回路31
4Rのそれぞれの色差信号入力部とNANDゲートG1との間に
は、ツエナーダイオードZDおよび逆流阻止用ダイオード
D2、D3がそれぞれ設けられる。
ツエナーダイオードZDと各ダイオードD1、D2およびD3
との接続点には電圧降下用抵抗R1の一方端が接続され
る。抵抗R1の他方端は+B電源(約+12V)に接続され
る。
枠信号付加回路330はさらに、NANDゲートG2の“L"レ
ベルの出力に応答してオン状態となり、Gドライブ回路
314Gを不能動化するスイツチングトランジスタQ1と、NA
NDゲートG3出力が“L"レベルとなるとオン状態となりR
ドライブ回路314Rを不能動化するスイツチングトランジ
スタQ2とを含む。
スイツチングトランジスタQ1のベース(制御電極)は
抵抗R2、R3を介して+B電流に接続される。スイツチン
グトランジスタQ1のエミツタは抵抗R4を介してNANDゲー
トG2出力部に接続されるとともに容量C1を介して接地電
位に接続される。
スイツチングトランジスタQ2のベースは抵抗R5、R2を
介して+B電源に接続される。スイツチングトランジス
タQ2のエミツタは抵抗R6を介してNANDゲートG3出力部に
接続されるとともに、容量C2を介して接地電位に接続さ
れる。
スイツチングトランジスタQ1、Q2のコレクタはGドラ
イブ回路314GおよびRドライブ回路314Rの制御入力にそ
れぞれ接続される。
枠表示信号Kdおよび枠カラー信号Kcは第13図に示され
るように、それぞれ読出し制御回路122bおよび主制御部
117′から発生される。
次に、枠付きを施した静止画表示動作について説明す
る。ただし以下の説明において、メモリへのデータの書
込みおよび読出しは前述の実施例と同様である。
(i) メモ・キーが押下された場合 メモ・キー129が押下されると前述の実施例と同様に
してフイールドメモリ120a、120bのいずれかへビデオ信
号情報が書込まれる。情報書込み完了後、確認のために
縮小表示コントロール信号Seが所定時間“H"となって読
出し制御回路122bへ与えられる。これにより、テレビ画
面に縮小画面が表示される。
このとき、主制御部117′からの枠カラー信号Kcは
“L"レベルにある。一方、読出し制御回路122bからは、
水平時間方向および垂直時間方向において、フイールド
メモリからのデータ読出しの直前および直後の一定期間
“H"となる枠表示信号Kdが発生される。この信号Kdの発
生タイミングは、水平同期信号パルスおよび垂直同期信
号パルスを所定数カウントすることにより設定される。
この結果、第22図に示す第1および第2NANDゲートG1、G
2出力は枠表示信号Kdが“H"の期間“L"レベルとなり、
一方、第3のNANDゲートG3出力は“H"レベルである。第
1のNANDゲートG1出力が“L"レベルとなると、ツエナダ
イオードZDがオン状態となり、応じてダイオードD1〜D3
も全てオン状態となる。この結果、表示切換え回路123
からカラードライブ回路314へ与えられる色差信号B−
Y、G−YおよびR−Yのレベルは一定電位(ダイオー
ドの順方向電圧降下とツエナーダイオードの逆方向電圧
降下との和)にクランプされる。
一方、枠信号付加回路330においては、NANDゲートG2
出力が“L"レベルのため、スイツチングトランジスタQ1
はオン状態となり、またNANDゲートG3出力は“H"レベル
のためスイツチングトランジスタQ2はオフ状態にある。
この結果、Gドライブ回路314Gは不能動化されその出力
は“L"レベルとなる。一方、Bドライブ回路314Bおよび
Rドライブ回路314Rからは、クランプされた色差信号レ
ベルに対応する出力レベル(“H"レベル)の信号が出力
される。この“L"レベル出力により、CRT116が発光して
第23図Aに示すように、第1の静止画表示モード(確認
用縮小画面表示モード)のテレビ画面には、緑色の枠33
1で縁取りされた縮小静止画像V2が表示される。
(ii) コール・キーが押下された場合、 主制御部117′は前述のように、コール・キー129の押
下に応答してメモリ指定信号Scを発生する。このとき、
主制御部117′はメモリ指定信号Scが2回目のコール・
キー操作に応答するものであるときのみ枠カラー信号Kc
を“H"とし、それ以外のときは信号Kcを“L"レベルとす
る(ただし、フイールドメモリが2個の場合)。一方、
読出し制御回路122bは、前述の第1の静止画モードの場
合と同様に、フイールドメモリからのデータの読出し直
前および直後の一定期間のみ“H"となる枠表示信号Kdを
発生する。しかしながら、この場合、枠表示信号Kdの時
間幅は、水平および垂直方向ともに第1の静止画モード
の場合の2倍に設定される。従って、コール・キー129
の第1回目の押下のとき、すなわち、フイールドメモリ
120a、120bの2フイールドのビデオ信号のうち、新しい
ビデオ信号情報の読出しを行なったときは、第1の静止
画表示モードの場合と同様に、第22図のGドライブ回路
314G出力が枠表示信号Kdの“H"の期間中“L"レベルとな
り、これによって、第2の静止画表示モードの画面には
第23図Bに示すように緑色の太枠331′で縁取りされた
静止画面V2′が表示される。
また、コール・キー129の第2回目の押下のとき、す
なわち、古い方のビデオ信号情報の読出しを行なったと
きは、枠カラー信号Kcが“H"レベルとなっている。した
がって、NANDゲートG1〜G3出力は、枠表示信号Kdが“H"
レベルの期間中すべて“L"レベルとなり、スイツチング
トランジスタQ1、Q2は共にオン状態となる。この結果、
Gドライブ回路314GおよびRドライブ回路314Rの出力は
共に“L"レベルとなり、黄色の太枠331′で縁取りされ
た静止画像がCRT116の表示画面上に表示される。
上述のように再生静止画像周囲に所定の色の枠を付加
することにより、フイールドメモリから読出されたビデ
オ信号情報が再生されていることが一目で確認すること
ができる。
また、確認画面(縮小再生静止画面)V2の枠幅を再生
静止画V2′の枠幅よりも小さくすることにより、静止画
面と枠とのバランスを取ることができ、特に、確認画面
V2′の枠331によって通常画面の画像観賞の邪魔になる
ことが少なくなる。
さらに、再生静止画V2に付加する枠の色を、最新のビ
デオ信号情報を表示している場合と、古い方のビデオ信
号情報を表示している場合とで互いに異ならせることに
より、最新のビデオ信号情報が表示されているのか、古
い方のビデオ信号情報が表示されているのか一目で判断
することができる。
さらに、静止画V2′を表示するときに、第24図に示す
ように、受像機表示画面の上方から下方へ枠Fが一点鎖
線で示すように序々にゆっくりと広がるようにし、最終
的に全体の静止画V2′を表示するように構成してもよ
い。これはフイールドメモリのローアドレスの読出しを
順次適当に増分することにより実現することができる。
上述の実施例では画像情報のストアおよび再生動作を
述べ、フイールドメモリ自体の構成について詳しくは説
明しなかったが、以下第25図乃至第32図を参照しつつ、
フイールドメモリの構成について説明する。
尚、第25図は極めて周知のメモリの基本構成を示すも
のである。
フイールドメモリにストアされた画像データを受像機
表示画面に表示する場合において、通常のテレビ画面の
サイズで表示する第2の静止画表示モード(通常表示画
面)の場合と比べ、確認のために縮小表示する第1の静
止画表示モードの場合、次のような問題が発生する。
いま、フイールドメモリから読出されたデータが表示
された画面に関して、通常表示画面のときに水平走査期
間が63μsecでかつ1水平走査線上の画素数が256、一方
縮小表示画面のとき水平走査期間が30μsecでかつ1水
平走査線上の画素数が256とする。この場合、縮小表示
画面では通常表示画面時の約2倍の速度で同一数の画素
データを読出す必要がある。具体的に言うと、1回のア
クセスでフイールドメモリから1画素のデータを読出す
とすると、通常表示画面におけるメモリからの読出し速
度は180nsec/画素、一方縮小表示画面時にはメモリの読
出し速度は90nsec/画素となる。このような90nsec/画素
のような高速でデータを読出すことは、通常モード動作
のみの汎用DRAM(ダイナミツク・ランダム・アクセス・
メモリ)では不可能である。
これを解決するには、以下に述べるような方法が考え
られる。
1回のアクセスで2画素読出す。しかしながらこの
方法では2個のDRAMを必要とするという欠点がある。
高速スタテイツクRAMや前述の高速シリアル入出力
型DRAM(第2図参照)を使用する。これらのRAMは大変
高価であり、コストアツプが避けられない。
DRAMのページモードの使用、一般にDRAMは第25図
(a)に示すような構成を有している。尚、このDRAMは
例えば日本電気(株)製(NEC製)の256Kbit DRAM−μ
PD41464である。
第25図を参照して、DRAMは、メモリセルが複数個行列
状に配列されたメモリセルアレイ401と、外部から与え
られるX(ロー)アドレスおよびY(コラム)アドレス
を受けるアドレスバツフアと、アドレスバツフア402か
らのXアドレスをデコードしてメモリセルアレイ401の
1行を選択するXデコーダ403と、アドレスバツフア402
からのYアドレスをデコードしてメモリセルアレイ401
の1列を選択するYデコーダ404とを含む。データ入出
力を行うために、外部とのデータ授受を行う入出力バツ
フア405と、メモリセルアレイ401の各列上のデータを増
幅しラツチするセンスアンプSAとYデコーダ404出力に
応答してメモリセルアレイ401の1列を入出力バツフア4
05へ接続するI/Oゲートとが設けられる。ここで第25図
(a)においてはセンスアンプSAとI/Oゲートとは1つ
のブロツク406に含まれるように示される。
アドレスバツフア402へはマルチプレクサ407を介して
XアドレスとYアドレスとがマルチプレクスとして与え
られる。
信号▲▼はメモリサイクルのアクテイブ期間の
規定およびXアドレスの取込みのタイミングを与える。
信号▲▼はYアドレスの取込みのタイミングを
与える。より具体的に言うと、アドレスバツフア402へ
ローアドレスがマルチプレクサ407を介して与えられた
後、信号▲▼が“L"レベルとなることによりロー
アドレスが確定する。また、マルチプレクサ407を介し
てアドレスバツフア402へコラムアドレスが与えられた
後信号▲▼が“L"となることによりコラムアドレ
スが確定する。これによりアクセスされるべきメモリセ
ルが指定される。
このような一般的なメモリアクセス方法とは別に、ペ
ージモードという高速シリアルアクセスモードがDRAMに
設けられるようになってきている。
このページモード動作は、第25図に示すように、1度
ローアドレスを入力し信号▲▼を所定時間“L"レ
ベルに保持しておき、この所定期間内において連続して
信号▲▼をトグルし、信号▲▼の各トグル
毎に新しいコラムアドレスを取込んでメモリセルへアク
セスする動作である。したがって、ローアドレスにより
選択された1行に接続されたメモリセルが、コラムアド
レスのみを変化させてアクセスされるために、通常の動
作モードに比べて約2倍の速度でアクセスすることが可
能である。
ところが、通常のDRAMは輝発性記憶素子であり、定期
的にメモリセルの情報をリフレツシユする必要があるた
め、信号▲▼を連続して10μsec以上活性状態の
“L"レベルに保持することはできない。
従って、上述のように1水平期間30μsecの縮小表示
画面を表示する場合などのように10μsec以上ページモ
ードを連続して行うためには、第26図に示すように一且
信号▲▼を“H"レベルにしローアドレスを再度入
力する必要がある。
しかしながらこの場合信号▲▼が“H"レベルと
なるとメモリサイクルは完了してしまい、メモリセルデ
ータを読出すことができない(第26図(b)斜線部)。
この結果、DRAMから読出される画素データを連続して読
出すことができず、再生画面では画素が欠落し、完全な
再生静止画像を得ることができない。そこで、以下にペ
ージモード動作でデータの書込および読出しを行なって
もデータ欠落が生じることのないデータ処理回路の構成
について説明する。
第27図を参照して、A/Dコンバータ403は、入力ビデオ
信号(所定のベースバンドを有する)を4ビツトのシリ
アルデータにA/D変換する。ラツチ回路404は、A/Dコン
バータ403からの4ビツトシリアルデータを8ビツトパ
ラレルデータに変換する。データセレクタ405は、ラツ
チ回路404から8ビツトパラレルデータをDRAM(フイー
ルドメモリ)409へ書込むとともに、DRAMから8ビツト
パラレルデータを読出す。この構成ではDRAM409には1
画素のデータが8ビツトでストアされる。これにより画
素データの誤差の少ないストアおよび再生が可能にな
る。ビツト可変シフトレジスタ406は、データセレクタ4
05からの不連続なデータ列を連続なデータ列に変換する
(ページモード読出しの時)。ラツチ回路407は、ビツ
ト可変シフトレジスタ406からの8ビートパラレルデー
タを4ビツトのシリアルデータに変換する。D/Aコンバ
ータ408は、ラツチ回路407からの4ビツトシリアルデー
タをアナログ信号に変換する。アドレスカウンタ411は
フイールドメモリ409のアクセスされるべきアドレスの
情報を発生する。マルチプレクサ410は、アドレスカウ
ンタ411からのアドレスをマルチプレクスしてDRAM(フ
イールドメモリ)409へ与える。上述の各回路の動作タ
イミングはタイミングコントローラ412により与えられ
る。
現在受信中のビデオ信号をストアする場合には、ラツ
チ回路404でラツチされたデータがデータセレクタ405を
介して、タイミングコントローラ412、アドレスカウン
タ411およびマルチプレクサ410の動作のもとに、通常動
作モードのライトモードで通常の速度でDRAM409へ書込
まれる。DRAM409にストアされたデータを読出して通常
の表示画像を再生する場合は、DRAM409から通常モード
のリードサイクルでデータが読出される。
DRAM409へのデータ書込み後、書込データの確認のた
めに行なわれる縮小表示画再生時には、通常のリードモ
ード時の約2倍の速度でデータを読出す必要がある。こ
のため、DRAM409からのデータ読出しは、タイミングコ
ントローラ412によりページモードで行なわれる。
このページモードにより読出されたデータはデータセ
レクタ405を介してビツト可変シフトレジスタ406へ与え
られる。データセレクタ405からのデータ列は、長期間
(例えば10μsec以上)のページモードの使用に起因し
て不連続となっているが、この不連続なデータ列はビツ
ト可変シフトレジスタ406により連続なデータ列に変換
される。
ビツト可変シフトレジスタ406は第28図に示す構成を
有している。
第28図を参照して、ビツト可変シフトレジスタ406
は、タイミングコントローラ412からの信号RASおよびリ
セツト信号RESET1を受けるリングカウンタ413と、シフ
トクロツクSHIFTCLOCKに応答してデータをラツチしかつ
転送するデータレジスタR1、R2、R3およびR4と、リング
カウンタ413からの信号に応答してシフトレジスタの段
数を調整するセレクタS1、S2およびS3とを含む。各レジ
スタR1〜R4はリセツト信号RESET2によりリセツトされ
る。
入力データD0〜D7はレジスタR1および各セレクタS1〜
S3へ与えられる。レジスタR2はセレクタS1からのデータ
を受ける。レジスタR3はセレクタS2からのデータを受け
る。レジスタR4はセレクタS3からのデータを受けて出力
データO0〜O7を出力する。
リングカウンタ413は、信号RASが不活性状態(“L"レ
ベル)となる毎に順次セレクタを不活性化する。
リセツト信号RESET1、RESET2としてはテレビジヨン受
像機内で得られる水平同期信号が用いられる。
シフトクロツク信号SHIFTCLOCKは、DRAM409からのデ
ータ読出し速度およびデータ転送速度を規定する。
コラムアドレスのストローブタイミングおよびDRAM40
9からのデータ読出およびデータ書込みタイミングを与
える信号▲▼は、シフトクロツクSHIFTCLOCKより
作成される。
シフトクロツクSHIFTCLOCKの1周期は信号RASの不活
性期間(“L"レベルの期間)を同一にされている。
また、信号▲▼は、シフトクロツクSHIFTCOCK
と同相同期しているが、信号RASの“L"レベル期間中は
“H"レベルにされる。
次に、第28図の一点鎖線で囲まれたブロツクのより詳
細な構成について第29図を参照して説明する。
第29図を参照して、リングカウンタ413は、4段のD
型フリツプフロツプ414、415、416および417を含む。各
D型フリツプフロツプ414〜417は信号RASのインバータI
1を通した信号(信号▲▼)を各クロツク入力に
受け、かつ各リセツト入力にリセツト信号RESET1を受け
る。
D型フリツプフロツプ415〜417はそのD入力にそれぞ
れ前段のD型フリツプフロツプのQ出力を受ける。D型
フリツプフロツプ414は、各D型フリツプフロツプ414〜
417の出力のANDゲート418を介した出力をそのD入力
に受ける。各D型フリツプフロツプ414〜417は信号RAS
の立下がり時にそのD入力の信号をQ出力より出力し、
リセツト信号RESET1の立下がりに応答してリセツトされ
る。
シフトレジスタ4284は、4段のD型フリツプフロツプ
R1、R2、R3およびR4から構成される。フリツプフロツプ
R1〜R4のそれぞれの間にはセレクタS1〜S3がそれぞれ挿
入される。
セレクタS1〜S3は、同一の構成を有し、2つのANDゲ
ートと1つのORゲートとからそれぞれ構成される。より
特定的に述べると、セレクタS1は、データDATAとD型フ
リツプフロツプ415のQ出力とを受けるANDゲート419
と、D型フリツプフロツプR1のQ出力とD型フリツプフ
ロツプ415の出力とを受けるANDゲート420と、ANDゲー
ト419、420出力を受けるORゲート421とから構成され
る。ORゲート421の出力はD型フリツプフロツプR2のD
入力へ与えられる。
セレクタS2は、データDATAとD型フリツプフロツプ41
6のQ出力とを受けるANDゲート422と、D型フリツプフ
ロツプR2のQ出力とD型フリツプフロツプA16の出力
とを受けるANDゲート423と、ANDゲート422、423出力を
受けるORゲート424とから構成される。ORゲート424出力
はD型フリツプフロツプR3のD入力へ与えられる。
セレクタS3は、データDATAとD型フリツプフロツプ41
7のQ出力とを受けるANDゲート425と、D型フリツプフ
ロツプ417の出力とD型フリツプフロツプR3のQ出力
とを受けるANDゲート426と、ANDゲート425、426出力を
受けるORゲート427とから構成される。ORゲート427出力
はD型フリツプフロツプR4のD入力へ与えられる。
次に、動作波形図である第30図を参照して、第28図、
第29図に示される回路構成の動作について説明する。
まず、リセツト信号RESET1、RESET2が“L"レベルへ立
下がることにより、リングカウンタ413およびシフトレ
ジスタ428の各フリツプフロツプはリセツトされる。し
たがって、D型フリツプフロツプ414〜417のQ出力は
“L"、出力は“H"となる。
次に、DRAM409のローアドレスの設定のためにタイミ
ングコントローラ412からの信号RASが“H"へ立上げられ
る。これに応答してD型フリツプフロツプ414からは、
そのときにANDゲート418より与えられている“H"レベル
の信号がそのQ出力より出力される。残りのフリツプフ
ロツプ415〜417のQ出力は“L"レベルである。この結
果、セレクタS1〜S3におけるANDゲート419、422、425は
オフ状態、ANDゲート420、423、426はオン状態となる。
したがって、シフトレジスタ428は、オン状態のANDゲー
ト420、423、426およびORゲート421、424、427により、
4段のシフトレジスタとして機能する。
いま、ページモードによって第30図に示すように、12
8個のデータを、同一周期の信号RASを4回与えることに
より読出すことを考える。この場合、1回のRASアクテ
イブ期間(信号RASが“H"の期間)で32個のデータが読
出される。また、信号RASが“L"のときにはメモリアク
セスを行うことができず、データを読出すことができな
いため信号▲▼は“H"レベルにされる。信号▲
▼はシフトクロツクSHIFTCLOCKと位相同期している
が、信号RASが“L"から“H"へ移行後の次のシフトクロ
ツクSHIFTCLOCKの立下がりに同期して立下がる(信号▲
▼は信号RASが“L"期間中は“H"に保持され
る)。信号RASの“L"期間および“H"期間はシフトクロ
ツクSHIFTCLOCKにより規定される。従がって、信号RAS
が1回目に立上がってから次のシフトクロツクSHIFTCLO
CKの立下がりでデータが読出され、2回目のシフトクロ
ツクSHIFTCLOCKの立上がりからデータがシフトレジスタ
128にラツチされ順次シフトされる。
次に、所定時間が経過し信号RASが立下がると、デー
タの読出しは行なわれないが、シフトクロツクSHIFTCLO
CKにより、シフトレジスタ428内ではデータのシフトが
行なわれる。シフトクロツクSHIFTCLOCKの1クロツク経
過の後、信号RASが再び立上がると、リングカウンタ413
におけるD型フリツプフロツプ415のQ出力が“H"レベ
ル、残りのフリツプフロツプ414、416、417のQ出力が
“L"レベルとなる。この結果、ANDゲート419がオン状
態、ANゲート420がオフ状態となる。一方、セレクタS
2、S3においてはANDゲート422、425がオフ状態であり、
ANDゲート423、426はオン状態のままである。したがっ
て、D型フリツプフロツプR1のQ出力はどこへも伝達さ
れず、一方、データDATAはANDゲート419、ORゲート421
を通ってD型フリツプフロツプR2へ伝達される。これに
よりシフトレジスタ428は3段のシフトレジスタとして
動作する。すなわち、D型フリツプフロツプR1は第1番
目ないし第32番目のデータを取り込んで、順次シフトし
た後、シフトレジスタとしての機能を完了する。2段目
のD型フリツプフロツプR2は、2回目の信号RASの立上
がりから数えて2番目のシフトクロツクSHIFTCLOCKの33
番目のデータをラツチし、以後64番目までのデータをラ
ツチし順次シフトする。
以後上述の動作を繰返すことにより、リングカウンタ
413からの出力によりシフトレジスタ428の段数は2段、
1段と順次減少してゆく。この結果、第4段目のD型フ
リツプフロツプR4からは欠落のない連続した128個のデ
ータ列が出力される。1行の読出しが済むとリセツトが
かけられる。したがって、この出力データをD/Aコンバ
ータ408でD/A変換することにより得られたアナログビデ
オ信号には画素の欠落がなく、安価なDRAMを用いて正確
な画素を所望のサイズに縮小して再生することが可能と
なる。
第31図に、第30図に示される関係を満足する信号RA
S、▲▼およびSHIFTCLOCKを作成する回路構成を
示す。
シフトクロツクSHIFTCLOCKは、色副搬送波周波数fcを
てい倍したクロツク信号SYSCLK(これはテレビジヨン受
像機におけるマイクロコンピユータ等のシステムクロツ
クとして用いられる)を所定比で分周(図では1/4)す
る分周器501により作成される。信号RASは、クロツク信
号SYSCLKをカウントするリングカウンタ502と、リング
カウンタ502出力に応答して所定期間“H"となりかつ所
定期間“L"となる信号を出力するRAS発生器503により発
生される。すなわち、RAS発生指令に応答してリングカ
ウンタ502はクロツク信号SYSCLKの立上がりに応答してR
AS発生器503起動信号を発生してRAS発生器503へ与え
る。RAS発生器503はリングカウンタ502からの起動信号
により信号RASを発生する。
リングカウンタ502はまた、RAS発生指令信号に応答し
て起動信号を発生するとともに、クロツク信号の1クロ
ツク周期遅れて信号R/Sを発生する。信号R/Sの立下がり
は信号RASの立下がりと同期している。
信号▲▼は、シフトクロツクSHIFTCLOCK、信号
R/Sおよび信号RASを受けるNANDゲート504により発生さ
れる。したがって、第32図に示すように信号RASが立上
がってから次のシフトクロツクSHIFTCLOCKの立下がりに
同期して立下がる信号▲▼を得ることができる。
上記の如く、画像データ読取部において、データ転送用
シフトレジスタの段数を、ページモード動作時には信号
RASの不活性状態への移行ごとに減少させているので安
価な汎用DRAMを用いて画素欠落のない縮小静止画像を実
現することができる。
なお、上記実施例においては、画像情報をストアする
メモリとしてフイールドメモリについて説明したが、テ
レビ画面の2フイールド分の画素データをストアするフ
レームメモリを用いても、上記実施例と同様の高価を得
ることができる。
又、上記実施例では、電源投入後、第1、第2メモリ
120a、120bに書込む情報としては現在受信中の画像を使
用しているが、これは、別の有意情報であってもよい。
その場合、斯かる有意情報を記憶させたメモリを別途用
意する必要があるが、ユーザに不快感を与えることは除
去できる。
又、上記実施例では、リモートコントロール送信器11
8の電源キー126により、テレビジヨン受像機の全ての電
源電圧供給を制御する例を示したが、例えば、メモリ用
の電源(メモリのリフレツシユ動作用電源)は常時供給
するようにしても良い。この様にすれば、電源キー126
の操作による電源投入に連動して、メモリを初期設定す
る必要はなく、単にこのテレビジヨン受像機の電源プラ
グを電源コンセントに差し込んだ時にのみ、この電源供
給を検出してメモリの初期設定をすれば良い。又、この
様にすれば、電源キー126により、電源をオフしても、
メモリは画像を記憶しつづけている。
又、上記実施例では、書き込むメモリを巡回させてい
る。しかし、例えば消去したくない画面もある。このた
め、消去禁止機能を設けても良い。この機能は消去禁止
/解除キーを新らたに設ける。そして、消去を禁止した
い画をコール・キーで呼び出し、この画の再生中に前記
消去禁止/解除キーを押すと、枠の色が赤色となり、こ
の画が消去禁止になったことを示す。尚、このキーを再
び押すと消去禁止は解除される。そして、メモリ・キー
を押して多くの画面を記憶する場合、この消去禁止を施
した画に対応するメモリの番になると、このメモリを飛
ばして次のメモリを指定して、次のメモリに画をメモリ
する。
(ホ) 発明の効果 本発明は、上述のとおり構成されているので、次に記
載する効果を奏する。
請求項1のテレビジヨン受像機に於いては、現在受信
中の所望の画像情報をメモリにストアすることができ、
かつ必要に応じて随時、メモリにストアされたビデオ信
号を受像機表示画面上に静止画として再生することがで
きる。したがって、特に一度に多量の情報が短時間に受
像機表示画面上に表示される場合、その画像を一旦メモ
リ内にメモランダムとしてストアしておき、後でゆっく
りと再生して正確に表示された情報を正確に把握するこ
とができる。
請求項2のテレビジヨン受像機に於いては、複数個の
メモリを設けているので、異なる画面情報を、既にスト
アされている画像情報を消去することなくメモリにスト
アすることができる。
請求項3のテレビジヨン受像機に於いては、読出し指
示信号と書き込み指示信号に応じて、複数の記憶素子の
最適なものを選ぶことが出来る。
請求項4のテレビジヨン受像機に於いては、メモリへ
の画像の書込み指示をリモートコントロール操作によっ
て発生することができるので、ストアしたい画像情報を
逃すことなく即座にストアすることができる。
請求項5のテレビジヨン受像機に於いては、メモ・キ
ーを押下して、そのときに受信中の画像情報をメモリに
ストアする操作を行なったとき、メモリにストアされた
画像情報が受像機表示画面上に再生されるので、所望の
画像情報がメモリにストアされているか否かを確認する
ことができる。また、このときに再生される静止画は通
常画面よりも小さい所定のサイズに縮小されて表示さ
れ、かつこの縮小表示画面は通常画面の所定の位置(た
とえば左下隅)に所定時間(たとえば数秒間)だけ表示
されるだけであるので、現在受信中の画像の観賞を妨げ
ることがない。
請求項6のテレビジヨン受像機に於いては、チヤンネ
ル切換え後受信画像が安定するまでの一定時間内は、メ
モ・キーが押下されても画像情報のストア動作が禁止さ
れているので、乱れた画像がストアされることなく常に
正常な画像のみをストアすることができる。
請求項7及び8のテレビジヨン受像機に於いては、テ
レビジヨン受像機への電源投入後メモリに現在受信中の
画像情報等の所定の有意情報を書込むようにしているの
で、メモ・キー操作前にコール・キーを操作しても初期
設定により書込まれた画像情報が再生されるため、ユー
ザーに不快感を与えることはない。
請求項9のテレビジヨン受像機に於いては、1つのメ
モ・キーの操作によって、自動的に、ストアされた画像
情報のうち古い方の画像情報から順に新しい画像情報に
より書換えられるので、メモリへストアした順番を考慮
することなく古い画像情報を新しい画像情報で書換える
ことができるので、極めて操作性に優れている。
請求項10のテレビジヨン受像機に於いては、1つのコ
ール・キーの操作によって自動的に、ストアされた画像
情報のうち最も新しい画像情報から順に静止画として再
生されるので、ストア情報再生時における操作性も優れ
ている。
請求項11のテレビジヨン受像機に於いては、ストアさ
れた複数の画像情報をコール・キーの操作により繰り返
して再生することが出来る。
請求項12のテレビジヨン受像機に於いては、静止画再
生時には静止画像周囲に枠を設けて表示するように構成
しているので、再生画像と現在受信中の画像との判別を
容易に行うことができる。
請求項13のテレビジヨン受像機に於いては、静止画に
付される枠の太さを、縮小静止画像と通常サイズの静止
画像とで異ならせているので、再生静止画のサイズとバ
ランスのとれた最適の縁取り枠を付加することができ
る。
請求項14のテレビジヨン受像機に於いては、ストアさ
れた画像情報の区別が容易に行なえる。
請求項15のテレビジヨン受像機に於いては、通常の映
像表示用の色信号作成手段を利用して枠に色を付けられ
るので、回路が複雑化しない。
請求項16のテレビジヨン受像機に於いては、縁取り枠
の色をストアされた画像情報の新らしさの順番に対応し
て異ならせているので、どのときにストアされた画像情
報が再生されているかを容易に一目で判別することがで
きる。
請求項17のテレビジヨン受像機に於いては、現在受信
中の任意の1フイールド分の映像信号をメモリに記憶さ
せることができ、必要に応じて随時そのメモリに記憶さ
せた映像信号を画面上に静止画として再生できるように
したので、特に一度に多量の情報が短時間の間に受像管
の画面上に映出される場合、その画像をTV受像機内にメ
モとして記憶させておき、後でじっくりと見ることがで
き、実用的価値が大きい。
請求項18のテレビジヨン受像機に於いては、複数の画
面を記憶出来る。
請求項19のテレビジヨン受像機に於いては、操作性が
向上する。
請求項20のテレビジヨン受像機に於いては、画像を記
憶させる操作をした時点で、所望の画像がメモリに記憶
できたかどうかの確認が画面に映出したメモリの確認画
面でできるとともに、この確認画面が通常画面よりも小
さい所定のサイズで、所定時間だけ映出されるようにし
ているので、通常画面の観賞の妨げにならないという利
点もある。
請求項21のテレビジヨン受像機に於いては、操作部の
操作によってチヤンネル切換え信号が主制御部に与えら
れると、該主制御部は所定時間前記第1制御信号の入力
を無効にするようにしているので、チヤンネル切換え直
後の乱れた画像をメモリに記憶させてしまうという不都
合が解消できる。
請求項22のテレビジヨン受像機に於いては、操作部の
操作によって電源投入を指示する信号が主制御部に与え
られると、該主制御部は自動的にメモリに有意情報を書
込むようにメモリ制御部を制御するようにしたので、電
源投入後、画像の記憶操作を行なう前にメモリの内容を
読出す操作をしても、有意情報が静止画として映出され
るから、ユーザーに不快感を与えることがない。
請求項23のテレビジヨン受像機に於いては、静止画の
大きさとバランスのとれた最適な縁取り枠を付加するこ
とができる。
請求項24のテレビジヨン受像機に於いては、新しいフ
イールドの映像信号を静止画表示する場合と古いフイー
ルドの映像信号を静止画表示する場合とで縁取り枠の色
を変えるようにすれば、その何れのフイールドの映像信
号が静止画表示されているかを一目で知ることもでき
る。
請求項25のテレビジヨン受像機に於いては、画像記憶
用の1つの操作キーの操作によって自動的に記憶された
映像信号情報のうち、古いものから順に新しい映像信号
情報に書換えられて行くようになっているので、斯かる
記憶操作が極めて簡単に行なえ操作性に優れているとい
う効果がある。
請求項26のデータ処理装置に於いては、安価な汎用DR
AMをページモードとして、長時間に亘って不連続に読み
出したデータを連続したデータに変換出来る。
【図面の簡単な説明】
第1図乃至第10図は従来例を示す図であり、第1図は一
般的にフイールドメモリを用いたデータ処理におけるデ
ータの流れを示す図、第2図は典型的なフイールドメモ
リの構成の一例を示す図、第3図はフイールドメモリに
おけるストアされたデータとテレビ画面上の画素データ
との対応を示す図、第4図はフイールドメモリにおける
シリアルライト動作を示す波形図、第5図は、フイール
ドメモリのシリアルリード動作を示す波形図、第6図は
フイールドメモリのデータリストア動作を示す波形図、
第7図はフイールドメモリのデータ転送動作を示す波形
図、第8図はフイールドメモリにおける行アドレス発生
動作を示す波形図、第9図は、従来のデイジタルテレビ
ジヨン受像機におけるピクチヤーインピクチヤー機能を
図解する図、第10図は従来のフイールドメモリを用いた
デイジタルテレビジヨン受像機の概略構成を示すブロツ
ク図である。 第11図乃至第19図は本発明の第1実施例に関し、第11図
はデイジタルテレビジヨン受像機の全体のブロツク図、
第12図はこの発明によるデイジタルテレビジヨン受像機
に用いられるリモートコントロール送信器の全体の構成
例を示す図、第13図はテレビジヨン受像機の要部の構成
を示す図、第14図は動作を示すフロー図、第15図はデイ
ジタルテレビジヨン受像機の画像情報のストアおよび再
生時における各制御信号の波形を示す図、第16図はデイ
ジタルテレビジヨン受像機における静止画再生時におけ
るテレビ画面の表示状態を示す図、第17図、第18図、第
19図はそれぞれデイジタルテレビジヨン受像機における
静止画再生時における制御信号とテレビ画面の表示との
対応を示す図である。 第20図及び第21図は本発明の第2実施例に関し、第20図
は、この発明の他の実施例であるデイジタルテレビジヨ
ン受像機の要部の構成を示す図、第21図はこの発明の他
の実施例であるデイジタルテレビジヨン受像機の動作を
示す図である。 第22図及び第23図は第2実施例の色の付加技術に関し、
第22図はテレビジヨン受像機の要部を示す図、第23図
は、第22図に示される構成を動作させた場合のテレビ画
面の表示状態を示す図である。 第24図はこの発明の第3の実施例におけるテレビ画面の
表示状態を示す図である。 第25図は従来のメモリの動作を説明する図であり、第25
図Aは従来の高速シリアルアクセスモード動作が可能な
ダイナミツク・ランダム・アクセス・メモリの概略構成
を示す図であり、第25図Bは従来のダイナミツク・ラン
ダム・アクセス・メモリのページモード動作を示す波形
図である。 第26図は、従来のダイナミツク・ランダム・アクセス・
メモリをフイールドメモリとして用いた場合の問題点を
説明するための図である。 第27図乃至第32図は、このテレビジヨン受像機のデータ
処理装置に関し、第27図は要部の構成を示す図、第28図
は第27図に示される構成の要部を示す図、第29図は第28
図に示される構成をより詳細に示す論理図、第30図は第
29図に示されるデータ処理装置の動作を示す図、第31図
は制御信号RAS、▲▼発生回路の構成の一例を示
す図、第32図は第31図に示される制御信号発生回路の動
作を示す波形図である。 120……メモリ、 128……メモ・キー、 117′……主制御部、 122a……書込み制御回路、 129……コール・キー、 122b……読出し制御回路、 116……CRT(受像管)、 121……D/A変換器、 123……表示切換回路、 114……マトリクス回路、 115……ビデオアンプ、 120a,120b……フイールドメモリ、 122c……メモリ切換回路、 118……操作部(リモートコントロール送信器) 100……テンキー、 130……タイマー回路、 233……RNレジスタ、 232……WNレジスタ、 231……Nレジスタ、 314……カラードライブ回路、 330……枠信号付加回路、 Kd……枠付加指示信号、 Kc……枠色指定信号、 314R,314G,314B……カラードライブ回路、 119……A/D変換器、 413……リングカウンタ、 428……シフトレジスタ、 S1,S2,S3……セレクタ。
───────────────────────────────────────────────────── フロントページの続き (31)優先権主張番号 特願昭62−206777 (32)優先日 昭62(1987)8月20日 (33)優先権主張国 日本(JP) (31)優先権主張番号 特願昭62−224609 (32)優先日 昭62(1987)9月8日 (33)優先権主張国 日本(JP) (31)優先権主張番号 特願昭62−235429 (32)優先日 昭62(1987)9月18日 (33)優先権主張国 日本(JP) (56)参考文献 特開 昭49−4922(JP,A) 特開 昭55−100783(JP,A) 特開 昭62−35783(JP,A) 特開 昭59−23682(JP,A) 特開 昭54−112122(JP,A) 特開 昭60−174(JP,A) 実開 昭61−154079(JP,U) 実開 昭61−121078(JP,U)

Claims (12)

    (57)【特許請求の範囲】
  1. 【請求項1】デジタル画像情報を任意の時点で静止画と
    して取り込み保持し続ける記憶手段120と、 画像記憶指示信号発生手段128と、 前記画像記憶指示信号に応答してデジタル画像情報を前
    記記憶手段に書込む手段117′、122aと、 画像読出し指示信号発生手段129と、 操作者の任意の時点での操作による前記画像読出し指示
    信号に応答して前記記憶手段が記憶する画像情報を第1
    の速度で繰返し読出す手段117′、122bと、 前記読出し手段出力を受けて受像管116の表示画像に再
    生する手段121、123、114、115と、 動作電源投入を検出する手段117′と、 前記電源投入に応答して、前記電源投入より予め定めら
    れた時間経過後、前記記憶手段へ所定の有意情報を書込
    む手段117′、122aとを備えるディジタルテレビジョン
    受像機。
  2. 【請求項2】前記所定の有意情報は前記予め定められた
    時間経過後に前記ディジタルテレビジョン受像機が受信
    している画像情報である請求項1記載のディジタルテレ
    ビジョン受像機。
  3. 【請求項3】デジタル画像情報を任意の時点で静止画と
    して取り込み保持し続ける複数個の記憶素子120a、120b
    を備える記憶手段120と、 画像記憶指示信号発生手段128と、 前記画像記憶指示信号に応答してデジタル画像情報を前
    記記憶手段に書込む手段117′、122aと、 画像読出し指示信号発生手段129と、 操作者の任意の時点での操作による前記画像読出し指示
    信号に応答して前記記憶手段が記憶する画像情報を第1
    の速度で繰返し読出す手段117′、122bと、 前記読出し手段出力を受けて受像管116の表示画像に再
    生する手段121、123、114、115と、 前記記憶素子の情報が書込まれた順序を記憶する書込順
    序記憶手段233と、 前記記憶指示信号に応答して、前記書込順序記憶手段が
    記憶する最も古い記憶素子へ画像情報を書込む手段11
    7′、122a、122cとを備えるディジタルテレビジョン受
    像機。
  4. 【請求項4】デジタル画像情報を任意の時点で静止画と
    して取り込み保持し続ける複数個の記憶素子120a、120b
    を備える記憶手段120と、 画像記憶指示信号発生手段128と、 前記画像記憶指示信号に応答してデジタル画像情報を前
    記記憶手段に書込む手段117′、122aと、 画像読出し指示信号発生手段129と、 操作者の任意の時点での操作による前記画像読出し指示
    信号に応答して前記記憶手段が記憶する画像情報を第1
    の速度で繰返し読出す手段117′、122bと、 前記読出し手段出力を受けて受像管116の表示画像に再
    生する手段121、123、114、115と、 前記記憶素子の情報が書込まれた順序を記憶する第2の
    記憶手段232と、 前記読出し指示信号に応答して、前記第2の記憶手段が
    記憶する最も最近の情報が書込まれた記憶素子の画像情
    報を読出す手段117′、122b、122cとを備えるディジタ
    ルテレビジョン受像機。
  5. 【請求項5】記憶素子の個数を記憶する手段231と、 前記記憶素子への書込完了時にその内容がインクリメン
    トされる第1のレジスタ232と、 前記第1のレジスタの内容が転送される第2のレジスタ
    233と、 前記個数記憶手段内容と前記第1レジスタ内容とを比較
    し、前記第1のレジスタ内容が前記個数記憶手段内容を
    越えたときに前記第1のレジスタ内容をリセットする手
    段117′と、 前記記憶素子からの画像情報読出しに応答して前記第2
    のレジスタ内容をデクリメントし、かつ前記第2レジス
    タ内容が初期値に達したとき前記個数記憶手段内容を前
    記第2レジスタへ転送する手段117′と、 前記読出し指示信号に応答して、前記第2レジスタの内
    容に対応する記憶素子の画像情報を繰返し読出す手段11
    7′、122b、122cとを備える請求項4記載のディジタル
    テレビジョン受像機。
  6. 【請求項6】前記読出し指示信号に応答して枠付加指示
    信号(Kd)を発生する手段122bと、 前記読出し指示信号に応答して枠色指定信号(Kc)を発
    生する手段117′と、 前記テレビジョン受像機内で生成される色差信号と輝度
    信号とから三種類の色信号を生成する手段314R、314G、
    314Bと、 前記枠付加指示信号に応答して、前記色差信号を所定レ
    ベルにクランプする手段G1、ZD、D1、D2、D3と、 前記枠付加指示信号に応答して、前記三種類の色信号の
    うちの第1の色信号を不活性化する手段G2、Q1と、 前記枠付加指示信号に応答して、前記三種類の色信号の
    うちの第2の色信号を不活性化する手段G3、Q2とを備え
    る請求項5記載のディジタルテレビジョン受像機。
  7. 【請求項7】デジタル画像情報を任意の時点で静止画と
    して取り込み保持し続ける記憶手段120と、 画像記憶指示信号発生手段128と、 前記画像記憶指示信号に応答してデジタル画像情報を前
    記記憶手段に書込む手段117′、122aと、 画像読出し指示信号発生手段129と、 操作者の任意の時点での操作による前記画像読出し指示
    信号に応答して前記記憶手段が記憶する画像情報を第1
    の速度で繰返し読出す手段117′、122bと、 前記読出し手段出力を受けて受像管116の表示画像に再
    生する手段121、123、114、115と、 前記読出し指示信号に応答して、前記読出し手段が前記
    記憶手段から画像情報を読出す前及び後の予め定められ
    た時間幅固定された色信号を導入し、これにより前記記
    憶手段から読出して再生された画像に縁取り枠を付加す
    る手段314、330、117′、122bと、 前記記憶する手段120は複数個の記憶素子120a、120bを
    備え、 前記縁取り枠の色は前記読出し手段が読み出す前記記憶
    素子毎に異なるディジタルテレビジョン受像機。
  8. 【請求項8】デジタル画像情報を任意の時点で静止画と
    して取り込み保持し続ける記憶手段120と、 画像記憶指示信号発生手段128と、 前記画像記憶指示信号に応答してデジタル画像情報を前
    記記憶手段に書込む手段117′、122aと、 画像読出し指示信号発生手段129と、 操作者の任意の時点での操作による前記画像読出し指示
    信号に応答して前記記憶手段が記憶する画像情報を第1
    の速度で繰返し読出す手段117′、122bと、 前記読出し手段出力を受けて受像管116の表示画像に再
    生する手段121、123、114、115と、 前記読出し指示信号に応答して、前記読出し手段が前記
    記憶手段から画像情報を読出す前及び後の予め定められ
    た時間幅固定された色信号を導入し、これにより前記記
    憶手段から読出して再生された画像に縁取り枠を付加す
    る手段314、330、117′、122bとを備え、 前記縁取り枠の色は前記読出し手段が読出す記憶素子の
    内容の新しさに応じて異なるディジタルテレビジョン受
    像機。
  9. 【請求項9】アナログ映像信号をディジタル映像信号に
    変換するA/D変換器と、 前記A/D変換器で得られる任意の1フィールド分のディ
    ジタル映像信号のうちの少なくとも有効な映像信号を記
    憶するメモリと、 前記メモリに記憶されたディジタル映像信号をアナログ
    映像信号に変換するD/A変換器と、 前記メモリの書込み及び読出しを制御するメモリ制御部
    と、 操作部と、 この操作部からの制御信号を受け、該制御信号に応じて
    前記メモリ制御部を制御する主制御部とを備え、 前記操作部の操作によって第1制御信号が前記主制御部
    に与えられると、該主制御部は前記第1制御信号のタイ
    ミングで現在受信中の1フィールド分のディジタル映像
    信号のうちの少なくとも有効な映像信号を前記メモリに
    書込むように前記メモリ制御部を制御し、 前記操作部の操作によって第2制御信号が前記主制御部
    に与えられると、該主制御部は前記第2制御信号のタイ
    ミングで前記メモリに書込まれた映像信号を読出すよう
    に前記メモリ制御部を制御して該映像信号に応じた静止
    画像を表示部に表示するようにし、 前記操作部の操作によって電源投入を指示する信号が前
    記主制御部に与えられると、該主制御部は自動的に前記
    メモリに有意情報を書込むよう前記メモリ制御部を制御
    するディジタルテレビジョン受像機。
  10. 【請求項10】アナログ映像信号をディジタル映像信号
    に変換するA/D変換器と、 前記A/D変換器で得られる任意の1フィールド分のディ
    ジタル映像信号のうちの少なくとも有効な映像信号を記
    憶するメモリと、 前記メモリに記憶されたディジタル映像信号をアナログ
    映像信号に変換するD/A変換器と、 前記メモリの書込み及び読出しを制御するメモリ制御部
    と、 操作部と、 この操作部からの制御信号を受け、該制御信号に応じて
    前記メモリ制御部を制御する主制御部とを備え、 所定サイズに縮小した一定時間の静止画表示の間書込み
    時の整数(≠1)倍の速度で前記メモリから繰返し読出
    し受信映像信号の一部に挿入して縮小表示する第1の静
    止画表示モードと、 前記有効映像信号を書込み時と同速度で繰返し読出し受
    信映像信号と切換えて全面表示する第2の静止画表示モ
    ードとを有し、 前記メモリの読出し制御回路で前記第1第2静止画表示
    モードに応じた時間幅の枠表示信号を作成するようにな
    し、その各枠表示信号を前記メモリから読出された1フ
    ィールド分または1フレーム分の有効映像信号に付加し
    て導出することにより、前記第1第2静止画表示モード
    における縮小静止画及び全面静止画の周囲にそれぞれ縁
    取り枠を施して表示するディジタルテレビジョン受像
    機。
  11. 【請求項11】前記メモリは数フィールド又は数フレー
    ム分の容量を有し、 このメモリに格納された複数フィールドまたは複数フレ
    ームの有効映像信号のうち、先に記憶された映像信号の
    第2静止画表示モードの場合と、後で記憶された映像信
    号の第2静止画表示モードのばあいとで縁取り枠の色が
    異なる請求項10記載のディジタルテレビジョン受像機。
  12. 【請求項12】受信映像信号中から抽出した任意の1フ
    ィールド分または1フレーム分の有効映像信号を記憶す
    るメモリを複数個設け、この各メモリに夫々書込んだ有
    効映像信号を静止画として再生するようにしたテレビジ
    ョン受像機において、最新の有効映像信号の記憶時に、
    記憶順序からみて最も古い有効映像信号が書込まれたメ
    モリを指定するとともに、その指定されたメモリの内容
    を消去して上記最新の有効映像信号を書込むようにした
    ディジタルテレビジョン受像機。
JP63174618A 1987-07-28 1988-07-13 ディジタルテレビジョン受像機 Expired - Lifetime JP2698105B2 (ja)

Applications Claiming Priority (14)

Application Number Priority Date Filing Date Title
JP18950387 1987-07-28
JP62-189503 1987-07-28
JP19195687 1987-07-30
JP62-191956 1987-07-30
JP62-194048 1987-08-03
JP19404887 1987-08-03
JP62-196122 1987-08-05
JP19612287 1987-08-05
JP20677787 1987-08-20
JP62-206777 1987-08-20
JP62-224609 1987-09-08
JP22460987 1987-09-08
JP23542987 1987-09-18
JP62-235429 1987-09-18

Publications (2)

Publication Number Publication Date
JPH01157176A JPH01157176A (ja) 1989-06-20
JP2698105B2 true JP2698105B2 (ja) 1998-01-19

Family

ID=27566430

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63174618A Expired - Lifetime JP2698105B2 (ja) 1987-07-28 1988-07-13 ディジタルテレビジョン受像機

Country Status (5)

Country Link
US (1) US4982279A (ja)
EP (1) EP0301488B1 (ja)
JP (1) JP2698105B2 (ja)
KR (1) KR890003237A (ja)
DE (1) DE3877276T2 (ja)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2805860B2 (ja) * 1989-07-06 1998-09-30 キヤノン株式会社 静止画像再生装置
US5408673A (en) * 1989-10-13 1995-04-18 Texas Instruments Incorporated Circuit for continuous processing of video signals in a synchronous vector processor and method of operating same
US5317399A (en) * 1990-05-09 1994-05-31 Canon Kabushiki Kaisha Image reproducing apparatus capable of freezing a displayed image
KR940001439B1 (ko) * 1991-08-30 1994-02-23 삼성전자 주식회사 자막정보 중첩회로
US5895123A (en) * 1991-09-03 1999-04-20 Canon Kabushiki Kaisha Information recording/reproduction apparatus for reproducing picture and audio signals in synchronization
TW232739B (ja) * 1991-12-16 1994-10-21 Sony Co Ltd
EP0551823B1 (en) * 1992-01-14 1998-08-19 SHARP Corporation Image processing apparatus
JPH0644366A (ja) * 1992-06-15 1994-02-18 Sony Corp 画像用メモリ装置
JPH0965224A (ja) * 1995-08-24 1997-03-07 Hitachi Ltd テレビ受像機
JP3801242B2 (ja) * 1995-10-31 2006-07-26 株式会社日立製作所 縮小画像表示装置
JP3624982B2 (ja) * 1995-12-21 2005-03-02 ソニー株式会社 画像制御装置および方法
US5831593A (en) * 1996-01-16 1998-11-03 International Business Machines Corporation Low-power standby mode for a remote sensing device
WO1997033430A1 (en) * 1996-03-07 1997-09-12 Thomson Consumer Electronics, Inc. Apparatus for sampling and displaying an auxiliary image with a main image
JPH1056580A (ja) * 1996-08-08 1998-02-24 Hitachi Ltd ディスプレイ装置
US6046777A (en) * 1996-09-06 2000-04-04 Thomson Consumer Electronics, Inc. Apparatus for sampling and displaying an auxiliary image with a main image to eliminate a spatial seam in the auxiliary image during freeze frame operation
US6088064A (en) * 1996-12-19 2000-07-11 Thomson Licensing S.A. Method and apparatus for positioning auxiliary information proximate an auxiliary image in a multi-image display
US6064376A (en) * 1997-03-13 2000-05-16 United Video Properties, Inc. Adjustable program guide display system
US6681398B1 (en) 1998-01-12 2004-01-20 Scanz Communications, Inc. Systems, devices and methods for reviewing selected signal segments
WO2000002130A2 (en) * 1998-07-06 2000-01-13 Koninklijke Philips Electronics N.V. Plural image display reading image data from a memory
US6633344B1 (en) 1999-07-15 2003-10-14 Thomson Licensing S.A. Processing of progressive video signals in digital TV receivers
JP4956140B2 (ja) * 2006-10-30 2012-06-20 株式会社東芝 オートカラーコントロール回路
JP2011182808A (ja) * 2010-03-04 2011-09-22 Fujifilm Corp 医用画像生成装置、医用画像表示装置、医用画像生成方法及びプログラム
CN101790057A (zh) * 2010-03-24 2010-07-28 青岛海信电器股份有限公司 一种提供提醒信息的方法和电视机
JP2017219586A (ja) * 2016-06-03 2017-12-14 株式会社ジャパンディスプレイ 信号供給回路及び表示装置

Family Cites Families (26)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3943280A (en) * 1972-01-14 1976-03-09 Matsushita Electric Industrial Company, Ltd. Television receiver with zoom storage tube frame grabber with electronic inset into continuing received video stream
JPS5213889B2 (ja) * 1972-04-25 1977-04-18
DE2856334C3 (de) * 1977-12-29 1981-11-26 Matsushita Electric Industrial Co., Ltd., Kadoma, Osaka Fernsehempfänger
JPS54112122A (en) * 1978-02-22 1979-09-01 Matsushita Electric Ind Co Ltd Picture display unit
JPS551743A (en) * 1978-06-19 1980-01-08 Matsushita Electric Ind Co Ltd Television receiver
JPS6022865B2 (ja) * 1978-11-13 1985-06-04 日本電気ホームエレクトロニクス株式会社 2画面表示テレビジヨン受像機
JPS55100783A (en) * 1979-01-26 1980-07-31 Sanyo Electric Co Ltd Two-screen display television receiver
JPS5647171A (en) * 1979-09-27 1981-04-28 Toshiba Corp Television receiver
JPS56140775A (en) * 1980-04-01 1981-11-04 Sharp Corp Television picture receiver
DE3036552C2 (de) * 1980-09-27 1985-04-25 Blaupunkt-Werke Gmbh, 3200 Hildesheim Fernsehempfangsanlage
JPS57109477A (en) * 1980-12-26 1982-07-07 Hitachi Ltd Two picture television receiver
JPS5923683A (ja) * 1982-07-30 1984-02-07 Toshiba Corp 自動利得制御回路
US4528585A (en) * 1983-03-30 1985-07-09 Rca Corporation Television receiver having picture magnifying apparatus
JPS60174A (ja) * 1983-06-16 1985-01-05 Sony Corp テレビジヨン受像機
JPS60180387A (ja) * 1984-02-28 1985-09-14 Mitsubishi Electric Corp 表示装置
JPS61121078U (ja) * 1985-01-18 1986-07-30
JPS61166276A (ja) * 1985-01-18 1986-07-26 Matsushita Electric Ind Co Ltd 映像信号処理装置
JPH0747014Y2 (ja) * 1985-03-13 1995-10-25 三菱電機株式会社 静止画記録再生装置
JP2650186B2 (ja) * 1985-06-26 1997-09-03 三菱電機株式会社 静止画映像信号処理装置
JP2543025B2 (ja) * 1985-08-08 1996-10-16 松下電器産業株式会社 テレビジヨン受像機
DE3528643A1 (de) * 1985-08-09 1987-02-12 Thomson Brandt Gmbh Fernsehempfaenger
JP2575108B2 (ja) * 1985-10-29 1997-01-22 ソニー株式会社 2画面テレビ受像機
CA1256984A (en) * 1985-12-28 1989-07-04 Kunio Hakamada Television receiver
US4772941A (en) * 1987-10-15 1988-09-20 Eastman Kodak Company Video display system
US4821086A (en) * 1987-10-28 1989-04-11 Rca Licensing Corporation TV receiver having in-memory switching signal
US4855813A (en) * 1987-12-11 1989-08-08 Russell David P Television image processing system having capture, merge and display capability

Also Published As

Publication number Publication date
DE3877276T2 (de) 1993-05-13
KR890003237A (ko) 1989-04-13
US4982279A (en) 1991-01-01
EP0301488A2 (en) 1989-02-01
EP0301488B1 (en) 1993-01-07
JPH01157176A (ja) 1989-06-20
EP0301488A3 (en) 1989-06-28
DE3877276D1 (de) 1993-02-18

Similar Documents

Publication Publication Date Title
JP2698105B2 (ja) ディジタルテレビジョン受像機
US5047857A (en) Television system with zoom capability for at least one inset picture
US4233628A (en) NTSC receiver useable with Teletext/Viewdata information
KR910003279B1 (ko) 멀티화면에 의한 채널선국장치
JPS63256071A (ja) ピクチャーインピクチャーのビデオ信号発生回路
JP2894719B2 (ja) Pipにおける複数画面の回転移動時間間隔の制御回路及び制御方法
US5327174A (en) Device for displaying teletext data on one screen
JPH0233230B2 (ja)
JPH01246972A (ja) 選局制御装置
JPS6116682A (ja) テレビジヨン受像機の縦スクロ−ル表示装置
JPH03834B2 (ja)
JPH0233227B2 (ja)
JPH0678236A (ja) テレビジョン受信機
KR910001741B1 (ko) Vtr의 멀티 스크린 회로
JP3464229B2 (ja) テレビジョン受信機におけるビデオ信号への制御機能の同期化方法およびその装置
JPS6114707B2 (ja)
JPS61205080A (ja) 静止画装置
JPH0631821Y2 (ja) 画像表示装置
JP2597983B2 (ja) 複数画面テレビ受像機
KR0157558B1 (ko) Pip기능을 이용한 기억채널 제어방법
JPS61258582A (ja) テレビジヨン受信機
KR100239073B1 (ko) 투사형 화상표시시스템의 화상구동장치 확장구조및 화면비 가변재생장치
JPH06268908A (ja) マルチ画面用枠信号発生回路
JPS58196788A (ja) 番組予約メモリ付文字放送受信機
JPS6150471A (ja) テレビジヨン受像機

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070919

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080919

Year of fee payment: 11

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080919

Year of fee payment: 11