JP2022531962A - サイリスタ回路及びサイリスタ保護方法 - Google Patents
サイリスタ回路及びサイリスタ保護方法 Download PDFInfo
- Publication number
- JP2022531962A JP2022531962A JP2021566996A JP2021566996A JP2022531962A JP 2022531962 A JP2022531962 A JP 2022531962A JP 2021566996 A JP2021566996 A JP 2021566996A JP 2021566996 A JP2021566996 A JP 2021566996A JP 2022531962 A JP2022531962 A JP 2022531962A
- Authority
- JP
- Japan
- Prior art keywords
- thyristor
- circuit
- current
- control circuit
- thyristors
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K17/082—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit
- H03K17/0824—Modifications for protecting switching circuit against overcurrent or overvoltage by feedback from the output to the control circuit in thyristor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/14—Modifications for compensating variations of physical values, e.g. of temperature
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/08—Modifications for protecting switching circuit against overcurrent or overvoltage
- H03K2017/0806—Modifications for protecting switching circuit against overcurrent or overvoltage against excessive temperature
Landscapes
- Emergency Protection Circuit Devices (AREA)
- Protection Of Static Devices (AREA)
- Power Conversion In General (AREA)
Abstract
Description
以下に、出願当初の特許請求の範囲に記載の事項を、そのまま、付記しておく。
[1] サイリスタ回路(100)であって、
少なくとも1つのサイリスタ(10,20)を備える少なくとも1つの分岐と、
前記サイリスタを選択的にトリガするためのサイリスタ制御回路(50)と、
前記サイリスタを通って流れる電流を表す電流値を検出し、検出された前記電流値を前記サイリスタ制御回路に入力するように構成された電流検出器(60,61)と
を備え、前記サイリスタ制御回路(50)は、前記サイリスタの劣化したブロッキング能力に基づいて、検出された前記電流値が所定の電流閾値を上回る障害状態を判断して、前記判断の結果に応じて、前記サイリスタを導通状態へとトリガするように構成される、サイリスタ回路(100)。
[2] 前記サイリスタの前記劣化したブロッキング能力は、前記サイリスタの接合部温度に依存する、[1]に記載のサイリスタ回路(100)。
[3] 前記サイリスタを前記導通状態へとトリガすることは、前記サイリスタを前記導通状態へと連続してトリガすることを備える、[1]又は[2]に記載のサイリスタ回路(100)。
[4] 前記電流閾値は、前記サイリスタの接合部温度特性に基づいて設定される、[1]~[3]のうちのいずれか一項に記載のサイリスタ回路(100)。
[5] 回路遮断器(70)を更に備え、前記サイリスタ制御回路は、それが前記サイリスタを連続してトリガするとき、例えば前記電流を遮断するように前記回路遮断器を制御するように更に構成される、[1]~[4]のうちのいずれか一項に記載のサイリスタ回路(100)。
[6] 前記サイリスタを前記導通状態へとトリガすることは、前記サイリスタを少なくとも50msにわたって、好ましくは少なくとも100msにわたって、より好ましくは少なくとも130msにわたって、更により好ましくは少なくとも160msにわたって連続してトリガすることを含む、[1]~[5]のうちのいずれか一項に記載のサイリスタ回路(100)。
[7] 前記サイリスタ回路は、少なくとも1つのサイリスタを各々が備える複数の分岐、典型的には少なくとも1つのサイリスタを各々が備える3つの位相分岐を備える、[1]~[6]のうちのいずれか一項に記載のサイリスタ回路(100)。
[8] 前記サイリスタ制御回路は、少なくとも前記複数の分岐のうちの1つにおいて検出された前記電流値が前記所定の電流閾値を上回るときに、前記障害状態を判断するように構成される、[7]に記載のサイリスタ回路(100)。
[9] 前記サイリスタ制御回路は、前記障害状態に応じて各分岐の前記少なくとも1つのサイリスタを前記導通状態へとトリガするように構成される、[7]又は[8]に記載のサイリスタ回路(100)。
[10] 前記少なくとも1つの分岐は、サイリスタのスタック(30,40)を備える、[1]~[9]のうちのいずれか一項に記載のサイリスタ回路(100)。
[11] 前記サイリスタ制御回路は、前記障害状態に応じてそれぞれの分岐中の前記スタック(30,40)の全てのサイリスタを前記導通状態へとトリガするように構成される、[10]に記載のサイリスタ回路(100)。
[12] 前記分岐は各々、サイリスタのスタック(30,40)を備え、前記サイリスタ制御回路は、前記障害状態に応じて全ての分岐中の各スタック(30,40)の全てのサイリスタを前記導通状態へとトリガするように構成される、[10]に記載のサイリスタ回路(100)。
[13] 前記サイリスタ制御回路(50)及び前記電流検出器(60,61)のうちの少なくとも1つをネットワークに接続するためのネットワークインターフェースを更に備え、前記ネットワークインターフェースは、前記サイリスタ制御回路(50)及び/又は前記電流検出器(60,61)とデータネットワークとの間でデジタル信号を送受信するように構成され、前記デジタル信号は、操作コマンド、典型的には前記電流閾値のための設定値、並びに/又は前記サイリスタ制御回路(50)及び前記電流検出器(60,61)若しくは前記ネットワークについての情報を含む、[1]~[12]のうちのいずれか一項に記載のサイリスタ回路(100)。
[14] サイリスタ回路の少なくとも1つの分岐中のサイリスタを保護するためのサイリスタ保護方法であって、前記方法は、
前記サイリスタを通って流れる電流を表す電流値を検出すること(1001)と、
前記サイリスタの接合部温度に依存するブロッキング能力に基づいて、前記電流値が所定の電流閾値を上回るかどうかを判断すること(1002)と、
前記判断の結果に応じて、前記サイリスタを導通状態へとトリガすること(1003)と
を備える、方法。
[15] 前記サイリスタを前記導通状態へとトリガすることは、前記サイリスタを前記導通状態へと連続してトリガすることを備える、[14]に記載の方法。
Claims (15)
- サイリスタ回路(100)であって、
少なくとも1つのサイリスタ(10,20)を備える少なくとも1つの分岐と、
前記サイリスタを選択的にトリガするためのサイリスタ制御回路(50)と、
前記サイリスタを通って流れる電流を表す電流値を検出し、検出された前記電流値を前記サイリスタ制御回路に入力するように構成された電流検出器(60,61)と
を備え、前記サイリスタ制御回路(50)は、前記サイリスタの劣化したブロッキング能力に基づいて、検出された前記電流値が所定の電流閾値を上回る障害状態を判断して、前記判断の結果に応じて、前記サイリスタを導通状態へとトリガするように構成される、サイリスタ回路(100)。 - 前記サイリスタの前記劣化したブロッキング能力は、前記サイリスタの接合部温度に依存する、請求項1に記載のサイリスタ回路(100)。
- 前記サイリスタを前記導通状態へとトリガすることは、前記サイリスタを前記導通状態へと連続してトリガすることを備える、請求項1又は2に記載のサイリスタ回路(100)。
- 前記電流閾値は、前記サイリスタの接合部温度特性に基づいて設定される、請求項1~3のうちのいずれか一項に記載のサイリスタ回路(100)。
- 回路遮断器(70)を更に備え、前記サイリスタ制御回路は、それが前記サイリスタを連続してトリガするとき、例えば前記電流を遮断するように前記回路遮断器を制御するように更に構成される、請求項1~4のうちのいずれか一項に記載のサイリスタ回路(100)。
- 前記サイリスタを前記導通状態へとトリガすることは、前記サイリスタを少なくとも50msにわたって、好ましくは少なくとも100msにわたって、より好ましくは少なくとも130msにわたって、更により好ましくは少なくとも160msにわたって連続してトリガすることを含む、請求項1~5のうちのいずれか一項に記載のサイリスタ回路(100)。
- 前記サイリスタ回路は、少なくとも1つのサイリスタを各々が備える複数の分岐、典型的には少なくとも1つのサイリスタを各々が備える3つの位相分岐を備える、請求項1~6のうちのいずれか一項に記載のサイリスタ回路(100)。
- 前記サイリスタ制御回路は、少なくとも前記複数の分岐のうちの1つにおいて検出された前記電流値が前記所定の電流閾値を上回るときに、前記障害状態を判断するように構成される、請求項7に記載のサイリスタ回路(100)。
- 前記サイリスタ制御回路は、前記障害状態に応じて各分岐の前記少なくとも1つのサイリスタを前記導通状態へとトリガするように構成される、請求項7又は8に記載のサイリスタ回路(100)。
- 前記少なくとも1つの分岐は、サイリスタのスタック(30,40)を備える、請求項1~9のうちのいずれか一項に記載のサイリスタ回路(100)。
- 前記サイリスタ制御回路は、前記障害状態に応じてそれぞれの分岐中の前記スタック(30,40)の全てのサイリスタを前記導通状態へとトリガするように構成される、請求項10に記載のサイリスタ回路(100)。
- 前記分岐は各々、サイリスタのスタック(30,40)を備え、前記サイリスタ制御回路は、前記障害状態に応じて全ての分岐中の各スタック(30,40)の全てのサイリスタを前記導通状態へとトリガするように構成される、請求項10に記載のサイリスタ回路(100)。
- 前記サイリスタ制御回路(50)及び前記電流検出器(60,61)のうちの少なくとも1つをネットワークに接続するためのネットワークインターフェースを更に備え、前記ネットワークインターフェースは、前記サイリスタ制御回路(50)及び/又は前記電流検出器(60,61)とデータネットワークとの間でデジタル信号を送受信するように構成され、前記デジタル信号は、操作コマンド、典型的には前記電流閾値のための設定値、並びに/又は前記サイリスタ制御回路(50)及び前記電流検出器(60,61)若しくは前記ネットワークについての情報を含む、請求項1~12のうちのいずれか一項に記載のサイリスタ回路(100)。
- サイリスタ回路の少なくとも1つの分岐中のサイリスタを保護するためのサイリスタ保護方法であって、前記方法は、
前記サイリスタを通って流れる電流を表す電流値を検出すること(1001)と、
前記サイリスタの接合部温度に依存するブロッキング能力に基づいて、前記電流値が所定の電流閾値を上回るかどうかを判断すること(1002)と、
前記判断の結果に応じて、前記サイリスタを導通状態へとトリガすること(1003)と
を備える、方法。 - 前記サイリスタを前記導通状態へとトリガすることは、前記サイリスタを前記導通状態へと連続してトリガすることを備える、請求項14に記載の方法。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| EP19173822.8A EP3736983A1 (en) | 2019-05-10 | 2019-05-10 | Thyristor circuit and thyristor protection method |
| EP19173822.8 | 2019-05-10 | ||
| PCT/EP2020/062940 WO2020229366A1 (en) | 2019-05-10 | 2020-05-08 | Thyristor circuit and thyristor protection method |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2022531962A true JP2022531962A (ja) | 2022-07-12 |
| JPWO2020229366A5 JPWO2020229366A5 (ja) | 2023-03-27 |
| JP7618585B2 JP7618585B2 (ja) | 2025-01-21 |
Family
ID=66483929
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2021566996A Active JP7618585B2 (ja) | 2019-05-10 | 2020-05-08 | サイリスタ回路及びサイリスタ保護方法 |
Country Status (10)
| Country | Link |
|---|---|
| US (1) | US11984881B2 (ja) |
| EP (2) | EP3736983A1 (ja) |
| JP (1) | JP7618585B2 (ja) |
| KR (1) | KR102774205B1 (ja) |
| CN (1) | CN113812090B (ja) |
| AU (1) | AU2020276834B2 (ja) |
| BR (1) | BR112021021802A2 (ja) |
| CA (1) | CA3139883A1 (ja) |
| ES (1) | ES2958433T3 (ja) |
| WO (1) | WO2020229366A1 (ja) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102023201774A1 (de) * | 2023-02-27 | 2024-08-29 | Siemens Aktiengesellschaft | Schutzschaltgerät und Verfahren |
| DE102023201777A1 (de) * | 2023-02-27 | 2024-08-29 | Siemens Aktiengesellschaft | Schutzschaltgerät und Verfahren |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS53142624A (en) * | 1977-05-18 | 1978-12-12 | Mitsubishi Electric Corp | Semiconductor rectifier |
| US4935863A (en) * | 1987-01-26 | 1990-06-19 | Merlin Gerin | Control and protection assembly connecting a local area communication network to an industrial process |
| JPH10337029A (ja) * | 1997-05-27 | 1998-12-18 | Toshiba Corp | サイリスタ変換器 |
| JP2005192354A (ja) * | 2003-12-26 | 2005-07-14 | Sanken Electric Co Ltd | 交流スイッチ装置及びこれを使用した電力供給装置 |
| JP2009081948A (ja) * | 2007-09-26 | 2009-04-16 | Denso Corp | 電源制御システム |
| JP2012516669A (ja) * | 2009-01-28 | 2012-07-19 | ジャック ガスクエル, | 電気機器の電源の監視・保護装置、ならびにこの装置の使用方法 |
| EP3361488A1 (en) * | 2017-02-14 | 2018-08-15 | General Electric Technology GmbH | A by-pass switch and by-pass method |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US3662250A (en) | 1970-11-12 | 1972-05-09 | Gen Electric | Thyristor overvoltage protective circuit |
| US3611043A (en) * | 1970-07-16 | 1971-10-05 | Gen Electric | Protective circuit for static switch |
| US4050083A (en) * | 1976-09-22 | 1977-09-20 | Cutler-Hammer, Inc. | Integrated thermally sensitive power switching semiconductor device, including a thermally self-protected version |
| DE3671581D1 (de) * | 1985-07-09 | 1990-06-28 | Siemens Ag | Mosfet mit temperaturschutz. |
| DK165105C (da) * | 1985-08-19 | 1993-02-22 | Smidth & Co As F L | Fremgangsmaade og kredsloeb til beskyttelsestaending af thyristorer i en impulsgenerator |
| DE3619740A1 (de) * | 1986-06-12 | 1987-12-17 | Bbc Brown Boveri & Cie | Verfahren und anordnung zum schutz von abschaltbaren thyristoren |
| US4745513A (en) * | 1986-09-15 | 1988-05-17 | General Electric Company | Protection of GTO converters by emitter switching |
| US5170310A (en) * | 1990-11-29 | 1992-12-08 | Square D Company | Fail-resistant solid state interruption system |
| JPH07123584A (ja) | 1993-10-26 | 1995-05-12 | Fuji Electric Co Ltd | Gtoサイリスタの過電流保護装置 |
| DE19718432A1 (de) * | 1996-05-09 | 1997-11-13 | Fuji Electric Co Ltd | Thyristor mit isoliertem Gate |
| DE202009014759U1 (de) * | 2009-11-02 | 2010-02-18 | E. Dold & Söhne KG | Halbleiterrelais mit integriertem mechanischem Schaltelement zur Lastkreisunterbrechung (Hybridrelais) |
| US8896334B2 (en) | 2012-06-28 | 2014-11-25 | Eaton Corporation | System for measuring soft starter current and method of making same |
| DE102014105719B4 (de) | 2014-04-23 | 2015-11-26 | Ge Energy Power Conversion Gmbh | Schaltungsvorrichtung mit einer Thyristorschaltung sowie ein Verfahren zum Prüfen der Thyristorschaltung |
| KR20170098062A (ko) | 2016-02-19 | 2017-08-29 | 엘에스산전 주식회사 | 역병렬 사이리스터의 고장 검출기 |
| CN206649310U (zh) | 2016-12-07 | 2017-11-17 | 上海英奇电气科技有限公司 | 一种集成时间设置功能的晶闸管接触器 |
-
2019
- 2019-05-10 EP EP19173822.8A patent/EP3736983A1/en not_active Withdrawn
-
2020
- 2020-05-08 BR BR112021021802A patent/BR112021021802A2/pt unknown
- 2020-05-08 ES ES20723176T patent/ES2958433T3/es active Active
- 2020-05-08 EP EP20723176.2A patent/EP3966934B1/en active Active
- 2020-05-08 KR KR1020217040071A patent/KR102774205B1/ko active Active
- 2020-05-08 JP JP2021566996A patent/JP7618585B2/ja active Active
- 2020-05-08 CA CA3139883A patent/CA3139883A1/en active Pending
- 2020-05-08 CN CN202080034739.8A patent/CN113812090B/zh active Active
- 2020-05-08 US US17/610,363 patent/US11984881B2/en active Active
- 2020-05-08 AU AU2020276834A patent/AU2020276834B2/en active Active
- 2020-05-08 WO PCT/EP2020/062940 patent/WO2020229366A1/en not_active Ceased
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS53142624A (en) * | 1977-05-18 | 1978-12-12 | Mitsubishi Electric Corp | Semiconductor rectifier |
| US4935863A (en) * | 1987-01-26 | 1990-06-19 | Merlin Gerin | Control and protection assembly connecting a local area communication network to an industrial process |
| JPH10337029A (ja) * | 1997-05-27 | 1998-12-18 | Toshiba Corp | サイリスタ変換器 |
| JP2005192354A (ja) * | 2003-12-26 | 2005-07-14 | Sanken Electric Co Ltd | 交流スイッチ装置及びこれを使用した電力供給装置 |
| JP2009081948A (ja) * | 2007-09-26 | 2009-04-16 | Denso Corp | 電源制御システム |
| JP2012516669A (ja) * | 2009-01-28 | 2012-07-19 | ジャック ガスクエル, | 電気機器の電源の監視・保護装置、ならびにこの装置の使用方法 |
| EP3361488A1 (en) * | 2017-02-14 | 2018-08-15 | General Electric Technology GmbH | A by-pass switch and by-pass method |
Also Published As
| Publication number | Publication date |
|---|---|
| US20220224324A1 (en) | 2022-07-14 |
| AU2020276834A1 (en) | 2021-12-16 |
| EP3736983A1 (en) | 2020-11-11 |
| ES2958433T3 (es) | 2024-02-08 |
| US11984881B2 (en) | 2024-05-14 |
| EP3966934B1 (en) | 2023-07-05 |
| KR20220005579A (ko) | 2022-01-13 |
| AU2020276834B2 (en) | 2025-04-03 |
| BR112021021802A2 (pt) | 2022-01-04 |
| CA3139883A1 (en) | 2020-11-19 |
| JP7618585B2 (ja) | 2025-01-21 |
| WO2020229366A1 (en) | 2020-11-19 |
| KR102774205B1 (ko) | 2025-03-04 |
| EP3966934A1 (en) | 2022-03-16 |
| CN113812090A (zh) | 2021-12-17 |
| CN113812090B (zh) | 2024-04-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN105493218B (zh) | 具有混合开关的断路器 | |
| JP4234682B2 (ja) | アーク故障検出回路遮断器システム | |
| JP6134778B2 (ja) | 直流遮断器およびその遮断方法 | |
| JP2016213179A (ja) | 直流回路遮断器および使用方法 | |
| CN113396539B (zh) | 安全电开关 | |
| CN106129954B (zh) | 断路器 | |
| US6239514B1 (en) | Electric switching device and a method for performing electric disconnection of a load | |
| EP3895271B1 (en) | Fault current mitigation method and system for solid state circuit breaker | |
| CN110088707A (zh) | 用于变压器的功率电子抽头转换开关模块 | |
| JP2022531962A (ja) | サイリスタ回路及びサイリスタ保護方法 | |
| KR101622187B1 (ko) | 한류기 | |
| CN113972709A (zh) | 用于保护负载免受过电流影响的方法和设备 | |
| CN107851528B (zh) | 电气总成 | |
| CN113383494A (zh) | 电开关 | |
| US20200067420A1 (en) | Improvements in or relating to line commutated converters | |
| JP2023092522A (ja) | ハイブリッド回路遮断器 | |
| WO1999031693A1 (en) | An electric switching device and a method for performing electric disconnection of a load | |
| JPH07177648A (ja) | 超電導応用装置の直流しゃ断システム | |
| WO2025178931A1 (en) | Solid-state breaker coordination with downstream electromechanical breakers | |
| WO2025052501A1 (ja) | 半導体遮断器 | |
| JP2002093291A (ja) | 半導体開閉器およびその制御方法 | |
| CN120320252A (zh) | 电气保护装置和相关的控制方法 | |
| WO2020007974A1 (en) | Method for controlling a grid-forming converter, computer program and grid-forming converter |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220112 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20230104 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230316 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20230316 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20240313 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240319 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240527 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20240813 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240905 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20241210 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20250108 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7618585 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |