JP2019121750A - エッチング方法およびエッチング装置 - Google Patents
エッチング方法およびエッチング装置 Download PDFInfo
- Publication number
- JP2019121750A JP2019121750A JP2018002342A JP2018002342A JP2019121750A JP 2019121750 A JP2019121750 A JP 2019121750A JP 2018002342 A JP2018002342 A JP 2018002342A JP 2018002342 A JP2018002342 A JP 2018002342A JP 2019121750 A JP2019121750 A JP 2019121750A
- Authority
- JP
- Japan
- Prior art keywords
- etching
- etching step
- process gas
- film
- silicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H10P50/242—
-
- H10P50/283—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/3244—Gas supply means
- H01J37/32449—Gas control, e.g. control of the gas flow
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/037—Manufacture or treatment of data-storage electrodes comprising charge-trapping insulators
-
- H10P50/287—
-
- H10P50/73—
-
- H10P72/0421—
-
- H10P76/00—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Plasma & Fusion (AREA)
- Analytical Chemistry (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Drying Of Semiconductors (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Inorganic Chemistry (AREA)
- Semiconductor Memories (AREA)
Abstract
Description
まず、実施形態に係るエッチング方法を用いて製造される三次元積層半導体メモリの一例について、図1及び図2を参照しながら説明する。図1は、3D NANDフラッシュメモリの構造を概念的に示した斜視図である。図2は、図1の3D NANDフラッシュメモリの1−1断面図である。3D NANDフラッシュメモリは、三次元積層半導体メモリの一例である。
次に、実施形態に係るエッチング装置の全体構成について、図3は、実施形態に係るエッチング装置の構成の一例を示す断面図である。エッチング装置10は、下部2周波数の平行平板型(容量結合型)プラズマエッチング装置として構成されており、例えば表面がアルマイト処理(陽極酸化処理)されたアルミニウムからなる円筒形の真空チャンバ(処理容器)11を有している。チャンバ11は、接地されている。
次に、階段形状を形成するエッチング工程について説明する。図4Aは、ウエハの構成の一例を模式的に示した図である。ウエハWには、第1の膜110と第2の膜120とが交互に積層された多層膜mlが形成されている。多層膜mlは、例えば、第1の膜110及び第2の膜120が交互に数十層から数百層積層されているものとする。
次に、本実施形態に係るエッチング装置10が実施するエッチング方法の流れを説明する。図7は、実施形態に係るエッチング方法の流れの一例を示すフローチャートである。図7は、階段形状を形成するエッチング工程の流れを示している。
圧力: 50[mTorr]
第2高周波電源32(100MHz)のパワー: 2400[W]
第1高周波電源31(0.4MHz)のパワー: 200[W]
ガス種及びガス流量: Ar/O2/C4F8=600/20/35[sccm]
圧力: 50[mTorr]
第2高周波電源32(100MHz)のパワー: 1800[W]
第1高周波電源31(0.4MHz)のパワー: 300[W]
ガス種及びガス流量: O2/He/CH3F=60/150/100[sccm]
圧力: 8000[mTorr]
第2高周波電源32(100MHz)のパワー: 5000[W]
第1高周波電源31(0.4MHz)のパワー: 0[W]
ガス種及びガス流量: O2=1000[sccm]
階段形状の断面部分のラフネス3σ: 12.3[nm]
TL/TV: 0.65
ガス種及びガス流量: O2/CF4/Cl2=1000/160/40[sccm]
階段形状の断面部分のラフネス3σ: 4.5[nm]
TL/TV: 0.72
また、図10Bには、比較例(O2=1000[sccm])の評価結果も示している。
平均テーパー角: 73度
階段形状の断面部分のラフネス3σ: 12.3[nm]
TL/TV: 0.65
平均テーパー角: 79度
階段形状の断面部分のラフネス3σ: 4.3[nm]
TL/TV: 0.73
平均テーパー角: 77度
階段形状の断面部分のラフネス3σ: 5.8[nm]
TL/TV: 0.72
平均テーパー角: 77度
階段形状の断面部分のラフネス3σ: 4.9[nm]
TL/TV: 0.66
平均テーパー角: 77度
階段形状の断面部分のラフネス3σ: 5.8[nm]
TL/TV: 0.64
ガス種及びガス流量: O2/CF4=1000/160[sccm]
平均テーパー角: 75度
階段形状の断面部分のラフネス3σ: 10.9[nm]
TL/TV: 0.65
平均テーパー角: 73度
階段形状の断面部分のラフネス3σ: 12.5[nm]
TL/TV: 0.79
平均テーパー角: 74度
階段形状の断面部分のラフネス3σ: 8.1[nm]
TL/TV: 0.82
平均テーパー角: 73度(参考値)
階段形状の断面部分のラフネス3σ: 53.8[nm]
TL/TV: 0.69
平均テーパー角: 69度(参考値)
階段形状の断面部分のラフネス3σ: 61.2[nm]
TL/TV: 0.83
ガス種及びガス流量: O2/CF4/Cl2=1000/160/40[sccm]
ガス種及びガス流量: O2/NF3/Cl2=1000/80/40[sccm]
平均テーパー角: 70度
階段形状の断面部分のラフネス3σ: 5.0[nm]
TL/TV: 0.71
平均テーパー角: 72度
階段形状の断面部分のラフネス3σ: 6.3[nm]
TL/TV: 0.73
このように、実施形態に係るエッチング装置10は、第1の膜110と第2の膜120とが交互に積層された多層膜mlの表面にフォトレジスト層PRが形成され、チャンバ(処理容器)11内に配置されたウエハWに対して、フォトレジスト層PRをマスクとして多層膜mlをエッチングする第1のエッチング工程を行う。エッチング装置10は、酸素およびハロゲンを含有する第1のプロセスガスを供給する、または、ハロゲンを含有する第2のプロセスガスを供給した後に酸素を含有する第3のプロセスガスを供給する第2のエッチング工程を行う。エッチング装置10は、第1のエッチング工程から第2のエッチング工程を複数回繰り返す。これにより、エッチング装置10は、多層膜mlに階段形状を形成できる。また、エッチング装置10は、多層膜mlに形成される階段形状の断面部分のラフネスを低減できる。
11 チャンバ
38 シャワーヘッド
80 制御部
110 第1の膜
120 第2の膜
W 半導体ウエハ
ml 多層膜
PR フォトレジスト層
Claims (8)
- シリコン含有膜が形成され、当該シリコン含有膜の表面にフォトレジストが形成された被処理体をエッチングするエッチング方法であって、
処理容器内に配置された前記被処理体に対して、前記フォトレジストをマスクとして前記シリコン含有膜をエッチングする第1のエッチング工程と、
前記処理容器内に、酸素およびハロゲンを含有する第1のプロセスガスを供給する、または、ハロゲンを含有する第2のプロセスガスを供給した後に酸素を含有する第3のプロセスガスを供給する第2のエッチング工程と、を含み、
前記第1のエッチング工程から前記第2のエッチング工程を複数回繰り返す
ことを特徴とするエッチング方法。 - 前記第2のエッチング工程は、前記処理容器内の圧力を前記第1のエッチング工程よりも高い所定の圧力状態とする
ことを特徴とする請求項1に記載のエッチング方法。 - 前記第1のプロセスガスおよび前記第2のプロセスガスに含有されるハロゲンは、前記第1のエッチング工程により生成される、シリコン含有する反応生成物と反応して、当該反応生成物を第2のエッチング工程の圧力状態より高い蒸気圧を有する第1の物質に変質し、前記フォトレジストと反応して、前記第2のエッチング工程の圧力状態より低い蒸気圧を有する第2の物質を生成する特性のハロゲン族の何れかの元素である
ことを特徴とする請求項1または2に記載のエッチング方法。 - 前記第1のプロセスガスおよび前記第2のプロセスガスは、フロロカーボン、ハイドロフロロカーボンの少なくとも一方をさらに含有する
ことを特徴とする請求項1から3の何れか1つに記載のエッチング方法。 - 前記第1のプロセスガスは、酸素に対するハロゲンの含有割合が0.5%以上である
ことを特徴とする請求項1から4の何れか1つに記載のエッチング方法。 - 前記第2のエッチング工程は、前記第2のプロセスガスの供給の前に、酸素を含有する第4のプロセスガスを供給する
ことを特徴とする請求項1から5の何れか1つに記載のエッチング方法。 - 前記シリコン含有膜は、SiNとSiOの層が交互に積層された多層膜である
ことを特徴とする請求項1から6の何れか1つに記載のエッチング方法。 - 処理容器と、
シリコン含有膜が形成され、当該シリコン含有膜の表面にフォトレジストが形成され、前記処理容器内に配置された被処理体に対して、前記フォトレジストをマスクとして前記シリコン含有膜をエッチングする第1のエッチング工程と、前記第1のエッチング工程の後に、前記処理容器内に、酸素およびハロゲンを含有する第1のプロセスガスを供給する、または、ハロゲンを含有する第2のプロセスガスを供給した後に酸素を含有する第3のプロセスガスを供給する第2のエッチング工程と、を複数回繰り返すように制御する制御部と、
を有することを特徴とするエッチング装置。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018002342A JP2019121750A (ja) | 2018-01-11 | 2018-01-11 | エッチング方法およびエッチング装置 |
| US16/245,411 US10658193B2 (en) | 2018-01-11 | 2019-01-11 | Etching method and etching apparatus |
| KR1020190003675A KR102812191B1 (ko) | 2018-01-11 | 2019-01-11 | 에칭 방법 및 에칭 장치 |
| CN201910026345.7A CN110034021B (zh) | 2018-01-11 | 2019-01-11 | 蚀刻方法和蚀刻装置 |
| JP2022075800A JP7267484B2 (ja) | 2018-01-11 | 2022-05-02 | エッチング方法およびエッチング装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018002342A JP2019121750A (ja) | 2018-01-11 | 2018-01-11 | エッチング方法およびエッチング装置 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2022075800A Division JP7267484B2 (ja) | 2018-01-11 | 2022-05-02 | エッチング方法およびエッチング装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2019121750A true JP2019121750A (ja) | 2019-07-22 |
Family
ID=67140951
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2018002342A Ceased JP2019121750A (ja) | 2018-01-11 | 2018-01-11 | エッチング方法およびエッチング装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US10658193B2 (ja) |
| JP (1) | JP2019121750A (ja) |
| KR (1) | KR102812191B1 (ja) |
| CN (1) | CN110034021B (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112530800A (zh) * | 2019-09-18 | 2021-03-19 | 东京毅力科创株式会社 | 蚀刻方法和基板处理系统 |
| JP7635287B2 (ja) | 2023-03-23 | 2025-02-25 | キヤノン株式会社 | 原版、原版のパターン決定方法、露光方法及び物品の製造方法 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102328573B1 (ko) * | 2020-01-17 | 2021-11-17 | 성균관대학교산학협력단 | C-free 할로겐 기반의 가스를 이용한 실리콘 산화막 대비 높은 식각 선택비를 갖는 실리콘 질화막 건식 식각 방법 |
Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0637061A (ja) * | 1992-07-14 | 1994-02-10 | Nec Corp | 有機膜のエッチング方法 |
| JPH06196453A (ja) * | 1992-12-24 | 1994-07-15 | Kawasaki Steel Corp | レジストの剥離方法 |
| JP2000100798A (ja) * | 1998-07-22 | 2000-04-07 | Canon Inc | プラズマ処理装置及びプラズマ処理方法 |
| JP2004259819A (ja) * | 2003-02-25 | 2004-09-16 | Hitachi High-Technologies Corp | 試料の表面処理装置及び表面処理方法 |
| US20060016781A1 (en) * | 2004-07-26 | 2006-01-26 | Kenichi Kuwabara | Dry etching method |
| JP2011003722A (ja) * | 2009-06-18 | 2011-01-06 | Toshiba Corp | 半導体装置の製造方法 |
| JP2012511254A (ja) * | 2008-12-04 | 2012-05-17 | マイクロン テクノロジー, インク. | 基板作製方法 |
| JP2012195569A (ja) * | 2011-03-03 | 2012-10-11 | Tokyo Electron Ltd | 半導体装置の製造方法及びコンピュータ記録媒体 |
| JP2013183063A (ja) * | 2012-03-02 | 2013-09-12 | Tokyo Electron Ltd | 半導体装置の製造方法及びコンピュータ記録媒体 |
| JP2014036148A (ja) * | 2012-08-09 | 2014-02-24 | Tokyo Electron Ltd | 多層膜をエッチングする方法、及びプラズマ処理装置 |
Family Cites Families (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4403241A (en) * | 1980-08-22 | 1983-09-06 | Bell Telephone Laboratories, Incorporated | Method for etching III-V semiconductors and devices made by this method |
| DE3682195D1 (de) * | 1985-09-27 | 1991-11-28 | Unisys Corp | Verfahren zur herstellung einer konischen kontaktoeffnung in polyimid. |
| FR2590409B1 (fr) * | 1985-11-15 | 1987-12-11 | Commissariat Energie Atomique | Procede de fabrication d'un transistor en couches minces a grille auto-alignee par rapport au drain et a la source de celui-ci et transistor obtenu par le procede |
| US4698128A (en) * | 1986-11-17 | 1987-10-06 | Motorola, Inc. | Sloped contact etch process |
| US4952274A (en) * | 1988-05-27 | 1990-08-28 | Northern Telecom Limited | Method for planarizing an insulating layer |
| GB9600469D0 (en) * | 1996-01-10 | 1996-03-13 | Secr Defence | Three dimensional etching process |
| DE19926108C2 (de) * | 1999-06-08 | 2001-06-28 | Infineon Technologies Ag | Nichtflüchtige Halbleiter-Speicherzelle mit einem Metalloxid-Dielektrikum und Verfahren zu deren Herstellung |
| US6284666B1 (en) * | 2000-05-31 | 2001-09-04 | International Business Machines Corporation | Method of reducing RIE lag for deep trench silicon etching |
| US6743727B2 (en) * | 2001-06-05 | 2004-06-01 | International Business Machines Corporation | Method of etching high aspect ratio openings |
| US6916746B1 (en) * | 2003-04-09 | 2005-07-12 | Lam Research Corporation | Method for plasma etching using periodic modulation of gas chemistry |
| US7491343B2 (en) * | 2006-09-14 | 2009-02-17 | Lam Research Corporation | Line end shortening reduction during etch |
| JP4912907B2 (ja) * | 2007-02-06 | 2012-04-11 | 東京エレクトロン株式会社 | プラズマエッチング方法及びプラズマエッチング装置 |
| CN103258729B (zh) * | 2007-12-21 | 2016-07-06 | 朗姆研究公司 | 硅结构的制造和带有形貌控制的深硅蚀刻 |
| KR101360876B1 (ko) * | 2009-06-03 | 2014-02-11 | 어플라이드 머티어리얼스, 인코포레이티드 | 식각을 위한 방법 및 장치 |
| KR101603737B1 (ko) * | 2010-05-11 | 2016-03-16 | 삼성전자주식회사 | 기상 세정을 이용한 금속 잔류물 제거 방법, 도전막 패턴의 형성 방법, 반도체 소자의 제조 방법 및 관련 설비 |
| US8735299B2 (en) * | 2011-03-03 | 2014-05-27 | Tokyo Electron Limited | Semiconductor device manufacturing method and computer-readable storage medium |
| JP5912637B2 (ja) * | 2012-02-17 | 2016-04-27 | 東京エレクトロン株式会社 | 半導体装置の製造方法 |
| US9059038B2 (en) * | 2012-07-18 | 2015-06-16 | Tokyo Electron Limited | System for in-situ film stack measurement during etching and etch control method |
| JP6230930B2 (ja) * | 2014-02-17 | 2017-11-15 | 東京エレクトロン株式会社 | 半導体装置の製造方法 |
| US20150371889A1 (en) * | 2014-06-20 | 2015-12-24 | Applied Materials, Inc. | Methods for shallow trench isolation formation in a silicon germanium layer |
-
2018
- 2018-01-11 JP JP2018002342A patent/JP2019121750A/ja not_active Ceased
-
2019
- 2019-01-11 US US16/245,411 patent/US10658193B2/en active Active
- 2019-01-11 KR KR1020190003675A patent/KR102812191B1/ko active Active
- 2019-01-11 CN CN201910026345.7A patent/CN110034021B/zh active Active
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0637061A (ja) * | 1992-07-14 | 1994-02-10 | Nec Corp | 有機膜のエッチング方法 |
| JPH06196453A (ja) * | 1992-12-24 | 1994-07-15 | Kawasaki Steel Corp | レジストの剥離方法 |
| JP2000100798A (ja) * | 1998-07-22 | 2000-04-07 | Canon Inc | プラズマ処理装置及びプラズマ処理方法 |
| JP2004259819A (ja) * | 2003-02-25 | 2004-09-16 | Hitachi High-Technologies Corp | 試料の表面処理装置及び表面処理方法 |
| US20060016781A1 (en) * | 2004-07-26 | 2006-01-26 | Kenichi Kuwabara | Dry etching method |
| JP2012511254A (ja) * | 2008-12-04 | 2012-05-17 | マイクロン テクノロジー, インク. | 基板作製方法 |
| JP2011003722A (ja) * | 2009-06-18 | 2011-01-06 | Toshiba Corp | 半導体装置の製造方法 |
| JP2012195569A (ja) * | 2011-03-03 | 2012-10-11 | Tokyo Electron Ltd | 半導体装置の製造方法及びコンピュータ記録媒体 |
| JP2013183063A (ja) * | 2012-03-02 | 2013-09-12 | Tokyo Electron Ltd | 半導体装置の製造方法及びコンピュータ記録媒体 |
| JP2014036148A (ja) * | 2012-08-09 | 2014-02-24 | Tokyo Electron Ltd | 多層膜をエッチングする方法、及びプラズマ処理装置 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112530800A (zh) * | 2019-09-18 | 2021-03-19 | 东京毅力科创株式会社 | 蚀刻方法和基板处理系统 |
| JP7635287B2 (ja) | 2023-03-23 | 2025-02-25 | キヤノン株式会社 | 原版、原版のパターン決定方法、露光方法及び物品の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20190214267A1 (en) | 2019-07-11 |
| US10658193B2 (en) | 2020-05-19 |
| CN110034021A (zh) | 2019-07-19 |
| KR102812191B1 (ko) | 2025-05-26 |
| KR20190085873A (ko) | 2019-07-19 |
| CN110034021B (zh) | 2023-06-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5912637B2 (ja) | 半導体装置の製造方法 | |
| US11380551B2 (en) | Method of processing target object | |
| KR102034556B1 (ko) | 플라즈마 처리 방법 | |
| JP7774687B2 (ja) | プラズマ処理装置 | |
| KR20080006457A (ko) | 플라즈마 에칭 방법 및 컴퓨터 판독 가능한 기억 매체 | |
| US20240047223A1 (en) | Substrate processing method and substrate processing apparatus | |
| JP2022074000A5 (ja) | ||
| KR102812191B1 (ko) | 에칭 방법 및 에칭 장치 | |
| TW202213505A (zh) | 蝕刻方法及電漿處理裝置 | |
| KR20200062031A (ko) | 에칭 방법 및 기판 처리 장치 | |
| US20230343598A1 (en) | Method For Improving Etch Rate And Critical Dimension Uniformity When Etching High Aspect Ratio Features Within A Hard Mask Layer | |
| JP2023048519A (ja) | プラズマ処理方法及びプラズマ処理装置 | |
| JP7267484B2 (ja) | エッチング方法およびエッチング装置 | |
| TWI544543B (zh) | A manufacturing method of a semiconductor device, and a computer recording medium | |
| US12451361B2 (en) | Plasma processing method, plasma processing apparatus, and plasma processing system | |
| JP2021028968A (ja) | 基板および基板処理方法 | |
| CN101192559A (zh) | 隔离沟槽的填充方法 | |
| US20250174462A1 (en) | Substrate processing method and substrate processing system | |
| US11658038B2 (en) | Method for dry etching silicon carbide films for resist underlayer applications | |
| US20240112919A1 (en) | Low-Temperature Etch | |
| JP2025089743A (ja) | エッチング方法 | |
| WO2024180921A1 (ja) | エッチング方法及びプラズマ処理装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200811 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20210630 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210706 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210903 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20220201 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220502 |
|
| C60 | Trial request (containing other claim documents, opposition documents) |
Free format text: JAPANESE INTERMEDIATE CODE: C60 Effective date: 20220502 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20220516 |
|
| C21 | Notice of transfer of a case for reconsideration by examiners before appeal proceedings |
Free format text: JAPANESE INTERMEDIATE CODE: C21 Effective date: 20220517 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20220603 |
|
| C211 | Notice of termination of reconsideration by examiners before appeal proceedings |
Free format text: JAPANESE INTERMEDIATE CODE: C211 Effective date: 20220607 |
|
| C22 | Notice of designation (change) of administrative judge |
Free format text: JAPANESE INTERMEDIATE CODE: C22 Effective date: 20221018 |
|
| C22 | Notice of designation (change) of administrative judge |
Free format text: JAPANESE INTERMEDIATE CODE: C22 Effective date: 20221206 |
|
| C13 | Notice of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: C13 Effective date: 20230104 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20230118 |
|
| C23 | Notice of termination of proceedings |
Free format text: JAPANESE INTERMEDIATE CODE: C23 Effective date: 20230307 |
|
| C03 | Trial/appeal decision taken |
Free format text: JAPANESE INTERMEDIATE CODE: C03 Effective date: 20230404 |
|
| C30A | Notification sent |
Free format text: JAPANESE INTERMEDIATE CODE: C3012 Effective date: 20230404 |
|
| A045 | Written measure of dismissal of application [lapsed due to lack of payment] |
Free format text: JAPANESE INTERMEDIATE CODE: A045 Effective date: 20230829 |