JP2019082482A - 較正装置 - Google Patents
較正装置 Download PDFInfo
- Publication number
- JP2019082482A JP2019082482A JP2018244317A JP2018244317A JP2019082482A JP 2019082482 A JP2019082482 A JP 2019082482A JP 2018244317 A JP2018244317 A JP 2018244317A JP 2018244317 A JP2018244317 A JP 2018244317A JP 2019082482 A JP2019082482 A JP 2019082482A
- Authority
- JP
- Japan
- Prior art keywords
- circuit paths
- test system
- circuit
- test
- calibration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R35/00—Testing or calibrating of apparatus covered by the other groups of this subclass
- G01R35/005—Calibrating; Standards or reference devices, e.g. voltage or resistance standards, "golden" references
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/31903—Tester hardware, i.e. output processing circuits tester configuration
- G01R31/31908—Tester set-up, e.g. configuring the tester to the device under test [DUT], down loading test patterns
- G01R31/3191—Calibration
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/319—Tester hardware, i.e. output processing circuits
- G01R31/3193—Tester hardware, i.e. output processing circuits with comparison between actual response and known fault free response
- G01R31/31937—Timing aspects, e.g. measuring propagation delay
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Tests Of Electronic Circuits (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
Description
Z=X*(N−1)/(N+1)
であり、Nはデバイダネットワーク内のインピーダンス発生素子の数である。
tcmp_i_j+tDIB_cal_j−tdib_len_j=tdrv_prog+tpd−tDIB_cal_i+tdib_len_i
但し、tcmp_i_jは、チャネルiがネットワーク内に駆動する場合のチャネルjのコンパレータ探索時間の結果であり、tDIB_cal_j及びtDIB_cal_iはチャネルj及びiそれぞれのTDR DIB較正トレース長であり、tdib_len_j及びtdib_len_iは実際のDIBトレース長であり、tdrv_progは駆動プログラム時間であり、tpdはネットワークを介した伝搬遅延である。全ての駆動チャネルを反復した後、駆動時間を比較時間の結果に関連付ける連立方程式が生成される。その方程式を解いて実際のDIBトレース長を得ることができる。その情報を使用してATEのチャネルを較正することができる。
Claims (30)
- 複数のチャネルと、被試験装置を受け入れるソケットとを含む試験システムの較正に使用される機器であって、
前記ソケットに接続可能な装置インターフェイスと、
前記装置インターフェイスを介して前記試験システムの対応するチャネルにそれぞれ接続可能でありかつ共通ノードに接続される複数の回路経路と
を含み、
前記機器は、較正中に(i)前記複数の回路経路のうちの1本を介して前記試験システムから信号がそれぞれ通過し、前記複数の回路経路のうちの他の回路経路を介して前記試験システムに戻るように、又は(ii)前記複数の回路経路のうちの前記他の回路経路を介して前記試験システムから信号がそれぞれ通過し、前記複数の回路経路のうちの前記1本を介して前記試験システムに戻るように構成される、機器。 - 前記複数の回路経路のうちの前記他の回路経路は、前記複数の回路経路のうちの前記1本を除く前記複数の回路経路の全てを含む、請求項1の機器。
- 前記複数の回路経路のうちの1本を介して前記試験システムから信号がそれぞれ通過する場合、連続する信号が前記複数の回路経路のうちの異なる回路経路を介して前記試験システムに戻る、請求項1の機器。
- 前記複数の回路経路のうちの前記他の回路経路を介して前記試験システムから信号がそれぞれ通過する場合、連続する信号が前記複数の回路経路のうちの前記他の回路経路の異なるものを通過する、請求項1の機器。
- 前記複数の回路経路のそれぞれが回路トレースを含む、請求項1の機器。
- 前記複数の回路経路のそれぞれがインピーダンス素子を含む、請求項1の機器。
- 前記インピーダンス素子は、前記共通ノードを含む抵抗デバイダネットワークの一部である抵抗を含む、請求項6の機器。
- 前記抵抗は、埋込み抵抗、表面実装型抵抗、及び薄膜抵抗からなるグループから選択される、請求項6の機器。
- インピーダンス素子の組合せが受信チャネルのドライバインピーダンス及び負荷インピーダンスと共に、整合されたインピーダンスネットワークを構成する、請求項6の機器。
- 前記機器は、前記被試験装置のパッケージサイズと同じパッケージサイズを有する、請求項1の機器。
- 較正は、前記試験システム内のピンエレクトロニクスを使用してタイミングを変えることにより、チャネルのタイミングを揃えることを含む、請求項1の機器。
- 前記機器は、前記試験システムの前記チャネルが5ピコ秒以下のタイミングのずれを有するように前記試験システム内のチャネルを較正する、請求項11の機器。
- 試験システムであって、
被試験装置(DUT)との間で信号をやり取りするための複数のチャネルと、
前記チャネルを前記DUTにインターフェイスするためのソケットと、
前記DUTの代わりに前記ソケット内に接続される較正装置と
を含み、
各チャネルは、前記DUTに試験信号を送信し及び前記DUTから応答信号を受け取るためのピンエレクトロニクスを含み、
各チャネルは、対応するチャネルのタイミングを調節するための少なくとも1つの可変遅延素子を含み、
前記較正装置は前記試験システムを較正し、
前記較正装置は、
前記ソケットに接続可能な装置インターフェイスと、
前記装置インターフェイスを介して前記試験システムの対応するチャネルにそれぞれ接続可能でありかつ共通ノードに接続される複数の回路経路と
を含み、
前記機器は、較正中に(i)前記複数の回路経路のうちの1本を介して前記試験システムから信号がそれぞれ通過し、前記複数の回路経路のうちの他の回路経路を介して前記試験システムに戻るように、又は(ii)前記複数の回路経路のうちの前記他の回路経路を介して前記試験システムから信号がそれぞれ通過し、前記複数の回路経路のうちの前記1本を介して前記試験システムに戻るように構成される、試験システム。 - 前記複数の回路経路のうちの前記他の回路経路は、前記複数の回路経路のうちの前記1本を除く前記複数の回路経路の全てを含む、請求項13の機器。
- 各チャネルの前記ピンエレクトロニクスは、
前記試験信号を出力するためのピンドライバと、
前記試験信号を受け取るためのコンパレータ回路と
を含む、請求項13の試験システム。 - 前記複数の回路経路のうちの1本を介して前記試験システムから信号がそれぞれ通過する場合、連続する信号が前記複数の回路経路のうちの異なる回路経路を介して前記試験システムに戻る、請求項13の試験システム。
- 前記複数の回路経路のうちの前記他の回路経路を介して前記試験システムから信号がそれぞれ通過する場合、連続する信号が前記複数の回路経路のうちの前記他の回路経路の異なるものを通過する、請求項13の試験システム。
- 前記複数の回路経路のそれぞれが回路トレースを含む、請求項13の機器。
- 前記複数の回路経路のそれぞれがインピーダンス素子を含む、請求項13の機器。
- 前記インピーダンス素子は、共通ノードを含む抵抗デバイダネットワークの一部である抵抗を含む、請求項19の機器。
- インピーダンス素子の組合せが受信チャネルのドライバインピーダンス及び負荷インピーダンスと共に、整合されたインピーダンスネットワークを構成する、請求項19の機器。
- 前記較正装置は、前記DUTのパッケージサイズと同じパッケージサイズを有する、請求項13の機器。
- 較正は、チャネル内の可変遅延素子によって与えられる遅延を変えることにより、前記チャネルのタイミングを揃えることを含む、請求項13の機器。
- 前記較正装置は、前記試験システムのチャネルが5ピコ秒以下のタイミングのずれを有するように前記試験システムにおけるチャネルを較正する、請求項23に記載の機器。
- 複数のチャネルと、被試験装置を受け入れるソケットとを含む試験システムを較正する方法であって、
前記方法は、
前記ソケットに接続可能な装置インターフェイスと、
前記装置インターフェイスを介して前記試験システムの対応するチャネルにそれぞれ接続可能でありかつ共通ノードに接続される複数の回路経路と
を含む機器を使用し、
各信号が前記複数の回路経路のうちの1本を通過し、前記複数の回路経路のうちの他の回路経路を介して前記試験システムに戻るように前記試験システムから信号を通すステップと、
前記信号の通過に基づいてタイミング情報を算出するステップと、
前記タイミング情報に基づいて較正情報を決定するステップと
を含む、方法。 - 前記複数の回路経路のうちの前記他の回路経路は、前記複数の回路経路のうちの前記1本を除く前記複数の回路経路の全てを含む、請求項25の方法。
- 前記タイミング情報を決定するステップは、
前記タイミング情報を連立方程式に組み込むステップと、
前記連立方程式を解くことによって前記較正情報を求めるステップと
を含む、請求項25の方法。 - 複数のチャネルと、被試験装置を受け入れるソケットとを含む試験システムを較正する方法であって、
前記方法は、
前記ソケットに接続可能な装置インターフェイスと、
前記装置インターフェイスを介して前記試験システムの対応するチャネルにそれぞれ接続可能でありかつ共通ノードに接続される複数の回路経路と
を含む機器を使用し、
各信号が1組の前記複数の回路経路を通過し、前記複数の回路経路のうちの1本を介して前記試験システムに戻るように前記試験システムから信号を通すステップと、
前記信号の通過に基づいてタイミング情報を決定するステップと、
前記タイミング情報に基づいて較正情報を決定するステップと
を含む、方法。 - 前記1組の前記複数の回路経路は、前記複数の回路経路のうちの前記1本を除く前記複数の回路経路の全てを含む、請求項28の方法。
- 前記タイミング情報を決定するステップは、
前記タイミング情報を連立方程式に組み込むステップと、
前記連立方程式を解くことによって前記較正情報を求めるステップと
を含む、請求項28の方法。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/912,630 US9164158B2 (en) | 2013-06-07 | 2013-06-07 | Calibration device |
| US13/912,630 | 2013-06-07 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016518335A Division JP2016521852A (ja) | 2013-06-07 | 2014-05-21 | 較正装置 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2019082482A true JP2019082482A (ja) | 2019-05-30 |
Family
ID=52004958
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016518335A Pending JP2016521852A (ja) | 2013-06-07 | 2014-05-21 | 較正装置 |
| JP2018244317A Pending JP2019082482A (ja) | 2013-06-07 | 2018-12-27 | 較正装置 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016518335A Pending JP2016521852A (ja) | 2013-06-07 | 2014-05-21 | 較正装置 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US9164158B2 (ja) |
| JP (2) | JP2016521852A (ja) |
| KR (1) | KR102178541B1 (ja) |
| CN (1) | CN105247383B (ja) |
| SG (1) | SG11201509188VA (ja) |
| WO (1) | WO2014197208A1 (ja) |
Families Citing this family (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9244126B2 (en) * | 2013-11-06 | 2016-01-26 | Teradyne, Inc. | Automated test system with event detection capability |
| US9494671B2 (en) * | 2013-11-08 | 2016-11-15 | Advantest Corporation | Method and apparatus for improving differential direct (DC) measurement accuracy |
| TWI569028B (zh) * | 2014-05-02 | 2017-02-01 | 塞拉有限公司 | 除錯系統 |
| CN106301605B (zh) | 2015-05-12 | 2021-08-03 | 是德科技股份有限公司 | 用于多信道射频通信设备的测试和/或校准的系统和方法 |
| CN107026695B (zh) | 2016-02-02 | 2021-06-01 | 是德科技股份有限公司 | 测试校准包括数字接口的多入多出天线阵列的系统和方法 |
| EP3513207A4 (en) * | 2016-09-16 | 2020-05-20 | Xcerra Corporation | TEST SYSTEM AND PROCEDURE |
| US10564219B2 (en) * | 2017-07-27 | 2020-02-18 | Teradyne, Inc. | Time-aligning communication channels |
| EP3486662B1 (en) * | 2017-11-20 | 2022-08-10 | 3M Innovative Properties Company | Voltage divider assembly |
| EP3546908B1 (en) * | 2018-03-26 | 2021-05-05 | ams International AG | Arrangement and method for calibrating temperature sensors |
| US10972192B2 (en) * | 2018-05-11 | 2021-04-06 | Teradyne, Inc. | Handler change kit for a test system |
| US10677815B2 (en) * | 2018-06-08 | 2020-06-09 | Teradyne, Inc. | Test system having distributed resources |
| KR102512985B1 (ko) * | 2018-06-12 | 2023-03-22 | 삼성전자주식회사 | 반도체 장치를 위한 테스트 장치 및 반도체 장치의 제조 방법 |
| CN110716120B (zh) * | 2018-07-12 | 2021-07-23 | 澜起科技股份有限公司 | 芯片自动测试设备的通道延时偏差的校准方法 |
| US10529390B1 (en) * | 2018-11-30 | 2020-01-07 | Micron Technology, Inc. | Reduction of ZQ calibration time |
| KR102604008B1 (ko) * | 2018-12-20 | 2023-11-17 | 주식회사 아도반테스토 | 피시험 디바이스를 테스트하는 장치 및 방법 |
| JP7316818B2 (ja) * | 2019-03-28 | 2023-07-28 | 株式会社アドバンテスト | 波形データ取得モジュールおよび試験装置 |
| US12061231B2 (en) * | 2019-04-16 | 2024-08-13 | Celerint, Llc | Device interface board compliance testing using impedance response profiling |
| US11428729B2 (en) | 2020-01-22 | 2022-08-30 | Teradyne, Inc. | Device for testing a printed circuit board |
| CN114200370B (zh) * | 2020-09-18 | 2025-02-25 | 中国科学院微电子研究所 | 一种测试设备及集成电路测试方法 |
| CN114325547B (zh) * | 2021-12-24 | 2024-05-03 | 上海御渡半导体科技有限公司 | 一种ate测试通道的检测装置及方法 |
| TW202346879A (zh) * | 2022-01-17 | 2023-12-01 | 美商普羅格安納羅格公司 | 形狀因子等效負載測試裝置 |
| CN115856750B (zh) * | 2023-02-23 | 2024-01-30 | 南京宏泰半导体科技股份有限公司 | 一种soc测试系统快速校准装置及方法 |
| CN116299125B (zh) * | 2023-03-31 | 2024-04-05 | 深圳市辰卓科技有限公司 | Ate设备的参数校准方法、装置及系统 |
Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6315179A (ja) * | 1986-07-04 | 1988-01-22 | Mitsubishi Electric Corp | Lsiテスタのタイミングスキユ−調整方法 |
| JPH04188086A (ja) * | 1990-11-22 | 1992-07-06 | Hitachi Ltd | タイミング補正システム |
| JP2000314764A (ja) * | 1999-05-06 | 2000-11-14 | Advantest Corp | Ic試験装置のタイミング校正方法及びこの校正方法に用いるショートデバイス |
| JP2004157132A (ja) * | 2001-06-07 | 2004-06-03 | Advantest Corp | 半導体試験装置のキャリブレーション方法 |
| JP2007010657A (ja) * | 2005-06-27 | 2007-01-18 | Agilent Technol Inc | 自動回路試験システムを較正するシステム、方法、及びコンピュータプログラム |
| US20080125998A1 (en) * | 2006-06-30 | 2008-05-29 | Teradyne, Inc. | Calibration device |
| US20080231297A1 (en) * | 2006-08-10 | 2008-09-25 | Unitest Inc. | Method for calibrating semiconductor device tester |
| JP2009103469A (ja) * | 2007-10-19 | 2009-05-14 | Advantest Corp | 試験装置、スキュー測定装置、デバイスおよびボード |
| WO2010095378A1 (ja) * | 2009-02-18 | 2010-08-26 | 株式会社アドバンテスト | 出力装置および試験装置 |
| WO2012170414A2 (en) * | 2011-06-09 | 2012-12-13 | Teradyne, Inc. | Test equipment calibration |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5058087A (en) | 1987-05-29 | 1991-10-15 | Siemens Aktiengesellschaft | Process for determining the electrical duration of signal paths |
| JP3704027B2 (ja) * | 1999-09-30 | 2005-10-05 | 日立ハイテク電子エンジニアリング株式会社 | 半導体試験装置のタイミング補正方法及び装置 |
| JP2001228214A (ja) * | 2000-02-15 | 2001-08-24 | Hitachi Ltd | 半導体試験装置 |
| US6609077B1 (en) | 2000-05-31 | 2003-08-19 | Teradyne, Inc. | ATE timing measurement unit and method |
| US20020199141A1 (en) | 2001-06-20 | 2002-12-26 | Carol Lemlein | Calibration apparatus and method for automatic test equipment |
| JP4219879B2 (ja) * | 2004-10-01 | 2009-02-04 | 株式会社アドバンテスト | 半導体試験装置およびそのキャリブレーション方法 |
| US8160824B2 (en) * | 2005-01-27 | 2012-04-17 | Electro Industries/Gauge Tech | Intelligent electronic device with enhanced power quality monitoring and communication capabilities |
| US7957461B2 (en) * | 2005-03-31 | 2011-06-07 | Teradyne, Inc. | Calibrating automatic test equipment |
| US7210074B2 (en) * | 2005-06-23 | 2007-04-24 | Agilent Technologies, Inc | Built-in waveform edge deskew using digital-locked loops and coincidence detectors in an automated test equipment system |
| JP5528539B2 (ja) | 2009-04-09 | 2014-06-25 | テラダイン、 インコーポレイテッド | 内蔵型直列絶縁抵抗器を有する試験信号伝達チャネルを利用した自動試験装置 |
| CN101937066B (zh) * | 2009-07-02 | 2013-01-23 | 臧佳菁 | 多量程数字式电子测量仪表内部参考电阻自我校准的方法 |
| CN101915902B (zh) * | 2010-09-06 | 2013-04-24 | 株洲南车时代电气股份有限公司 | 一种现场测试设备的校准方法及校准系统 |
| US8928333B2 (en) * | 2011-11-30 | 2015-01-06 | Raytheon Company | Calibration measurements for network analyzers |
| CN202794491U (zh) * | 2012-06-27 | 2013-03-13 | 北京泛华恒兴科技有限公司 | 测试设备自动校准仪及校准系统 |
-
2013
- 2013-06-07 US US13/912,630 patent/US9164158B2/en active Active
-
2014
- 2014-05-21 JP JP2016518335A patent/JP2016521852A/ja active Pending
- 2014-05-21 KR KR1020157034628A patent/KR102178541B1/ko active Active
- 2014-05-21 CN CN201480030317.8A patent/CN105247383B/zh active Active
- 2014-05-21 SG SG11201509188VA patent/SG11201509188VA/en unknown
- 2014-05-21 WO PCT/US2014/038960 patent/WO2014197208A1/en not_active Ceased
-
2018
- 2018-12-27 JP JP2018244317A patent/JP2019082482A/ja active Pending
Patent Citations (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6315179A (ja) * | 1986-07-04 | 1988-01-22 | Mitsubishi Electric Corp | Lsiテスタのタイミングスキユ−調整方法 |
| JPH04188086A (ja) * | 1990-11-22 | 1992-07-06 | Hitachi Ltd | タイミング補正システム |
| JP2000314764A (ja) * | 1999-05-06 | 2000-11-14 | Advantest Corp | Ic試験装置のタイミング校正方法及びこの校正方法に用いるショートデバイス |
| JP2004157132A (ja) * | 2001-06-07 | 2004-06-03 | Advantest Corp | 半導体試験装置のキャリブレーション方法 |
| JP2007010657A (ja) * | 2005-06-27 | 2007-01-18 | Agilent Technol Inc | 自動回路試験システムを較正するシステム、方法、及びコンピュータプログラム |
| US20080125998A1 (en) * | 2006-06-30 | 2008-05-29 | Teradyne, Inc. | Calibration device |
| US20080231297A1 (en) * | 2006-08-10 | 2008-09-25 | Unitest Inc. | Method for calibrating semiconductor device tester |
| JP2009103469A (ja) * | 2007-10-19 | 2009-05-14 | Advantest Corp | 試験装置、スキュー測定装置、デバイスおよびボード |
| WO2010095378A1 (ja) * | 2009-02-18 | 2010-08-26 | 株式会社アドバンテスト | 出力装置および試験装置 |
| WO2012170414A2 (en) * | 2011-06-09 | 2012-12-13 | Teradyne, Inc. | Test equipment calibration |
Also Published As
| Publication number | Publication date |
|---|---|
| US20140361798A1 (en) | 2014-12-11 |
| CN105247383B (zh) | 2018-06-01 |
| SG11201509188VA (en) | 2015-12-30 |
| KR102178541B1 (ko) | 2020-11-13 |
| WO2014197208A1 (en) | 2014-12-11 |
| US9164158B2 (en) | 2015-10-20 |
| KR20160016840A (ko) | 2016-02-15 |
| JP2016521852A (ja) | 2016-07-25 |
| CN105247383A (zh) | 2016-01-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP2019082482A (ja) | 較正装置 | |
| US6622103B1 (en) | System for calibrating timing of an integrated circuit wafer tester | |
| JP6236384B2 (ja) | 試験装置の較正 | |
| US6570397B2 (en) | Timing calibration and timing calibration verification of electronic circuit testers | |
| US6275962B1 (en) | Remote test module for automatic test equipment | |
| US20020199142A1 (en) | Semiconductor programming and testing method and apparatus | |
| CN107850642A (zh) | 用于校准自动化测试设备的mem继电器组件 | |
| WO2017039852A1 (en) | Deskew of rising and falling signal edges | |
| US6794861B2 (en) | Method and apparatus for socket calibration of integrated circuit testers | |
| KR101329594B1 (ko) | 교정 디바이스 | |
| TWI418824B (zh) | 判斷通訊頻道中的抖動之方法和系統 | |
| US20090063085A1 (en) | Pmu testing via a pe stage | |
| US9772378B2 (en) | Multi-stage equalization | |
| US20250271480A1 (en) | Probe assembly for calibrating rf power signals to a device pin |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190124 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20190124 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191220 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200107 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20200901 |