JP2018160865A - デジタル信号伝送装置、クロック信号伝送装置、及び、受信回路 - Google Patents
デジタル信号伝送装置、クロック信号伝送装置、及び、受信回路 Download PDFInfo
- Publication number
- JP2018160865A JP2018160865A JP2017058347A JP2017058347A JP2018160865A JP 2018160865 A JP2018160865 A JP 2018160865A JP 2017058347 A JP2017058347 A JP 2017058347A JP 2017058347 A JP2017058347 A JP 2017058347A JP 2018160865 A JP2018160865 A JP 2018160865A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- output
- input
- digital
- logical value
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/38—Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
- H04B1/40—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
- H03K19/21—EXCLUSIVE-OR circuits, i.e. giving output if input signal exists at only one input; COINCIDENCE circuits, i.e. giving output only if all input signals are identical
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/04—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback
- H03K3/05—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback
- H03K3/06—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator
- H03K3/12—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of vacuum tubes only, with positive feedback using means other than a transformer for feedback using at least two tubes so coupled that the input of one is derived from the output of another, e.g. multivibrator bistable
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/01—Shaping pulses
- H03K5/04—Shaping pulses by increasing duration; by decreasing duration
- H03K5/05—Shaping pulses by increasing duration; by decreasing duration by the use of clock signals or other time reference signals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/13—Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/06—Receivers
- H04B1/16—Circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B15/00—Suppression or limitation of noise or interference
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Nonlinear Science (AREA)
- Power Engineering (AREA)
- Dc Digital Transmission (AREA)
- Manipulation Of Pulses (AREA)
Abstract
Description
図1は、第1の実施形態のデジタル信号伝送装置10の構成を示す回路図である。本実施形態のデジタル信号伝送装置10は、送信回路1と受信回路2とを備えている。送信回路1と受信回路2とは、一対の信号線3、4によって接続されている。一実施形態では、送信回路1、受信回路2、信号線3、4は、同一のICチップにモノリシックに(monolithically)集積化されていてもよい。他の実施形態では、送信回路1、受信回路2が異なる2つのICチップに集積化され、信号線3、4は、該2つのICチップを接続するように設けられていてもよい。
本実施形態のデジタル信号伝送装置10は、コモンモードノイズに対する耐性が強いように構成されている。留意すべきことは、ノイズには極性があることである。コモンモードノイズには、信号線の電位を上昇させるものと、信号線の電位を低下させるものがある。以下では、信号線の電位を上昇させるノイズの極性を“正極性”といい、信号線の電位を低下させるノイズの極性を“負極性”という。正極性、負極性いずれのコモンモードノイズについても、コモンモードノイズの影響を抑制できることが望ましい。
図3は、第2の実施形態のデジタル信号伝送装置10Aの構成を示す回路図である。第2の実施形態のデジタル信号伝送装置10Aは、第1の実施形態のデジタル信号伝送装置10と類似した構成を有しているが、受信回路2Aの構成、より具体的には、選択出力回路23A及びノイズ検出回路24Aの構成が変更されている。第2の実施形態の受信回路2Aでは、(セレクタ25の出力信号ではなく)AND回路21及びOR回路22の出力信号S1、S2がフリップフロップによってラッチされる。
図5は、第3の実施形態のデジタル信号伝送装置10Bの構成を示す回路図である。第3の実施形態のデジタル信号伝送装置10Bは、第1の実施形態のデジタル信号伝送装置10及び第2の実施形態のデジタル信号伝送装置10Aと類似した構成を有しているが、受信回路2Bの構成、より具体的には、選択出力回路23B及びノイズ検出回路24Bの構成が変更されている。第3の実施形態では、受信回路2Bが、クロック信号CLKを用いずにデジタル信号を受信可能であるように構成されている。
1 :送信回路
2、2A、2B:受信回路
3、4 :信号線
5 :出力ノード
6 :ノイズ検出出力
11、12、13、14:インバータ
21 :AND回路
22 :OR回路
23、23A、23B:選択出力回路
24、24A、24B:ノイズ検出回路
25 :セレクタ
26 :フリップフロップ
27 :XOR回路
28、29、30:フリップフロップ
31 :セレクタ
32 :XOR回路
33 :ラッチ回路
33a、33b:NAND回路
Claims (10)
- 第1信号線に第1デジタル送信信号を出力し、第2信号線に前記第1デジタル送信信号と相補の第2デジタル送信信号を出力する送信回路と、
前記第1信号線を介して前記第1デジタル送信信号を受け取り、前記第2信号線を介して前記第2デジタル送信信号を受け取り、受け取った前記第1デジタル送信信号及び前記第2デジタル送信信号に対応するデジタル受信信号を出力ノードに出力するように構成された受信回路
とを具備し、
前記受信回路は、
前記第1信号線が接続された第1入力と、前記第2信号線が接続された第2入力とを有し、前記第1入力に入力された前記第1デジタル送信信号の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値と相補の論理値との論理積である論理値を有する第1出力信号を出力するように構成されたAND回路と、
前記第1信号線が接続された第3入力と、前記第2信号線が接続された第4入力とを有し、前記第3入力に入力された前記第1デジタル送信信号の論理値と相補の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値の論理和である論理値を有する第2出力信号を出力するように構成されたOR回路と、
前記出力ノードの論理値に応じて前記第1出力信号と前記第2出力信号のうちの一方の出力信号を選択し、前記一方の出力信号に応じて前記デジタル受信信号を前記出力ノードに出力するように構成された選択出力回路
とを備える
デジタル信号伝送装置。 - 請求項1に記載のデジタル信号伝送装置であって、
更に、
前記第1出力信号の論理値と前記第2出力信号の論理値の排他的論理和である論理値を有する第3出力信号を出力するXOR回路を具備する
デジタル信号伝送装置。 - 請求項1に記載のデジタル信号伝送装置であって、
前記選択出力回路が、
前記出力ノードの論理値に応じて前記第1出力信号と前記第2出力信号のうちの一方を出力するセレクタと、
前記セレクタの出力が接続されたデータ入力と、前記出力ノードが接続されたデータ出力と、クロック信号が入力されるクロック入力とを有するフリップフロップ
とを具備する
デジタル信号伝送装置。 - 請求項1に記載のデジタル信号伝送装置であって、
前記選択出力回路が、
前記第1出力信号が入力されるデータ入力と、クロック信号が入力されるクロック入力とを有する第1フリップフロップと、
前記第2出力信号が入力されるデータ入力と、前記クロック信号が入力されるクロック入力とを有する第2フリップフロップと、
前記出力ノードの論理値に応じて、前記第1フリップフロップのデータ出力から出力される第4出力信号と前記第2フリップフロップのデータ出力から出力される第5出力信号の一方を前記出力ノードに出力するように構成されたセレクタ
を備える
デジタル信号伝送装置。 - 請求項1に記載のデジタル信号伝送装置であって、
前記選択出力回路が、組み合わせ回路として構成されている
デジタル信号伝送装置。 - 第1信号線に第1デジタル送信信号を出力し、第2信号線に前記第1デジタル送信信号と相補の第2デジタル送信信号を出力する送信回路と、
前記第1信号線を介して前記第1デジタル送信信号を受け取り、前記第2信号線を介して前記第2デジタル送信信号を受け取り、受け取った前記第1デジタル送信信号及び前記第2デジタル送信信号に対応するデジタル受信信号を出力ノードに出力するように構成された受信回路
とを具備し、
前記受信回路は、
前記第1信号線が接続された第1入力と、前記第2信号線が接続された第2入力とを有し、前記第1入力に入力された前記第1デジタル送信信号の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値と相補の論理値との論理積である論理値を有する第1出力信号を出力するように構成されたAND回路と、
前記第1信号線が接続された第3入力と、前記第2信号線が接続された第4入力とを有し、前記第3入力に入力された前記第1デジタル送信信号の論理値と相補の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値の論理和である論理値を有する第2出力信号を出力するように構成されたOR回路と、
前記第1出力信号の論理値と前記第2出力信号の論理値の排他的論理和である論理値を有する第3出力信号を出力するXOR回路
とを備える
デジタル信号伝送装置。 - 請求項6に記載のデジタル信号伝送装置であって、
前記受信回路が、前記第3出力信号をラッチするラッチ回路を更に備えている
デジタル信号伝送装置。 - 第1信号線に第1クロック信号を出力し、第2信号線に前記第1クロック信号と相補の第2クロック信号を出力する送信回路と、
受信回路
とを具備し、
前記受信回路は、
出力ノードと、
前記第1信号線が接続された第1入力と、前記第2信号線が接続された第2入力とを有し、前記第1入力に入力された前記第1クロック信号の論理値と、前記第2入力に入力された前記第2クロック信号の論理値と相補の論理値との論理積である論理値を有する第1出力信号を出力するように構成されたAND回路と、
前記第1信号線が接続された第3入力と、前記第2信号線が接続された第4入力とを有し、前記第3入力に入力された前記第1クロック信号の論理値と相補の論理値と、前記第2入力に入力された前記第2クロック信号の論理値の論理和である論理値を有する第2出力信号を出力するように構成されたOR回路と、
前記出力ノードの論理値に応じて、前記第1出力信号と前記第2出力信号のうちの一方を出力クロック信号として前記出力ノードに出力する組み合わせ回路として構成された選択出力回路
とを備える
クロック信号伝送装置。 - 第1信号線を介して第1デジタル送信信号を受け取り、第2信号線を介して前記第1デジタル送信信号と相補の第2デジタル送信信号を受け取り、前記第1デジタル送信信号及び前記第2デジタル送信信号に対応するデジタル受信信号を出力ノードに出力するように構成された受信回路であって、
前記第1信号線が接続された第1入力と、前記第2信号線が接続された第2入力とを有し、前記第1入力に入力された前記第1デジタル送信信号の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値と相補の論理値との論理積である論理値を有する第1出力信号を出力するように構成されたAND回路と、
前記第1信号線が接続された第3入力と、前記第2信号線が接続された第4入力とを有し、前記第3入力に入力された前記第1デジタル送信信号の論理値と相補の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値の論理和である論理値を有する第2出力信号を出力するように構成されたOR回路と、
前記出力ノードの論理値に応じて前記第1出力信号と前記第2出力信号のうちの一方の出力信号を選択し、前記一方の出力信号に応じて前記デジタル受信信号を前記出力ノードに出力するように構成された選択出力回路
とを備える
受信回路。 - 第1信号線を介して第1デジタル送信信号を受け取り、第2信号線を介して前記第1デジタル送信信号と相補の第2デジタル送信信号を受け取り、前記第1デジタル送信信号及び前記第2デジタル送信信号に対応するデジタル受信信号を出力ノードに出力するように構成された受信回路であって、
前記第1信号線が接続された第1入力と、前記第2信号線が接続された第2入力とを有し、前記第1入力に入力された前記第1デジタル送信信号の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値と相補の論理値との論理積である論理値を有する第1出力信号を出力するように構成されたAND回路と、
前記第1信号線が接続された第3入力と、前記第2信号線が接続された第4入力とを有し、前記第3入力に入力された前記第1デジタル送信信号の論理値と相補の論理値と、前記第2入力に入力された前記第2デジタル送信信号の論理値の論理和である論理値を有する第2出力信号を出力するように構成されたOR回路と、
前記第1出力信号の論理値と前記第2出力信号の論理値の排他的論理和である論理値を有する第3出力信号を出力するXOR回路
とを備える
受信回路。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017058347A JP7007809B2 (ja) | 2017-03-24 | 2017-03-24 | デジタル信号伝送装置、クロック信号伝送装置、及び、受信回路 |
| US15/926,703 US10250259B2 (en) | 2017-03-24 | 2018-03-20 | Device and method for digital signal transmission |
| CN201810244658.5A CN108631808B (zh) | 2017-03-24 | 2018-03-23 | 用于数字信号传输的装置和方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2017058347A JP7007809B2 (ja) | 2017-03-24 | 2017-03-24 | デジタル信号伝送装置、クロック信号伝送装置、及び、受信回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018160865A true JP2018160865A (ja) | 2018-10-11 |
| JP7007809B2 JP7007809B2 (ja) | 2022-02-10 |
Family
ID=63583747
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2017058347A Active JP7007809B2 (ja) | 2017-03-24 | 2017-03-24 | デジタル信号伝送装置、クロック信号伝送装置、及び、受信回路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10250259B2 (ja) |
| JP (1) | JP7007809B2 (ja) |
| CN (1) | CN108631808B (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2021016025A (ja) * | 2019-07-10 | 2021-02-12 | コニカミノルタ株式会社 | 電子機器 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04142139A (ja) * | 1990-10-02 | 1992-05-15 | Furukawa Electric Co Ltd:The | 監視装置 |
| JP2009302703A (ja) * | 2008-06-11 | 2009-12-24 | Toshiba Corp | コンプリメンタリー光配線システム |
| JP2012080156A (ja) * | 2010-09-30 | 2012-04-19 | Hitachi Ltd | 信号伝送回路、スイッチング素子駆動回路及び電力変換装置 |
| CN102859954A (zh) * | 2011-02-23 | 2013-01-02 | 松下电器产业株式会社 | 信号传输装置 |
| JP2014204234A (ja) * | 2013-04-03 | 2014-10-27 | 富士通株式会社 | 受信回路及びその制御方法 |
| JP2016506660A (ja) * | 2012-12-13 | 2016-03-03 | コーヒレント・ロジックス・インコーポレーテッド | 同期型デジタルシステムにおけるオンチップクロックの自動的な選択 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4432016A (en) * | 1981-11-20 | 1984-02-14 | Rca Corporation | Translating circuit for television receiver on-screen graphics display signals |
| JPH0793994A (ja) * | 1993-09-27 | 1995-04-07 | Sony Corp | 半導体メモリのテストモード用回路 |
| US6278740B1 (en) * | 1998-11-19 | 2001-08-21 | Gates Technology | Multi-bit (2i+2)-wire differential coding of digital signals using differential comparators and majority logic |
| US20030070126A1 (en) * | 2001-09-14 | 2003-04-10 | Werner Carl W. | Built-in self-testing of multilevel signal interfaces |
| DE10344647B3 (de) * | 2003-09-25 | 2005-02-17 | Infineon Technologies Ag | Schaltungsanordnung und Verfahren zur Verarbeitung eines Dual-Rail-Signals |
| US7005886B2 (en) * | 2004-04-30 | 2006-02-28 | Agilent Technologies, Inc. | Tristateable CMOS driver with controlled slew rate for integrated circuit I/O pads |
| US8155215B2 (en) * | 2007-06-29 | 2012-04-10 | Advantest Corporation | Transmission system, transmitter, receiver, and transmission method |
| JP5044434B2 (ja) * | 2008-02-14 | 2012-10-10 | 株式会社東芝 | 位相同期回路及びこれを用いた受信機 |
| KR20130113085A (ko) * | 2012-04-05 | 2013-10-15 | 에스케이하이닉스 주식회사 | 배타적 논리합 회로 |
| CN104184420B (zh) * | 2013-05-21 | 2018-03-16 | 联发科技(新加坡)私人有限公司 | 功率放大器单元与相关的装置以及数字预失真校正方法 |
-
2017
- 2017-03-24 JP JP2017058347A patent/JP7007809B2/ja active Active
-
2018
- 2018-03-20 US US15/926,703 patent/US10250259B2/en not_active Expired - Fee Related
- 2018-03-23 CN CN201810244658.5A patent/CN108631808B/zh active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH04142139A (ja) * | 1990-10-02 | 1992-05-15 | Furukawa Electric Co Ltd:The | 監視装置 |
| JP2009302703A (ja) * | 2008-06-11 | 2009-12-24 | Toshiba Corp | コンプリメンタリー光配線システム |
| JP2012080156A (ja) * | 2010-09-30 | 2012-04-19 | Hitachi Ltd | 信号伝送回路、スイッチング素子駆動回路及び電力変換装置 |
| CN102859954A (zh) * | 2011-02-23 | 2013-01-02 | 松下电器产业株式会社 | 信号传输装置 |
| US20130114657A1 (en) * | 2011-02-23 | 2013-05-09 | Osamu Shibata | Signal transmission device |
| JP2016506660A (ja) * | 2012-12-13 | 2016-03-03 | コーヒレント・ロジックス・インコーポレーテッド | 同期型デジタルシステムにおけるオンチップクロックの自動的な選択 |
| JP2014204234A (ja) * | 2013-04-03 | 2014-10-27 | 富士通株式会社 | 受信回路及びその制御方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2021016025A (ja) * | 2019-07-10 | 2021-02-12 | コニカミノルタ株式会社 | 電子機器 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN108631808B (zh) | 2021-08-13 |
| CN108631808A (zh) | 2018-10-09 |
| US20180278251A1 (en) | 2018-09-27 |
| JP7007809B2 (ja) | 2022-02-10 |
| US10250259B2 (en) | 2019-04-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11863188B2 (en) | Flip-flop circuit including control signal generation circuit | |
| US20080175327A1 (en) | System for reducing cross-talk induced source synchronous bus clock jitter | |
| US6518792B2 (en) | Method and circuitry for a pre-emphasis scheme for single-ended center taped terminated high speed digital signaling | |
| CN102201800B (zh) | 集成电路及其操作方法 | |
| US7239170B2 (en) | Apparatus and methods for improved input/output cells | |
| JP4626656B2 (ja) | パルスラッチ回路 | |
| US6873183B1 (en) | Method and circuit for glitchless clock control | |
| CN107533533B (zh) | 集成电路之间的通信 | |
| JP7007809B2 (ja) | デジタル信号伝送装置、クロック信号伝送装置、及び、受信回路 | |
| JP6127759B2 (ja) | 伝送回路および出力回路 | |
| US8525566B2 (en) | Glitch hardened flop repeater | |
| US20240259175A1 (en) | Methods and apparatus to reduce retimer latency and jitter | |
| US11984893B2 (en) | Data retention circuit and method | |
| KR102491690B1 (ko) | 클락 검출기 및 클락 검출 방법 | |
| US6879186B2 (en) | Pseudo-dynamic latch deracer | |
| US7185216B1 (en) | System for synchronizing first and second sections of data to opposing polarity edges of a clock | |
| Lee et al. | Debugging circuit for detecting timing errors in serializer for high-speed wireline interfaces | |
| CN113659964B (zh) | 多位触发器及其控制方法 | |
| US20100102867A1 (en) | Sense amplifier based flip-flop | |
| KR101627590B1 (ko) | 신호 처리 방법 및 장치 | |
| US6963628B2 (en) | Multiphase retiming mechanism | |
| CN110534139B (zh) | 具有跨域功能的半导体装置 | |
| KR20230020896A (ko) | 장치 | |
| JP2005354431A (ja) | 順序論理回路 | |
| US9069466B2 (en) | Methods and apparatus for source-synchronous circuits |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20191212 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20200304 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20201209 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210106 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210303 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20210922 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20211117 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20211215 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20220107 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7007809 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
| R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
| R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
| R360 | Written notification for declining of transfer of rights |
Free format text: JAPANESE INTERMEDIATE CODE: R360 |
|
| R371 | Transfer withdrawn |
Free format text: JAPANESE INTERMEDIATE CODE: R371 |
|
| S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
| R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |