[go: up one dir, main page]

JP2018156076A - 低減されたソースラインを備える表示パネル - Google Patents

低減されたソースラインを備える表示パネル Download PDF

Info

Publication number
JP2018156076A
JP2018156076A JP2018043826A JP2018043826A JP2018156076A JP 2018156076 A JP2018156076 A JP 2018156076A JP 2018043826 A JP2018043826 A JP 2018043826A JP 2018043826 A JP2018043826 A JP 2018043826A JP 2018156076 A JP2018156076 A JP 2018156076A
Authority
JP
Japan
Prior art keywords
source
pixel
lines
gate
subpixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2018043826A
Other languages
English (en)
Inventor
エル モレイン スティーブン
L Morein Stephen
エル モレイン スティーブン
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Synaptics Inc
Original Assignee
Synaptics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Synaptics Inc filed Critical Synaptics Inc
Publication of JP2018156076A publication Critical patent/JP2018156076A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2074Display of intermediate tones using sub-pixels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3607Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0412Digitisers structurally integrated in a display
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04164Connections between sensors and controllers, e.g. routing lines between electrodes and connection pads
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/0416Control or interface arrangements specially adapted for digitisers
    • G06F3/04166Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving
    • G06F3/041662Details of scanning methods, e.g. sampling time, grouping of sub areas or time sharing with display driving using alternate mutual and self-capacitive scanning
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • G06F3/0443Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means using a single layer of sensing electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3659Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Human Computer Interaction (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

【課題】ソースラインの数を低減して駆動するデュアルゲートなどにおいて、ゲート選択速度に対する著しい増加を信頼性高く行うことが可能なサブピクセル配置の表示パネルおよびシステム及び方法を提供する。【解決手段】表示パネル230は、複数のソースラインと、複数のゲートラインと、複数のピクセルとを備え、複数のゲートラインは複数のソースラインに垂直に配設され、複数のピクセルは複数の行で配設され、複数のサブピクセル240を備え、複数のサブピクセル240の第1の対は、少なくとも2つのソースライン及び3つのゲートラインに接続され、第1の対は、行のうち第1の行内に配設された第1のピクセルと、行のうち第1の行に隣接した第2の行に沿って配設された第2のピクセルとを備え、表示ドライバ210は、ソースラインに接続され、ソースラインを駆動し、複数のピクセルを更新する。【選択図】図2

Description

[0001]本開示の実施形態は、概して電子回路に関し、より詳細には、表示パネルにおけるサブピクセル配置に関する。
[0002]表示パネルでは、ソースライン及びゲートラインがガラス基板上に配設される。かかる表示パネルでは、ソースラインの数を低減することによって、対応する表示ドライバ集積回路内のソースドライバの数が低減され、結果として表示ドライバ集積回路の製造コストが減少する。ソースラインの数が減少するにしたがって、表示パネルの許容できる画像の質を維持するために、ゲートラインの数及びゲートラインが選択される速度を、それに対応して増加させなければならない。ゲート選択速度に対する著しい増加を信頼性高く行うことはできないので、ソースラインの数の低減も制限されると共に、表示パネルの製造コストを低減できる能力が制限される。
[0003]したがって、改善された表示パネルが必要とされている。
[0004]一実施形態では、表示パネルは、複数のソースラインと、複数のゲートラインと、複数のピクセルとを備える。複数のゲートラインは複数のソースラインに垂直に配設される。複数のピクセルは、複数の行で配設され、複数のサブピクセルを備える。ピクセルの第1の対は、少なくとも2つのソースライン及び3つのゲートラインに接続される。第1の対は、行のうち第1の行内に配設された第1のピクセルと、行のうち第1の行に隣接した第2の行に沿って配設された第2のピクセルとを備える。
[0005]一実施形態では、表示デバイスの表示ドライバは複数のソースドライバを備える。複数のソースドライバは、複数のピクセルを駆動するように構成される。第1のソースドライバは、第1のソースラインを駆動して、複数のピクセルのうち第1のピクセル対を更新するように構成され、第2のソースドライバは、第2のソースラインを駆動して第1のピクセル対を更新するように構成される。第1のピクセル対は、第1のゲートライン、第2のゲートライン及び第3のゲートラインに結合される。
[0006]一実施形態では、表示デバイスは、表示パネルと表示ドライバとを備える。表示パネルは、複数のソースラインと、複数のゲートラインと、複数のピクセルとを備える。複数のピクセルは、複数の行で配設され、複数のサブピクセルを備える。複数のピクセルのうち第1のピクセルは、第1及び第2のソースラインと、第1、第2及び第3のゲートラインとに結合される。表示ドライバは複数のソースドライバを備える。第1のソースドライバは、第1のソースラインを駆動して第1のピクセル対を更新するように構成され、第2のソースドライバは、第2のソースラインを駆動して第1のピクセル対を更新するように構成される。
[0007]本開示の上記に列挙した特徴を詳細に理解することができるような形式で、上記で簡潔に概要を述べた本開示のより詳細な説明を、実施形態に対する参照として有してもよく、それらの実施形態のいくつかを添付図面にて示す。しかしながら、添付図面は本開示の一部の実施形態のみを示すものであり、したがって、本開示が他の等しく有効な実施形態に対して認めるその範囲を限定するものと見なされないことが留意されるべきである。
[0008]
本明細書に記載する一実施形態による例示的な入力デバイスを示す概略ブロック図である。 [0009] 一実施形態による表示デバイスを示す概略ブロック図である。 [0010] 一実施形態による表示パネルの一部分を示す概略ブロック図である。 一実施形態による表示パネルの一部分を示す概略ブロック図である。 [0011] 一実施形態によるサブピクセル回路構造を示す概略図である。 [0012] 一実施形態による表示デバイスを示す概略ブロック図である。 [0013] 一実施形態によるセンサ電極パターンを示す概略ブロック図である。
[0014]理解を容易にするため、可能な場合は、図面に共通している同一の要素を指定するのに同一の参照番号が使用されている。1つの実施形態で開示される要素が、具体的に詳述することなく他の実施形態で有益に利用されることがあることが企図される。図面は、具体的に言及されない限り、縮尺どおりに描かれているものと理解すべきでない。また、表現及び説明を明瞭にするため、図面は単純化され、詳細又は構成要素が省略されることがある。図面及び考察は、以下に記載する原理を説明するのに役立ち、同様の指定は同様の要素を指す。
[0015]図1は、本開示の実施形態による例示的な入力デバイス100のブロック図である。入力デバイス100は、電子システム(図示なし)に対する入力を提供するように構成されてもよい。本明細書で使用するとき、「電子システム」(又は「電子デバイス」)という用語は、情報を電子的に処理することができる任意のシステムを広く指す。電子システムのいくつかの非限定例としては、デスクトップコンピュータ、ラップトップコンピュータ、ネットブックコンピュータ、タブレット、ウェブブラウザ、電子書籍リーダ及び携帯情報端末(PDA)など、全てのサイズ及び形状のパーソナルコンピュータが挙げられる。更なる電子システムの例としては、入力デバイス100及び別個のジョイスティック又はキースイッチを含む、物理的キーボードなどの複合入力デバイスが挙げられる。更なる電子システムの例としては、データ入力デバイス(遠隔制御及びマウスを含む)並びにデータ出力デバイス(表示画面及びプリンタを含む)などの周辺機器が挙げられる。他の電子システムの例としては、遠隔端末、キオスク及びビデオゲーム機(例えば、ビデオゲームコンソール、携帯型ゲーミングデバイスなど)が挙げられる。他の電子システムの例としては、通信デバイス(スマートフォンなどの携帯電話を含む)、並びにメディアデバイス(記録機、編集機及びテレビ、セットトップボックス、音楽プレーヤー、デジタルフォトフレーム及びデジタルカメラなどの再生機を含む)が挙げられる。更に、電子システムは、入力デバイスに対するホスト又はスレーブであることができる。
[0016]入力デバイス100は、電子システムの物理的部品として実装することができ、又は電子システムと物理的に別個であることができる。適切な場合、入力デバイス100は、バス、ネットワーク及び他の有線又は無線相互接続のうち任意の1つ以上を使用して、電子システムの部品と通信してもよい。例としては、IC、SPI、PS/2、ユニバーサルシリアルバス(USB)、ブルートゥース、RF及びIRDAが挙げられる。
[0017]図1では、入力デバイス100は、感知領域120で1つ以上の入力オブジェクト140によって提供される入力を感知するように構成された、近接センサデバイス(「タッチパッド」又は「タッチセンサデバイス」と呼ばれる場合も多い)として示されている。入力オブジェクトの例としては、図1に示されるように、指及びスタイラスが挙げられる。
[0018]感知領域120は、入力デバイス100がユーザ入力(例えば、1つ以上の入力オブジェクト140によって提供されるユーザ入力)を検出することができる、入力デバイス100の上、周り、中及び/又は近くのあらゆる空間を包含する。特定の感知領域のサイズ、形状及び場所は、実施形態ごとに大きく異なることがある。いくつかの実施形態では、感知領域120は、信号雑音比が十分に正確なオブジェクト検出を妨げるまで、入力デバイス100の表面から1つ以上の方向で空間内へと延在する。この感知領域120が特定の方向で延在する距離は、様々な実施形態では、1ミリメートル未満、数ミリメートル、数センチメートル、又はそれ以上の程度であってもよく、使用される感知技術のタイプ及び望まれる精度に伴って大幅に変動することがある。したがって、いくつかの実施形態は、入力デバイス100のいずれの表面との接触も含まない入力、入力デバイス100の入力表面(例えば、接触表面)との接触を含む入力、加えられたある量の力若しくは圧力と結合された入力デバイス100の入力表面との接触を含む入力及び/又はそれらの組み合わせを感知する。様々な実施形態では、入力表面は、センサ電極が中に存在するケーシングの表面、センサ電極又は任意のケーシングの上に適用される表面シートなどによって提供されてもよい。いくつかの実施形態では、感知領域120は、入力デバイス100の入力表面上に投影された場合、長方形の形状を有する。
[0019]入力デバイス100は、感知領域120でユーザ入力を検出するのに、センサ構成要素と感知技術の任意の組み合わせを利用してもよい。入力デバイス100は、ユーザ入力を検出する1つ以上の感知要素を備える。いくつかの非限定例として、入力デバイス100は、容量性、弾性、抵抗、誘導、磁気、音響、超音波及び/又は光学技術を使用してもよい。
[0020]いくつかの実現例は、一次元、二次元、三次元、又は更に多次元の空間に及ぶ画像を提供するように構成される。いくつかの実現例は、特定の軸線又は面に沿って入力の投影を提供するように構成される。
[0021]入力デバイス100のいくつかの容量性の実現例では、電圧又は電流が印加されて電界が作成される。近くの入力オブジェクトによって電界の変化が引き起こされ、電圧、電流などの変化として検出されることがある、容量結合の検出可能な変化が生み出される。
[0022]いくつかの容量性の実現例は、電界を作成するのに、容量感知素子のアレイ又は他の規則的若しくは不規則なパターンを利用する。いくつかの容量性の実現例では、別個の感知素子がオームの法則にしたがって互いに短絡されて、より大きいセンサ電極が形成されてもよい。いくつかの容量性の実現例は、均一な抵抗性であってもよい抵抗シートを利用する。
[0023]いくつかの容量性の実現例は、センサ電極と入力オブジェクトとの間の容量結合の変化に基づいた、「自己容量」(又は「絶対容量」)感知方法を利用する。様々な実施形態では、センサ電極近くの入力オブジェクトはセンサ電極近くの電界を変化させ、それにより、測定された容量結合が変化する。1つの実現例では、絶対容量感知方法は、基準電圧(例えば、システム接地)に対してセンサ電極を変調することによって、またセンサ電極と入力オブジェクトとの間の容量結合を検出することによって動作する。
[0024]いくつかの容量性の実現例は、センサ電極間の容量結合の変化に基づいた、「相互容量」(又は「トランス容量」)感知方法を利用する。様々な実施形態では、センサ電極近くの入力オブジェクトはセンサ電極間の電界を変化させ、それにより、測定された容量結合が変化する。1つの実現例では、トランス容量感知方法は、1つ以上の送信機センサ電極(「送信機電極」又は「送信機」でもある)と、1つ以上の受信機センサ電極(「受信機電極」又は「受信機」でもある)との間の容量結合を検出することによって動作する。送信機センサ電極は、送信機信号を送信するように、基準電圧(例えば、システム接地)に対して変調されてもよい。受信機センサ電極は、結果として得られる信号の受信を容易にするため、基準電圧に対して実質的に一定に保たれてもよい。結果として得られる信号は、1つ以上の送信機信号及び/又は1つ以上の環境干渉源(例えば、他の電磁信号)に対応する影響を含んでもよい。センサ電極は、専用の送信機若しくは受信機であってもよく、又は送信及び受信の両方を行うように構成されてもよい。
[0025]図1では、処理システム110は入力デバイス100の一部として示されている。処理システム110は、入力デバイス100のハードウェアを動作させて、感知領域120における入力を検出するように構成される。処理システム110は、1つ以上の集積回路(IC)及び/又は他の回路構成要素の一部若しくは全てを備える。例えば、相互容量センサデバイスに対する処理システムは、送信機センサ電極を用いて信号を送信するように構成された送信機回路類及び/又は受信機センサ電極を用いて信号を受信するように構成された受信機回路類を含んでもよい。いくつかの実施形態では、処理システム110はまた、ファームウェアコード、ソフトウェアコード及び/又はその他など、電子的に読取り可能な命令を備える。いくつかの実施形態では、処理システム110を構成する構成要素は、入力デバイス100の感知素子の近くなど、共に位置する。他の実施形態では、処理システム110の構成要素は、入力デバイス100の感知素子に近い1つ以上の構成要素及び他の場所の1つ以上の構成要素とは物理的に別個である。例えば、入力デバイス100は、デスクトップコンピュータに結合された周辺機器であってもよく、処理システム110は、デスクトップコンピュータの中央処理装置で稼動するように構成されたソフトウェアと、中央処理装置とは別個の1つ以上のIC(場合によっては関連するファームウェアを含む)とを備えてもよい。別の例として、入力デバイス100は、電話に物理的に統合されてもよく、処理システム110は、電話の主プロセッサの一部である回路及びファームウェアを備えてもよい。いくつかの実施形態では、処理システム110は、入力デバイス100を実装するための専用のものである。他の実施形態では、処理システム110はまた、表示画面の操作、触覚アクチュエータの駆動など、他の機能を実施する。
[0026]処理システム110は、処理システム110の異なる機能を扱う一連のモジュールとして実装されてもよい。各モジュールは、処理システム110の一部である回路類、ファームウェア、ソフトウェア、又はそれらの組み合わせを備えてもよい。様々な実施形態では、モジュールの異なる組み合わせが使用されてもよい。モジュールの例としては、センサ電極及び表示画面などのハードウェアを操作するハードウェア操作モジュール、センサ信号及び位置情報などのデータを処理するデータ処理モジュール、並びに情報を報告する報告モジュールが挙げられる。モジュールの更なる例としては、感知素子を操作して入力を検出するように構成されたセンサ操作モジュール、モード変更ジェスチャーなどのジェスチャーを識別するように構成された識別モジュール、並びに動作モードを変更するモード変更モジュールが挙げられる。
[0027]いくつかの実施形態では、処理システム110は、1つ以上のアクションを引き起こすことによって直接、感知領域120におけるユーザ入力(又はユーザ入力の欠如)に応答する。アクションの例としては、動作モードの変更、並びにカーソル移動、選択、メニュー案内及び他の機能などのGUIアクションが挙げられる。いくつかの実施形態では、処理システム110は、入力(又は入力の欠如)に関する情報を、電子システムのある部分に対して(例えば、別個の中央処理システムが存在する場合、処理システム110とは別個である電子システムのかかる中央処理システムに対して)提供する。いくつかの実施形態では、電子システムのある部分は、処理システム110から受信した情報を処理して、モード変更アクション及びGUIアクションを含むアクション全般を容易にするなど、ユーザ入力に対して作用する。
[0028]例えば、いくつかの実施形態では、処理システム110は、入力デバイス100の感知素子を動作させて、感知領域120における入力(又は入力の欠如)を示す電気信号を生成する。処理システム110は、電子システムに提供される情報を生成する際に、電気信号に対して任意の適切な量の処理を実施してもよい。例えば、処理システム110は、センサ電極から得られたアナログ電気信号をデジタル化してもよい。別の例として、処理システム110は、フィルタ処理又は他の信号処理を実施してもよい。更に別の例として、処理システム110は、情報が電気信号とベースラインとの間の差を反映するように、ベースラインに対して減算又は他の計算を行ってもよい。更なる別の例として、処理システム110は、位置情報を決定すること、入力をコマンドとして認識すること、手書きを認識することなどを行ってもよい。
[0029]「位置情報」は、本明細書で使用するとき、絶対位置、相対位置、速度、加速度及び他のタイプの空間情報を広く包含する。例示の「ゼロ次元」位置情報は、近距離/遠距離又は接触/非接触情報を含む。例示の「一次元」位置情報は、軸線に沿った位置を含む。例示の「二次元」位置情報は、面内における運動を含む。例示の「三次元」位置情報は、空間内における瞬間又は平均速度を含む。更なる例としては、空間情報の他の表現が挙げられる。例えば、経時的に位置、運動、又は瞬間速度を追跡する履歴データを含む、1つ以上のタイプの位置情報に関する履歴データも、決定及び/又は記憶されてもよい。
[0030]いくつかの実施形態では、入力デバイス100には、処理システム110によって、又は他の何らかの処理システムによって操作される、追加の入力構成要素が実装される。これらの追加の入力構成要素は、感知領域120における入力に対する冗長な機能性、又は他の何らかの機能性を提供してもよい。図1は、入力デバイス100を使用した項目の選択を容易にするのに使用することができる、感知領域120近くのボタン130を示している。他のタイプの追加の入力構成要素としては、スライダ、ボール、ホイール、スイッチなどが挙げられる。反対に、いくつかの実施形態では、入力デバイス100には他の入力構成要素が実装されなくてもよい。
[0031]いくつかの実施形態では、入力デバイス100はタッチパネルインターフェースを備え、感知領域120は、表示画面の有効面積の少なくとも一部に重なる。例えば、入力デバイス100は、表示画面に重なる実質的に透明なセンサ電極を備え、関連する電子システムに対してタッチパネルインターフェースを提供してもよい。表示画面は、視覚的インターフェースをユーザに対して表示することができる、任意のタイプの動的なディスプレイであってもよく、任意のタイプの発光ダイオード(LED)、有機LED(OLED)、陰極線管(CRT)、液晶ディスプレイ(LCD)、プラズマ、電界発光(EL)、又は他の表示技術を含んでもよい。入力デバイス100及び表示画面は物理的要素を共有してもよい。例えば、いくつかの実施形態は、表示及び感知のために同じ電気的構成要素のいくつかを利用してもよい。別の例として、表示画面は、処理システム110によって部分的又は全体的に操作されてもよい。
[0032]本開示の多くの実施形態は、完全に機能している装置に関連して記載しているが、本開示のメカニズムは、様々な形態のプログラム製品(例えば、ソフトウェア)として分配できることが理解されるべきである。例えば、本開示のメカニズムは、電子プロセッサによって読取り可能な情報担持媒体(例えば、処理システム110によって読み取ることができる、非一時的なコンピュータ読取り可能及び/又は記録可能/書込み可能な情報担持媒体)上のソフトウェアプログラムとして実装され分配されてもよい。それに加えて、本開示の実施形態は、分配を実施するのに使用される媒体の特定のタイプとは関係なく等しく当てはまる。非一時的な電子読取り可能な媒体の例としては、様々なディスク、メモリスティック、メモリカード、メモリモジュールなどが挙げられる。電子読取り可能な媒体は、フラッシュ、光学、磁気、ホログラフィ、又は他の任意の記憶技術に基づいてもよい。
[0033]図2は、入力デバイス100の表示デバイス200の一例を示す概略図である。表示デバイス200は、表示パネル230と、ゲート選択論理220と、表示ドライバ210とを含む。様々な実施形態では、ゲートラインはゲート電極と呼ばれることがあり、ソースラインはソース電極と呼ばれることがある。表示ドライバ210は、更新のために表示パネル230のピクセル(及びそれに対応して、サブピクセル)を駆動するように構成され、ゲート選択論理は、更新のためにサブピクセルを活性化させるゲートラインを選択するように構成される。
[0034]表示パネル230は、サブピクセル240と、ゲートライン224と、ソースライン218とを備える。サブピクセル240は、様々なタイプのサブピクセルを含んでもよく、互いにグループ化されてピクセルを形成する。例えば、各ピクセルは、各タイプのサブピクセルを1つ含んでもよい。サブピクセル240は、赤色サブピクセルと、緑色サブピクセルと、青色サブピクセルとを含んでもよい。更に他の実施形態では、サブピクセルは追加のタイプのサブピクセルを含んでもよい。例えば、サブピクセル240は、赤色サブピクセルと、緑色サブピクセルと、青色サブピクセルと、白色サブピクセルとを含んでもよい。一実施形態では、表示パネル230は、2160本のソースラインと2880本のゲートラインとを含んでもよい。別の実施形態では、表示パネル230は、1440本のソースラインと1940本のゲートラインとを含んでもよい。
[0035]1つ以上の実施形態では、ピクセルは複数の行及び/又は列で配設される。ピクセルの行は、ピクセル行及び/又は表示ラインと呼ばれることがある。一実施形態では、ピクセルの各行はピクセルの別の行に対して平行である。更に、第1のピクセル行及びそれに対応するピクセルは、第2のピクセル行及びそれに対応するピクセルに隣接している。1つ以上の実施形態では、各ピクセルは同じ数のサブピクセルを有する。他の実施形態では、少なくとも1つのピクセルは別のピクセルと異なる数のサブピクセルを有する。一実施形態では、ピクセルは、1つを超える行で配設されたサブピクセルで構成されてもよい。
[0036]図3Aは、表示パネル230の部分300Aを示している。図3Aは更に、サブピクセル240、ゲートライン224及びソースライン218の一部分を示している。図示されるように、ゲートライン224はゲートライン224〜224を含み、ソースライン218はソースライン218〜218を含む。更に、サブピクセル240は、赤色サブピクセルR1〜R8と、緑色サブピクセルG1〜G8と、青色サブピクセルB1〜B8とを含む。サブピクセルは、ゲートライン及びソースラインに対応する行及び列へとグループ化される。表示パネル230を更新するため、サブピクセルは、データ信号でゲートラインを駆動し、次に対応するソースラインを駆動することにより、サブピクセルを選択することによって駆動される。
[0037]様々な実施形態では、ソースラインの数を低減することによって、有益には、表示パネル230の表示ドライバ集積回路のコストが減少する。例えば、ソースドライバが表示ドライバ集積回路内に実装されると、ソースラインの数を低減することによって、表示ドライバ集積回路のコストが低減され、結果的に表示デバイスの材料コストも低減される。しかしながら、各サブピクセルが個別にアドレス可能であることを担保する必要がある場合が多く、ソースラインの数が低減された実施形態では、共通する行のサブピクセルが2つ以上のゲートラインに結合される。更に、かかる実施形態では、ゲートラインは、より多数のゲートラインを有する表示デバイスと比較して、増加した選択速度で駆動される。例えば、サブピクセルの行が選択のために2つのゲートライン間で分割された場合、各ゲートラインは、行の各サブピクセルに単一のゲートラインが結合されている従来の表示パネルのゲートラインと同じ速さで二回駆動される。しかしながら、いくつかの表示パネルでは、スイッチングエレクトロニクスはゲートラインの選択速度の増加に対応していない。
[0038]減少した数のソースラインと増加した数のゲートラインとを有する表示パネルは、「デュアルゲート」表示パネルと呼ばれ、ソースラインの数が半分に低減され、ゲートラインの数が二倍になっている。デュアルゲートのサブピクセル構成は、ピクセル1行当たり1つのゲートラインを有する従来の表示パネルと比較して、ゲートラインの数を二倍にし、ソースラインの半分にすることによって、LCDパネルのコストを低減する1つの方法の一例である。更に、デュアルゲート構成では、2つのゲートラインがピクセル行間の全てのチャネルにあり、ソースラインはピクセル列間で共有される。各ソースラインは、表示ドライバ集積回路の対応するソースドライバによって駆動されるので、ソースラインの数を低減することによって、有益には、表示ドライバ集積回路のソースドライバの数も低減されて、表示ドライバ集積回路及びそれに対応する表示デバイスのコストが低減される。
[0039]しかしながら、様々な実施形態では、表示パネルは、デュアルゲート構成で実現された表示パネルが求める活性化速度の増加に対応できない。例えば、縦置きの向きを有する表示パネルは、横置きの向きを有する表示パネルと比較して、より多数のゲートラインを有する。かかる実施形態では、対応するスイッチングエレクトロニクス(例えば、トランジスタ)は、デュアルゲート構成を実現する表示パネルが求めるスイッチング回数の増加に対応していないことがある。更に、低速表示タイプ(例えば、低温多結晶シリコン(LTPS))も、デュアルゲート構成を実現する表示パネルに対応するのに十分な高速での駆動に対応していないことがある。ソースラインを低減し、表示ドライバ集積回路のコストを減少するのに、他のピクセル構成が用いられてもよい。例えば、図2及び図3Aの実施形態によって示されるように、3つのゲートライン及び2つのソースラインが、6つのサブピクセルを更新するのに使用されてもよい。かかる構成は3/2ゲートライン構成と呼ばれることがある。図3Bは、4つのサブピクセルを有するピクセルを更新するのに3つのソースライン及び3つのゲートラインが使用される、代替実施形態を示している。
[0040]部分300Aはサブピクセルの特定のレイアウトを示しているが、サブピクセルは他の構成(例えば、GRB、BGR、RBGなど)であることができる。様々な実施形態では、サブピクセルタイプの配置は表示パネル全体にわたって様々であってもよい。更に、サブピクセルを、赤色、緑色及び青色の代わりに、又はそれらに加えて、色と関連付けることができる。図3Bに示される表示パネル230の300Aでは、ゲートライン選択のタイミングが実行できなくなる量でゲートラインの数を増加させることなく、ソースラインの数が低減される。
[0041]一実施形態では、第1のゲートラインは、第1のタイプの第1のサブピクセルと、第3のタイプの第1のサブピクセルとに結合され、第2のゲートラインは、第2のタイプの第1及び第2のサブピクセルに結合され、第3のゲートラインは、第1のタイプの第2のサブピクセルと、第3のタイプの第2のサブピクセルとに結合される。更に、第1のソースは、第1のタイプの第1及び第2のサブピクセルと、第2のタイプの第1のサブピクセルとに結合され、第2のソースラインは、第2のタイプの第2のサブピクセルと、第3のタイプの第1及び第2のサブピクセルとに結合される。
[0042]図3Aは、デートライン224に結合されたサブピクセルR1、B1、R2及びB2と、ゲートライン224に結合されたサブピクセルG1、G2、G3及びG4と、ゲートライン224に結合されたサブピクセルR3、B3、R4及びB4とを示している。更に、サブピクセルR1、R3及びG1はソースライン218に結合され、サブピクセルB1、B3及びG3はソースライン218に結合され、サブピクセルR2、R4及びG2はソースライン218に結合され、サブピクセルB2、B4及びG4はソースライン218に結合される。更に、サブピクセルR5、B5、R6及びB6はゲートライン224に結合され、サブピクセルG5、G6、G7及びG8はゲートライン224に結合され、サブピクセルR7、B7、R8及びB8はゲートライン224に結合される。それに加えて、図示されるように、サブピクセルR4、R5及びG5はソースライン218に結合され、サブピクセルB5、B7及びG7はソースライン218に結合され、サブピクセルR8、R8及びG6はソースライン218に結合され、サブピクセルB6、B8及びG8はソースライン218に結合される。
[0043]一実施形態では、部分300Aは、ソースラインが異なる列のサブピクセル間で共有されない従来の表示パネルと比較して、ソースラインの数が1/3減少し、ゲートラインの数が50%〜3/2増加した、3/2ピクセル構成を含む。特に、所与の列におけるピクセルの各対は、2つのソースラインと3つのゲートラインに結合される。例えば、ソースライン218及び218とゲートライン224、224及び224とに結合された、ピクセル302及び304を備えるピクセル対306について考察する。ソースライン218は、ピクセル302のサブピクセルR1及びG1の両方と、ピクセル304のサブピクセルR3とに結合される。ソースライン218は、ピクセル302のサブピクセルB1と、ピクセル304のサブピクセルG3及びB3の両方とに結合される。更に、ゲートライン224は、ピクセル302のサブピクセルR1及びB1に結合される。ゲートライン224はピクセル302及び304それぞれのサブピクセルG1及びG3に結合される。ゲートライン224は、ピクセル302、304の対のサブピクセルR3及びB3に結合される。この構成は、所与の列のピクセルの各対に対して、また表示パネル230の各列に対して繰り返される。
[0044]図3Aには図示されないが、サブピクセルは、図2に示されるように、トランジスタ(例えば、薄膜トランジスタ)を介して、対応するゲートライン及びソースラインに結合されてもよい。一実施形態では、各ゲートラインは、トランジスタのゲートに結合されてトランジスタのオンオフを切り替えて、各サブピクセルを選択し、また選択を取り消す。ソースラインは、トランジスタのソースに結合されて、ソースデータ(例えば、電圧信号)を供給する。ソースラインは、1つを超えるソースラインが共通のソースドライバに結合されてもよいようにして、グループ化され、マルチプレクサに結合されてもよい。例えば、共通のタイプのサブピクセルを駆動するように構成された2つ以上のソースラインが、マルチプレクサ及び共通のソースドライバに結合されてもよい。
[0045]図3Bは、ピクセル308及び310を含むピクセル対312を有する部分300Bを示している。図3Aの実施形態と比較して、図3Bのピクセルは、赤色サブピクセル、緑色サブピクセル、青色サブピクセル及び白色サブピクセルという4つのサブピクセルタイプを含む。他の実施形態では、白色サブピクセルの代わりに、第2の緑色サブピクセル又は黄色サブピクセルが各ピクセル内に含まれてもよい。
[0046]図示される実施形態では、ピクセル308は、ソースライン218、218及び218と、ゲートライン224及び224とに結合される。ピクセル310は、ソースライン218、218及び218と、ゲートライン224及び224とに結合される。更に、ピクセル308はサブピクセルR1、G1、B1及びW1を含み、ピクセル310はサブピクセルR3、G3、B2及びW2を含む。サブピクセルR1、R3及びG1はソースライン218に結合され、B1、B2及びG3はソースライン218に結合され、W1及びW2はソースライン218に結合される。それに加えて、サブピクセルR1、B1及びW1はゲートライン224に結合され、サブピクセルG1及びG3はゲートライン224に結合され、サブピクセルR、B及びWはゲートライン224に結合される。
[0047]ゲート選択論理220は、ゲートライン224に結合され、ゲート選択電圧でゲートラインを駆動して、表示更新のためにサブピクセルを選択するように構成される。一実施形態では、ゲート選択論理220は、表示更新のためにゲートライン及び対応するサブピクセルを選択するのに、ゲート高電圧(Vgh)を駆動し、更新のためにゲートライン及び対応するサブピクセルの選択を取り消すのに、低高電圧(Vgl)を駆動するように構成される。VghはVglよりも高電圧であってもよい。一実施形態では、Vghは15ボルトであってもよく、Vglは−5ボルトであってもよい。他の実施形態では、他の電圧が使用されてもよい。
[0048]一実施形態では、ゲート選択論理220は、更新のために一度に単一のゲートラインを活性化する。他の実施形態では、ゲート選択論理220は、一度に更に2つのゲートラインを同時に活性化する。更に、ゲート選択論理220は、1つのゲートラインが、第2のゲートラインが活性化される時間と少なくとも部分的に重なり合う期間の間に活性化されるようにして、一度に2つを超えるゲートラインを活性化するように構成されてもよい。例えば、第1のゲートラインは第1の期間の間に活性化されてもよく、第2のゲートラインは第2の期間の間に活性化されてもよく、第3のゲートラインは第3の期間の間、活性であってもよい。第1、第2及び第3の期間は、持続時間が実質的に等しくてもよいが、異なる時間に開始される。具体的には、第1のゲートラインは第2のゲートラインの前に活性化されてもよく、第2のゲートラインは第3のゲートラインの前に活性化されてもよい。各ゲートラインは、少なくとも部分的に重なり合う期間の間に活性化されてもよい。かかる実施形態は、サブピクセル回路が選択電圧に低速で応答し、「パイプライン方式」と呼ばれることがある、ディスプレイで使用されてもよい。例えば、サブピクセルに結合されたトランジスタが低速でオンになる(活性化する)表示パネルでは、ゲートラインは、対応するサブピクセルが更新される前に対応するトランジスタを駆動し始めるので、トランジスタは、サブピクセルの更新が予定されている時間までにそれらのターンオン電圧に達することができる。
[0049]表示ドライバ210は、ソースライン218に結合され、ソースドライバ212を備える。一実施形態では、表示ドライバ210はまた、制御論理214を含んでもよい。図示されないが、表示ドライバ210は更に、1つ以上のメモリ素子と追加の回路とを含んでもよい。
[0050]表示ドライバ210のソースドライバ212は、ソースライン218を介してサブピクセルを駆動するように構成される。各ソースドライバはソースラインのそれぞれ1つに結合されてもよく、又は各ソースドライバはマルチプレクサを通して複数のソースラインに結合されてもよい。一実施形態では、ソースドライバ212は、ソースライン上のソースデータを駆動して、サブピクセルを更新するように構成される。各ソースドライバは、電圧をソースライン上へと駆動するように構成された回路を備えてもよい。一実施形態では、ソースドライバは、1つ以上の増幅器とマルチプレクサとを備える。ソースドライバは、共通電圧電極(図示なし)上の共通電圧を参照して、特定の電圧までサブピクセルを荷電するため、ソースデータ信号をサブピクセル上へと駆動するように構成されてもよい。各ソースドライバは、ソースラインの別々の1つに結合され、ソースラインに結合されたサブピクセルを更新するように構成される。
[0051]表示ドライバ210はまた、通信経路250を介してゲート選択論理220と通信するように構成された、制御論理214を含む。一実施形態では、制御論理214は、表示更新のためにゲートラインの活性化をいつ始めるかの指示をゲート選択論理220に提供するように構成される。更に、1つ以上の実施形態では、制御論理214は、クロック信号をゲート選択論理220に提供するように構成される。更に他の実施形態では、制御論理214は、ゲートラインの選択を一時停止する、ゲートラインの選択を再開する及び/又はどのゲートラインを選択するかの、1つ以上の制御信号を提供してもよい。
[0052]表示ドライバ210は、外部コンピューティングデバイス(例えば、ホストデバイス、タイミングコントローラなど)に通信可能に結合されてもよい。表示ドライバ210は、外部コンピューティングデバイスから表示データを受信し、表示データを処理してサブピクセルを駆動してもよい。更に、表示ドライバ210は、処理システム110の一部であるか、又は処理システム110とは別個であってもよい。様々な実施形態では、表示ドライバ210は、単一の集積回路の一部、又は複数の集積回路の一部である。
[0053]表示ドライバ210は、表示データに基づいて対応するサブピクセルを更新するのに、各ソースライン上へと駆動されるソースデータを決定するように構成されてもよい。更に、ソースラインはそれぞれ、サブピクセルの各行内の複数のサブピクセルに結合されるので、表示ドライバ210は、各ソースライン上で駆動するソースデータを決定するため、ゲートラインを活性化又は選択するのにゲート選択論理220に使用されるタイミングを使用してもよい。
[0054]図2及び図3Aを更に参照して、一実施形態では、ゲート選択論理220はゲートライン224を活性化して、更新のためにサブピクセルR1、R2、B1及びB2を選択する。ソースドライバ212の第1のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルR1を更新し、ソースデータでソースライン218を駆動してサブピクセルB1を更新し、ソースデータでソースライン218を駆動してサブピクセルR2を更新し、ソースデータでソースライン218を駆動してサブピクセルB2を更新する。一実施形態では、ソースデータは、各サブピクセル上で駆動される電圧レベルに対応する。電圧レベルは、各サブピクセルと共通電圧電極上の共通電圧との間の電圧差を設定し、対応する液晶材料の性質を規定してもよい。各サブピクセルと共通電圧電極との間の電圧差を変動させることによって、各サブピクセルの明るさと、対応する各ピクセルの色とが決定されてもよい。
[0055]ゲートライン224は、ゲートライン224の後に活性化されて、更新のためにサブピクセルG1、G2、G3及びG4を選択してもよい。したがって、ソースライン218〜218に結合されたソースドライバは、対応するソースデータを用いて駆動されて、これらのサブピクセルを更新する。具体的には、ソースライン218はサブピクセルG1を更新するのに駆動され、ソースライン218はサブピクセルG3を更新するのに駆動され、ソースライン218はサブピクセルG2を更新するのに駆動され、ソースライン218はサブピクセルG4を更新するのに駆動される。図示されるように、サブピクセルG1〜G4はそれぞれ、もう1つのタイプのサブピクセルとソースラインを共有する。例えば、サブピクセルG1及びサブピクセルR1は共通のソースラインに結合される。更に、ゲートライン224は、更新のためにサブピクセルR3、R4、B3及びB4を選択するのに活性化される。ソースライン218〜218に結合されたソースドライバは、ソースデータを用いて対応する各ソースラインを駆動して、選択されたサブピクセルを更新する。一実施形態では、第1のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルR3を更新し、第2のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルB3を更新し、第3のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルR4を更新し、第4のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルB4を更新する。図からわかるように、2行のサブピクセル(例えば、表示ライン)を更新するのに、3つの異なるゲートラインが活性化される。
[0056]図3Bを参照して、ゲート選択論理220はゲートライン224を活性化して、更新のためにサブピクセルR1、R2、B1及びW1を選択する。ソースドライバ212の第1のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルR1を更新し、ソースデータでソースライン218を駆動してサブピクセルB1を更新し、ソースデータでソースライン218を駆動してサブピクセルW1を更新する。
[0057]ゲートライン224は、ゲートライン224の後に活性化されて、更新のためにサブピクセルG1及びG2を選択してもよい。したがって、ソースライン218〜218に結合されたソースドライバは、対応するソースデータを用いて駆動されて、これらのサブピクセルを更新する。具体的には、ソースライン218はサブピクセルG1を更新するのに駆動され、ソースライン218はサブピクセルG3を更新するのに駆動される。例えば、サブピクセルG1及びサブピクセルR1は共通のソースラインに結合される。更に、ゲートライン224は、更新のためにサブピクセルR3、R4、B3及びB4を選択するのに活性化される。ソースライン218〜218に結合されたソースドライバは、ソースデータを用いて対応する各ソースラインを駆動して、選択されたサブピクセルを更新する。一実施形態では、第1のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルR3を更新し、第2のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルB2を更新し、第3のソースドライバは、ソースデータでソースライン218を駆動してサブピクセルW1を更新する。図からわかるように、2行のサブピクセル(例えば、表示ライン)を更新するのに、3つの異なるゲートラインが活性化される。
[0058]図4は、一実施形態によるサブピクセル回路構造400の概略図である。回路構造400は、トランジスタMと、コンデンサCと、サブピクセル402とを含む。トランジスタMは、ゲートラインGxに結合されたゲートと、ソースラインSxに結合されたソースと、サブピクセル402に結合されたドレインとを有する電界効果トランジスタ(FET)である。コンデンサC及びサブピクセル402は、トランジスタMのドレインと電極(Vcom)との間に結合される。一実施形態では、容量性感知デバイスのためのルーティングトレースTxを、Vcom電極に結合することができる。別の実施形態では、タッチセンサラインTxを専用センサ電極(図示なし)に結合することができる。
[0059]図5によって示されるように、ソースラインの数を低減することによって、表示パネル内のソースラインがない区域が作られる。1つ以上の実施形態では、感知デバイスのためのルーティングトレースがこれらの区域内に配設されてもよい。これらの区域はソースラインから離隔されているので、ソースラインとルーティングトレースとの間の容量結合が最小限に抑えられてもよい。いくつかの実施形態では、ルーティングトレースは、ソースラインがない区域それぞれの中に配設されてもよい。他の実施形態では、ルーティングトレースは、ソースラインがない区域の一部分のみに配設される。更に、ルーティングトレースは、表示パネルのブラックマスク層のブラックマスクチャネルの下方に配設され、それと整列されてもよい。ルーティングトレースを対応するブラックマスクチャネルの下方に配設することによって、ルーティングトレースはユーザから隠され、ディスプレイに対して起こり得る悪影響が少なくとも最小限に抑えられる。
[0060]様々な実施形態では、ルーティングトレース510は、ソースラインがないサブピクセル間の区域でルーティングされてもよい。図示されないが、各ルーティングトレースはセンサ電極に結合されてもよい。更に、各ルーティングトレースは表示パネル230全体にわたって同様の距離に広がるものとして示されているが、他の実施形態では、1つ以上のルーティングトレースは、表示パネル230全体にわたって異なる距離に広がってもよい。
[0061]表示ドライバ210はルーティングトレース510に結合されてもよい。図示される実施形態では、表示ドライバ210は、ルーティングトレース510上へと感知信号を駆動して、センサ電極を駆動するように構成されたセンサ回路516を含む。更に、4つのルーティングトレースのみが示されているが、様々な実施形態では、4つを超えるルーティングトレースが含まれてもよい。いくつかの実施形態では、ルーティングトレースの数はセンサ電極(図示なし)の数に等しくてもよい。例えば、ルーティングトレースの数は数百であってもよい。
[0062]様々な実施形態では、センサ回路516は表示ドライバ210と別個であってもよい。かかる実施形態では、センサ回路516は、ソースドライバ212とは別個の集積回路内に含まれてもよい。更に、センサ回路516は、処理システム110、又は外部コンピューティングデバイスの別の処理システムに含まれてもよい。
[0063]図6は、いくつかの実施形態によれば、パターンと関連付けられた感知領域120内で感知するように構成された、感知電極620の例示的なパターンの一部分を示している。各感知電極620は、上述した感知素子の1つ以上を含んでもよい。例証及び説明を明瞭にするため、図6は、単純な長方形のパターンでセンサ電極を表しており、他の様々な構成要素は示していない。一実施形態では、各センサ電極は感知領域全体にわたる距離に広がる。更に、センサ電極は、共通の層上に配設されてもよく、又は1つ以上のセンサ電極が第1の層上に配設されてもよく、1つ以上のセンサ電極が第2の層上に配設されてもよい。一実施形態では、第1の複数のセンサ電極は第2の複数のセンサ電極と重なり合う。
[0064]様々な実施形態では、個々のセンサ電極620それぞれ、又は複数のセンサ電極620は、局所的容量の区域を形成する(容量結合)。局所的容量の区域は、第1の動作モードでは、個々のセンサ電極と接地との間に、第2の動作モードでは、送信機として使用されるセンサ電極の群と受信機電極との間に形成されてもよい。容量結合は、センサ電極620と関連付けられた感知領域120にある1つ以上の入力オブジェクトの近接性及び運動に伴って変化し、したがって、入力デバイスの感知領域120にある入力オブジェクトの存在のインジケータとして使用されてもよい。
[0065]例示的なパターンは、共通の面内においてX列及びY行で配置されたセンサ電極のアレイを含み、X及びYは正の整数であるが、X及びYのうち1つはゼロであってもよい。センサ電極620のパターンは、極性配列、繰返しパターン、非繰返しパターン、不均一配列、単一の行若しくは列、又は他の好適な構成など、他の構成を有する複数のセンサ電極620を備えてもよいことが想起される。更に、以下でより詳細に考察するように、センサ電極620は、円形、長方形、菱形、星形、正方形、非凸状、凸状、非凹状、凹状など、任意の形状であってもよい。ここで示されるように、センサ電極620は、センサ回路516を備える表示ドライバ210に結合される。他の実施形態では、センサ回路516は、表示ドライバ210と別個であって、センサ電極と結合されてもよい。各センサ電極は複数のサブピクセルと重なり合ってもよい。
[0066]各センサ電極は、ルーティングトレース510のそれぞれ1つで表示ドライバ210に結合される。ルーティングトレース510は、センサ電極620の下方の層上に配設されてもよい。例えば、ルーティングトレース510は、表示パネル230の金属層内に配設されてもよい。金属層は、ソースライン218と同じ金属層、又はソースライン218とは異なる金属層であってもよい。一実施形態では、上述したように、ルーティングトレースは、表示パネル230のサブピクセルの間に配設され、表示パネルのブラックマスクと整列されてもよい。各センサ電極は、ビア(例えば、ビア630)を通してルーティングトレースのそれぞれ1つと結合されてもよい。各センサ電極をルーティングトレースと結合する、単一のビアのみが示されているが、他の実施形態では、複数のビアが用いられてもよい。更に、ビアは、各センサ電極内に同様の位置で配設されてもよい。
[0067]第1の動作モードでは、センサ電極620内の少なくとも1つのセンサ電極が、絶対容量測定技術によって入力オブジェクトの存在を検出するのに利用されてもよい。センサ回路516は、変調信号(即ち、容量性感知信号)でルーティングトレース510を使用してセンサ電極を駆動し、変調信号に基づいて、センサ電極と入力オブジェクト(例えば、自由空間若しくは接地)との間の容量を測定し、それを利用して入力オブジェクトの位置を判断するように構成される。
[0068]センサ電極620の様々な電極は、一般的に、他のセンサ電極620の電極からオーム絶縁される。つまり、1つ以上の絶縁体が、センサ電極を分離し、それらが互いに対して電気的に短絡するのを防ぐ。
[0069]第2の動作モードでは、センサ電極620内のセンサ電極は、トランスキャパシタンス感知技術によって入力オブジェクトの存在を検出するのに利用される。つまり、センサ回路516は、送信機信号で少なくとも1つのセンサ電極を駆動し、他のセンサ電極の1つ以上を使用して、送信機信号に対応する効果を含む、結果として得られる信号を受信する。結果として得られる信号は、入力オブジェクトの位置を判断するのに利用される。
[0070]センサ電極620を備える入力デバイス100は、上述したモードのうち任意の1つで動作するように構成されてもよい。入力デバイス100はまた、上述したモードのうち任意の2つ以上の間で切り替わるように構成されてもよい。
[0071]いくつかの実施形態では、センサ電極620は、これらの容量結合を判断するのに「スキャン」される。つまり、一実施形態では、センサ電極の1つ以上が駆動されて送信機信号を送信する。送信機は、一度に1つの送信機電極が送信するように、又は複数の送信機電極が同時に送信するように操作されてもよい。複数の送信機電極が同時に送信する場合、複数の送信機電極は、同じ送信機信号を送信し、事実上大きい送信機電極を有効に生成してもよい。あるいは、複数の送信機電極は異なる送信機信号を送信してもよい。例えば、複数の送信機電極は、1つ以上のコーディングスキームにしたがって異なる送信機信号を送信して、受信機電極の結果として得られる信号に対するそれらの組み合わされた効果を独立して判断できるようにしてもよい。
[0072]受信機センサ電極として構成されたセンサ電極は、単独で又は複合的に、結果として得られる信号を獲得するように操作されてもよい。結果として得られる信号は、センサ電極620における容量結合の測定を判断するのに使用されてもよい。
[0073]他の実施形態では、これらの容量結合を判断する「スキャニング」は、変調信号を用いた駆動と、センサ電極の1つ以上の絶対容量の測定を含む。別の実施形態では、センサ電極は、変調信号が複数のセンサ電極620のセンサ電極上で同時に駆動されるように操作されてもよい。かかる実施形態では、絶対容量測定値は、1つ以上のセンサ電極それぞれから同時に得られてもよい。一実施形態では、センサ回路516は、複数のセンサ電極620のセンサ電極を同時に駆動し、同じ感知サイクルでセンサ電極620それぞれに対する絶対容量測定値を測定する。様々な実施形態では、センサ回路516は、センサ電極の一部分で選択的に駆動し受信するように構成されてもよい。例えば、センサ電極は、非限定的に、ホストプロセッサで稼動しているアプリケーション、入力デバイスの状態、感知デバイスの動作モード及び入力デバイスの判断された位置に基づいて選択されてもよい。
[0074]センサ電極620からの一連の測定値は、容量性画像の各ピクセルが上述したような容量結合を表す、容量性画像(容量性フレーム)を形成する。複数の容量性画像が複数の期間にわたって獲得されてもよく、それらの差は感知領域の入力に関する情報を引き出すのに使用される。例えば、連続する期間にわたって獲得された連続する容量性画像を使用して、感知領域に入る、そこから出る、またその中の1つ以上の入力オブジェクトの動きを追跡することができる。
[0075]いくつかの実施形態では、センサ電極620におけるセンサ電極の1つ以上は、表示パネル(例えば、表示パネル230)の表示を更新するのに使用される、1つ以上の表示電極を含む。1つ以上の実施形態では、表示電極は、Vcom電極(共通電極)、ソース駆動ライン、ゲートライン、アノード電極若しくはカソード電極、又は他の任意の表示素子の1つ以上のセグメントを備える。これらの表示電極は、適切な表示画面基板上に配設されてもよい。例えば、電極は、透明基板(ガラス基板、TFTガラス、若しくは他の任意の透明材料)上、いくつかの表示画面内(例えば、In Plane Switching(IPS)若しくはPlane to Line Switching(PLS)、有機発光ダイオード(OLED))、いくつかの表示画面の色フィルタガラスの底面上(例えば、Patterned Vertical Alignment(PVA)若しくはMulti−domain Vertical Alignment(MVA))、放射層の上(OLED)などに配設されてもよい。かかる実施形態では、センサ及び表示電極の両方として使用される電極は、複数の機能を実施するので、組み合わせ電極と呼ぶこともできる。
[0076]一実施形態では、センサ回路516は、入力感知が望ましい期間の間、送信機信号又は変調信号を感知電極上へと駆動し、結果として得られる信号を感知電極で受信するように構成された回路を含む。一実施形態では、センサ回路516は、入力感知が望ましい期間の間、送信機信号を感知電極上へと駆動するように構成された、回路を含む送信機モジュールを含む。送信機信号は、一般に変調され、入力感知に割り当てられた期間にわたって1つ以上のバーストを含む。送信機信号は、感知領域にある入力オブジェクトのより堅牢な位置情報を得るように変更されてもよい、振幅、周波数及び電圧を有してもよい。絶対容量感知で使用される変調信号は、トランスキャパシタンス感知で使用される送信機信号と同じであるか、又はそれとは異なってもよい。センサ回路516は、センサ電極620におけるセンサ電極の1つ以上に選択的に結合されてもよい。例えば、センサ回路516は、センサ電極の選択部分に結合され、絶対容量又はトランスキャパシタンス感知モードのどちらかで動作してもよい。別の例では、センサ回路516は、絶対感知モードで動作しているとき、トランスキャパシタンスモードで動作しているときとは異なるセンサ電極に結合されてもよい。
[0077]様々な実施形態では、センサ回路516は、入力感知が望ましい期間の間、送信機信号に対応する効果を含む感知電極で、結果として得られる信号を受信するように構成された、受信機回路を含んでもよい。1つ以上の実施形態では、受信機回路は、変調信号を第1のセンサ電極上へと駆動し、変調信号に対応する、結果として得られる信号を受信して、センサ電極の絶対容量の変化を判断するように構成される。受信機回路は、感知領域120における入力オブジェクトの位置を判断してもよく、あるいは感知領域120における入力オブジェクトの位置を判断するため、結果として得られる信号を示す情報を含む信号を別のモジュール又はプロセッサに、例えば、表示ドライバ210のデターミナ、又は別の処理システム(例えば、処理システム110)、又は電子デバイスのプロセッサ(即ち、ホストプロセッサ)に提供してもよい。1つ以上の実施形態では、受信機回路は複数の受信機を備え、各受信機はアナログフロントエンド(AFE)であってもよい。
[0078]本明細書に記述した実施形態及び実施例は、本発明の技術にしたがった実施形態及びその特定の適用例を説明し、それによって当業者が本開示を作成し使用できるようにするために提示したものである。しかしながら、当業者であれば、上述の説明及び実施例は単に例証及び例示の目的で提示したものであることを認識するであろう。記述したような説明は、網羅的であること、又は開示される正確な形態に本開示を限定することを意図したものではない。
100 入力デバイス
110 処理システム
120 感知領域
130 ボタン
140 入力オブジェクト
200 表示デバイス
210 表示ドライバ
212 ソースドライバ
214 制御論理
218 ソースライン
220 ゲート選択論理
224 ゲートライン
230 表示パネル
240 サブピクセル
302 ピクセル
304 ピクセル
306 ピクセル対
308 ピクセル
310 ピクセル
312 ピクセル対

Claims (20)

  1. 複数のソースラインと、
    前記複数のソースラインに垂直に配設された複数のゲートラインと、
    複数の行で配設され、複数のサブピクセルを含む複数のピクセルと、を備え、
    前記複数のピクセルの第1の対は、前記複数のソースラインのうち少なくとも2つのソースライン及び前記複数のゲートラインのうち3つのゲートラインに接続され、
    前記第1の対は、前記行のうち第1の行内に配設された第1のピクセルと、前記第1の行に隣接した前記行のうち第2の行に沿って配設された第2のピクセルと、を備える表示パネル。
  2. 前記第1の対は前記ソースラインのうち第3のソースラインに更に結合される、請求項1に記載の表示パネル。
  3. 前記ピクセルのうち前記第1のピクセルは、第1のタイプの第1のサブピクセルと、第2のタイプの第1のサブピクセルと、第3のタイプの第1のサブピクセルとを含み、
    前記ピクセルのうち前記第2のピクセルは、前記第1のタイプの第2のサブピクセルと、前記第2のタイプの第2のサブピクセルと、前記第3のタイプの第2のサブピクセルとを含み、
    前記複数のゲートラインのうち第1のゲートラインは、前記第1のタイプの前記第1のサブピクセル及び前記第3のタイプの前記第1のサブピクセルに結合され、
    前記複数のゲートラインのうち第2のゲートラインは、前記第2のタイプの前記第1のサブピクセル及び前記第2のタイプの前記第2のサブピクセルに結合され、
    前記複数のゲートラインのうち第3のゲートラインは、前記第1のタイプの前記第2のサブピクセル及び前記第3のタイプのサブピクセルのうち前記第2のサブピクセルに結合される、請求項1に記載の表示パネル。
  4. 前記複数のソースラインのうち第1のソースラインは、前記第1のタイプの前記第1のサブピクセル、前記第1のタイプの前記第2のサブピクセル及び前記第2のタイプの前記第1のサブピクセルに結合され、
    前記複数のソースラインのうち第2のソースラインは、前記第2のタイプの前記第2のサブピクセル、前記第3のタイプの前記第1のサブピクセル及び前記第3のタイプの前記第2のサブピクセルに結合される、請求項3に記載の表示パネル。
  5. 前記第1のピクセルは、第4のタイプの第1のサブピクセルを更に含み、
    前記第2のピクセルは、前記第4のタイプの第2のピクセルを更に含み、
    前記第4のタイプの前記第1のサブピクセルは、前記第1のゲートライン及び前記複数のソースラインのうち第3のソースラインに結合され、
    前記第4のタイプの前記第2のサブピクセルは、前記第2のゲートライン及び前記第3のソースラインに結合される、請求項4に記載の表示パネル。
  6. 前記複数のピクセルの第2の対は、前記3つのゲートライン及び前記ソースラインのうち第2の2つのソースラインに結合される、請求項1に記載の表示パネル。
  7. 前記複数のピクセルの第3の対は、前記複数のゲートラインのうち第2の3つのゲートライン及び前記少なくとも2つのソースラインに結合される、請求項1に記載の表示パネル。
  8. 前記複数のゲートラインに結合され、前記複数のゲートラインを駆動して前記ピクセルを更新するように構成された、ゲートライン制御論理と、
    前記複数のソースラインに結合され、前記複数のソースラインを駆動して前記ピクセルを更新するように構成された、表示ドライバと、を更に備える、請求項1に記載の表示パネル。
  9. 複数のセンサ電極と、
    前記複数のセンサ電極に結合された複数のルーティングトレースと、を更に備え、
    前記複数のルーティングトレースのうち第1のルーティングトレースが前記ソースラインのうち2つのソースライン間に配設される、請求項1に記載の表示パネル。
  10. 前記複数のルーティングトレースがそれぞれブラックマスク層の下方に配設される、請求項9に記載の表示パネル。
  11. 表示デバイス用の表示ドライバであって、
    複数のピクセルを駆動するように構成された複数のソースドライバを備え、
    前記複数のソースドライバは、
    複数のソースラインのうち第1のソースラインを駆動して、前記複数のピクセルのうち第1のピクセル対を更新するように構成された第1のソースドライバと、
    複数のソースラインのうち第2のソースラインを駆動して、前記第1のピクセル対を更新するように構成された第2のソースドライバと、を備え、
    前記第1のピクセル対は、複数のゲートラインのうち第1のゲートライン、第2のゲートライン及び第3のゲートラインに結合される、表示ドライバ。
  12. 複数のソースドライバは、第3のソースラインを駆動して前記第1のピクセル対を更新するように構成された第3のソースドライバを更に備える、請求項11に記載の表示ドライバ。
  13. 前記第1のソースドライバは、前記第1のソースラインを駆動して、前記複数のピクセルのうち第2のピクセル対を更新するように更に構成され、
    前記第2のソースドライバは、前記第2のソースラインを駆動して前記第2のピクセル対を更新するように更に構成され、
    前記第2のピクセル対が、前記複数のゲートラインのうち第4のゲートライン、第5のゲートライン及び第6のゲートラインに結合される、請求項11に記載の表示ドライバ。
  14. 前記複数のソースドライバは、
    前記複数のソースラインのうち第4のソースラインを駆動して、前記複数のピクセルのうち第3のピクセル対を更新するように構成された第4のソースドライバと、
    前記複数のソースラインのうち第5のソースラインを駆動して、前記第3のピクセル対を更新するように構成された第5のソースドライバと、を更に備える、請求項11に記載の表示ドライバ。
  15. 容量感知のために複数のセンサ電極を駆動するように構成されたセンサ回路を更に備える、請求項11に記載の表示ドライバ。
  16. 表示パネルと、
    表示ドライバと、を備え、
    前記表示パネルは、
    複数のソースラインと、
    複数のゲートラインと、
    複数の行で配設され、複数のサブピクセルを含む複数のピクセルと、を備え、
    前記複数のピクセルのうち第1のピクセル対は、前記複数のソースラインのうち第1及び第2のピクセル対と、前記複数のゲートラインのうち第1、第2及び第3のゲートラインとに結合され、
    前記表示ドライバは、
    複数のソースドライバを備え、
    前記複数のソースドライバは、
    前記第1のソースラインを駆動して前記第1のピクセル対を更新するように構成された第1のソースドライバと、
    前記ソースラインのうち前記第2のソースラインを駆動して前記第1のピクセル対を更新するように構成された第2のソースドライバと、を備える、表示デバイス。
  17. 前記表示デバイスは、前記複数のゲートラインに結合されたゲートライン選択論理を更に備え、
    前記ゲートライン選択論理は、
    前記第1のゲートラインを駆動して、前記第1のピクセル対のうち第1のピクセルの第1のサブピクセル及び第2のサブピクセルを選択し、
    前記第2のゲートラインを駆動して、前記第1のピクセル対のうち第2のピクセルの第1のサブピクセル及び第2のサブピクセルを選択し、
    前記第3のゲートラインを駆動して、前記第1のピクセルの第3のサブピクセル及び前記第2のピクセルの第3のサブピクセルを選択する、請求項16に記載の表示デバイス。
  18. 前記第1のピクセル対は、前記複数のソースラインのうち第3のソースラインに更に結合され、
    前記表示ドライバは、前記第3のソースラインを駆動して前記第1のピクセル対を更新するように構成された第3のソースドライバを更に備える、請求項16に記載の表示デバイス。
  19. 前記複数のピクセルの第2のピクセル対は、前記第1及び第2のソースラインと、前記複数のゲートラインのうち第4、第5及び第6のゲートラインと、に結合される、請求項16に記載の表示デバイス。
  20. 容量感知及び表示更新のために構成された少なくとも1つの表示電極をそれぞれ備える、複数のセンサ電極と、
    前記複数のセンサ電極に結合され、前記複数のソースラインのうちのソースライン間に配設された、複数のルーティングトレースと、
    前記複数のルーティングトレースに結合され、容量感知のために前記複数のセンサ電極を駆動するように構成された、センサ回路と、を更に備える、請求項16に記載の表示デバイス。
JP2018043826A 2017-03-13 2018-03-12 低減されたソースラインを備える表示パネル Pending JP2018156076A (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201762470648P 2017-03-13 2017-03-13
US62/470,648 2017-03-13
US15/916,030 US10504463B2 (en) 2017-03-13 2018-03-08 Display panel with reduced source lines
US15/916,030 2018-03-08

Publications (1)

Publication Number Publication Date
JP2018156076A true JP2018156076A (ja) 2018-10-04

Family

ID=63444922

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018043826A Pending JP2018156076A (ja) 2017-03-13 2018-03-12 低減されたソースラインを備える表示パネル

Country Status (3)

Country Link
US (1) US10504463B2 (ja)
JP (1) JP2018156076A (ja)
CN (1) CN108573672B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110992905A (zh) * 2019-11-12 2020-04-10 信利(仁寿)高端显示科技有限公司 一种双栅极tft面板及其快检电路和快检方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6700496B2 (ja) * 2017-10-03 2020-05-27 株式会社ワコム ペンが送信したペン信号を検出するためのセンサパネル
KR102379846B1 (ko) * 2017-12-13 2022-03-29 후지필름 가부시키가이샤 도전성 부재, 터치 패널 및 표시 장치
US10984697B2 (en) * 2019-01-31 2021-04-20 Novatek Microelectronics Corp. Driving apparatus of display panel and operation method thereof
US11594200B2 (en) 2019-01-31 2023-02-28 Novatek Microelectronics Corp. Driving apparatus of display panel and operation method thereof
CN110136625A (zh) 2019-05-17 2019-08-16 京东方科技集团股份有限公司 显示面板和显示装置
CN115202506B (zh) * 2022-06-24 2026-01-23 京东方科技集团股份有限公司 触控显示模组及显示装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007188089A (ja) * 2006-01-13 2007-07-26 Samsung Electronics Co Ltd 液晶表示装置
JP2009540375A (ja) * 2006-06-09 2009-11-19 アップル インコーポレイテッド タッチ・スクリーン液晶ディスプレイ
JP2014098780A (ja) * 2012-11-14 2014-05-29 Toppan Printing Co Ltd カラーフィルタおよび平面型カラー表示装置
US20150042600A1 (en) * 2013-08-07 2015-02-12 Synaptics Incorporated Capacitive sensing using a matrix electrode pattern
JP2016224935A (ja) * 2015-05-27 2016-12-28 株式会社半導体エネルギー研究所 タッチパネル

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100913303B1 (ko) * 2003-05-06 2009-08-26 삼성전자주식회사 액정표시장치
US8760412B2 (en) 2009-02-02 2014-06-24 Apple Inc. Dual configuration for display data lines
US9259904B2 (en) * 2011-10-20 2016-02-16 Apple Inc. Opaque thin film passivation
KR101480315B1 (ko) 2012-08-16 2015-01-08 엘지디스플레이 주식회사 터치스크린 일체형 표시장치 및 그 구동 방법
CN102955637B (zh) 2012-11-02 2015-09-09 北京京东方光电科技有限公司 一种电容式内嵌触摸屏、其驱动方法及显示装置
KR20140058252A (ko) * 2012-11-06 2014-05-14 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
JP6154305B2 (ja) * 2013-01-23 2017-06-28 株式会社ジャパンディスプレイ 表示装置及び電子機器
US20150091842A1 (en) 2013-09-30 2015-04-02 Synaptics Incorporated Matrix sensor for image touch sensing
US9543023B2 (en) 2015-01-23 2017-01-10 Sandisk Technologies Llc Partial block erase for block programming in non-volatile memory

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007188089A (ja) * 2006-01-13 2007-07-26 Samsung Electronics Co Ltd 液晶表示装置
JP2009540375A (ja) * 2006-06-09 2009-11-19 アップル インコーポレイテッド タッチ・スクリーン液晶ディスプレイ
JP2014098780A (ja) * 2012-11-14 2014-05-29 Toppan Printing Co Ltd カラーフィルタおよび平面型カラー表示装置
US20150042600A1 (en) * 2013-08-07 2015-02-12 Synaptics Incorporated Capacitive sensing using a matrix electrode pattern
JP2016224935A (ja) * 2015-05-27 2016-12-28 株式会社半導体エネルギー研究所 タッチパネル

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110992905A (zh) * 2019-11-12 2020-04-10 信利(仁寿)高端显示科技有限公司 一种双栅极tft面板及其快检电路和快检方法

Also Published As

Publication number Publication date
CN108573672B (zh) 2023-05-02
US10504463B2 (en) 2019-12-10
CN108573672A (zh) 2018-09-25
US20180261171A1 (en) 2018-09-13

Similar Documents

Publication Publication Date Title
US10073550B2 (en) Concurrent input sensing and display updating
KR102325176B1 (ko) 감소된 기생 커패시턴스를 위한 변조된 전력 공급부
US9678599B2 (en) Acquiring multiple capacitive partial profiles for interleaved capacitive sensing
JP6484227B2 (ja) 静電容量感知デバイスのための多重センサタッチ統合表示ドライバ構成
US9007343B1 (en) Display guarding techniques
CN108573672B (zh) 具有减少的源极线的显示面板
US9448675B2 (en) Input sensing using a gate select line of a display device
CN106133656B (zh) 显示噪声消除
US9372584B2 (en) Mitigating electrode interference in an integrated input device
US10133419B2 (en) Flexible processing module for different integrated touch and display configurations
US9367189B2 (en) Compensating for source line interference
US20170090615A1 (en) Two-dimensional absolute capacitance sensing using electrode guarding techniques
US10394391B2 (en) System and method for reducing display artifacts
US20140002410A1 (en) Fully addressable transmitter electrode control
US10592022B2 (en) Display device with an integrated sensing device having multiple gate driver circuits
US9971463B2 (en) Row-based sensing on matrix pad sensors
US11635858B2 (en) Excitation schemes for an input device
US9298309B2 (en) Source driver touch transmitter in parallel with display drive

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180529

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180723

AA79 Non-delivery of priority document

Free format text: JAPANESE INTERMEDIATE CODE: A24379

Effective date: 20180723

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20180730

RD03 Notification of appointment of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7423

Effective date: 20190823

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20210224

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20211228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20220126

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20220824