JP2018031662A - 模擬目標発生装置及び方法 - Google Patents
模擬目標発生装置及び方法 Download PDFInfo
- Publication number
- JP2018031662A JP2018031662A JP2016163843A JP2016163843A JP2018031662A JP 2018031662 A JP2018031662 A JP 2018031662A JP 2016163843 A JP2016163843 A JP 2016163843A JP 2016163843 A JP2016163843 A JP 2016163843A JP 2018031662 A JP2018031662 A JP 2018031662A
- Authority
- JP
- Japan
- Prior art keywords
- waveform data
- phase
- waveform
- output
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Radar Systems Or Details Thereof (AREA)
Abstract
【解決手段】模擬目標発生装置が、レーダ波に対応するRF入力信号に対してA/D変換及び直交復調を行って、I入力波形データ及びQ入力波形データを生成するA/D変換・直交復調回路部と、I入力波形データに対してデジタル処理を行ってI出力波形データを生成するI相処理部と、Q入力波形データに対してデジタル処理を行ってQ出力波形データを生成するQ相処理部と、I出力波形データとQ出力波形データとに対してD/A変換及び直交変調を行ってRF出力信号を生成するD/A変換・直交復調回路部と、I相処理部におけるデジタル処理と、Q相処理部におけるデジタル処理とを個別に制御する波形制御器とを具備する。
【選択図】図1
Description
図1は、第1の実施形態の模擬目標発生装置10の構成を示すブロック図である。模擬目標発生装置10は、分配器11と、ミキサ121、122と、フィルタ13I、13Qと、A/Dコンバータ14I、14Qと、I相処理部15Iと、Q相処理部15Qと、D/Aコンバータ16I、16Qと、ミキサ171、172と、合成器18と、ローカル発振器19と、波形制御器20とを備えている。
図2は、第2の実施形態の模擬目標発生装置40の構成を示すブロック図である。第2の実施形態の模擬目標発生装置40は、第1の実施形態の模擬目標発生装置10と類似した構成を有しているが、デジタル処理によって直交復調(IQ分離)及び直交変調を行うように構成されている点で第1の実施形態の模擬目標発生装置10と相違している。以下、第2の実施形態の模擬目標発生装置40の構成について詳細に説明する。
図3は、第3の実施形態の模擬目標発生装置10Aの構成を示すブロック図である。第3の実施形態の模擬目標発生装置10Aは、第1の実施形態の模擬目標発生装置10と類似した構成を有している。ただし、第3の実施形態の模擬目標発生装置10Aでは、I相処理部15I、Q相処理部15Qの波形成形部22I、22Qの構成が変更されている。
図4は、第4の実施形態の模擬目標発生装置40Aの構成を示すブロック図である。第4の実施形態の模擬目標発生装置40Aは、第2の実施形態の模擬目標発生装置40と類似した構成を有しており、デジタル処理によって直交復調(IQ分離)及び直交変調を行うように構成されている。ただし、第4の実施形態の模擬目標発生装置40Aでは、第3の実施形態の模擬目標発生装置10Aと同様に、I相処理部44I、Q相処理部44Qにおいて、乗算器と遅延器の組が並列に設けられる構成の波形成形部53I、53Qが用いられる。
図5は、第5の実施形態の模擬目標発生装置10Bの構成を示すブロック図である。第5の実施形態の模擬目標発生装置10Bは、第1の実施形態の模擬目標発生装置10と類似した構成を有している。ただし、第5の実施形態の模擬目標発生装置10Bでは、I相処理部15I、Q相処理部15Qの構成が変更されている。
図6は、第6の実施形態の模擬目標発生装置40Bの構成を示すブロック図である。第6の実施形態の模擬目標発生装置40Bは、第2の実施形態の模擬目標発生装置40と類似した構成を有している。ただし、第6の実施形態の模擬目標発生装置40Bでは、I相処理部44I、Q相処理部44Qの構成が変更されている。
図7は、第7の実施形態の模擬目標発生装置10Cの構成を示すブロック図である。第7の実施形態の模擬目標発生装置10Cは、第5の実施形態の模擬目標発生装置10Bと類似した構成を有している。ただし、第7の実施形態の模擬目標発生装置10Cでは、ドップラー効果による周波数遷移(ドップラーシフト)を模擬するためのデジタル処理を行う信号処理器28が追加的に設けられる。加えて、信号処理器28によるデジタル処理のワークメモリとして用いられるメモリ27I、27Qが、それぞれ、I相処理部15I、Q相処理部15Qに設けられる。図7に図示された構成では、メモリ27Iが波形成形部22Iと伝搬遅延器26Iの間に設けられ、メモリ27Qが波形成形部22Qと伝搬遅延器26Qの間に設けられている。
波形成形部22Iは、メモリ21IからI入力波形データ34Iを読み出し、読み出したI入力波形データ34Iに対し、利得AIを乗じると共に遅延時間TIだけ遅延するデジタル演算を行う。このデジタル演算によって得られた波形データは、波形成形部22Iから出力されてメモリ27Iに保存される。
図9は、第8の実施形態の模擬目標発生装置40Cの構成を示すブロック図である。第8の実施形態の模擬目標発生装置40Cは、第6の実施形態の模擬目標発生装置40Bと類似した構成を有している。ただし、第8の実施形態の模擬目標発生装置40Cでは、第7の実施形態の模擬目標発生装置10Cと同様に、ドップラー効果による周波数遷移(ドップラーシフト)を模擬するためのデジタル処理を行う信号処理器59が追加的に設けられる。加えて、信号処理器59によるデジタル処理のワークメモリとして用いられるメモリ58I、58Qが、それぞれ、I相処理部44I、Q相処理部44Qに設けられる。図9に図示された構成では、メモリ58Iが波形成形部53Iと伝搬遅延器57Iの間に設けられ、メモリ58Qが波形成形部53Qと伝搬遅延器57Qの間に設けられる。
波形成形部53Iは、メモリ52IからI入力波形データを読み出し、読み出したI入力波形データに対し、利得AIを乗じると共に遅延時間TIだけ遅延するデジタル演算を行う。このデジタル演算によって得られた波形データは、波形成形部53Iから出力されてメモリ58Iに保存される。
11 :分配器
121、122:ミキサ
13I、13Q:フィルタ
14I、14Q:A/Dコンバータ
15I :I相処理部
15Q :Q相処理部
16I、16Q:D/Aコンバータ
18 :合成器
19 :ローカル発振器
20 :波形制御器
21I、21Q:メモリ
22I、22Q:波形成形部
23I、23I1、23I2、23Q、23Q1、23Q2:乗算器
24I、24I1、24I2、24Q、24Q1、24Q2:遅延器
25I、25Q:合成器
26I、26Q:伝搬遅延器
27I、27Q:メモリ
28 :信号処理器
31 :RF入力信号
321、322:RF分配信号
33I :I入力信号
33Q :Q入力信号
34I :I入力波形データ
34Q :Q入力波形データ
35 :出力波形データ
36I :I出力信号
36Q :Q出力信号
40、40A〜40C:模擬目標発生装置
41 :フィルタ
42 :A/Dコンバータ
431、432:デジタルミキサ
44I :I相処理部
44Q :Q相処理部
451、452:デジタルミキサ
46 :合成器
47 :D/Aコンバータ
48 :正弦波発生器
49 :波形制御器
51I、51Q:フィルタ
52I、52Q:メモリ
53I :波形成形部
53Q :波形成形部
54I、54I1、54I2、54Q、54Q1、54Q2:乗算器
55I、55I1、55I2、55Q、55Q1、55Q2:遅延器
56I、56Q:合成器
57I、57Q:伝搬遅延器
58I、58Q:メモリ
59 :信号処理器
61 :RF入力信号
62 :波形データ
63I :I入力波形データ
63Q :Q入力波形データ
64I :I出力波形データ
64Q :Q出力波形データ
65 :出力波形データ
66 :RF出力信号
67I、67Q:正弦波デジタル値
Claims (6)
- レーダ波に対応するRF入力信号に対してA/D変換及び直交復調を行って、I入力波形データ及びQ入力波形データを生成するA/D変換・直交復調回路部と、
前記I入力波形データに対してデジタル処理を行ってI出力波形データを生成するI相処理部と、
前記Q入力波形データに対してデジタル処理を行ってQ出力波形データを生成するQ相処理部と、
前記I出力波形データと前記Q出力波形データとに対してD/A変換及び直交変調を行ってRF出力信号を生成するD/A変換・直交復調回路部と、
前記I相処理部におけるデジタル処理と、前記Q相処理部におけるデジタル処理とを個別に制御する波形制御器
とを具備する
模擬目標発生装置。 - 請求項1に記載の模擬目標発生装置であって、
前記I相処理部が、前記I入力波形データに対し、第1利得を乗じると共に第1遅延時間だけ遅延するI相波形成形処理を行って前記I出力波形データを生成するように構成され、
前記Q相処理部が、前記Q入力波形データに対し、第2利得を乗じると共に第2遅延時間だけ遅延するQ相波形成形処理を行って前記Q出力波形データを生成するように構成された
模擬目標発生装置。 - 請求項1に記載の模擬目標発生装置であって、
前記I相処理部が、前記I入力波形データに対し、それぞれ第1乃至第nI相利得を乗じると共にそれぞれ第1乃至第nI相遅延時間だけ遅延して第1乃至第nI相波形データを生成し(nは、2以上の整数)、前記第1乃至第nI相波形データを合成するI相波形成形処理を行って前記I出力波形データを生成するように構成され、
前記Q相処理部が、前記Q入力波形データに対し、それぞれ第1乃至第nQ相利得を乗じると共にそれぞれ第1乃至第nQ相遅延時間だけ遅延して第1乃至第nQ相波形データを生成し、前記第1乃至第nQ相波形データを合成するQ相波形成形処理を行って前記Q出力波形データを生成するように構成された
模擬目標発生装置。 - 請求項2又は3に記載の模擬目標発生装置であって、
前記I相処理部が、前記I相波形成形処理に加え、前記レーダ波を出射するレーダ装置と前記レーダ波を反射する物体との距離に依存して発生する伝搬遅延に対応する伝搬遅延時間の遅延を与えるI相伝搬遅延処理を行って前記I出力波形データを生成するように構成され、
前記Q相処理部が、前記Q入力波形データに対し、前記伝搬遅延時間の遅延を与えるQ相伝搬遅延処理を行って前記Q出力波形データを生成するように構成された
模擬目標発生装置。 - 請求項2乃至4のいずれかに記載の模擬目標発生装置であって、
前記I相処理部が、前記I相波形成形処理に加え、時間軸方向に波形を圧縮し又は伸長するI相波形圧縮伸長処理を行って前記I出力波形データを生成するように構成され、
前記Q相処理部が、前記Q相波形成形処理に加え、時間軸方向に波形を圧縮し又は伸長するQ相波形圧縮伸長処理を行って前記Q出力波形データを生成するように構成された
模擬目標発生装置。 - レーダ波に対応するRF入力信号に対してA/D変換及び直交復調を行って、I入力波形データ及びQ入力波形データを生成するステップと、
前記I入力波形データに対してデジタル処理を行ってI出力波形データを生成するステップと、
前記Q入力波形データに対してデジタル処理を行ってQ出力波形データを生成するステップと、
前記I出力波形データと前記Q出力波形データとに対してD/A変換及び直交変調を行ってRF出力信号を生成するステップ
とを具備し、
前記I入力波形データに対して行われるデジタル処理と、前記Q入力波形データに対して行われるデジタル処理とが個別に制御される
模擬目標発生方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016163843A JP6731315B2 (ja) | 2016-08-24 | 2016-08-24 | 模擬目標発生装置及び方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2016163843A JP6731315B2 (ja) | 2016-08-24 | 2016-08-24 | 模擬目標発生装置及び方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2018031662A true JP2018031662A (ja) | 2018-03-01 |
| JP6731315B2 JP6731315B2 (ja) | 2020-07-29 |
Family
ID=61304319
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016163843A Active JP6731315B2 (ja) | 2016-08-24 | 2016-08-24 | 模擬目標発生装置及び方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP6731315B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN109975775A (zh) * | 2019-04-03 | 2019-07-05 | 西安邮电大学 | 一种雷达回波半实测数据仿真方法 |
| JP2024537868A (ja) * | 2021-10-08 | 2024-10-16 | ヴァレオ・シャルター・ウント・ゼンゾーレン・ゲーエムベーハー | 自動車用レーダ装置のための較正装置配置、較正装置および較正方法 |
| CN119865166A (zh) * | 2025-03-19 | 2025-04-22 | 上海船舶研究设计院 | 用于机械谐振的模拟锁相控制系统 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4713662A (en) * | 1986-10-17 | 1987-12-15 | Westinghouse Electric Corp. | Modulated digital radio frequency memory |
| JPH10221429A (ja) * | 1997-02-07 | 1998-08-21 | Mitsubishi Electric Corp | レーダ模擬信号発生器 |
| JP2000111637A (ja) * | 1998-10-08 | 2000-04-21 | Fujitsu Ltd | 電波妨害装置用レピータ変調器 |
| US6624780B1 (en) * | 2002-10-02 | 2003-09-23 | The United States Of America As Represented By The Secretary Of The Navy | False target radar image generator for countering wideband imaging radars |
| US7792218B2 (en) * | 2007-04-26 | 2010-09-07 | The United States Of America As Represented By The Secretary Of The Navy | Digital radio frequency memory |
-
2016
- 2016-08-24 JP JP2016163843A patent/JP6731315B2/ja active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4713662A (en) * | 1986-10-17 | 1987-12-15 | Westinghouse Electric Corp. | Modulated digital radio frequency memory |
| JPH10221429A (ja) * | 1997-02-07 | 1998-08-21 | Mitsubishi Electric Corp | レーダ模擬信号発生器 |
| JP2000111637A (ja) * | 1998-10-08 | 2000-04-21 | Fujitsu Ltd | 電波妨害装置用レピータ変調器 |
| US6624780B1 (en) * | 2002-10-02 | 2003-09-23 | The United States Of America As Represented By The Secretary Of The Navy | False target radar image generator for countering wideband imaging radars |
| US7792218B2 (en) * | 2007-04-26 | 2010-09-07 | The United States Of America As Represented By The Secretary Of The Navy | Digital radio frequency memory |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN109975775A (zh) * | 2019-04-03 | 2019-07-05 | 西安邮电大学 | 一种雷达回波半实测数据仿真方法 |
| CN109975775B (zh) * | 2019-04-03 | 2022-12-23 | 西安邮电大学 | 一种雷达回波半实测数据仿真方法 |
| JP2024537868A (ja) * | 2021-10-08 | 2024-10-16 | ヴァレオ・シャルター・ウント・ゼンゾーレン・ゲーエムベーハー | 自動車用レーダ装置のための較正装置配置、較正装置および較正方法 |
| CN119865166A (zh) * | 2025-03-19 | 2025-04-22 | 上海船舶研究设计院 | 用于机械谐振的模拟锁相控制系统 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6731315B2 (ja) | 2020-07-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5736545B2 (ja) | フェイズドアレーアンテナのブランチ間補正装置及びフェイズドアレーアンテナのブランチ間補正方法 | |
| JP6637395B2 (ja) | 模擬目標発生装置及び方法 | |
| JP6731315B2 (ja) | 模擬目標発生装置及び方法 | |
| JP3638091B2 (ja) | マルチバンドデータ通信装置、マルチバンドデータ通信装置の通信方法および記録媒体 | |
| JP6809996B2 (ja) | 模擬目標発生装置および模擬目標発生方法 | |
| CN111669200A (zh) | 基于低复杂度的chrip信号发生器的CSS发射机设计方法 | |
| JP2021516014A (ja) | ダイレクトデジタルシンセシスベースの位相シフトデジタルビームフォーミング | |
| JP6720019B2 (ja) | 模擬目標発生装置及び方法 | |
| JP5603890B2 (ja) | 信号発生方法および信号発生システム | |
| JPH06103842B2 (ja) | プロセッサを用いた圧縮伸長通信装置 | |
| JP2009229277A (ja) | レーダ模擬信号発生器 | |
| JP2013135401A (ja) | リサンプル処理装置およびそれを用いたデジタル変調信号発生装置およびリサンプル処理方法 | |
| JP4322268B2 (ja) | 信号発生装置及び方法 | |
| JP4521007B2 (ja) | 雑音信号発生装置 | |
| JP4241353B2 (ja) | 任意波形発生器 | |
| JP2012165097A (ja) | ハーモニックリジェクションミキサ | |
| JP4426398B2 (ja) | アレイアンテナ受信装置 | |
| JP5221480B2 (ja) | 直交変調器、および送信装置 | |
| JP4413697B2 (ja) | 波形生成装置 | |
| JP2011244393A (ja) | 周波数変調器 | |
| JP2008224377A (ja) | パルス信号発生装置、及びそのための係数設定装置 | |
| JP4803227B2 (ja) | テスト信号発生装置 | |
| JP4424081B2 (ja) | 振幅変調装置及び振幅制限方法並びにコンピュータで読み取り可能なプログラム | |
| JP2009159422A (ja) | レイリーフェージングシミュレータ | |
| JP2012129636A (ja) | 周波数変換回路、送信機、及び受信機 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181212 |
|
| RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20190226 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20191119 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20191125 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20200205 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20200327 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20200624 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20200706 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6731315 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |