JP2017034082A - 二次電池搭載チップの製造方法 - Google Patents
二次電池搭載チップの製造方法 Download PDFInfo
- Publication number
- JP2017034082A JP2017034082A JP2015152490A JP2015152490A JP2017034082A JP 2017034082 A JP2017034082 A JP 2017034082A JP 2015152490 A JP2015152490 A JP 2015152490A JP 2015152490 A JP2015152490 A JP 2015152490A JP 2017034082 A JP2017034082 A JP 2017034082A
- Authority
- JP
- Japan
- Prior art keywords
- oxide semiconductor
- chip
- electrode
- secondary battery
- semiconductor secondary
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H10W95/00—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/05—Accumulators with non-aqueous electrolyte
- H01M10/058—Construction or manufacture
- H01M10/0585—Construction or manufacture of accumulators having only flat construction elements, i.e. flat positive electrodes, flat negative electrodes and flat separators
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/04—Construction or manufacture in general
- H01M10/0431—Cells with wound or folded electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/05—Accumulators with non-aqueous electrolyte
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/05—Accumulators with non-aqueous electrolyte
- H01M10/056—Accumulators with non-aqueous electrolyte characterised by the materials used as electrolytes, e.g. mixed inorganic/organic electrolytes
- H01M10/0561—Accumulators with non-aqueous electrolyte characterised by the materials used as electrolytes, e.g. mixed inorganic/organic electrolytes the electrolyte being constituted of inorganic materials only
- H01M10/0562—Solid materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M6/00—Primary cells; Manufacture thereof
- H01M6/40—Printed batteries, e.g. thin film batteries
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10W20/01—
-
- H10W74/00—
-
- H10W90/756—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E60/00—Enabling technologies; Technologies with a potential or indirect contribution to GHG emissions mitigation
- Y02E60/10—Energy storage using batteries
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Electrochemistry (AREA)
- General Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Inorganic Chemistry (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Battery Mounting, Suspending (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
【解決手段】第一電極52と充電機能層(54、56、58)と第二電極60を積層して構成される酸化物半導体二次電池を、回路上に積層したチップの製造方法であって、ウェハ20上に形成された複数のチップ22の各チップ22に対応した領域に対して個別に酸化物半導体二次電池を形成することなく、複数のチップ22に対応した領域に対して一体的に酸化物半導体二次電池を積層して形成する積層プロセスと、一体的に形成された酸化物半導体二次電池に対して、各チップ22に対応した領域を残して、各チップ22に対応してない他の領域を除去するパターンエッチングを行い、各チップ22に対応した個別酸化物半導体二次電池(50−1、50−2)に分割する分割プロセスと、を備えている。
【選択図】 図16
Description
(実施例)
各層界面でのエッチングガスの切り替わり時に発生するエッチング不良を回避するため、洗浄液での残渣除去、洗浄処理を行った。最後のTiO2膜(n型金属酸化物半導体層)のエッチング後にも、残渣除去のため、洗浄液で処理をした。その後、アッシングと溶剤系で、不要なレジストを除去した。
12 第一電極
14 充電機能層
16 第二電極
18 p型金属酸化物半導体層
20 ウェハ
22 チップ
24 チップ基板
26,40 電極パッド
28 電子回路
32 ゲート電極
34 第1配線層
36 第2配線層
38 第3配線層
39 パッシベーション膜
42 ビアホール
44 スクライブ領域
46 二次電池搭載領域
48 二次電池形成領域
50,50−1〜8 酸化物半導体二次電池
52 第一電極
54 n型金属酸化物半導体層
56 充電層
58 p型金属酸化物半導体層
60 第二電極
70,80 パッシベーション膜
72,72−1 第一電極接続用開口部
74 第一電極パッド
76 第一電極接続線
78 第二電極パッド
82−1,82−2,82−3 第二電極接続用開口部
84 第二電極接続線
86 直列接続線
90 酸化物半導体二次電池搭載チップ
92 外部電源
94−1,94−2 電源インピーダンス
96 回路素子
98 出力ドライバ
99 ディスチャージ電流
100−1,100−2 デカップリングコンデンサ
102 出力信号線
104−1電源ノイズ
104−2 グランドノイズ
106 従来のスルーレイト
108 二次電池搭載回路チップのスルーレイト
110−1、110−2 モノリシック固体薄膜二次電池群
112−1、112−2 内部配線
113 論理回路部
114 メモリ回路部
116 IC/LSIメモリー回路部
120 リードフレーム
122 固体電池
124 半導体チップ
126 エポキシ樹脂
128 金ワイヤー
Claims (18)
- 第一電極と充電機能層と第二電極を積層して構成される酸化物半導体二次電池を、回路上に積層したチップの製造方法であって、
ウェハ上に形成された複数のチップの各チップに対応した領域に対して個別に酸化物半導体二次電池を形成することなく、前記複数のチップに対応した領域に対して一体的に酸化物半導体二次電池を積層して形成する積層プロセスと、
一体的に形成された前記酸化物半導体二次電池に対して、前記各チップに対応した領域を残して、前記各チップに対応してない他の領域を除去するパターンエッチングを行い、前記各チップに対応した個別酸化物半導体二次電池に分割する分割プロセスと、
を備えたことを特徴とする酸化物半導体二次電池を搭載したチップの製造方法。 - 前記第一電極を前記各チップに形成された第一電極パッドと接続する第一電極接続線形成プロセスと、
前記第二電極を前記チップに形成された前記第一電極パッドとは異なる第二電極パッドと接続する第二電極接続線形成プロセスと、
を備えていることを特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 絶縁層を介して、前記各チップの上に前記第一電極を形成する第一電極形成プロセスと、
前記絶縁層のビアホールを介して、前記第一電極を前記各チップの第一電極パッドに接続する第一電極接続線を形成する第一電極接続線形成プロセスと、
を備え、
前記第一電極形成プロセスと前記第一電極接続線形成プロセスとを、同時に行うこと、
を特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記各チップの上に形成された絶縁層を介して、前記各チップの上に前記第一電極を形成する前に、前記絶縁層を平坦化する第一平坦化プロセスを有すること、
を特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記第一電極接続線形成プロセスと前記第一電極形成プロセスとを、同時に行った後に、前記第一電極パッドを覆い、且つ、前記絶縁層と前記第一電極との段差を平坦化するように前記絶縁層の膜厚を厚くする第二平坦化プロセスを有すること、
を特徴とする請求項3に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記分割プロセスの後に、前記第二電極を、前記チップに形成された前記第一電極パッドとは異なる第二電極パッドに接続する第二電極接続線形成プロセスを備えていること、
を特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記各チップの上に絶縁層を形成する絶縁層形成プロセスと、
前記絶縁層を平坦化するプロセスと、
前記絶縁層に、前記各チップに連通する開口部を形成する開口部形成プロセスと、を行い、
前記絶縁層上、及び前記開口部に第一電極パターンを形成することにより、前記第一電極形成プロセスと、前記第一電極接続線形成プロセスとを、同時に行うこと、
を特徴とする請求項3に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記充電機能層は、
前記第一電極の上にn型金属酸化物半導体層を形成するn型金属酸化物半導体形成プロセスと、
前記n型金属酸化物半導体層の上に、絶縁体にn型金属酸化物半導体充填された充電層を形成する充電層形成プロセスと、
前記充電層の上に、p型金属酸化物半導体層を形成するp型金属酸化物半導体層形成プロセスと、
で形成されることを特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記第二電極と前記チップとの接続は、
前記第二電極を形成した後に、前記第二電極を含む前記個別酸化物半導体二次電池を覆う領域に、絶縁性のパッシベーション膜を形成するパッシベーション膜形成プロセスと、
前記第二電極に対応する領域と、前記第二電極が接続される前記各チップに対応する領域の前記パッシベーション膜を除去する除去プロセスと、
前記除去プロセスによって前記パッシベーションが除去された領域に、前記第二電極と前記各チップとを接続する第二電極接続線パターンを形成する第二電極接続線形成プロセスと、
により行われることを特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記充電層は、脂肪酸チタン及びシリコーンオイルを含む薬液を塗布、焼成することにより形成されること、
を特徴とする請求項8に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 焼成により形成された前記充電層に、紫外線を照射すること、
を特徴とする請求項10に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記分割プロセスにおいて、
一体的に形成された前記酸化物半導体二次電池を複数個に分割して、各チップに対して複数個の二次電池を形成すること、
を特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 各チップに対して形成された複数の前記酸化物半導体二次電池を、直列に接続する直列接続線形成プロセスを含んだこと、
を特徴とする請求項12に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 各チップに対して形成された複数の前記酸化物半導体二次電池の一部の二次電池を、前記各チップに接続せず、
前記一部の酸化物半導体二次電池を、他のチップに接続する酸化物半導体二次電池に直列に接続する直列接続線形成プロセスを含んでいること、
を特徴とする請求項1に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - 前記直列接続線形成プロセスは、
前記第二電極と前記ウェハに形成された第二電極パッドとを接続する、第二電極接続線形成プロセスと同時に行うこと、
を特徴とする請求項14に記載の酸化物半導体二次電池を搭載したチップの製造方法。 - チップの上に形成された絶縁層と、
前記絶縁層の開口部に形成された第一電極接続線を介して前記チップの第一電極パッドと接続される第一電極と、
n型金属酸化物半導体層と
絶縁物質にn型金属酸化物半導体を充填した充電層と、
p型金属酸化物半導体層と、
第二電極と、
前記第二電極上及び積層された層を覆うパシベーション膜と、
前記パシベーション膜の開口部に形成され、前記第二電極と前記第一電極パッドとは異なる前記チップの第二電極パッドとを接続する第二電極接続線と、
をこの順に積層した積層体により構成される酸化物半導体二次電池。 - 複数のチップと、
前記複数のチップの上に形成した複数の酸化物半導体二次電池と、
を備え、
前記複数の酸化物半導体二次電池のうちの一部の酸化物半導体二次電池は、前記チップへは接続されず、前記複数のチップから独立した酸化物半導体二次電池であること、
を特徴とする酸化物半導体二次電池を搭載したチップ。 - 第一電極と充電機能層と第二電極を積層して構成される酸化物半導体二次電池を、回路上に積層したチップの製造方法であって、
ウェハ上に形成された前記チップに対応した領域に対して一体的に酸化物半導体二次電池を積層して形成する積層プロセスと、
一体的に形成された前記酸化物半導体二次電池に対して、前記チップに対応した領域を残して、前記チップに対応してない他の領域を除去するパターンエッチングを行い、前記チップに対応した酸化物半導体二次電池を形成する形成プロセスと、
を備えたことを特徴とする酸化物半導体二次電池を搭載したチップの製造方法。
Priority Applications (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015152490A JP6468966B2 (ja) | 2015-07-31 | 2015-07-31 | 二次電池搭載チップの製造方法 |
| CA2992968A CA2992968C (en) | 2015-07-31 | 2016-06-20 | Secondary battery mounted chip manufacturing method |
| KR1020187002757A KR102123956B1 (ko) | 2015-07-31 | 2016-06-20 | 이차전지 탑재 칩의 제조 방법 |
| US15/749,306 US10686210B2 (en) | 2015-07-31 | 2016-06-20 | Secondary battery mounted chip manufacturing method |
| PCT/JP2016/068219 WO2017022347A1 (ja) | 2015-07-31 | 2016-06-20 | 二次電池搭載チップの製造方法 |
| CN201680045200.6A CN107851610A (zh) | 2015-07-31 | 2016-06-20 | 搭载二次电池的芯片的制造方法 |
| EP16832626.2A EP3331003A4 (en) | 2015-07-31 | 2016-06-20 | METHOD FOR PRODUCING A CHIP MOUNTED ON A SECONDARY BATTERY |
| TW105120308A TWI642142B (zh) | 2015-07-31 | 2016-06-28 | 安裝次級電池之晶片的製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015152490A JP6468966B2 (ja) | 2015-07-31 | 2015-07-31 | 二次電池搭載チップの製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2017034082A true JP2017034082A (ja) | 2017-02-09 |
| JP6468966B2 JP6468966B2 (ja) | 2019-02-13 |
Family
ID=57942803
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2015152490A Active JP6468966B2 (ja) | 2015-07-31 | 2015-07-31 | 二次電池搭載チップの製造方法 |
Country Status (8)
| Country | Link |
|---|---|
| US (1) | US10686210B2 (ja) |
| EP (1) | EP3331003A4 (ja) |
| JP (1) | JP6468966B2 (ja) |
| KR (1) | KR102123956B1 (ja) |
| CN (1) | CN107851610A (ja) |
| CA (1) | CA2992968C (ja) |
| TW (1) | TWI642142B (ja) |
| WO (1) | WO2017022347A1 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2018235493A1 (ja) * | 2017-06-20 | 2018-12-27 | 株式会社日本マイクロニクス | 二次電池、及び二次電池の製造方法 |
| WO2018235494A1 (ja) * | 2017-06-20 | 2018-12-27 | 株式会社日本マイクロニクス | シート状二次電池、電池構造体、及びシート二次電池の製造方法 |
| WO2019009005A1 (ja) * | 2017-07-05 | 2019-01-10 | 株式会社日本マイクロニクス | 二次電池、及び二次電池の製造方法 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN119381508B (zh) * | 2024-12-30 | 2025-03-28 | 中国电子科技集团公司信息科学研究院 | 微型能源系统及制备方法 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000106366A (ja) * | 1998-08-21 | 2000-04-11 | Korea Advanced Inst Of Sci Technol | 薄膜電池一体型素子及びその製造方法 |
| JP2002353328A (ja) * | 2001-05-30 | 2002-12-06 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JP2006286690A (ja) * | 2005-03-31 | 2006-10-19 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2011501388A (ja) * | 2007-10-25 | 2011-01-06 | アプライド マテリアルズ インコーポレイテッド | 薄膜電池の大量製造方法 |
| WO2012046325A1 (ja) * | 2010-10-07 | 2012-04-12 | グエラテクノロジー株式会社 | 二次電池 |
| WO2013183132A1 (ja) * | 2012-06-06 | 2013-12-12 | 株式会社日本マイクロニクス | 固体型二次電池の電極構造 |
| WO2014099974A1 (en) * | 2012-12-19 | 2014-06-26 | Applied Materials, Inc. | Mask-less fabrication of vertical thin film batteries |
| JP2014158379A (ja) * | 2013-02-15 | 2014-08-28 | Renesas Electronics Corp | 半導体装置 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS57109183A (en) | 1980-12-26 | 1982-07-07 | Hitachi Ltd | Non-volatile memory |
| JP3989389B2 (ja) | 2003-03-14 | 2007-10-10 | 独立行政法人科学技術振興機構 | 固体薄膜二次電池を内蔵する半導体装置 |
| JP2007026982A (ja) * | 2005-07-20 | 2007-02-01 | Matsushita Electric Ind Co Ltd | 固体電池およびそれを有する電池搭載型集積回路装置 |
| US9859596B2 (en) * | 2011-10-30 | 2018-01-02 | Kabushiki Kaisha Nihon Micronics | Repeatedly chargeable and dischargeable quantum battery |
| JP6367575B2 (ja) * | 2014-02-25 | 2018-08-01 | 株式会社日本マイクロニクス | 二次電池搭載回路チップ及びその製造方法 |
-
2015
- 2015-07-31 JP JP2015152490A patent/JP6468966B2/ja active Active
-
2016
- 2016-06-20 EP EP16832626.2A patent/EP3331003A4/en not_active Withdrawn
- 2016-06-20 CA CA2992968A patent/CA2992968C/en not_active Expired - Fee Related
- 2016-06-20 US US15/749,306 patent/US10686210B2/en not_active Expired - Fee Related
- 2016-06-20 CN CN201680045200.6A patent/CN107851610A/zh active Pending
- 2016-06-20 WO PCT/JP2016/068219 patent/WO2017022347A1/ja not_active Ceased
- 2016-06-20 KR KR1020187002757A patent/KR102123956B1/ko not_active Expired - Fee Related
- 2016-06-28 TW TW105120308A patent/TWI642142B/zh not_active IP Right Cessation
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000106366A (ja) * | 1998-08-21 | 2000-04-11 | Korea Advanced Inst Of Sci Technol | 薄膜電池一体型素子及びその製造方法 |
| JP2002353328A (ja) * | 2001-05-30 | 2002-12-06 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JP2006286690A (ja) * | 2005-03-31 | 2006-10-19 | Casio Comput Co Ltd | 半導体装置およびその製造方法 |
| JP2011501388A (ja) * | 2007-10-25 | 2011-01-06 | アプライド マテリアルズ インコーポレイテッド | 薄膜電池の大量製造方法 |
| WO2012046325A1 (ja) * | 2010-10-07 | 2012-04-12 | グエラテクノロジー株式会社 | 二次電池 |
| WO2013183132A1 (ja) * | 2012-06-06 | 2013-12-12 | 株式会社日本マイクロニクス | 固体型二次電池の電極構造 |
| WO2014099974A1 (en) * | 2012-12-19 | 2014-06-26 | Applied Materials, Inc. | Mask-less fabrication of vertical thin film batteries |
| JP2014158379A (ja) * | 2013-02-15 | 2014-08-28 | Renesas Electronics Corp | 半導体装置 |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2018235493A1 (ja) * | 2017-06-20 | 2018-12-27 | 株式会社日本マイクロニクス | 二次電池、及び二次電池の製造方法 |
| WO2018235494A1 (ja) * | 2017-06-20 | 2018-12-27 | 株式会社日本マイクロニクス | シート状二次電池、電池構造体、及びシート二次電池の製造方法 |
| JP2019008870A (ja) * | 2017-06-20 | 2019-01-17 | 株式会社日本マイクロニクス | シート状二次電池、電池構造体、及びシート二次電池の製造方法 |
| JP2019008869A (ja) * | 2017-06-20 | 2019-01-17 | 株式会社日本マイクロニクス | 二次電池、及び二次電池の製造方法 |
| TWI682567B (zh) * | 2017-06-20 | 2020-01-11 | 日商日本麥克隆尼股份有限公司 | 二次電池以及二次電池的製造方法 |
| WO2019009005A1 (ja) * | 2017-07-05 | 2019-01-10 | 株式会社日本マイクロニクス | 二次電池、及び二次電池の製造方法 |
| JP2019016660A (ja) * | 2017-07-05 | 2019-01-31 | 株式会社日本マイクロニクス | 二次電池、及び二次電池の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CA2992968C (en) | 2019-10-22 |
| KR20180033198A (ko) | 2018-04-02 |
| EP3331003A1 (en) | 2018-06-06 |
| WO2017022347A1 (ja) | 2017-02-09 |
| CA2992968A1 (en) | 2017-02-09 |
| TW201721805A (zh) | 2017-06-16 |
| TWI642142B (zh) | 2018-11-21 |
| EP3331003A4 (en) | 2019-07-17 |
| US20180226674A1 (en) | 2018-08-09 |
| KR102123956B1 (ko) | 2020-06-17 |
| US10686210B2 (en) | 2020-06-16 |
| CN107851610A (zh) | 2018-03-27 |
| JP6468966B2 (ja) | 2019-02-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6264709B1 (en) | Method for making electrical and electronic devices with vertically integrated and interconnected thin-film type battery | |
| KR101835459B1 (ko) | 2차 전지 탑재 회로 칩 및 그 제조 방법 | |
| US10050320B2 (en) | Integrated circuit with shared electrode energy storage devices | |
| JP6468966B2 (ja) | 二次電池搭載チップの製造方法 | |
| US20160126587A1 (en) | Semiconductor Structures Having a Micro-Battery and Methods for Making the Same | |
| US20160064149A1 (en) | Method of producing a super-capacitor | |
| TW201703217A (zh) | 切換電容式dc-dc轉換器及其製造方法 | |
| US20110193238A1 (en) | Silicon wafer for semiconductor with powersupply system on the backside of wafer | |
| KR101774234B1 (ko) | 반도체 소자의 제조 방법 | |
| KR20090006962A (ko) | 2차전지 및 이를 구비한 반도체 | |
| US11574880B2 (en) | Electronic device with an integral filtering component | |
| US10224392B1 (en) | Method of fabricating a semiconductor capacitor | |
| CN110767633A (zh) | 一种不同深度的电容结构及制作方法 | |
| US11469295B1 (en) | Decoupling capacitor integrated in system on chip (SOC) device | |
| CN111883735B (zh) | 存储装置及制造方法 | |
| CN118280880A (zh) | 晶圆级封装体及其制造方法 | |
| JP2021090035A (ja) | 半導体装置の製造方法、半導体装置および半導体装置の中間体 | |
| JP2009140949A (ja) | 半導体パッケージの製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20180424 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20181012 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181128 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20190115 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190115 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6468966 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |