JP2016127110A - 化合物半導体装置及びその製造方法 - Google Patents
化合物半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2016127110A JP2016127110A JP2014265977A JP2014265977A JP2016127110A JP 2016127110 A JP2016127110 A JP 2016127110A JP 2014265977 A JP2014265977 A JP 2014265977A JP 2014265977 A JP2014265977 A JP 2014265977A JP 2016127110 A JP2016127110 A JP 2016127110A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- electron supply
- compound semiconductor
- algan
- gan
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/015—Manufacture or treatment of FETs having heterojunction interface channels or heterojunction gate electrodes, e.g. HEMT
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
- H10D30/4755—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs having wide bandgap charge-carrier supplying layers, e.g. modulation doped HEMTs such as n-AlGaAs/GaAs HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/602—Heterojunction gate electrodes for FETs
-
- H10P14/24—
-
- H10P14/2904—
-
- H10P14/3216—
-
- H10P14/3416—
-
- H10P14/3442—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/691—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Junction Field-Effect Transistors (AREA)
- Element Separation (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Thin Film Transistor (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
Abstract
【解決手段】AlGaN/GaN・HEMTは、電子走行層2bと、電子走行層2b上に形成された電子供給層2cと、電子供給層2c上に形成されたGaNキャップ層2dとを含み、電子供給層2cは、i型AlxGa1-xN(0<x<1)である第1の層と、第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有する。
【選択図】図2
Description
本実施形態では、化合物半導体装置として、窒化物半導体のAlGaN/GaN・HEMTを開示する。
図1〜図2は、第1の実施形態によるAlGaN/GaN・HEMTの製造方法を工程順に示す概略断面図である。
化合物半導体積層構造2は、核形成層2a、電子走行層2b、電子供給層2c、及びキャップ層2dを有して構成される。
詳細には、化合物半導体積層構造2の素子分離領域に、例えばアルゴン(Ar)を注入する。これにより、化合物半導体積層構造2及びSi基板1の表層部分に素子分離構造3が形成される。素子分離構造3により、化合物半導体積層構造2上で活性領域が画定される。
なお、素子分離は、上記の注入法の代わりに、例えばSTI(Shallow Trench Isolation)法を用いて行っても良い。このとき、化合物半導体積層構造2のドライエッチングには、例えば塩素系のエッチングガスを用いる。
詳細には、先ず、化合物半導体積層構造2の表面におけるソース電極及びドレイン電極の形成予定位置(電極形成予定位置)に電極用リセス2A,2Bを形成する。
化合物半導体積層構造2の表面にレジストを塗布する。レジストをリソグラフィーにより加工し、レジストに、電極形成予定位置に相当する化合物半導体積層構造2の表面を露出する開口を形成する。以上により、当該開口を有するレジストマスクが形成される。
レジストマスクは、灰化処理等により除去される。
このレジストマスクを用いて、電極材料として、例えばTa/Al(又はTi/Al)を、例えば蒸着法により、電極用リセス2A,2Bを露出させる開口内を含むレジストマスク上に堆積する。Taが下層、Alが上層であって、Taの厚みは20nm程度、Alの厚みは200nm程度とする。リフトオフ法により、レジストマスク及びその上に堆積したTa/Alを除去する。その後、Si基板1を、例えば窒素雰囲気中において400℃〜1000℃程度の温度、例えば550℃程度で熱処理し、残存したTa/Alを電子供給層2cとオーミックコンタクトさせる。Ta/Alの電子供給層2cとのオーミックコンタクトが得られるのであれば、熱処理が不要な場合もある。以上により、電極用リセス2A,2Bを電極材料の一部で埋め込むソース電極4及びドレイン電極5が形成される。
詳細には、化合物半導体積層構造2上を覆うように、絶縁材料として例えばAl2O3を堆積する。Al2O3は、例えば原子層堆積法(Atomic Layer Deposition:ALD法)により膜厚2nm〜200nm程度、ここでは10nm程度に堆積する。これにより、ゲート絶縁膜6が形成される。
詳細には、先ず、ゲート電極を形成するためのレジストマスクを形成する。ここでは、蒸着法及びリフトオフ法に適した例えば庇構造2層レジストを用いる。このレジストをゲート絶縁膜6上に塗布し、ゲート絶縁膜6上のゲート電極形成予定部分を露出させる開口を形成する。以上により、当該開口を有するレジストマスクが形成される。
また、化合物半導体積層構造2にゲート電極用のリセスを形成し、これを埋め込むようにゲート電極を形成するゲートリセス構造を採用しても良い。
本実施形態の比較例に係るAlGaN/GaN・HEMTを例示する。この比較例では、通常のAlGaN/GaN・HEMTとして、図4に示すように、SiC基板101上に化合物半導体積層構造102が形成される。化合物半導体積層構造102は、AlNの核形成層102a、i−GaNの電子走行層102b、n−AlGaNの電子供給層102c、及びn−GaNのキャップ層102dを有して構成される。
図7のように、本実施形態では、比較例に比べてゲートリーク電流が大きく減少することが確認される。比較例では、電子供給層102cに所定濃度以上のn型不純物が存在するため、高Al組成AlGaNからなる第2の層102cBが形成される際にn型不純物が濃縮されて欠陥となると考えられる。これに対して本実施形態では、電子供給層2cがi型(n型不純物濃度が1×1017/cm3以下)であるため、高Al組成AlGaNからなる第2の層2cBが形成されてもn型不純物の濃縮が生ぜず、欠陥は発生しない。本実施形態では、電子供給層2cがi型であることから、第2の層2cBが形成されることによりゲートリーク電流が低減する。また、電子供給層2cがi型であることによるキャリア濃度(2DEGの電子密度)の減少は、高Al組成AlGaNからなる第2の層2cBの存在により十分に補償される。これは、高Al組成AlGaNからなる第2の層2cBは、i−AlGaNからなる第1の層2cAよりも自発分極が大きく、また、GaNとの格子定数差によるピエゾ分極も大きくなるため電子供給層により誘起される2DEG濃度が増加するためである。
以下、第1の実施形態の変形例について説明する。本例では、第1の実施形態と同様にAlGaN/GaN・HEMTの構成及び製造方法を開示するが、電子供給層が若干異なる点で相違する。なお、第1の実施形態の構成部材等と同一のものについては、同符号を付して詳しい説明を省略する。
図8は、第1の実施形態の変形例によるAlGaN/GaN・HEMTの製造方法の主要工程を示す概略断面図である。
以下、第2の実施形態について説明する。本実施形態では、第1の実施形態と同様にAlGaN/GaN・HEMTの構成及び製造方法を開示するが、電子供給層が若干異なる点で相違する。なお、第1の実施形態の構成部材等と同一のものについては、同符号を付して詳しい説明を省略する。
図10は、第2の実施形態によるAlGaN/GaN・HEMTの製造方法の主要工程を示す概略断面図である。
電子供給層21は、その厚み方向の全域に亘ってn型不純物濃度が1×1017/cm3以下のi型とされている。電子供給層21は、i−AlxGa1-xN(0<x<1)からなる第1の層21aと、第1の層21a上にAlyGa1-yN(x<y≦1)、ここではy=1でi−AlNからなる第2の層21bとが形成されて構成されている。本実施形態では、第1の実施形態と異なり、電子供給層21の成長工程において、第1の層21aの成長に続いて第2の層21bを連続的に成長する。第1の層21aはx=0.3(Al組成率30%)程度で30nm程度の厚みに、第2の層21bは2nm程度以下、ここでは1nm程度の厚みにそれぞれ形成される。
本実施形態では、核形成層2aのAlNの成長と電子走行層21のi−GaNの成長との間、電子走行層21のi−GaNの成長と第1の層21aのi−AlGaNの成長との間、第2の層21bのi−AlNの成長とキャップ層2dのn−GaNの成長との間の移行時では、それぞれ成長圧力が異なるため、成長中断が生じる。これに対して、第1の層21aのi−AlGaNの成長と第2の層21bのAlNの成長との間の移行時では、両者の成長圧力が同じ値であり、成長中断は生じない。そのため、第2の層21bのAlNの成長とキャップ層2dのn−GaNの成長との間の移行時に成長中断が生じても、第1の層21aは第2の層21bにより表面が保護され、第1の層21aからのGaの脱離が抑止される。即ち、電子走行層21の最上部に厚みが一定に規定されたi−AlNの第2の層21bの存在により、余分な高Al組成AlGaNの形成が抑制される。
このディスクリートパッケージでは、第1又は第2の実施形態、変形例によるAlGaN/GaN・HEMTのチップが搭載される。以下、第1又は第2の実施形態、変形例によるAlGaN/GaN・HEMTのチップ(以下、HEMTチップと言う)のディスクリートパッケージについて例示する。
HEMTチップ200では、その表面に、上述したAlGaN/GaN・HEMTのトランジスタ領域201と、ドレイン電極が接続されたドレインパッド202と、ゲート電極が接続されたゲートパッド203と、ソース電極が接続されたソースパッド204とが設けられている。
ディスクリートパッケージを作製するには、先ず、HEMTチップ200を、ハンダ等のダイアタッチ剤211を用いてリードフレーム212に固定する。リードフレーム212にはドレインリード212aが一体形成されており、ゲートリード212b及びソースリード212cがリードフレーム212と別体として離間して配置される。
その後、モールド樹脂214を用いて、トランスファーモールド法によりHEMTチップ200を樹脂封止し、リードフレーム212を切り離す。以上により、ディスクリートパッケージが形成される。
本実施形態では、第1及び第2の実施形態、変形例のうちから選ばれた1種によるAlGaN/GaN・HEMTを備えたPFC(Power Factor Correction)回路を開示する。
図14は、PFC回路を示す結線図である。
本実施形態では、第1又は第2の実施形態、変形例のうちから選ばれた1種によるAlGaN/GaN・HEMTを備えた電源装置を開示する。
図15は、第4の実施形態による電源装置の概略構成を示す結線図である。
一次側回路41は、第4の実施形態によるPFC回路30と、PFC回路30のコンデンサ35の両端子間に接続されたインバータ回路、例えばフルブリッジインバータ回路40とを有している。フルブリッジインバータ回路40は、複数(ここでは4つ)のスイッチ素子44a,44b,44c,44dを備えて構成される。
二次側回路42は、複数(ここでは3つ)のスイッチ素子45a,45b,45cを備えて構成される。
本実施形態では、第1又は第2の実施形態、変形例のうちから選ばれた1種によるAlGaN/GaN・HEMTを備えた高周波増幅器を開示する。
図16は、第5の実施形態による高周波増幅器の概略構成を示す結線図である。
ディジタル・プレディストーション回路51は、入力信号の非線形歪みを補償するものである。ミキサー52aは、非線形歪みが補償された入力信号と交流信号をミキシングするものである。パワーアンプ53は、交流信号とミキシングされた入力信号を増幅するものであり、第1及び第2の実施形態、変形例のうちから選ばれた1種によるAlGaN/GaN・HEMTを有している。なお図16では、例えばスイッチの切り替えにより、出力側の信号をミキサー52bで交流信号とミキシングしてディジタル・プレディストーション回路51に送出できる構成とされている。
前記電子走行層上に形成された電子供給層と、
前記電子供給層上に形成されたGaNキャップ層と
を含み、
前記電子供給層は、i型AlxGa1-xN(0<x<1)である第1の層と、前記第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有することを特徴とする化合物半導体装置。
前記電子走行層上に電子供給層を形成する工程と、
前記電子供給層上にGaNキャップ層を形成する工程と
を含み、
前記電子供給層は、i型AlxGa1-xN(0<x<1)である第1の層と、前記第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有することを特徴とする化合物半導体装置の製造方法。
前記高圧回路はトランジスタを有しており、
前記トランジスタは、
電子走行層と、
前記電子走行層上に形成された電子供給層と、
前記電子供給層上に形成されたGaNキャップ層と
を含み、
前記電子供給層は、i型AlxGa1-xN(0<x<1)である第1の層と、前記第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有することを特徴とする化合物半導体装置。
トランジスタを有しており、
前記トランジスタは、
電子走行層と、
前記電子走行層上に形成された電子供給層と、
前記電子供給層上に形成されたGaNキャップ層と
を含み、
前記電子供給層は、i型AlxGa1-xN(0<x<1)である第1の層と、前記第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有することを特徴とする化合物半導体装置。
2,12,22 化合物半導体積層構造
2A,2B 電極用リセス
2a 核形成層
2b 電子走行層
2c,11,21 電子供給層
2cA,11a,21a 第1の層
2cB,11b,21b 第2の層
2d キャップ層
4 素子分離構造
5 ソース電極
6 ドレイン電極
7 ゲート絶縁膜
30 PFC回路
31,44a,44b,44c,44d,45a,45b,45c スイッチ素子
32 ダイオード
33 チョークコイル
34,35 コンデンサ
36 ダイオードブリッジ
40 フルブリッジインバータ回路
41 一次側回路
42 二次側回路
43 トランス
51 ディジタル・プレディストーション回路
52a,52b ミキサー
53 パワーアンプ
200 HEMTチップ
201 トランジスタ領域
202 ドレインパッド
203 ゲートパッド
204 ソースパッド
211 ダイアタッチ剤
212 リードフレーム
212a ドレインリード
212b ゲートリード
212c ソースリード
213 Alワイヤ
214 モールド樹脂
Claims (16)
- 電子走行層と、
前記電子走行層上に形成された電子供給層と、
前記電子供給層上に形成されたGaNキャップ層と
を含み、
前記電子供給層は、i型AlxGa1-xN(0<x<1)である第1の層と、前記第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有することを特徴とする化合物半導体装置。 - 前記電子供給層は、その厚み方向の全域に亘って、n型不純物濃度が1×1017/cm3以下であることを特徴とする請求項1に記載の化合物半導体装置。
- 前記電子供給層は、その厚み方向において、前記電子走行層側から前記GaNキャップ層側に向かうにつれてn型不純物濃度が減少していることを特徴とする請求項2に記載の化合物半導体装置。
- 前記電子供給層は、含有するn型不純物がSi及びGeの少なくとも一方であることを特徴とする請求項2又は3に記載の化合物半導体装置。
- 前記第2の層は、AlNからなることを特徴とする請求項1〜4のいずれか1項に記載の化合物半導体装置。
- 前記第2の層は、その厚みが2nm以下であることを特徴とする請求項1〜5のいずれか1項に記載の化合物半導体装置。
- 前記GaNキャップ層は、n型不純物を1×1017/cm3より多く含有することを特徴とする請求項1〜6のいずれか1項に記載の化合物半導体装置。
- 電子走行層を形成する工程と、
前記電子走行層上に電子供給層を形成する工程と、
前記電子供給層上にGaNキャップ層を形成する工程と
を含み、
前記電子供給層は、i型AlxGa1-xN(0<x<1)である第1の層と、前記第1の層上に形成されたi型AlyGa1-yN(x<y≦1)である第2の層とを有することを特徴とする化合物半導体装置の製造方法。 - 前記電子供給層は、その厚み方向の全域に亘って、n型不純物濃度が1×1017/cm3以下であることを特徴とする請求項8に記載の化合物半導体装置の製造方法。
- 前記電子供給層は、その厚み方向において、前記電子走行層側から前記GaNキャップ層側に向かうにつれてn型不純物濃度が減少することを特徴とする請求項9に記載の化合物半導体装置の製造方法。
- 前記電子供給層は、含有するn型不純物がSi及びGeの少なくとも一方であることを特徴とする請求項8又は9に記載の化合物半導体装置の製造方法。
- 前記第2の層は、その厚みが2nm以下であることを特徴とする請求項8〜11のいずれか1項に記載の化合物半導体装置の製造方法。
- 前記GaNキャップ層は、n型不純物を1×1017/cm3より多く含有することを特徴とする請求項8〜12のいずれか1項に記載の化合物半導体装置の製造方法。
- 前記GaNキャップ層を、前記電子供給層よりも高い成長圧力で形成することを特徴とする請求項8〜13のいずれか1項に記載の化合物半導体装置の製造方法。
- 前記電子供給層を形成する工程において、前記第1の層と前記第2の層とを同じ成長圧力で形成することを特徴とする請求項8〜13のいずれか1項に記載の化合物半導体装置の製造方法。
- 前記第2の層は、AlNからなることを特徴とする請求項15に記載の化合物半導体装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014265977A JP6458495B2 (ja) | 2014-12-26 | 2014-12-26 | 化合物半導体装置及びその製造方法 |
| US14/945,807 US9899492B2 (en) | 2014-12-26 | 2015-11-19 | Compound semiconductor device and method for manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2014265977A JP6458495B2 (ja) | 2014-12-26 | 2014-12-26 | 化合物半導体装置及びその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2016127110A true JP2016127110A (ja) | 2016-07-11 |
| JP6458495B2 JP6458495B2 (ja) | 2019-01-30 |
Family
ID=56165185
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2014265977A Expired - Fee Related JP6458495B2 (ja) | 2014-12-26 | 2014-12-26 | 化合物半導体装置及びその製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9899492B2 (ja) |
| JP (1) | JP6458495B2 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10546746B2 (en) | 2017-06-29 | 2020-01-28 | Sumitomo Electric Device Innovations, Inc. | Process of forming semiconductor epitaxial substrate |
| JP2020102489A (ja) * | 2018-12-20 | 2020-07-02 | 富士通株式会社 | 化合物半導体装置及びその製造方法、増幅器 |
| JP2023510394A (ja) * | 2020-01-16 | 2023-03-13 | 華為技術有限公司 | 窒化物半導体トランジスタ及び電子デバイス |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6687831B2 (ja) * | 2015-10-30 | 2020-04-28 | 富士通株式会社 | 化合物半導体装置及びその製造方法 |
| JP6880406B2 (ja) * | 2017-06-30 | 2021-06-02 | 富士通株式会社 | 化合物半導体装置及びその製造方法 |
| JP7586638B2 (ja) * | 2019-12-03 | 2024-11-19 | 株式会社東芝 | 半導体装置 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005183551A (ja) * | 2003-12-17 | 2005-07-07 | Nec Corp | 半導体装置、電界効果トランジスタおよび電界効果トランジスタの製造方法 |
| JP2007103778A (ja) * | 2005-10-06 | 2007-04-19 | Mitsubishi Electric Corp | 電界効果型トランジスタ |
| JP2007200975A (ja) * | 2006-01-24 | 2007-08-09 | Nippon Telegr & Teleph Corp <Ntt> | 半導体装置とその製造法 |
| JP2008205146A (ja) * | 2007-02-20 | 2008-09-04 | Fujitsu Ltd | 化合物半導体装置及びその製造方法 |
| JP2008227501A (ja) * | 2007-03-12 | 2008-09-25 | Cree Inc | 窒化物ベースのトランジスタのための窒化アルミニウムを含むキャップ層およびその作製方法 |
| JP2009206163A (ja) * | 2008-02-26 | 2009-09-10 | Oki Electric Ind Co Ltd | ヘテロ接合型電界効果トランジスタ |
| JP2014072427A (ja) * | 2012-09-28 | 2014-04-21 | Fujitsu Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2014229879A (ja) * | 2013-05-27 | 2014-12-08 | 富士通株式会社 | 半導体装置及び半導体装置の製造方法 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4993673B2 (ja) | 2006-08-24 | 2012-08-08 | ローム株式会社 | Mis型電界効果トランジスタおよびその製造方法 |
| US9246455B2 (en) | 2013-03-15 | 2016-01-26 | Analog Devices, Inc. | Three stage amplifier |
| JP6174874B2 (ja) | 2013-03-15 | 2017-08-02 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP6171435B2 (ja) * | 2013-03-18 | 2017-08-02 | 富士通株式会社 | 半導体装置及びその製造方法、電源装置、高周波増幅器 |
| DE212014000187U1 (de) * | 2013-09-23 | 2016-07-25 | Sensor Electronic Technology, Inc. | Gruppe-III-Nitrid-Heterostruktur für ein optoelektronisches Bauelement |
-
2014
- 2014-12-26 JP JP2014265977A patent/JP6458495B2/ja not_active Expired - Fee Related
-
2015
- 2015-11-19 US US14/945,807 patent/US9899492B2/en active Active
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005183551A (ja) * | 2003-12-17 | 2005-07-07 | Nec Corp | 半導体装置、電界効果トランジスタおよび電界効果トランジスタの製造方法 |
| JP2007103778A (ja) * | 2005-10-06 | 2007-04-19 | Mitsubishi Electric Corp | 電界効果型トランジスタ |
| JP2007200975A (ja) * | 2006-01-24 | 2007-08-09 | Nippon Telegr & Teleph Corp <Ntt> | 半導体装置とその製造法 |
| JP2008205146A (ja) * | 2007-02-20 | 2008-09-04 | Fujitsu Ltd | 化合物半導体装置及びその製造方法 |
| JP2008227501A (ja) * | 2007-03-12 | 2008-09-25 | Cree Inc | 窒化物ベースのトランジスタのための窒化アルミニウムを含むキャップ層およびその作製方法 |
| JP2009206163A (ja) * | 2008-02-26 | 2009-09-10 | Oki Electric Ind Co Ltd | ヘテロ接合型電界効果トランジスタ |
| JP2014072427A (ja) * | 2012-09-28 | 2014-04-21 | Fujitsu Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2014229879A (ja) * | 2013-05-27 | 2014-12-08 | 富士通株式会社 | 半導体装置及び半導体装置の製造方法 |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10546746B2 (en) | 2017-06-29 | 2020-01-28 | Sumitomo Electric Device Innovations, Inc. | Process of forming semiconductor epitaxial substrate |
| JP2020102489A (ja) * | 2018-12-20 | 2020-07-02 | 富士通株式会社 | 化合物半導体装置及びその製造方法、増幅器 |
| JP7167694B2 (ja) | 2018-12-20 | 2022-11-09 | 富士通株式会社 | 化合物半導体装置の製造方法 |
| JP2023510394A (ja) * | 2020-01-16 | 2023-03-13 | 華為技術有限公司 | 窒化物半導体トランジスタ及び電子デバイス |
| JP7385760B2 (ja) | 2020-01-16 | 2023-11-22 | 華為技術有限公司 | 窒化物半導体トランジスタ及び電子デバイス |
Also Published As
| Publication number | Publication date |
|---|---|
| US9899492B2 (en) | 2018-02-20 |
| JP6458495B2 (ja) | 2019-01-30 |
| US20160190278A1 (en) | 2016-06-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6054621B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP5957994B2 (ja) | 半導体装置の製造方法 | |
| JP5966301B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP5902010B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP5990976B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP5950643B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP6054620B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP5888064B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP5765171B2 (ja) | 化合物半導体装置の製造方法 | |
| JP6161887B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP6458495B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP2015070064A (ja) | 半導体装置及び半導体装置の製造方法 | |
| JP6604036B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP2017085060A (ja) | 化合物半導体装置及びその製造方法 | |
| US10665710B2 (en) | Compound semiconductor device and fabrication method | |
| JP2014090033A (ja) | 化合物半導体装置及びその製造方法 | |
| JP2014027187A (ja) | 化合物半導体装置及びその製造方法 | |
| JP2020027911A (ja) | 化合物半導体装置、化合物半導体装置の製造方法及び増幅器 | |
| JP2018085414A (ja) | 化合物半導体装置 | |
| JP2017085058A (ja) | 化合物半導体装置及びその製造方法 | |
| JP6107922B2 (ja) | 半導体装置 | |
| JP2014197644A (ja) | 化合物半導体装置及びその製造方法 | |
| JP2018198255A (ja) | 化合物半導体装置及びその製造方法 | |
| JP6350599B2 (ja) | 化合物半導体装置及びその製造方法 | |
| JP2024005729A (ja) | 半導体装置、半導体装置の製造方法及び電子装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171113 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20180703 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20180629 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180824 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181127 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181210 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6458495 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |