JP2014501045A - 集積回路の水素パッシベーション - Google Patents
集積回路の水素パッシベーション Download PDFInfo
- Publication number
- JP2014501045A JP2014501045A JP2013543143A JP2013543143A JP2014501045A JP 2014501045 A JP2014501045 A JP 2014501045A JP 2013543143 A JP2013543143 A JP 2013543143A JP 2013543143 A JP2013543143 A JP 2013543143A JP 2014501045 A JP2014501045 A JP 2014501045A
- Authority
- JP
- Japan
- Prior art keywords
- integrated circuit
- layer
- hydrogen
- passivation
- transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H10W20/075—
-
- H10D64/01338—
-
- H10P14/6336—
-
- H10P14/69433—
-
- H10P50/73—
-
- H10P95/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Memories (AREA)
- Formation Of Insulating Films (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
パッシベーショントラッピング層の下にある水素又は重水素放出層を備えた集積回路。水素又は重水素放出層を有する集積回路を形成するための方法。パッシベーショントラッピング層を有する集積回路を形成するための方法。
Description
Claims (17)
- 集積回路であって、
基板、
前記基板に結合されるトランジスタ、
前記基板に結合されるプレメタル誘電体層、及び
前記プレメタル誘電体層の上にあるパッシベーショントラッピング層、
を含む、集積回路。 - 請求項1に記載の集積回路であって、前記基板と前記トランジスタのゲート誘電体との間のインタフェースがパッシベートされ、更に、前記パッシベーショントラッピング層が、AlO、AION、SiNx、及びSiNxHyから成るグループから選択されるフィルムである、集積回路。
- 請求項1に記載の集積回路であって、前記パッシベーショントラッピング層の下に位置する水素放出層を更に含む、集積回路。
- 請求項3に記載の集積回路であって、前記水素放出層がN−H結合より多くのSi‐H結合を備えたSiNxHyフィルムである、集積回路。
- 請求項1に記載の集積回路であって、前記パッシベーション層の下に位置する重水素放出層を更に含み、前記重水素放出層がN−D結合より多いSi−D結合を備えたSiNxDyフィルムである、集積回路。
- 請求項3に記載の集積回路であって、前記水素放出層が、前記プレメタル誘電体層の下に位置する、集積回路。
- 請求項1に記載の集積回路であって、前記基板と前記トランジスタのゲート誘電体との間のインタフェースがパッシベートされ、更にキャッピング層が、前記パッシベーショントラッピング層の上に位置する、集積回路。
- 請求項1に記載の集積回路であって、前記基板と前記トランジスタのゲート誘電体との間のインタフェースがパッシベートされ、更に前記パッシベーショントラッピング層が、前記PMD層に形成されるコンタクトの上に位置する、集積回路。
- 集積回路であって、
基板、
前記基板に結合されるトランジスタであって、前記基板と前記トランジスタのゲート誘電体との間のインタフェースがパッシベートされる、前記トランジスタ、
前記トランジスタ上にあるパッシベーショントラッピング層、及び
前記パッシベーショントラッピング層に対して上にあるプレメタル誘電体層、
を含む、集積回路。 - 集積回路を形成するプロセスであって、
トランジスタ及び前記トランジスタの上にあるプレメタル誘電体層を有する部分的に処理された集積回路を提供する工程、
前記部分的に処理された集積回路をパッシベートする工程、及び
前記パッシベートする工程の後、前記プレメタル誘電体層の上にパッシベーショントラッピング層を堆積する工程、
を含む、プロセス。 - 請求項10に記載のプロセスであって、前記パッシベートする工程が、水素及び重水素のうち少なくとも1つを含む高密度プラズマプロセスである、プロセス。
- 請求項10に記載のプロセスであって、前記パッシベートする工程が、水素放出層を堆積する工程を含む、プロセス。
- 請求項12に記載のプロセスであって、前記水素放出層が、N−H結合より多いSi‐H結合を備えたSiNxHyフィルムである、プロセス。
- 請求項12に記載のプロセスであって、前記パッシベートする工程が、重水素放出層を堆積する工程を含み、前記重水素放出層がN−D結合より多いSi−D結合を備えたSiNxDyフィルムである、プロセス。
- 請求項10に記載のプロセスであって、前記パッシベートする工程が、水素又は重水素のうち少なくとも1つを含む雰囲気中で前記集積回路をアニールする工程を含む、プロセス。
- 請求項10に記載のプロセスであって、前記パッシベーショントラッピング層が、AlO、AION、SiNx、及びSiNxHyから成る群から選択されるフィルムを含む、プロセス。
- 集積回路を形成するプロセスであって、
トランジスタを含む部分的に処理された集積回路を提供する工程、
前記部分的に処理された集積回路をパッシベートする工程、
前記パッシベートする工程の後、前記トランジスタの上にパッシベーショントラッピング層を堆積する工程、及び
前記パッシベーショントラッピング層の上にプレメタル誘電体層を形成する工程、
を含む、プロセス。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/US2010/059722 WO2012078163A1 (en) | 2010-12-09 | 2010-12-09 | Hydrogen passivation of integrated circuits |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2016196116A Division JP6351079B2 (ja) | 2016-10-04 | 2016-10-04 | 集積回路の水素パッシベーション |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014501045A true JP2014501045A (ja) | 2014-01-16 |
| JP2014501045A5 JP2014501045A5 (ja) | 2014-02-27 |
Family
ID=46207422
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2013543143A Pending JP2014501045A (ja) | 2010-12-09 | 2010-12-09 | 集積回路の水素パッシベーション |
Country Status (3)
| Country | Link |
|---|---|
| JP (1) | JP2014501045A (ja) |
| CN (1) | CN103262223A (ja) |
| WO (1) | WO2012078163A1 (ja) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102013218494B4 (de) * | 2013-09-16 | 2021-06-02 | Infineon Technologies Ag | Halbleiterbauelement mit einer Passivierungsschicht und Herstellungsverfahren |
| TWI548000B (zh) * | 2014-12-22 | 2016-09-01 | 力晶科技股份有限公司 | 半導體元件及其製作方法 |
| JP6468886B2 (ja) * | 2015-03-02 | 2019-02-13 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法および半導体装置 |
| KR101914039B1 (ko) * | 2017-02-03 | 2018-11-01 | 주식회사 에이치피에스피 | 반도체 열처리방법 |
| TWI858076B (zh) | 2019-06-17 | 2024-10-11 | 美商應用材料股份有限公司 | 含重氫之膜 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0845926A (ja) * | 1994-07-26 | 1996-02-16 | Sony Corp | 半導体装置およびその製造方法 |
| JP2002016249A (ja) * | 2000-06-30 | 2002-01-18 | Toshiba Corp | 半導体装置及びその製造方法 |
| JP2003224206A (ja) * | 2002-01-29 | 2003-08-08 | Fujitsu Ltd | 半導体装置及びその製造方法 |
| JP2008210869A (ja) * | 2007-02-23 | 2008-09-11 | Canon Inc | 光電変換装置の製造方法 |
| JP2009289919A (ja) * | 2008-05-28 | 2009-12-10 | Fujitsu Microelectronics Ltd | 半導体装置とその製造方法 |
| US20100022961A1 (en) * | 2006-06-23 | 2010-01-28 | Jentec , Inc. | Superthin wound dressing having folded release sheet |
| JP2010093064A (ja) * | 2008-10-08 | 2010-04-22 | Panasonic Corp | 半導体装置及びその製造方法 |
| US20100224961A1 (en) * | 2009-03-06 | 2010-09-09 | Texas Instruments Incorporated | Passivation of integrated circuits containing ferroelectric capacitors and hydrogen barriers |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6781184B2 (en) * | 2001-11-29 | 2004-08-24 | Symetrix Corporation | Barrier layers for protecting metal oxides from hydrogen degradation |
| JP2007150025A (ja) * | 2005-11-29 | 2007-06-14 | Seiko Epson Corp | 強誘電体メモリの製造方法 |
| US7985603B2 (en) * | 2008-02-04 | 2011-07-26 | Texas Instruments Incorporated | Ferroelectric capacitor manufacturing process |
-
2010
- 2010-12-09 WO PCT/US2010/059722 patent/WO2012078163A1/en not_active Ceased
- 2010-12-09 JP JP2013543143A patent/JP2014501045A/ja active Pending
- 2010-12-09 CN CN2010800706081A patent/CN103262223A/zh active Pending
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0845926A (ja) * | 1994-07-26 | 1996-02-16 | Sony Corp | 半導体装置およびその製造方法 |
| JP2002016249A (ja) * | 2000-06-30 | 2002-01-18 | Toshiba Corp | 半導体装置及びその製造方法 |
| JP2003224206A (ja) * | 2002-01-29 | 2003-08-08 | Fujitsu Ltd | 半導体装置及びその製造方法 |
| US20100022961A1 (en) * | 2006-06-23 | 2010-01-28 | Jentec , Inc. | Superthin wound dressing having folded release sheet |
| JP2008210869A (ja) * | 2007-02-23 | 2008-09-11 | Canon Inc | 光電変換装置の製造方法 |
| JP2009289919A (ja) * | 2008-05-28 | 2009-12-10 | Fujitsu Microelectronics Ltd | 半導体装置とその製造方法 |
| JP2010093064A (ja) * | 2008-10-08 | 2010-04-22 | Panasonic Corp | 半導体装置及びその製造方法 |
| US20100224961A1 (en) * | 2009-03-06 | 2010-09-09 | Texas Instruments Incorporated | Passivation of integrated circuits containing ferroelectric capacitors and hydrogen barriers |
Also Published As
| Publication number | Publication date |
|---|---|
| CN103262223A (zh) | 2013-08-21 |
| WO2012078163A1 (en) | 2012-06-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9218981B2 (en) | Hydrogen passivation of integrated circuits | |
| KR100563748B1 (ko) | 반도체소자의제조방법 | |
| US6444592B1 (en) | Interfacial oxidation process for high-k gate dielectric process integration | |
| TWI744690B (zh) | 電晶體結構及形成半導體結構的方法 | |
| CN100416859C (zh) | 形成具有高迁移率的金属/高k值栅叠层的方法 | |
| US20080296704A1 (en) | Semiconductor device and manufacturing method thereof | |
| US11164957B2 (en) | Semiconductor device with adhesion layer and method of making | |
| CN106356331A (zh) | 钴互连件技术 | |
| US11798809B2 (en) | Semiconductor device and method of manufacturing | |
| JP2014501045A (ja) | 集積回路の水素パッシベーション | |
| JP2006518106A (ja) | 互いに重ねて堆積させた金属層の積層体中に形成されたゲート電極を含むmosトランジスタを備える半導体デバイスの製造方法 | |
| US7476916B2 (en) | Semiconductor device having a mis-type fet, and methods for manufacturing the same and forming a metal oxide film | |
| JP2014502783A (ja) | 水素障壁で封止された強誘電性キャパシタ | |
| KR20210102465A (ko) | 막의 유효 산화물 두께를 수정하기 위한 수소화 및 질화 프로세스들 | |
| US20100001353A1 (en) | SANOS Memory Cell Structure | |
| JP6351079B2 (ja) | 集積回路の水素パッシベーション | |
| Hussain et al. | Metal wet etch issues and effects in dual metal gate stack integration | |
| US10453797B2 (en) | Interconnection structures and fabrication methods thereof | |
| US9412861B2 (en) | Semiconductor device having structure capable of suppressing oxygen diffusion and method of manufacturing the same | |
| KR100712523B1 (ko) | 이종의 게이트 절연막을 가지는 반도체 소자 및 그 제조방법 | |
| US20070267706A1 (en) | Formation of low leakage thermally assisted radical nitrided dielectrics | |
| JP3833956B2 (ja) | 半導体装置の製造方法及び半導体装置 | |
| JP2006073704A (ja) | 半導体装置の製造方法 | |
| Yoon et al. | Hydrogen-induced damage during the plasma etching process | |
| JPH11176959A (ja) | 半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131204 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131204 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150331 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20150525 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20150730 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150827 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160405 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160705 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20160905 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161005 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20161206 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20170413 |