JP2014090004A - 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 - Google Patents
積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 Download PDFInfo
- Publication number
- JP2014090004A JP2014090004A JP2012237600A JP2012237600A JP2014090004A JP 2014090004 A JP2014090004 A JP 2014090004A JP 2012237600 A JP2012237600 A JP 2012237600A JP 2012237600 A JP2012237600 A JP 2012237600A JP 2014090004 A JP2014090004 A JP 2014090004A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- magnetic
- tunnel barrier
- layers
- spin transistor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N—ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10N50/00—Galvanomagnetic devices
- H10N50/80—Constructional details
- H10N50/85—Materials of the active region
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/1733—Controllable logic circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/18—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using galvano-magnetic devices, e.g. Hall-effect devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D48/00—Individual devices not covered by groups H10D1/00 - H10D44/00
- H10D48/385—Devices using spin-polarised carriers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/02—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
- H03K19/173—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
- H03K19/177—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components arranged in matrix form
- H03K19/17724—Structural details of logic blocks
- H03K19/17728—Reconfigurable logic blocks, e.g. lookup tables
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Hall/Mr Elements (AREA)
- Mram Or Spin Memory Techniques (AREA)
Abstract
【解決手段】本実施形態の積層構造は、半導体層と、前記半導体層上に形成され、Zr、Ti、およびHfから選択された一つの元素を含む厚さが1原子層以上5原子層以下の第1の層と、前記第1の層上に設けられたトンネル障壁層と、前記トンネル障壁層上に設けられた磁性層と、を備えている。
【選択図】図1
Description
第1実施形態によるスピントランジスタを図1に示す。第1実施形態のスピントランジスタ1は、半導体層10に離間して設けられたソース/ドレイン領域12a、12bと、ソース領域とドレイン領域との間のチャネル領域となる半導体層10の領域13上に設けられたゲート絶縁膜14と、ゲート絶縁膜14上に設けられたゲート電極16と、ゲート電極16の側部に設けられた絶縁体からなるゲート側壁18と、を備えている。また、ソース/ドレイン領域12a、12bのうちの一方の領域12a上に磁性体を含む積層構造20が設けられ、他方の領域12b上に磁性体を含む積層構造30が設けられている。
このように構成された第1実施形態のスピントランジスタの書き込み方法について説明する。なお、積層構造20の磁性層24および積層構造30の磁性層34は、図1に示すように、磁化の方向がともに膜面に垂直であるとして説明するが、ともに膜面に平行であってもよい。
第1実施形態の第1変形例によるスピントランジスタを図2に示す。この第1変形例のスピントランジスタ1Aは、第1実施形態のスピントランジスタ1において、ソース/ドレイン領域12a、12b上にそれぞれ設けられた積層構造20、30を積層構造20A、30Aに置き換えた構成を有している。
第1実施形態の第2変形例によるスピントランジスタを図3に示す。この第2変形例のスピントランジスタ1A1は、図2に示す第2変形例のスピントランジスタ1Aにおいて、磁性層24、34の磁化方向が膜面に垂直、かつ磁性層28、38の磁化方向が膜面に平行となるように構成したものである。すなわち、積層構造20、30のそれぞれにおいて、含まれる2つの磁性層の磁化方向が略直交している。
第1実施形態の第3変形例によるスピントランジスタを図4に示す。この第3変形例のスピントランジスタ1A2は、図2に示す第2変形例のスピントランジスタ1Aにおいて、磁性層24、34の磁化方向が膜面に平行、かつ磁性層28、38の磁化方向が膜面に垂直となるように構成したものである。すなわち、積層構造20、30のそれぞれにおいて、含まれる2つの磁性層の磁化方向が略直交している。
第1実施形態の第4変形例によるスピントランジスタを図5に示す。この第4変形例のスピントランジスタ1Bは、第1実施形態のスピントランジスタ1において、ドレイン領域12b上に設けられた積層構造30を積層構造30Aに置き換えた構成を有している。この積層構造30Aは第1変形例で説明したものと同じ構成を有している。
第1実施形態の第5変形例によるスピントランジスタを図6に示す。この第5変形例のスピントランジスタ1B1は、図5に示す第4変形例のスピントランジスタ1Bにおいて、磁性層24、34の磁化方向が膜面に垂直、かつ磁性層38の磁化方向が膜面に平行となるように構成したものである。すなわち、積層構造において、含まれる2つの磁性層34、38の磁化方向が略直交している。
第1実施形態の第6変形例によるスピントランジスタを図7に示す。この第6変形例のスピントランジスタ1B2は、図5に示す第4変形例のスピントランジスタ1Bにおいて、磁性層24、34の磁化方向が膜面に平行、かつ磁性層38の磁化方向が膜面に垂直となるように構成したものである。すなわち、積層構造30において、含まれる2つの磁性層34、38の磁化方向が略直交している。
次に、第1実施形態によるスピントランジスタの実施例について説明する。
実施例1として、Si半導体層を用いて、図1に示す第1実施形態のスピントランジスタを以下のように、作製した。
実施例1の比較例1として、積層構造20、30それぞれからZr層21、31を除去した積層構造、すなわち、ソース/ドレイン領域上にそれぞれ、MgO層/CoFe層/Ta層がこの順序で積層された積層構造を有するスピントランジスタを形成する。
なお、実施例1の試料1および比較例1のスピントランジスタにおいて、図1の奥行き方向のソース領域上に別途も設けられたオーミック電極から接合抵抗を評価した。
次に、比較例2として、実施例1において、Zr層の厚さを2原子層から6原子層に変えたスピントランジスタを作製する。すなわち、比較例2における積層構造は、ソース/ドレイン領域上に6原子層のZr層/MgO層/CoFe層/Ta層がこの順序で積層されている。
実施例1の試料1と比較例2の接合抵抗を測定した。実施例1および比較例2における積層構造のJ−V曲線(特性)を300Kで測定した結果を図12に示す。図12の横軸は積層構造に印加される電圧Vを示し、縦軸は積層構造に流れる電流密度Jを示す。図12に示す特性g1が実施例1の試料1の場合を示し、特性g2が比較例2の場合を示す。図12からわかるように、300mV電圧を印加した場合における実施例1の試料1の接合抵抗RAは、10Ωμm2であったのに対して、図12の矢印100に示すように、比較例2の接合抵抗RAは、30μm2〜60Ωμm2と著しく増大してしまう。したがって、Zr層を厚く成膜してしまうと、かえって接合抵抗が増大することがわかる。
次に、実施例1の試料1において、Zr層21、31の厚さを1原子層から8原子層まで、1原子層刻みで変化させた8種類の試料を作製した。これらの試料の接合抵抗RAを測定し、接合抵抗RAのZr層の厚さ依存性を図13のグラフh1に示す。また、実施例1の試料2において、Ti層21、31の厚さを1原子層から8原子層まで、1原子層刻みで変化させた8種類の試料を作製した。これらの試料の接合抵抗RAを測定し、接合抵抗RAのZr層の厚さ依存性を図13のグラフh2に示す。
実施例3として、n+−Si層であるソース/ドレイン領域12a、12b上にそれぞれ積層構造を形成する。この積層構造は、厚さが3原子層のZr層21、31と、Zr層上に形成されたトンネル障壁層22、32であるMgO層と、MgO層上に形成された磁性層24、34であるCoFe層と、CoFe層上に形成されたTaのキャップ層と、を備えている。この実施例3は、実施例1の試料1において、Zr層21、31の厚さを3原子層とした構成を有している。
実施例4として、Si半導体層10に、図3に示す第1実施形態の第2変形例によるスピントランジスタ1A1を作製した。ソース/ドレイン領域12a、12bに設けられた積層構造20A、30Aはそれぞれ、n+−Si層10上に設けられた3原子層のZr層21、31と、厚さが0.8nm〜1.38nmのMgO層22、32と、Co40Fe60層24、34と、Ta層26、36と、Co90Fe10層28、38と、キャップ層としてのTa層(図示せず)と、を有している。作製は実施例1と同様の方法を用いた。
実施例5として、Si半導体層10に、図4に示す第1実施形態の第3変形例によるスピントランジスタ1Bを作製した。ソース/ドレイン領域12a、12bに設けられた積層構造20A、30Aはそれぞれ、n+−Si層10上に設けられた3原子層のZr層21、31と、厚さが0.8nm〜1.38nmのMgO層22、32と、Co80Fe20層24、34と、Ta層26、36と、Co40Fe60層28、38と、キャップ層としてのTa層(図示せず)と、を有している。作製は実施例1と同様の方法を用いた。
第2実施形態によるスピントランジスタを図17に示す。この第2実施形態のスピントランジスタ1Cは、図1に示す第1実施形態のスピントランジスタ1において、積層構造20、30をそれぞれ積層構造20B、30Bに置き換えた構成を有している。積層構造20Bは積層構造20において、トンネル障壁層22と磁性層24との間にMg層23を設けた構成であり、積層構造30Bは積層構造30において、トンネル障壁層32と磁性層34との間にMg層33を設けた構成である。すなわち、積層構造20B、30Bは、第1実施形態の実施例3で説明した試料6乃至試料10に対応する構造を有している。
第2実施形態の第1変形例によるスピントランジスタを図18に示す。この第1変形例のスピントランジスタ1Dは、図2に示す第1実施形態の第1変形例によるスピントランジスタにおいて、積層構造20A、30Aをそれぞれ積層構造20C、30Cに置き換えた構成を有している。積層構造20Cは積層構造20Aにおいて、トンネル障壁層22と磁性層24との間にMg層23を設けた構成であり、積層構造30Cは積層構造30Aにおいて、トンネル障壁層32と磁性層34との間にMg層33を設けた構成である。
第2実施形態の第2変形例によるスピントランジスタを図19に示す。この第2変形例のスピントランジスタ1Eは、図5に示す第1実施形態の第4変形例によるスピントランジスタにおいて、積層構造20、30Aをそれぞれ積層構造20B、30Cに置き換えた構成を有している。積層構造20Bは、第2実施形態で説明したように積層構造20Aにおいて、トンネル障壁層22と磁性層24との間にMg層23を設けた構成であり、積層構造30Cは、第2実施形態の第1変形例で説明したように積層構造30Aにおいて、トンネル障壁層32と磁性層34との間にMg層33を設けた構成である。
第3実施形態によるスピントランジスタを図20に示す。この第3実施形態のスピントランジスタは第1実施形態において、チャネル領域13がソース/ドレイン領域12a、12bに比べて幅の狭いナノワイヤ型のスピントランジスタである。
第4実施形態によるリコンフィギャラブル論理回路について図22および図23を参照して説明する。この第4実施形態のリコンフィギュラブル論理回路は、ルックアップテーブル回路を有し、このルックアップテーブル回路を図22に示す。本実施形態に係るルックアップテーブル回路100は、マルチプレクサ110と、電流供給源130,132と、リファレンス部140と、比較器150と、書き込み回路160と、を備えている。
10 半導体層
12a ソース領域
12b ドレイン領域
13 チャネル領域
14 ゲート絶縁膜
16 ゲート電極
20 積層構造
21 Zrを含む層
22 トンネル障壁層
24 磁性層
26 非磁性層
28 磁性層
30 積層構造
31 Zrを含む層
32 トンネル障壁層
34 磁性層
36 非磁性層
38 磁性層
Claims (16)
- 半導体層と、
前記半導体層上に形成され、Zr、Ti、およびHfから選択された一つの元素を含む厚さが1原子層以上5原子層以下の第1の層と、
前記第1の層上に設けられたトンネル障壁層と、
前記トンネル障壁層上に設けられた磁性層と、
を備えていることを特徴とする積層構造。 - 前記第1の層は、前記選択された元素と、前記半導体層に含まれる元素との混合層を含むことを特徴とする請求項1記載の積層構造。
- 前記トンネル障壁層と前記磁性層との間に設けられたMg層を備えていることを特徴とする請求項1または2記載の積層構造。
- 前記磁性層は、第1および第2磁性膜と、前記第1磁性膜と第2磁性膜との間に設けられた非磁性膜を備えていることを特徴とする請求項1乃至3のいずれかに記載の積層構造。
- 前記第1および第2磁性膜の磁化方向が互いに直交し、前記第1および第2磁性膜の一方は磁化方向が膜面に垂直であることを特徴とする請求項4記載の積層構造。
- 前記トンネル障壁層は、MgO層またはMgAl2O3層であることを特徴とする請求項1乃至5のいずれかに記載の積層構造。
- 前記半導体層は、Si層、Ge層、SiGe層、およびInGaAs層のいずれかであることを特徴とする請求項1乃至6のいずれかに記載の積層構造。
- 半導体層と、
前記半導体層に離間して設けられたソース領域およびドレイン領域と、
前記ソース領域と前記ドレイン領域との間の前記半導体層の領域上に設けられたゲート絶縁膜と、
前記ゲート絶縁膜上に設けられたゲート電極と、
前記ソース領域上に設けられた第1積層構造であって、前記第1積層構造は、前記ソース領域上に形成され、Zr、Ti、およびHfから選択された一つの元素を含む厚さが1原子層以上5原子層以下の第1の層と、前記第1の層上に設けられた第1トンネル障壁層と、前記第1トンネル障壁層上に設けられた第1磁性層と、を含む、第1積層構造と、
前記ドレイン領域上に設けられた第2積層構造であって、前記第2積層構造は、前記ドレイン領域上に形成され、Zr、Ti、およびHfから選択された一つの元素を含む厚さが1原子層以上5原子層以下の第2の層と、前記第2の層上に設けられた第2トンネル障壁層と、前記第2トンネル障壁層上に設けられた第2磁性層と、を含む、第2積層構造と、
を備えていることを特徴とするスピントランジスタ。 - 前記第1および第2の層は、前記選択された元素と、前記半導体層に含まれる元素との混合層を含むことを特徴とする請求項8記載のスピントランジスタ。
- 前記第1積層構造は、前記第1トンネル障壁層と前第1記磁性層との間に設けられた第1Mg層を備え、前記第2積層構造は、前記第2トンネル障壁層と前第2記磁性層との間に設けられた第2Mg層を備えていることを特徴とする請求項8または9記載のスピントランジスタ。
- 前記第1および第2磁性層の少なくとも一方は、第1および第2磁性膜と、前記第1磁性膜と第2磁性膜との間に設けられた非磁性膜を備えていることを特徴とする請求項8乃至10のいずれかに記載のスピントランジスタ。
- 前記第1および第2磁性膜の磁化方向が互いに直交し、前記第1および第2磁性膜の一方は磁化方向が膜面に垂直であることを特徴とする請求項11記載のスピントランジスタ。
- 前記第1および第2トンネル障壁層は、MgO層またはMgAl2O3層であることを特徴とする請求項8乃至12のいずれかに記載のスピントランジスタ。
- 前記半導体層は、Si層、Ge層、SiGe層、およびInGaAs層のいずれかであることを特徴とする請求項8乃至13のいずれかに記載のスピントランジスタ。
- 前記ソース領域から前記ドレイン領域に向かう方向と直交する方向における、前記ソース領域と前記ドレイン領域との間の前記半導体層の幅が、前記ソース領域および前記ドレイン領域のそれぞれの幅よりも狭いことを特徴とする請求項8乃至14のいずれかに記載のスピントランジスタ。
- メモリを有するルックアップテーブル回路を備えたリコンフィギャラブル論理回路であって、
前記メモリとして、請求項8乃至15のいずれかに記載のスピントランジスタを備えていることを特徴とするリコンフィギャラブル論理回路。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012237600A JP6148450B2 (ja) | 2012-10-29 | 2012-10-29 | 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 |
| US14/041,055 US8981436B2 (en) | 2012-10-29 | 2013-09-30 | Stacked structure, spin transistor, and reconfigurable logic circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012237600A JP6148450B2 (ja) | 2012-10-29 | 2012-10-29 | 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014090004A true JP2014090004A (ja) | 2014-05-15 |
| JP6148450B2 JP6148450B2 (ja) | 2017-06-14 |
Family
ID=50546230
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012237600A Active JP6148450B2 (ja) | 2012-10-29 | 2012-10-29 | 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8981436B2 (ja) |
| JP (1) | JP6148450B2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2015040928A1 (ja) * | 2013-09-20 | 2015-03-26 | 株式会社 東芝 | スピンmosfet |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4996390B2 (ja) * | 2007-08-28 | 2012-08-08 | 株式会社東芝 | スピンfet及び磁気抵抗効果素子 |
| JP2018056391A (ja) * | 2016-09-29 | 2018-04-05 | Tdk株式会社 | 磁気抵抗効果素子 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009054960A (ja) * | 2007-08-29 | 2009-03-12 | Toshiba Corp | スピントランジスタ及び磁気メモリ |
| JP2009054724A (ja) * | 2007-08-24 | 2009-03-12 | Toshiba Corp | ホイスラー合金を有する積層体、この積層体を用いたスピンmos電界効果トランジスタ及びトンネル磁気抵抗効果素子 |
| JP2009171007A (ja) * | 2008-01-11 | 2009-07-30 | Toshiba Corp | リコンフィギュラブル論理回路 |
| JP2010238956A (ja) * | 2009-03-31 | 2010-10-21 | Tdk Corp | スピン伝導デバイス |
| JP2011187861A (ja) * | 2010-03-11 | 2011-09-22 | National Institute Of Advanced Industrial Science & Technology | スピントランジスタ |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6130814A (en) * | 1998-07-28 | 2000-10-10 | International Business Machines Corporation | Current-induced magnetic switching device and memory including the same |
| US6515341B2 (en) * | 2001-02-26 | 2003-02-04 | Motorola, Inc. | Magnetoelectronics element having a stressed over-layer configured for alteration of the switching energy barrier |
| US6784510B1 (en) * | 2003-04-16 | 2004-08-31 | Freescale Semiconductor, Inc. | Magnetoresistive random access memory device structures |
| US6798004B1 (en) * | 2003-04-22 | 2004-09-28 | Freescale Semiconductor, Inc. | Magnetoresistive random access memory devices and methods for fabricating the same |
| US7598555B1 (en) * | 2003-08-22 | 2009-10-06 | International Business Machines Corporation | MgO tunnel barriers and method of formation |
| US7351483B2 (en) * | 2004-11-10 | 2008-04-01 | International Business Machines Corporation | Magnetic tunnel junctions using amorphous materials as reference and free layers |
| JP4455558B2 (ja) * | 2006-09-08 | 2010-04-21 | 株式会社東芝 | スピンmosfet |
| US7629182B2 (en) * | 2007-04-17 | 2009-12-08 | Freescale Semiconductor, Inc. | Space and process efficient MRAM and method |
| JP4996390B2 (ja) * | 2007-08-28 | 2012-08-08 | 株式会社東芝 | スピンfet及び磁気抵抗効果素子 |
| US8119424B2 (en) * | 2007-09-28 | 2012-02-21 | Everspin Technologies, Inc. | Electronic device including a magneto-resistive memory device and a process for forming the electronic device |
| JP4703660B2 (ja) * | 2008-01-11 | 2011-06-15 | 株式会社東芝 | スピンmos電界効果トランジスタ |
| JP4845937B2 (ja) * | 2008-07-24 | 2011-12-28 | 株式会社東芝 | スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 |
| JP4738499B2 (ja) * | 2009-02-10 | 2011-08-03 | 株式会社東芝 | スピントランジスタの製造方法 |
| JP4908540B2 (ja) * | 2009-03-25 | 2012-04-04 | 株式会社東芝 | スピンmosfetおよびリコンフィギャラブルロジック回路 |
| US8981505B2 (en) * | 2013-01-11 | 2015-03-17 | Headway Technologies, Inc. | Mg discontinuous insertion layer for improving MTJ shunt |
-
2012
- 2012-10-29 JP JP2012237600A patent/JP6148450B2/ja active Active
-
2013
- 2013-09-30 US US14/041,055 patent/US8981436B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009054724A (ja) * | 2007-08-24 | 2009-03-12 | Toshiba Corp | ホイスラー合金を有する積層体、この積層体を用いたスピンmos電界効果トランジスタ及びトンネル磁気抵抗効果素子 |
| JP2009054960A (ja) * | 2007-08-29 | 2009-03-12 | Toshiba Corp | スピントランジスタ及び磁気メモリ |
| JP2009171007A (ja) * | 2008-01-11 | 2009-07-30 | Toshiba Corp | リコンフィギュラブル論理回路 |
| JP2010238956A (ja) * | 2009-03-31 | 2010-10-21 | Tdk Corp | スピン伝導デバイス |
| JP2011187861A (ja) * | 2010-03-11 | 2011-09-22 | National Institute Of Advanced Industrial Science & Technology | スピントランジスタ |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2015040928A1 (ja) * | 2013-09-20 | 2015-03-26 | 株式会社 東芝 | スピンmosfet |
Also Published As
| Publication number | Publication date |
|---|---|
| JP6148450B2 (ja) | 2017-06-14 |
| US8981436B2 (en) | 2015-03-17 |
| US20140117427A1 (en) | 2014-05-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4908540B2 (ja) | スピンmosfetおよびリコンフィギャラブルロジック回路 | |
| US8243400B2 (en) | Tunneling magnetoresistive effect element and spin MOS field-effect transistor | |
| JP4845937B2 (ja) | スピンmosfetおよびこのスピンmosfetを用いたリコンフィギュラブル論理回路 | |
| US7973351B2 (en) | Stack having Heusler alloy, magnetoresistive element and spin transistor using the stack, and method of manufacturing the same | |
| JP4919893B2 (ja) | 漏れ磁場を用いたスピントランジスタ | |
| CN101140952B (zh) | 自旋金属氧化物半导体场效应晶体管 | |
| JP4496242B2 (ja) | スピントランジスタ及び磁気メモリ | |
| CN110349990A (zh) | 用于磁体切换的具有手性反铁磁材料的磁存储器 | |
| WO2015040928A1 (ja) | スピンmosfet | |
| JP2009188230A (ja) | 半導体装置 | |
| JP4997194B2 (ja) | スピントランジスタ、およびリコンフィギャラブル論理回路 | |
| JP6148450B2 (ja) | 積層構造、スピントランジスタおよびリコンフィギャラブル論理回路 | |
| JP2010225835A (ja) | スピントランジスタ及び論理回路装置 | |
| JP5075863B2 (ja) | スピントランジスタ、このスピントランジスタを備えたリコンフィギャラブル論理回路および磁気メモリ | |
| JP5082688B2 (ja) | スピントランジスタ及び半導体メモリ | |
| JP5421325B2 (ja) | スピンmosfetおよびリコンフィギャラブルロジック回路 | |
| Shuto et al. | A new spin-functional metal–oxide–semiconductor field-effect transistor based on magnetic tunnel junction technology: pseudo-spin-MOSFET | |
| JP5649605B2 (ja) | スピントランジスタおよびメモリ | |
| JP2011142326A (ja) | スピンmos電界効果トランジスタ | |
| JP2011243716A (ja) | スピントランジスタ及び集積回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150907 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20161005 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20161011 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161209 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170421 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170519 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 6148450 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |