JP2014067920A - 薄膜トランジスタおよび表示装置 - Google Patents
薄膜トランジスタおよび表示装置 Download PDFInfo
- Publication number
- JP2014067920A JP2014067920A JP2012213081A JP2012213081A JP2014067920A JP 2014067920 A JP2014067920 A JP 2014067920A JP 2012213081 A JP2012213081 A JP 2012213081A JP 2012213081 A JP2012213081 A JP 2012213081A JP 2014067920 A JP2014067920 A JP 2014067920A
- Authority
- JP
- Japan
- Prior art keywords
- semiconductor layer
- channel protective
- protective film
- film
- conductive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6713—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6757—Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/213—Channel regions of field-effect devices
- H10D62/221—Channel regions of field-effect devices of FETs
- H10D62/235—Channel regions of field-effect devices of FETs of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Thin Film Transistor (AREA)
- Electroluminescent Light Sources (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
【解決手段】実施形態に係る表示装置は、ゲート絶縁膜と、ゲート絶縁膜の一主面上の一部に設けられ第1部分乃至第7部分を有する半導体層と、ゲート絶縁膜を介して半導体層と対向するゲート電極と、半導体層の第3部分を覆う第1のチャネル保護膜と、第1のチャネル保護膜上面、半導体層の第4部分及び第5部分を覆う第2のチャネル保護膜と、第2のチャネル保護膜を介して半導体層の第4部分と対向しつつ第6部分を覆う第1導電層と、第2のチャネル保護膜を介して半導体層の第5部分と対向しつつ第7部分を覆う第2導電層と、半導体層の第1部分及び第2部分、第1導電層、第2導電層、及び第2のチャネル保護膜を覆い1.0×1020atm/cm3以上の水素を含むパッシベーション膜と、を備える薄膜トランジスタを有する。
【選択図】 図1
Description
以下、本発明の実施の形態について図面を参照して詳細に説明する。
なお、図面は模式的または概念的なものであり、各部分の厚みと幅との関係、部分間の大きさの比率などは、必ずしも現実のものと同一とは限らない。また、同じ部分を表す場合であっても、図面により互いの寸法や比率が異なって表される場合もある。
なお、本願明細書と各図において、既出の図に関して前述したものと同様の要素には同一の符号を付して詳細な説明は適宜省略する。
(第1の実施形態)
図1は、第1の実施形態に係る表示装置を示す平面図である。表示装置としては、有機EL表示装置や液晶表示装置が挙げられるが、ここではアクティブマトリクス型有機EL表示装置200を用いて説明する。有機EL表示装置200は表示領域にマトリクス状に配置された複数の画素部1を有するが、図1では1つの画素部1を拡大して表している。有機EL表示装置200は、複数の画素部1が配置された表示領域100と、表示領域100以外の領域である周辺領域110とを有する。
ゲート電極23は、基板20上の一部に設けられる。ゲート電極23には、例えば、モリブデンタングステン(MoW)、モリブデンタンタル(MoTa)及びタングステン(W)などの高融点金属が用いられる。また、ゲート電極23には、ヒロック対策を施したアルミニウム(Al)を主成分とするAl合金を用いても良く、Alと高融点金属の積層としてもよい。ここで、ゲート電極23が設けられた基板20の一主面と垂直な方向をZ方向とする。基板20の一主面に平行な一方向をX方向とする。基板20の一主面に平行でX方向と垂直をなす方向をY方向とする。Z方向に沿って、基板20、ゲート電極23、ゲート絶縁膜24が積層されている。
半導体層25上には、チャネル保護膜26が設けられている。チャネル保護膜26は、半導体層25及びゲート絶縁膜24を覆うように設けられている。チャネル保護膜26は、第1のチャネル保護膜261と第2のチャネル保護膜262とを有する。第1のチャネル保護膜261は半導体層25及びゲート絶縁膜24を覆うように設けられている。第2のチャネル保護膜262は、第1のチャネル保護膜261上に設けられている。第1のチャネル保護膜261及び第2のチャネル保護膜262は、半導体層25を保護する。
図3に示すように、半導体層25は、第1部分25a、X方向において第1部分25aと対向する第2部分25b、第1部分25aと第2部分25bとに挟まれた第3部分25c、第1部分25aと第3部分25cとに挟まれた第4部分25d、第2部分25bと第3部分25cとに挟まれた第5部分25e、第1部分25aと第4部分25dに挟まれた第6部分25f、第2部分25bと第5部分25eに挟まれた第7部分25g、を有する。
この例では、パッシベーション膜29の上には、カラーフィルタ30が設けられる。カラーフィルタ30は、画素ごとに異なる色を有する。カラーフィルタ30は、例えば、赤色、緑色及び青色のいずれかのカラー樹脂膜(例えばカラーレジスト)が用いられる。カラーフィルタ30は、必要に応じて設けられる。カラーフィルタ30は、省略可能である。
なお、本実施形態においては、画素電極31をアノード電極とし、対向電極34がカソード電極としたが、画素電極31をカソード電極とし、対向電極34をアノード電極としても良い。また、それぞれの画素部1は書き込みTFT121と駆動TFT122の2つのTFTを有していることとしたが、それぞれの画素部1は、TFTとして図2乃至図4に示したようなTFTを少なくとも1つずつ有していればよい。
本発明者らは、酸化物半導体を用いたTFTについて鋭意開発を行った結果、次のような知見を得た。すなわち、図7に示すような従来のTFTは、半導体層325のチャネル保護膜326に覆われる界面において、酸化物半導体の原子間の結合が弱いときには、ドレイン電極(第1導電層327)の電界により、チャネル保護膜326を介してドレイン電極(第1導電層327)と対向する半導体層325の第2部分325bが低抵抗化してしまう。半導体層325の第2部分325bが低抵抗化すると、半導体層25の活性層として機能する部分の長さであるチャネル長が、設計値よりも短くなってしまう。結果として、比較例に示すように、ドレイン電極の電圧Vdによって閾値電圧が変化してしまい、所望のTFT特性が得られない。しかしながら、第1の実施形態のTFT122は、ドレイン電極27と対向する半導体層の第4部分25dが高抵抗化されている。従って、第4部分25dが低抵抗化しにくくなり、活性層として機能する。すなわち、ドレイン電極の電界強度によらず、TFTの閾値電圧を安定化させることができる。
図9は、第1の実施形態の第1の変形例に係る薄膜トランジスタを示す断面図である。
本変形例における駆動TFT412は、第1の実施形態における駆動TFT122と比べて、YZ平面におけるチャネル保護膜426の形状が異なる。チャネル保護膜426は、第1のチャネル保護膜426Aと第2のチャネル保護膜426Bからなる。第1のチャネル保護膜426Aは、半導体層425の上面に設けられる。第2のチャネル保護膜426Bは、第1のチャネル保護膜426Aの上面と側面及び半導体層425の側面を覆う。すなわち、本変形例における駆動TFT412は、YZ平面において、第2のチャネル保護膜412Bが第1のチャネル保護膜412Aおよび半導体層425の側面を覆う点で第1の実施形態の駆動TFT122と異なる。言い換えると、半導体層425のうち第1導電部と第2導電部を結ぶY方向に平行な線分に垂直な線が交わる端部が第2のチャネル保護膜426Bにより覆われている。本変形例によっても、パッシベーション膜429を形成する際に半導体層425から酸素が離脱するのを防止することができる。
図10は、第1の実施形態の第2の変形例に係る薄膜トランジスタを示す断面図である。
本変形例における駆動TFT512は、第1の実施形態における駆動TFT122と比べて、YZ平面におけるチャネル保護膜526の形状が異なる。チャネル保護膜526は、第1のチャネル保護膜526Aと第2のチャネル保護膜526Bからなる。第1のチャネル保護膜526Aは、半導体層525の上面および側面を覆う。そして、第2のチャネル保護膜526Bは、第1のチャネル保護膜526Aの上面および側面を覆う点で第1の実施形態の駆動TFT122と異なる。言い換えると、半導体層525のうち第1導電部と第2導電部を結ぶY方向に平行な線分に垂直な線が交わる端部が第1のチャネル保護膜426Aおよび第2のチャネル保護膜526Bにより覆われている。本変形例によっても、パッシベーション膜529を形成する際に半導体層525から酸素が離脱するのを防止することができる。
図11は、第2の実施形態に係る薄膜トランジスタを示す平面図である。図12は、第2の実施形態の係る薄膜トランジスタを示す一断面図である。図12は図11のC−C線断面図を示す。図11のDD線断面図については、第1の実施形態における図4と同じである。
半導体層625は、第1部分625a、X方向において第1部分625aと対向する第2部分625b、第1部分625aと第2部分625bとに挟まれた第3部分625c、第1部分625aと第3部分625cとに挟まれた第4部分625d、第2部分625bと第3部分625cとに挟まれた第5部分625e、第1部分625aと第4部分625dに挟まれた第6部分625f、第2部分625bと第5部分625eに挟まれた第7部分625g、を有する。
本実施形態では、第1の実施形態に係る薄膜トランジスタおよび表示装置の製造方法について説明する。図13は、第3の実施形態に係る薄膜トランジスタの製造方法を示す断面図である。図14は、第3の実施形態に係る薄膜トランジスタの図13に続く製造方法を示す断面図である。
図15は、第3の実施形態に係る表示装置の製造方法を示すフローチャート図である。表示装置の製造においては、まず、基板20を準備する(S711)。次に、上述したようにして基板20の上にTFTを形成する(S712)。次に、カラーフィルタを形成する(S713)。この工程は省略可能である。次に、有機EL素子11を形成する(S714)。次に、封止部35を形成する(S715)。このようにして表示装置を形成する。
また、各具体例のいずれか2つ以上の要素を技術的に可能な範囲で組み合わせたものも、本発明の要旨を包含する限り本発明の範囲に含まれる。
その他、本発明の実施の形態として上述した導光体及び面光源を基にして、当業者が適宜設計変更して実施し得る全ての導光体及び面光源も、本発明の要旨を包含する限り、本発明の範囲に属する。
Claims (10)
- 一主面を有するゲート絶縁膜と、
前記ゲート絶縁膜の一主面上の一部に設けられ、第1部分、前記一主面と平行な一平面において該第1部分と対向する第2部分、該第1部分と該第2部分とに挟まれた第3部分、該第1部分と該第3部分とに挟まれた第4部分、該第2部分と該第3部分とに挟まれた第5部分、該第1部分と該第4部分に挟まれた第6部分、該第2部分と該第5部分に挟まれた第7部分、を有する半導体層と、
前記ゲート絶縁膜を介して前記半導体層と対向するゲート電極と、
前記半導体層の前記第3部分を覆う第1のチャネル保護膜と、
前記第1のチャネル保護膜上面、前記半導体層の前記第4部分及び前記第5部分を覆う第2のチャネル保護膜と、
前記第2のチャネル保護膜を介して前記半導体層の前記第4部分と対向しつつ、前記第6部分を覆う第1導電層と、
前記第2のチャネル保護膜を介して前記半導体層の前記第5部分と対向しつつ、前記第7部分を覆う第2導電層と、
前記半導体層の前記第1部分及び前記第2部分、前記第1導電層、前記第2導電層、及び前記第2のチャネル保護膜を覆うパッシベーション膜と、
を備え、
前記パッシベーション膜は1.0×1020atm/cm3以上の水素を含む薄膜トランジスタを有する表示装置。 - 前記半導体層の前記第1部分と前記第2部分を結ぶ方向に沿った前記第4部分及び前記第5部分の長さは、3μm以下である請求項1に記載の表示装置。
- 前記第4部分の前記第2のチャネル保護膜側の部分の抵抗率は、1.0×105Ω・cm以上である請求項2に記載の表示装置。
- 前記第4部分の前記ゲート絶縁膜側の部分の抵抗率は、1.0×105Ω・cm以下である請求項3に記載の表示装置。
- 前記半導体層のうち、前記第1導電部と前記第2導電部を結ぶ線分に垂直な線が交わる端部の少なくとも一部は、前記第1のチャネル保護膜により覆われている、請求項4に記載の表示装置。
- 前記半導体層のうち、前記第1導電部と前記第2導電部を結ぶ線分に垂直な線が交わる端部の少なくとも一部は、前記第2のチャネル保護膜により覆われている、請求項4に記載の表示装置。
- 一主面を有するゲート絶縁膜と、
前記ゲート絶縁膜の一主面上の一部に設けられ、第1部分、前記一主面と平行な一平面において該第1部分と対向する第2部分、該第1部分と該第2部分とに挟まれた第3部分、該第1部分と該第3部分とに挟まれた第4部分、該第2部分と該第3部分とに挟まれた第5部分、該第1部分と該第4部分に挟まれた第6部分、該第2部分と該第5部分に挟まれた第7部分、を有する半導体層と、
前記ゲート絶縁膜を介して前記半導体層と対向するゲート電極と、
前記半導体層の前記第3部分を覆う第1のチャネル保護膜と、
前記第1のチャネル保護膜上面、前記半導体層の前記第4部分及び前記第5部分を覆う第2のチャネル保護膜と、
前記第2のチャネル保護膜を介して前記半導体層の前記第4部分と対向しつつ、前記第6部分を覆う第1導電層と、
前記第2のチャネル保護膜を介して前記半導体層の前記第5部分と対向しつつ、前記第7部分を覆う第2導電層と、
前記半導体層の前記第1部分及び前記第2部分、前記第1導電層、前記第2導電層、及び前記第2のチャネル保護膜を覆うパッシベーション膜と、
を備え、
前記パッシベーション膜は1.0×1020atm/cm3以上の水素を含む、薄膜トランジスタ。 - 前記半導体層の前記第1部分と前記第2部分を結ぶ方向に沿った前記第4部分及び前記第5部分の長さは、1μm以上である請求項7に記載の薄膜トランジスタ。
- 前記第4部分の前記第2のチャネル保護膜側の部分の抵抗率は、1.0×105Ω・cm以上である請求項8に記載の薄膜トランジスタ。
- 前記第4部分の前記ゲート絶縁膜側の部分の抵抗率は、1.0×105Ω・cm以下である請求項9に記載の薄膜トランジスタ。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012213081A JP5779161B2 (ja) | 2012-09-26 | 2012-09-26 | 薄膜トランジスタおよび表示装置 |
| US13/799,565 US8994020B2 (en) | 2012-09-26 | 2013-03-13 | Thin film transistor with channel protection film of specific resistivity |
| TW102109038A TWI521716B (zh) | 2012-09-26 | 2013-03-14 | 薄膜電晶體及顯示裝置 |
| KR1020130027023A KR101385913B1 (ko) | 2012-09-26 | 2013-03-14 | 박막 트랜지스터 및 표시 장치 |
| CN201310085212.XA CN103681872A (zh) | 2012-09-26 | 2013-03-15 | 薄膜晶体管和显示装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012213081A JP5779161B2 (ja) | 2012-09-26 | 2012-09-26 | 薄膜トランジスタおよび表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2014067920A true JP2014067920A (ja) | 2014-04-17 |
| JP5779161B2 JP5779161B2 (ja) | 2015-09-16 |
Family
ID=50318805
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012213081A Expired - Fee Related JP5779161B2 (ja) | 2012-09-26 | 2012-09-26 | 薄膜トランジスタおよび表示装置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US8994020B2 (ja) |
| JP (1) | JP5779161B2 (ja) |
| KR (1) | KR101385913B1 (ja) |
| CN (1) | CN103681872A (ja) |
| TW (1) | TWI521716B (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2018163946A1 (ja) * | 2017-03-06 | 2018-09-13 | シャープ株式会社 | 半導体装置および表示装置 |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI552319B (zh) * | 2014-05-23 | 2016-10-01 | 友達光電股份有限公司 | 顯示裝置 |
| KR102237834B1 (ko) * | 2014-10-31 | 2021-04-12 | 엘지디스플레이 주식회사 | 캡핑층을 구비한 금속 산화물 반도체를 포함하는 박막 트랜지스터 기판 |
| KR102435156B1 (ko) | 2015-10-13 | 2022-08-24 | 삼성디스플레이 주식회사 | 투명 표시 기판 및 투명 표시 장치 |
| WO2021045759A1 (en) * | 2019-09-05 | 2021-03-11 | Hewlett-Packard Development Company, L.P. | Semiconductor composite layers |
| CN115327832B (zh) * | 2022-08-18 | 2025-07-01 | 苏州清越光电科技股份有限公司 | 一种电子纸膜及其制备方法和应用 |
| WO2025194353A1 (zh) * | 2024-03-19 | 2025-09-25 | 京东方科技集团股份有限公司 | 显示基板 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2011077607A1 (ja) * | 2009-12-21 | 2011-06-30 | シャープ株式会社 | アクティブマトリクス基板及びそれを備えた表示パネル、並びにアクティブマトリクス基板の製造方法 |
| JP2011142309A (ja) * | 2009-12-08 | 2011-07-21 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6346730B1 (en) * | 1999-04-06 | 2002-02-12 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device having a pixel TFT formed in a display region and a drive circuit formed in the periphery of the display region on the same substrate |
| JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
| KR100980008B1 (ko) * | 2002-01-02 | 2010-09-03 | 삼성전자주식회사 | 배선 구조, 이를 이용하는 박막 트랜지스터 기판 및 그제조 방법 |
| KR101168729B1 (ko) * | 2005-08-16 | 2012-07-26 | 삼성전자주식회사 | 배선 구조와 배선 형성 방법 및 박막 트랜지스터 기판과 그제조 방법 |
| US8263977B2 (en) | 2005-12-02 | 2012-09-11 | Idemitsu Kosan Co., Ltd. | TFT substrate and TFT substrate manufacturing method |
| KR101334182B1 (ko) * | 2007-05-28 | 2013-11-28 | 삼성전자주식회사 | ZnO 계 박막 트랜지스터의 제조방법 |
| JP5552753B2 (ja) * | 2008-10-08 | 2014-07-16 | ソニー株式会社 | 薄膜トランジスタおよび表示装置 |
| JP5384088B2 (ja) | 2008-11-28 | 2014-01-08 | 株式会社ジャパンディスプレイ | 表示装置 |
| KR101832361B1 (ko) * | 2011-01-19 | 2018-04-16 | 삼성디스플레이 주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
-
2012
- 2012-09-26 JP JP2012213081A patent/JP5779161B2/ja not_active Expired - Fee Related
-
2013
- 2013-03-13 US US13/799,565 patent/US8994020B2/en not_active Expired - Fee Related
- 2013-03-14 KR KR1020130027023A patent/KR101385913B1/ko not_active Expired - Fee Related
- 2013-03-14 TW TW102109038A patent/TWI521716B/zh not_active IP Right Cessation
- 2013-03-15 CN CN201310085212.XA patent/CN103681872A/zh active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011142309A (ja) * | 2009-12-08 | 2011-07-21 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
| WO2011077607A1 (ja) * | 2009-12-21 | 2011-06-30 | シャープ株式会社 | アクティブマトリクス基板及びそれを備えた表示パネル、並びにアクティブマトリクス基板の製造方法 |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2018163946A1 (ja) * | 2017-03-06 | 2018-09-13 | シャープ株式会社 | 半導体装置および表示装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20140040606A (ko) | 2014-04-03 |
| US8994020B2 (en) | 2015-03-31 |
| KR101385913B1 (ko) | 2014-04-15 |
| CN103681872A (zh) | 2014-03-26 |
| US20140084284A1 (en) | 2014-03-27 |
| TW201413974A (zh) | 2014-04-01 |
| TWI521716B (zh) | 2016-02-11 |
| JP5779161B2 (ja) | 2015-09-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI406418B (zh) | 薄膜電晶體及其製造方法 | |
| US8624240B2 (en) | Top gate thin film transistor and display apparatus including the same | |
| JP5779161B2 (ja) | 薄膜トランジスタおよび表示装置 | |
| US10692975B2 (en) | Thin-film transistor array substrate | |
| JP5679143B2 (ja) | 薄膜トランジスタならびに表示装置および電子機器 | |
| CN103839970B (zh) | 显示装置 | |
| US20120001167A1 (en) | Thin film transistor and display device | |
| JP6108898B2 (ja) | 表示装置、薄膜トランジスタ、表示装置の製造方法及び薄膜トランジスタの製造方法 | |
| JP5740270B2 (ja) | 薄膜トランジスタ、その製造方法、および表示装置 | |
| JP2011091110A (ja) | 酸化物半導体素子を用いた回路及びその製造方法、並びに表示装置 | |
| CN104637438A (zh) | 柔性显示器及其制造方法 | |
| US12048199B2 (en) | Display device including thin film transistors performing different functionality having different materials | |
| JP2015060996A (ja) | 表示装置及び半導体装置 | |
| US9153651B2 (en) | Thin film transistor and method for manufacturing the same | |
| JP2015149467A (ja) | 薄膜トランジスタ基板の製造方法 | |
| US9312395B2 (en) | Thin-film transistor, method of manufacturing the same, and method of manufacturing backplane for flat panel display | |
| JP2018110184A (ja) | 半導体装置およびその製造方法 | |
| JP2021068866A (ja) | 酸化物半導体装置およびその製造方法 | |
| JP7492410B2 (ja) | 画素回路及びその製造方法 | |
| JP2016103605A (ja) | 薄膜トランジスタおよびその製造方法、ならびに表示装置および電子機器 | |
| JP2018137424A (ja) | 薄膜トランジスタ、薄膜デバイスおよび薄膜トランジスタの製造方法 | |
| JPWO2015186349A1 (ja) | 薄膜トランジスタ基板の製造方法 | |
| JP2013080769A (ja) | 薄膜トランジスタならびに表示装置および電子機器 | |
| JP2020161700A (ja) | 酸化物半導体装置及び酸化物半導体ターゲット | |
| JP2016111092A (ja) | 薄膜トランジスタ |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140408 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140820 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140822 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20150216 |
|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20150218 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150306 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150420 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20150507 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150612 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150710 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5779161 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| LAPS | Cancellation because of no payment of annual fees |