[go: up one dir, main page]

JP2013246440A - ディスプレイ装置およびその制御方法 - Google Patents

ディスプレイ装置およびその制御方法 Download PDF

Info

Publication number
JP2013246440A
JP2013246440A JP2013105102A JP2013105102A JP2013246440A JP 2013246440 A JP2013246440 A JP 2013246440A JP 2013105102 A JP2013105102 A JP 2013105102A JP 2013105102 A JP2013105102 A JP 2013105102A JP 2013246440 A JP2013246440 A JP 2013246440A
Authority
JP
Japan
Prior art keywords
image
generate
resolution
converted
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2013105102A
Other languages
English (en)
Inventor
Young-Yu Tsai
永裕 蔡
Chien-Chou Cheng
建洲 鄭
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Innolux Corp
Original Assignee
Innolux Display Corp
Innolux Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Innolux Display Corp, Innolux Corp filed Critical Innolux Display Corp
Publication of JP2013246440A publication Critical patent/JP2013246440A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/393Arrangements for updating the contents of the bit-mapped memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/02Handling of images in compressed format, e.g. JPEG, MPEG
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2350/00Solving problems of bandwidth in display systems
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/14Use of low voltage differential signaling [LVDS] for display data communication

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

【課題】記憶装置の帯域幅を低減することのできるディスプレイ装置を提供する。
【解決手段】ディスプレイ装置100はディスプレイパネル101およびタイミングコントローラー102を含む。ディスプレイパネルは出力画像に基づいて画面を表示する。タイミングコントローラーは受信ユニット、第1の変換ユニット、第2の変換ユニットおよび処理ユニットを含む。受信ユニットは第1の入力画像および第2の入力画像に基づいて処理画像および読取画像を生成する。第1の変換ユニットは処理画像を変換して第1の変換画像を生成する。第2の変換ユニットは読取画像を変換して第2の変換画像を生成する。処理ユニットは第1および第2の変換画像を処理して出力画像を生成する。処理画像および読取画像の解像度はディスプレイパネルの解像度より小さい。
【選択図】図1

Description

本発明はディスプレイ装置に関し、特に記憶装置の帯域幅を低減することのできるディスプレイ装置に関する。
画質に優れかつ低価であるというメリットにより、これまでブラウン管がテレビおよびコンピュータのディスプレイとして用いられてきた。しかし、科学技術の進歩に伴って、次々に新たなフラットパネルディスプレイが開発されている。フラットパネルディスプレイの主な長所は、フラットパネルディスプレイのディスプレイパネルのサイズが大きい場合でも、その総体積に顕著な変化はないという点にある。
しかしながら、フラットパネルディスプレイのディスプレイパネルの解像度が高くなるにつれて、ディスプレイパネルが必要とする画像データ量も大きくなってくる。大きなデータ量に対応するために、従来においては記憶装置の数および帯域幅を増やすという手法が採られていたが、これによってフラットパネルディスプレイの部品コストが高くなっていた。
記憶装置の帯域幅を低減することのできるディスプレイ装置およびその制御方法を提供する。
本発明は、ディスプレイパネルおよびタイミングコントローラーを含むディスプレイ装置を提供する。ディスプレイパネルは出力画像に基づいて画面を表示する。タイミングコントローラーは受信ユニット、第1の変換ユニット、第2の変換ユニットおよび処理ユニットを含む。受信ユニットは第1の入力画像および第2の入力画像に基づいて処理画像および読取画像を生成する。第1の変換ユニットは処理画像を変換して第1の変換画像を生成する。第2の変換ユニットは読取画像を変換して第2の変換画像を生成する。処理ユニットは第1および第2の変換画像を処理して出力画像を生成する。処理画像および読取画像の解像度はディスプレイパネルの解像度より小さい。
本発明はさらに、第1の入力画像および第2の入力画像を受信するステップ、第1および第2の入力画像を保存すると共に、処理画像および読取画像を生成するステップ、処理画像を変換して第1の変換画像を生成するステップ、読取画像を変換して第2の変換画像を生成するステップ、第1および第2の変換画像を処理して出力画像を生成するステップ、ならびに出力画像をディスプレイ装置に提供して画面を表示させるステップ、を含む制御方法を提供する。処理画像および読取画像の解像度はディスプレイ装置の解像度より小さい。
本発明の特徴および長所がより明らかかつ分かり易くなるよう、以下に好ましい実施形態を挙げ、添付の図面と対応させながら詳細に説明していく。
本発明によれば、記憶装置の帯域幅を大幅に低減することができる。
図1は本発明のディスプレイ装置の説明図である。 図2は本発明のタイミングコントローラーの可能な実施形態である。 図3は本発明のタイミングコントローラーの可能な実施形態である。 図4は本発明のタイミングコントローラーの可能な実施形態である。 図5は本発明のタイミングコントローラーの可能な実施形態である。 図6は本発明の制御方法の可能なフローチャートである。 図7は本発明の制御方法の可能なフローチャートである。
図1は本発明のディスプレイ装置の説明図である。図に示されるように。ディスプレイ装置100はディスプレイパネル101およびタイミングコントローラー(timing controller,TCON)102を備える。本実施形態において、タイミングコントローラー102は、フレキシブルプリント回路板(FPC)103によりディスプレイパネル101を制御して、ディスプレイパネル101に画面を表示させる。本発明においてディスプレイパネル101の種類に限定はない。可能な1実施形態では、ディスプレイパネル101は自発光または反射型パネルであってよい。別の可能な実施形態において、ディスプレイパネル101の解像度は3840×2160である。
本発明においてディスプレイ装置100の種類に限定はない。可能な1実施形態では、ディスプレイ装置100は、個人用携帯情報端末(PDA)、携帯電話(cellular phone)、デジタルカメラ、テレビ、全地球測位システム(GPS)、車載モニター、航空用モニター、デジタルフォトフレーム(digital photo frame)、ノート型コンピュータまたはデスクトップ型コンピュータである。
本実施形態において、ディスプレイパネル101は走査群110、120、データ群130および表示領域160を含むが、本発明はこれらに限定はされない。他の実施形態においては、表示領域160に画面を表示させることのできる回路構造あれば、いずれもディスプレイパネル101中に適用することができる。
図に示されるように、走査群110および120は表示領域160の両側に配され、かつ複数の走査信号を表示領域160内の画素(pixel)に供給するのに用いられるゲートドライバ(gate driver)111〜118を備える。本発明では、走査群の数および位置に限定はない。可能な1実施形態において、ディスプレイパネル101は単一の走査群のみを有し、表示領域160の任意の一側に配置される。別の可能な実施形態においては、走査群110および120のゲートドライバの数と表示領域160内の画素数とは比例する。
本実施形態において、データ群130は、複数のデータ信号を表示領域160内の画素に供給するのに用いられるソースドライバ (source driver)131〜154を備える。本発明では、ソースドライバの数に限定はない。可能な1実施形態において、ソースドライバの数と表示領域160の画素数とは関連している。
タイミングコントローラー102は、一連の入力画像Sに基づき一連の出力画像SDATAを生成し、ディスプレイパネル101に与えて連続する画像を表示させるようにする。本発明では入力画像Sのフォーマットに限定はない。可能な1実施形態において、入力画像Sは低電圧差動信号(Low-voltage differential signaling,LVDS)のフォーマットである。
図2は本発明のタイミングコントローラーの可能な1実施形態である。タイミングコントローラー102は入力画像SI1およびSI2を順次受信すると共に、出力画像SDATA1〜SDATA2を順次生成する。本実施形態において、タイミングコントローラー102は受信ユニット201、変換ユニット202、203および処理ユニット204を含む。
受信ユニット201は入力画像SI1、SI2に基づいて読取画像SR1およびSR2を生成する。本実施形態において、受信ユニット201は、入力画像SI1、SI2を保存すると共に、入力画像SI1、SI2を読取画像SR1およびSR2とするのに用いられる保存モジュール205を含む。可能な1実施形態において、読取画像SR1およびSR2の解像度は入力画像SI1およびSI2の解像度に等しいものであり、例えば1920×1080である。
本実施形態において、受信ユニット201はさらに処理画像SP0〜SP1を提供する。本発明では処理画像SP0〜SP1と読取画像SR1〜SR2との間の関係に限定はない。可能な1実施形態において、処理画像SP0〜SP1の解像度は読取画像のSR1〜SR2の解像度に等しい。別の可能な1実施形態において、処理画像SP0は事前設定画像であり、処理画像SP1は読取画像SR1と同じものである。その他の実施形態では、処理画像SP0〜SP1と読取画像SR1〜SR2の解像度はいずれもディスプレイパネル101の解像度(例えば3840×2160)よりも小さい。
変換ユニット202は読取画像SR1〜SR2を変換して、変換画像ST21〜ST22を生成する。本実施形態において、変換ユニット202による処理後、変換画像ST21〜ST22の解像度は読取画像SR1〜SR2の解像度より大きい。可能な1実施形態では、変換画像ST21およびST22の解像度はディスプレイパネル101の解像度に等しい。
変換ユニット203は処理画像SP0およびSP1を変換して、変換画像ST31およびST32を生成する。同様に、変換ユニット203による処理後、変換画像ST31〜ST32の解像度は処理画像SP0およびSP1の解像度より大きい。本実施形態において、変換画像ST31〜ST32の解像度もディスプレイパネル101の解像度に等しい。
本発明では変換ユニット202および203の回路構造に限定はない。変換ユニット202を例にとると、読取画像SR1およびSR2の解像度を調整することができれば、どのような回路構造でも変換ユニット202とすることができる。可能な1実施形態において、変換ユニット202は計数器(SCALER)または超解像度(super resolution)処理器である。
処理ユニット204は変換ユニット202および203の出力を処理し、出力画像SDATA1およびSDATA2を生成する。ディスプレイパネル101は順次、出力画像SDATA1およびSDATA2に基づいて、2つの画面を表示する。本発明では処理ユニット204が変換ユニット202および203の出力をどのように処理するかについて限定はない。可能な1実施形態において、処理ユニット204は変換ユニット202および203の出力に対してオーバードライブ(over-driving;OD)処理を行う。
本実施形態では、OD処理を行うために、変換ユニット202は第1の経路210を提供して現在の画像情報を伝送し、変換ユニット203は第2の経路を提供して前の画像情報を伝送する。処理ユニット204は経路210および220上の画像情報に対してOD処理を行う。
第1の期間において、保存モジュール205は入力画像SI1を保存し、入力画像SI1に基づいて読取画像SR1を提供する。本実施形態では、読取画像SR1は入力画像SI1に等しいものである。入力画像SI1は第1の画像情報であるため、保存モジュール205は事前設定画像(例えばSP0)を提供する。このとき、処理画像SP0は前の画像情報となる。
変換ユニット202および203は読取画像SR1および処理画像SP0をそれぞれ変換して、変換画像ST21およびST31を生成する。処理ユニット204は現在の画像(すなわち変換画像ST21)および前の画像(すなわち変換画像ST31)に対しOD処理を行って、出力画像SDATA1を生成する。
第2の期間において、保存モジュール205は別の入力画像SI2を保存し、入力画像SI2に基づいて読取画像SR2を出力する。本実施形態では、読取画像SR2は入力画像SI2に等しいものである。入力画像SI2は第2の画像であるため、保存モジュール205は前の画像(すなわち入力画像SI1)を処理画像SP1とする。
変換ユニット202および203は読取画像SR2および処理画像SP1をそれぞれ変換して、変換画像ST22およびST32を生成する。処理ユニット204は変換画像ST22およびST32に対しOD処理を行って、別の出力画像SDATA2を生成する。
本実施形態では、保存モジュール205が保存する画像の解像度はディスプレイパネル101の解像度よりも小さいため、保存モジュール205の帯域幅を低減することができる。4k2k(3840×2160)のディスプレイパネルを例にとると、入力画像SI1およびSI2の解像度がいずれも3840×2160である場合、受信ユニット201は、保存モジュールの数およびその帯域幅を増加させなければ、こうした大きい画像情報を処理することはできない。しかし、本実施形態では、入力画像SI1およびSI2の解像度はいずれもディスプレイパネルの解像度より小さいため、保存モジュール205の数およびその帯域幅は増加しない。
図3は本発明のタイミングコントローラーの別の可能な実施形態である。図3は図2に類似しており、相違するのは、図3の受信ユニット301が保存モジュール305、圧縮モジュール306および解凍モジュール307を含む点である。図3の変換ユニット302、303および処理ユニット304の動作原理は図2の変換ユニット202、203および処理ユニット204に類似するので、重ねて説明はしない。
本実施形態において、変換ユニット302が読取画像SR1またはSR2を変換するとき、圧縮モジュール306は読取画像SR1またはSR2を圧縮して、圧縮画像SRC1またはSRC2を生成する。解凍モジュール307は保存モジュール305内の圧縮画像SRC0またはSRC1を解凍すると共に、解凍結果(すなわち解凍画像SRCD0またはSRCD1)を処理画像SP0またはSP1とする。
圧縮モジュール306は圧縮画像SRC1またはSRC2を保存モジュール305に保存して、保存モジュール305に先に保存されていた未圧縮画像(例えばSI1またはSI2)と置き換えるため、保存モジュール305の帯域幅を低減することができる。
図4は本発明のタイミングコントローラーの別の可能な実施形態である。図4は図3に類似しており、相違するのは、図4の受信ユニット401が調整モジュール408をさらに含む点である。図4の変換ユニット402、403および処理ユニット404の動作原理は図3の変換ユニット302、303および処理ユニット304に類似するので、重ねて説明はしない。
本実施形態において、変換ユニット402が読取画像SR1またはSR2を処理するとき、調整モジュール408は参考値SREF1またはSREF2に基づき読取画像SR1またはSR2を調整して、調整画像SA1またはSA2を生成する。圧縮モジュール406は調整画像SA1またはSA2を圧縮すると共に、圧縮後の結果(圧縮画像SAC1〜SAC2)を保存モジュール405に保存する。
本発明では参考値SREF1〜SREF2のソースに限定はない。可能な1実施形態において、参考値SREF1〜SREF2はいずれも事前に設定された値である。別の可能な実施形態では、参考値SREF1〜SREF2は前の画像情報、例えば処理画像SP0およびSP1である。
また、本発明では調整モジュール408がどのように読取画像SR1〜SR2を調整するかについて限定はない。可能な1実施形態において、調整モジュール408はOD処理を行う。読取画像SR2を例にとると、調整モジュール408は参考値SREF2および読取画像SR2に対してOD処理を行って、調整画像SA2を生成する。この参考値SREF2は処理画像SP1である。
図5は本発明のタイミングコントローラーの別の可能な実施形態である。図5は図4に類似しており、相違するのは、図5の受信ユニット501が圧縮モジュール509および解凍モジュール510をさらに含む点である。図5の変換ユニット502、503および処理ユニット504の動作原理は図4の変換ユニット402、403および処理ユニット404に類似するので、重ねて説明はしない。
圧縮モジュール509は入力画像SI1およびSI2を圧縮して、圧縮画像SC1、SC2を生成し、かつ圧縮画像SC1、SC2を保存モジュール505中に保存する。解凍モジュール510は保存モジュール505に保存された圧縮画像SC1、SC2を解凍して、解凍画像SCD1、SCD2を生成する。本実施形態では、解凍画像SCD1、SCD2は読取画像SR1、SR2となる。
図6は本発明の制御方法の可能な1実施形態である。本発明の制御方法はディスプレイ装置に適用されて、画面を表示させるようにする。先ず、第1の入力画像および第2の入力画像を受信する(ステップS601)。本発明では第1および第2の入力画像のフォーマットに限定はない。可能な1実施形態において、第1および第2の入力画像はいずれもLVDSのフォーマットである。別の可能な実施形態では、第1および第2の入力画像の解像度は1920×1080である。
第1および第2の入力画像を保存すると共に、処理画像および読取画像を生成する(ステップS602)。可能な1実施形態において、第1および第2の入力画像はDRAM中に保存される。また、本発明ではどのように処理画像および読取画像を生成するかについて限定はない。可能な1実施形態において、処理画像および読取画像と第1および第2の入力画像とは関連している。
例えば、第1の期間において、第1の入力画像を保存する共に、第1の入力画像を読取画像とする。このとき、第1の入力画像の前に、前の画像情報はなく、よって事前設定画像を予め保存しておき、その事前設定画像を処理画像とすることができる。
第2の期間において、第2の入力画像を保存すると共に、第2の入力画像を別の読取画像とする。このとき、第2の入力画像の前の画像情報は第1の入力画像であるため、第1の入力画像を処理画像とする。よって、本実施形態では、処理画像は前の画像情報であり、読取画像は現在の画像情報である。
図7はステップS602の別の可能な実施方式である。ステップS701において、入力画像を圧縮して圧縮画像を生成する。次いでその圧縮画像を保存する(ステップS702)。ステップS703では、ステップS702に保存された圧縮画像を解凍し、この解凍の結果は読取画像または処理画像となり得る。
例えば、第1および第2の入力画像を受信した後に、第1および第2の入力画像を圧縮して、第1の圧縮画像および第2の圧縮画像を生成する。次いで、第1および第2の圧縮画像を記憶装置中に保存する。記憶装置が圧縮画像を保存するため、記憶空間をさほど使うことはなく、記憶装置の帯域幅を低減することができる。記憶装置が読み取られるときに、記憶装置に保存された圧縮画像を解凍し、かつ解凍後の結果を処理画像または読取画像とする。
次に、図6を参照されたいが、ステップS603にて処理画像を変換し、第1の変換画像を生成する。本実施形態では、変換がなされた後の第1の変換画像の解像度は処理画像の解像度よりも大きい。可能な1実施形態において、第1の変換画像の解像度は処理画像の解像度の4倍である。
読取画像を変換して、第2の変換画像を生成する(ステップS604)。本実施形態では、第2の変換画像の解像度は読取画像の解像度よりも大きい。可能な1実施形態において、第1および第2の変換画像の解像度は同じである。また、読取画像の解像度は処理画像の解像度と等しいものであってもよい。
第1および第2の変換画像を処理して出力画像を生成し(ステップS605)、次いで出力画像をディスプレイ装置に提供して画面を表示させる(ステップS606)。本発明では第1および第2の変換画像をどのように処理するかについて限定はない。可能な1実施形態において、ステップS605では第1および第2の変換画像に対しOD処理を行うが、本発明はこれに限定はされない。その他の実施形態においては、ディスプレイ装置が必要とする画像情報を生成すべく第1および第2の変換画像に対しどのような画像処理を行ってもよい。
本実施形態において、ステップS602にて提供する処理画像および読取画像の解像度はディスプレイ装置の解像度よりも小さい。例えば、処理画像および読取画像の解像度は1920×1080であり得、ディスプレイ装置の解像度は3840×2160である。別の可能な実施形態では、ステップS603およびS604の第1および第2の変換画像の解像度はディスプレイ装置の解像度に等しい。
可能な1実施形態において、ステップS602では第1および第2の入力画像を直接DRAM中に保存する。このため、DRAMに保存されたデータを直接、処理画像または読取画像とすることができる。別の可能な実施形態においては、ステップS602にて、先ず第1および第2の入力画像を圧縮してから、DRAM中に保存する。この例では、先ずDRAMに保存されたデータを解凍してから、解凍後の結果を処理画像または読取画像とする。
その他の実施形態において、ステップS604で変換する読取画像は現在の画像情報であるため、変換と同時に、変換が完了した画像データのセグメントを圧縮してから、圧縮結果を、DRAMに元々保存されていた内容と置き換えることができる。圧縮後の結果を前の画像情報とすることができるため、DRAMは変換が完了した画像をさらに保存する必要はなく、よって記憶装置の使用空間を減らすことができる。
また、圧縮前に、参考値に基づき、変換が完了した画像データのセグメントを調整してから、調整後の結果を圧縮することができる。可能な1実施形態において、変換が完了した画像データのセグメントは、参考値とOD処理がなされることになる。別の可能な1実施形態では、参考値は前の画像情報である。
画像を圧縮し、かつ圧縮結果を記憶装置に元々保存されていた未圧縮画像と置き換えることによって、記憶装置の帯域幅を大幅に低減することができる。さらに、画像を圧縮しなくても、記憶装置に保存される画像の解像度はディスプレイパネルの解像度よりも小さいため、同様に記憶装置により大きな使用可能な空間を持たせることができる。
特に定義しない限り、本明細書の全ての用語(技術および科学用語を含む)はいずれも本発明の属する技術分野において通常の知識を有する者が一般に理解するものである。また、明らかに表示していない限り、用語の一般的な辞書における定義は、その関連する技術分野の文章における意義に一致すると解するべきであり、理想の状態または過度に正式な態と解すべきではない。
好ましい実施形態により本発明を以上のように開示したが、本発明はこれにより限定されることはなく、本発明が属する技術分野において通常の知識を有する者であれば、本発明の精神と範囲を逸脱することなく、いくらかの変更および修飾を加えることができる。よって、本発明の保護範囲は、添付の特許請求の範囲に定められたものが基準となる。
100…ディスプレイ装置
101…ディスプレイパネル
102…タイミングコントローラー
103…フレキシブルプリント回路板
110、120…走査群
130…データ群
160…表示領域
111〜118…ゲートドライバ
131〜154…ソースドライバ
210、220…経路
201、301、401、501…受信ユニット
202〜203、302〜303、402〜403、502〜503…変換ユニット
204、304、404、504…処理ユニット
205、305、405、505…保存モジュール
306、406、506、509…圧縮モジュール
307、407、507、510…解凍モジュール
408、508…調整モジュール
、SI1、SI2…入力画像
DATA、SDATA1〜SDATA2…出力画像
R1、SR2…読取画像
P0〜SP1…処理画像
T21〜ST22、ST31〜ST32…変換画像
A1〜SA2…調整画像
RC0〜SRC1、SAC0〜SAC2、SC1〜SC2…圧縮画像
RCD0〜SRCD1、SACD0〜SACD1、SCD1〜SCD2…解凍画像
S601〜S606、S701〜S703…ステップ

Claims (20)

  1. ディスプレイ装置であって、
    出力画像に基づいて画面を表示するディスプレイパネルと、
    第1の入力画像および第2の入力画像に基づいて処理画像および読取画像を生成する受信ユニット、前記処理画像を変換して第1の変換画像を生成する第1の変換ユニット、前記読取画像を変換して第2の変換画像を生成する第2の変換ユニット、ならびに前記第1および第2の変換画像を処理して前記出力画像を生成する処理ユニット、を含むタイミングコントローラーと、
    を含み、
    前記処理画像および前記読取画像の解像度が前記ディスプレイパネルの解像度より小さい、ディスプレイ装置。
  2. 前記第1の変換画像の解像度が前記処理画像の解像度より大きい、請求項1に記載のディスプレイ装置。
  3. 前記第2の変換画像の解像度が前記読取画像の解像度より大きい、請求項1に記載のディスプレイ装置。
  4. 前記第1の変換画像の解像度が前記ディスプレイパネルの解像度に等しい、請求項1に記載のディスプレイ装置。
  5. 前記処理ユニットが前記第1および第2の変換画像に対してオーバードライブ処理を行う、請求項1に記載のディスプレイ装置。
  6. 前記受信ユニットが、
    前記読取画像を圧縮して圧縮画像を生成する圧縮モジュール、
    前記圧縮画像を保存する保存モジュール、および
    前記保存モジュールに保存された前記圧縮画像を解凍して前記処理画像を生成する解凍モジュール、
    を含む、請求項1に記載のディスプレイ装置。
  7. 前記受信ユニットが、
    参考値に基づき前記読取画像を調整して調整画像を生成する調整モジュール、
    前記調整画像を圧縮して第1の圧縮画像を生成する第1の圧縮モジュール、
    前記第1の圧縮画像を保存する保存モジュール、および
    前記保存モジュールに保存された前記第1の圧縮画像を解凍して前記処理画像を生成する第1の解凍モジュール、
    をさらに含む、請求項1に記載のディスプレイ装置。
  8. 前記受信ユニットが、
    前記第1の入力画像を圧縮して第2の圧縮画像を生成すると共に、前記第2の圧縮画像を前記保存モジュール中に保存する第2の圧縮モジュール、および
    前記保存モジュールに保存された前記第2の圧縮画像を解凍して前記読取画像を生成する第2の解凍モジュール、
    をさらに含む、請求項7に記載のディスプレイ装置。
  9. 前記参考値が前記処理画像である、請求項7に記載のディスプレイ装置。
  10. 前記調整モジュールが前記参考値および前記読取画像に対しオーバードライブ処理を行って前記調整画像を生成する、請求項9に記載のディスプレイ装置。
  11. 第1の入力画像および第2の入力画像を受信するステップ、
    前記第1および第2の入力画像を保存すると共に、処理画像および読取画像を生成するステップ、
    前記処理画像を変換して第1の変換画像を生成するステップ、
    前記読取画像を変換して第2の変換画像を生成するステップ、
    前記第1および第2の変換画像を処理して出力画像を生成するステップ、ならびに
    前記出力画像をディスプレイ装置に提供して画面を表示させるステップ、
    を含み、
    前記処理画像および前記読取画像の解像度が前記ディスプレイ装置の解像度より小さい制御方法。
  12. 前記第1の変換画像の解像度が前記処理画像の解像度より大きい、請求項11に記載の制御方法。
  13. 前記第1の変換画像の解像度が前記処理画像の解像度の4倍である、請求項12に記載の制御方法。
  14. 前記第1の変換画像の解像度が前記ディスプレイ装置の解像度に等しい、請求項12に記載の制御方法。
  15. 前記第1および第2の変換画像を処理するステップが、前記第1および第2の変換画像に対してオーバードライブ処理を行うものである、請求項11に記載の制御方法。
  16. 前記読取画像を圧縮して圧縮画像を生成するステップ、
    前記圧縮画像を保存するステップ、および
    保存された前記圧縮画像を解凍して前記処理画像を生成するステップ、
    をさらに含む請求項11に記載の制御方法。
  17. 参考値に基づき前記読取画像を調整して調整画像を生成するステップ、
    前記調整画像を圧縮して第1の圧縮画像を生成するステップ、
    前記第1の圧縮画像を保存するステップ、および
    保存された前記第1の圧縮画像を解凍して前記処理画像を生成するステップ、をさらに含む請求項11に記載の制御方法。
  18. 前記第1の入力画像を圧縮して第2の圧縮画像を生成するステップ、
    前記第2の圧縮画像を保存するステップ、および
    保存された前記第2の圧縮画像を解凍して前記読取画像を生成するステップ、をさらに含む請求項17に記載の制御方法。
  19. 前記参考値が前記処理画像である、請求項17に記載の制御方法。
  20. 前記参考値に基づいて前記読取画像を調整するステップが、前記参考値および前記読取画像に対してオーバードライブ処理を行う、請求項19に記載の制御方法。
JP2013105102A 2012-05-24 2013-05-17 ディスプレイ装置およびその制御方法 Pending JP2013246440A (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW101118467A TWI490851B (zh) 2012-05-24 2012-05-24 顯示裝置及其控制方法
TW101118467 2012-05-24

Publications (1)

Publication Number Publication Date
JP2013246440A true JP2013246440A (ja) 2013-12-09

Family

ID=49621248

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013105102A Pending JP2013246440A (ja) 2012-05-24 2013-05-17 ディスプレイ装置およびその制御方法

Country Status (3)

Country Link
US (1) US20130314422A1 (ja)
JP (1) JP2013246440A (ja)
TW (1) TWI490851B (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI768751B (zh) * 2021-03-09 2022-06-21 敦泰電子股份有限公司 具過壓驅動的顯示驅動裝置及包含其之顯示裝置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5113494A (en) * 1987-02-27 1992-05-12 Eastman Kodak Company High speed raster image processor particularly suited for use in an image management system
US5671018A (en) * 1995-02-07 1997-09-23 Texas Instruments Incorporated Motion adaptive vertical scaling for interlaced digital image data
US7146055B2 (en) * 2000-05-05 2006-12-05 Hewlett-Packard Development Company, L.P. Image processing decompression apparatus and method of using same different scaling algorithms simultaneously
US6714257B2 (en) * 2001-06-29 2004-03-30 Koninklijke Philips Electronics N.V. Color key preservation during sample rate conversion
US20030021486A1 (en) * 2001-07-27 2003-01-30 Tinku Acharya Method and apparatus for image scaling
AUPR678401A0 (en) * 2001-08-02 2001-08-23 Singfield, Christian Network image server
US20080150966A1 (en) * 2006-12-21 2008-06-26 General Instrument Corporation Method and Apparatus for Scaling Graphics Images Using Multiple Surfaces
TWI354979B (en) * 2007-07-06 2011-12-21 Au Optronics Corp Over-driving device
TWI391895B (zh) * 2007-07-16 2013-04-01 Novatek Microelectronics Corp 顯示驅動裝置與其方法
TW200921612A (en) * 2007-11-08 2009-05-16 Etron Technology Inc An overdrive device for enhancing the response time of LCD display
KR100973561B1 (ko) * 2008-06-25 2010-08-03 삼성전자주식회사 표시장치
TW201016002A (en) * 2008-10-14 2010-04-16 Chi Mei Optoelectronics Corp System and method for processing multi-interface image signals
TW201026056A (en) * 2008-12-16 2010-07-01 Quanta Comp Inc Image capturing device and image delivery method
JP5213687B2 (ja) * 2008-12-19 2013-06-19 キヤノン株式会社 画像処理装置及びその制御方法
JP5358482B2 (ja) * 2010-02-24 2013-12-04 株式会社ルネサスエスピードライバ 表示駆動回路

Also Published As

Publication number Publication date
TWI490851B (zh) 2015-07-01
US20130314422A1 (en) 2013-11-28
TW201349218A (zh) 2013-12-01

Similar Documents

Publication Publication Date Title
CN102820013B (zh) 液晶显示器的驱动设备与方法
KR102571657B1 (ko) 마이크로 디스플레이 디바이스에 대한 2개의 행들 구동 방법
US10042411B2 (en) Data compression system for liquid crystal display and related power saving method
CN111341264A (zh) 显示面板的光学补偿数据传输装置
CN110322821A (zh) 源极驱动器和包括源极驱动器的显示驱动器
US9123090B2 (en) Image data compression device, image data decompression device, display device, image processing system, image data compression method, and image data decompression method
US20180130395A1 (en) Electronic apparatus, display driver and method for generating display data of display panel
US10534422B2 (en) Data compression system for liquid crystal display and related power saving method
CN102640484B (zh) 视频处理方法与相关视频处理设备
JP2013246440A (ja) ディスプレイ装置およびその制御方法
CN103426386B (zh) 显示装置及其控制方法
US9530383B2 (en) Display apparatus and driving method thereof
JP2011077970A (ja) 画像処理装置、画像表示システム、電子機器及び画像処理方法
TWI533282B (zh) 顯示裝置及其控制方法
CN106531043B (zh) 显示装置
EP2667612B1 (en) Display device and control method thereof
CN101115129B (zh) 具多通道数据传输界面的平面显示器及其影像传输方法
CN108305593B (zh) 用于液晶显示器的数据压缩系统及其省电方法
US20060077201A1 (en) Synchronous image-switching device and method thereof
US20110304595A1 (en) Display
CN103426387B (zh) 显示装置及其控制方法
US20060221099A1 (en) Image data processing apparatus and image data processing method
JP2011141341A (ja) 映像信号分配装置及びその制御方法、プログラム
JP2014017699A (ja) 画像処理装置、表示装置および画像処理方法
CN118486257A (zh) 驱动装置、驱动方法、显示装置以及电子设备