JP2013171898A - エピタキシャル基板及び半導体装置 - Google Patents
エピタキシャル基板及び半導体装置 Download PDFInfo
- Publication number
- JP2013171898A JP2013171898A JP2012033655A JP2012033655A JP2013171898A JP 2013171898 A JP2013171898 A JP 2013171898A JP 2012033655 A JP2012033655 A JP 2012033655A JP 2012033655 A JP2012033655 A JP 2012033655A JP 2013171898 A JP2013171898 A JP 2013171898A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- silicon
- substrate
- epitaxial growth
- epitaxial
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H10P95/408—
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/183—Epitaxial-layer growth characterised by the substrate being provided with a buffer layer, e.g. a lattice matching layer
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
- C30B25/186—Epitaxial-layer growth characterised by the substrate being specially pre-treated by, e.g. chemical or physical means
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/40—AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
- C30B29/403—AIII-nitrides
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/475—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having wider bandgap layer formed on top of lower bandgap active layer, e.g. undoped barrier HEMTs such as i-AlGaN/GaN HEMTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/50—Physical imperfections
- H10D62/57—Physical imperfections the imperfections being on the surface of the semiconductor body, e.g. the body having a roughened surface
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H10P14/3216—
-
- H10P14/3242—
-
- H10P14/3416—
-
- H10P14/3451—
-
- H10P14/271—
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Metallurgy (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Organic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Inorganic Chemistry (AREA)
- Junction Field-Effect Transistors (AREA)
- Recrystallisation Techniques (AREA)
- Chemical Vapour Deposition (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Led Devices (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
Abstract
【解決手段】シリコン系基板11と、格子定数及び熱膨張係数が互いに異なる第1及び第2の窒化物半導体層が交互に積層された構造を有し、外縁部において膜厚が徐々に薄くなるようにシリコン系基板11上に配置されたエピタキシャル成長層12とを備える。
【選択図】図1
Description
本発明の第1の実施形態に係るエピタキシャル基板10は、図1(a)に示すように、シリコン系基板11と、外縁部において膜厚が徐々に薄くなるようにシリコン系基板11上に配置されたエピタキシャル成長層12とを備える。つまり、エピタキシャル成長層12は、図1(a)に示したように、外縁部(端部)の膜厚方向に沿った切断面の外縁の形状が凸円弧状である。また、エピタキシャル成長層12は、格子定数及び熱膨張係数が互いに異なる第1の窒化物半導体層121と第2の窒化物半導体層122が交互に積層されたバッファ層の構造を有する。
本発明の第2の実施形態に係るエピタキシャル基板10は、図14に示すように、エピタキシャル成長層12の端部が、シリコン系基板11の端部の面取りされた領域上に位置している。その他の点は、図1(a)に示した第1の実施形態と同様である。
本発明の第3の実施形態に係るエピタキシャル基板10は、図15に示すように、エピタキシャル成長層12の端部がシリコン系基板11の端部よりも外側に伸びている。その他の点は、図1(a)に示した第1の実施形態と同様である。
上記のように、本発明は第1乃至第3の実施形態によって記載したが、この開示の一部をなす論述及び図面はこの発明を限定するものであると理解すべきではない。この開示から当業者には様々な代替実施形態、実施例及び運用技術が明らかとなろう。
11…シリコン系基板
12…エピタキシャル成長層
13…クラウン
20…機能層
21…キャリア走行層
22…キャリア供給層
23…二次元キャリアガス層
31…ソース電極
32…ドレイン電極
33…ゲート電極
40…機能層
41…n型クラッド層
42…活性層
43…p型クラッド層
100…リング
110…主面
120…バッファ層
121…第1の窒化物半導体層
122…第2の窒化物半導体層
410…n側電極
430…p側電極
Claims (4)
- シリコン系基板と、
格子定数及び熱膨張係数が互いに異なる第1及び第2の窒化物半導体層が交互に積層された構造を有し、外縁部において膜厚が徐々に薄くなるように前記シリコン系基板上に配置されたエピタキシャル成長層と
を備えることを特徴とするエピタキシャル基板。 - 前記エピタキシャル成長層の端部が、前記シリコン系基板の端部よりも内側にあり、前記第1及び第2の窒化物半導体層のそれぞれの膜厚が端部から中央部に向けて徐々に厚く形成されていることを特徴とする請求項1に記載のエピタキシャル基板。
- 前記シリコン系基板の外縁部が、端部に近づくほど膜厚が薄くなるように面取りされており、前記エピタキシャル成長層の端部が前記シリコン系基板の面取りされた領域上に位置していることを特徴とする請求項1又は2に記載のエピタキシャル基板。
- 請求項1乃至3のいずれか1項に記載されたエピタキシャル基板と、
前記エピタキシャル成長層上に配置された、窒化物半導体からなる機能層と
を備えることを特徴とする半導体装置。
Priority Applications (7)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012033655A JP6130995B2 (ja) | 2012-02-20 | 2012-02-20 | エピタキシャル基板及び半導体装置 |
| PCT/JP2013/000800 WO2013125185A1 (ja) | 2012-02-20 | 2013-02-14 | エピタキシャル基板、半導体装置及び半導体装置の製造方法 |
| DE112013000648.0T DE112013000648B4 (de) | 2012-02-20 | 2013-02-14 | Epitaktisches Substrat, Halbleitervorrichtung, und Verfahren zur Herstellung einer Halbleitervorrichtung |
| US14/376,475 US20150028457A1 (en) | 2012-02-20 | 2013-02-14 | Epitaxial substrate, semiconductor device, and method for manufacturing semiconductor device |
| KR1020147023113A KR102045727B1 (ko) | 2012-02-20 | 2013-02-14 | 에피택셜 기판, 반도체 장치 및 반도체 장치의 제조방법 |
| CN201380009855.4A CN104115258B (zh) | 2012-02-20 | 2013-02-14 | 外延基板、半导体装置及半导体装置的制造方法 |
| TW102105863A TWI543238B (zh) | 2012-02-20 | 2013-02-20 | An epitaxial substrate, a semiconductor device, and a semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012033655A JP6130995B2 (ja) | 2012-02-20 | 2012-02-20 | エピタキシャル基板及び半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2013171898A true JP2013171898A (ja) | 2013-09-02 |
| JP6130995B2 JP6130995B2 (ja) | 2017-05-17 |
Family
ID=49005384
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012033655A Active JP6130995B2 (ja) | 2012-02-20 | 2012-02-20 | エピタキシャル基板及び半導体装置 |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US20150028457A1 (ja) |
| JP (1) | JP6130995B2 (ja) |
| KR (1) | KR102045727B1 (ja) |
| CN (1) | CN104115258B (ja) |
| DE (1) | DE112013000648B4 (ja) |
| TW (1) | TWI543238B (ja) |
| WO (1) | WO2013125185A1 (ja) |
Cited By (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2015133064A1 (ja) * | 2014-03-05 | 2015-09-11 | 信越半導体株式会社 | 半導体エピタキシャルウェーハの製造方法及び半導体エピタキシャルウェーハ |
| KR20160127748A (ko) | 2014-03-04 | 2016-11-04 | 신에쯔 한도타이 가부시키가이샤 | 에피택셜 웨이퍼의 제조방법 및 에피택셜 성장용 실리콘계 기판 |
| JP2018006575A (ja) * | 2016-07-01 | 2018-01-11 | 株式会社ディスコ | 積層ウエーハの加工方法 |
| US10629717B2 (en) | 2017-09-28 | 2020-04-21 | Kabushiki Kaisha Toshiba | High power device |
| KR20210060479A (ko) | 2018-09-26 | 2021-05-26 | 신에쯔 한도타이 가부시키가이샤 | 에피택셜 웨이퍼의 제조방법, 에피택셜 성장용 실리콘계 기판 및 에피택셜 웨이퍼 |
| WO2023171536A1 (ja) | 2022-03-10 | 2023-09-14 | 信越半導体株式会社 | Iii族窒化物半導体ウエーハ及びその製造方法 |
| WO2023218800A1 (ja) * | 2022-05-10 | 2023-11-16 | 信越半導体株式会社 | エピタキシャルウェーハ |
| JP2025023912A (ja) * | 2017-01-18 | 2025-02-19 | クロミス,インコーポレイテッド | パワーデバイス用の窒化ガリウムエピタキシャル構造 |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9123866B2 (en) | 2013-09-26 | 2015-09-01 | Seoul Viosys Co., Ltd. | Light emitting device having wide beam angle and method of fabricating the same |
| JP6261523B2 (ja) * | 2015-01-08 | 2018-01-17 | 信越半導体株式会社 | 電子デバイス用エピタキシャル基板の製造方法、並びに電子デバイスの製造方法 |
| FR3055064B1 (fr) * | 2016-08-11 | 2018-10-05 | Commissariat A L'energie Atomique Et Aux Energies Alternatives | Procede de fabrication d'une couche epitaxiee sur une plaque de croissance |
| CN108695341B (zh) * | 2017-03-31 | 2021-01-26 | 环球晶圆股份有限公司 | 外延基板及其制造方法 |
| US20240297224A1 (en) * | 2021-02-05 | 2024-09-05 | Shin-Etsu Handotai Co., Ltd. | Nitride semiconductor substrate and manufacturing method therefor |
| JP7290156B2 (ja) * | 2021-02-05 | 2023-06-13 | 信越半導体株式会社 | 窒化物半導体基板及びその製造方法 |
| CN113981532A (zh) * | 2021-08-30 | 2022-01-28 | 华灿光电(浙江)有限公司 | 用于碳化硅外延生长的基底以及基底的制造方法 |
| CN113990940B (zh) * | 2021-08-30 | 2023-06-09 | 华灿光电(浙江)有限公司 | 碳化硅外延结构及其制造方法 |
| CN118380317B (zh) * | 2024-04-16 | 2025-03-21 | 中环领先半导体科技股份有限公司 | 一种硅基氮化镓外延片及其制备方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59227117A (ja) * | 1983-06-08 | 1984-12-20 | Nec Corp | 半導体装置 |
| JP2000223682A (ja) * | 1999-02-02 | 2000-08-11 | Canon Inc | 基体の処理方法及び半導体基板の製造方法 |
| JP2006290676A (ja) * | 2005-04-11 | 2006-10-26 | Hitachi Cable Ltd | Iii−v族窒化物半導体基板およびその製造方法 |
| JP2009256154A (ja) * | 2008-04-21 | 2009-11-05 | Nippon Telegr & Teleph Corp <Ntt> | 半導体結晶成長用基板および半導体結晶 |
| JP2009278035A (ja) * | 2008-05-19 | 2009-11-26 | Shin Etsu Handotai Co Ltd | エピタキシャルウエーハの製造方法 |
| JP2010225703A (ja) * | 2009-03-19 | 2010-10-07 | Sanken Electric Co Ltd | 半導体ウェーハ及び半導体素子及びその製造方法 |
Family Cites Families (36)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4925809A (en) * | 1987-05-23 | 1990-05-15 | Osaka Titanium Co., Ltd. | Semiconductor wafer and epitaxial growth on the semiconductor wafer with autodoping control and manufacturing method therefor |
| JPH0636413B2 (ja) * | 1990-03-29 | 1994-05-11 | 信越半導体株式会社 | 半導体素子形成用基板の製造方法 |
| JPH04129267A (ja) * | 1990-09-20 | 1992-04-30 | Fujitsu Ltd | 半導体基板およびその製造方法 |
| JP3211604B2 (ja) * | 1995-02-03 | 2001-09-25 | 株式会社日立製作所 | 半導体装置 |
| US5494849A (en) * | 1995-03-23 | 1996-02-27 | Si Bond L.L.C. | Single-etch stop process for the manufacture of silicon-on-insulator substrates |
| JP3058456B2 (ja) * | 1996-09-24 | 2000-07-04 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
| JPH11204452A (ja) * | 1998-01-13 | 1999-07-30 | Mitsubishi Electric Corp | 半導体基板の処理方法および半導体基板 |
| US6632292B1 (en) * | 1998-03-13 | 2003-10-14 | Semitool, Inc. | Selective treatment of microelectronic workpiece surfaces |
| JP3395696B2 (ja) * | 1999-03-15 | 2003-04-14 | 日本電気株式会社 | ウェハ処理装置およびウェハ処理方法 |
| US6267649B1 (en) * | 1999-08-23 | 2001-07-31 | Industrial Technology Research Institute | Edge and bevel CMP of copper wafer |
| US6482749B1 (en) * | 2000-08-10 | 2002-11-19 | Seh America, Inc. | Method for etching a wafer edge using a potassium-based chemical oxidizer in the presence of hydrofluoric acid |
| JP2002313757A (ja) * | 2001-04-17 | 2002-10-25 | Hitachi Ltd | 半導体集積回路装置の製造方法 |
| JP4162892B2 (ja) * | 2002-01-11 | 2008-10-08 | 日鉱金属株式会社 | 半導体ウェハおよびその製造方法 |
| KR100550491B1 (ko) * | 2003-05-06 | 2006-02-09 | 스미토모덴키고교가부시키가이샤 | 질화물 반도체 기판 및 질화물 반도체 기판의 가공 방법 |
| KR100513920B1 (ko) * | 2003-10-31 | 2005-09-08 | 주식회사 시스넥스 | 화학기상증착 반응기 |
| US7157297B2 (en) * | 2004-05-10 | 2007-01-02 | Sharp Kabushiki Kaisha | Method for fabrication of semiconductor device |
| JP4826703B2 (ja) * | 2004-09-29 | 2011-11-30 | サンケン電気株式会社 | 半導体素子の形成に使用するための板状基体 |
| JP2006173354A (ja) * | 2004-12-15 | 2006-06-29 | Canon Inc | Soi基板の製造方法 |
| JP4780993B2 (ja) * | 2005-03-31 | 2011-09-28 | 三洋電機株式会社 | 半導体レーザ素子およびその製造方法 |
| JP2007059595A (ja) * | 2005-08-24 | 2007-03-08 | Toshiba Corp | 窒化物半導体素子 |
| JP4945185B2 (ja) * | 2006-07-24 | 2012-06-06 | 株式会社東芝 | 結晶成長方法 |
| US7755103B2 (en) * | 2006-08-03 | 2010-07-13 | Sumitomo Electric Industries, Ltd. | Nitride gallium semiconductor substrate and nitride semiconductor epitaxial substrate |
| KR101426319B1 (ko) * | 2006-12-08 | 2014-08-06 | 쌩-고벵 크리스톡스 에 드테끄퇴르 | 기판의 가장자리에서의 성장을 방지하면서 기판상 에피택셜 성장에 의해 질화물의 단결정을 제조하는 방법 |
| FR2910179B1 (fr) * | 2006-12-19 | 2009-03-13 | Commissariat Energie Atomique | PROCEDE DE FABRICATION DE COUCHES MINCES DE GaN PAR IMPLANTATION ET RECYCLAGE D'UN SUBSTRAT DE DEPART |
| JP4232837B2 (ja) * | 2007-03-28 | 2009-03-04 | 住友電気工業株式会社 | 窒化物半導体発光素子を作製する方法 |
| FR2917232B1 (fr) * | 2007-06-06 | 2009-10-09 | Soitec Silicon On Insulator | Procede de fabrication d'une structure pour epitaxie sans zone d'exclusion. |
| US8962453B2 (en) * | 2007-07-10 | 2015-02-24 | Nxp B.V. | Single crystal growth on a mis-matched substrate |
| JP4514063B2 (ja) * | 2007-08-30 | 2010-07-28 | 古河電気工業株式会社 | Ed型インバータ回路および集積回路素子 |
| JP4395812B2 (ja) * | 2008-02-27 | 2010-01-13 | 住友電気工業株式会社 | 窒化物半導体ウエハ−加工方法 |
| US7833907B2 (en) * | 2008-04-23 | 2010-11-16 | International Business Machines Corporation | CMP methods avoiding edge erosion and related wafer |
| KR20110036889A (ko) * | 2008-06-27 | 2011-04-12 | 파나소닉 주식회사 | 압전체 소자와 그 제조 방법 |
| US7875534B2 (en) * | 2008-07-21 | 2011-01-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Realizing N-face III-nitride semiconductors by nitridation treatment |
| FR2941324B1 (fr) * | 2009-01-22 | 2011-04-29 | Soitec Silicon On Insulator | Procede de dissolution de la couche d'oxyde dans la couronne d'une structure de type semi-conducteur sur isolant. |
| JP5537197B2 (ja) * | 2010-03-12 | 2014-07-02 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
| JPWO2011161975A1 (ja) * | 2010-06-25 | 2013-08-19 | Dowaエレクトロニクス株式会社 | エピタキシャル成長基板及び半導体装置、エピタキシャル成長方法 |
| JP2015018960A (ja) * | 2013-07-11 | 2015-01-29 | 三菱電機株式会社 | 半導体装置の製造方法 |
-
2012
- 2012-02-20 JP JP2012033655A patent/JP6130995B2/ja active Active
-
2013
- 2013-02-14 DE DE112013000648.0T patent/DE112013000648B4/de active Active
- 2013-02-14 US US14/376,475 patent/US20150028457A1/en not_active Abandoned
- 2013-02-14 KR KR1020147023113A patent/KR102045727B1/ko active Active
- 2013-02-14 CN CN201380009855.4A patent/CN104115258B/zh active Active
- 2013-02-14 WO PCT/JP2013/000800 patent/WO2013125185A1/ja not_active Ceased
- 2013-02-20 TW TW102105863A patent/TWI543238B/zh active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS59227117A (ja) * | 1983-06-08 | 1984-12-20 | Nec Corp | 半導体装置 |
| JP2000223682A (ja) * | 1999-02-02 | 2000-08-11 | Canon Inc | 基体の処理方法及び半導体基板の製造方法 |
| JP2006290676A (ja) * | 2005-04-11 | 2006-10-26 | Hitachi Cable Ltd | Iii−v族窒化物半導体基板およびその製造方法 |
| JP2009256154A (ja) * | 2008-04-21 | 2009-11-05 | Nippon Telegr & Teleph Corp <Ntt> | 半導体結晶成長用基板および半導体結晶 |
| JP2009278035A (ja) * | 2008-05-19 | 2009-11-26 | Shin Etsu Handotai Co Ltd | エピタキシャルウエーハの製造方法 |
| JP2010225703A (ja) * | 2009-03-19 | 2010-10-07 | Sanken Electric Co Ltd | 半導体ウェーハ及び半導体素子及びその製造方法 |
Cited By (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20160127748A (ko) | 2014-03-04 | 2016-11-04 | 신에쯔 한도타이 가부시키가이샤 | 에피택셜 웨이퍼의 제조방법 및 에피택셜 성장용 실리콘계 기판 |
| US10319587B2 (en) | 2014-03-04 | 2019-06-11 | Shin-Etsu Handotai Co., Ltd. | Method of manufacturing epitaxial wafer and silicon-based substrate for epitaxial growth |
| KR20160130763A (ko) | 2014-03-05 | 2016-11-14 | 신에쯔 한도타이 가부시키가이샤 | 반도체 에피택셜 웨이퍼의 제조방법 및 반도체 에피택셜 웨이퍼 |
| WO2015133064A1 (ja) * | 2014-03-05 | 2015-09-11 | 信越半導体株式会社 | 半導体エピタキシャルウェーハの製造方法及び半導体エピタキシャルウェーハ |
| US9938638B2 (en) | 2014-03-05 | 2018-04-10 | Shin-Etsu Handotai Co., Ltd. | Method for producing semiconductor epitaxial wafer and semiconductor epitaxial wafer |
| JP2015170648A (ja) * | 2014-03-05 | 2015-09-28 | 信越半導体株式会社 | 半導体エピタキシャルウェーハの製造方法及び半導体エピタキシャルウェーハ |
| JP2018006575A (ja) * | 2016-07-01 | 2018-01-11 | 株式会社ディスコ | 積層ウエーハの加工方法 |
| JP2025023912A (ja) * | 2017-01-18 | 2025-02-19 | クロミス,インコーポレイテッド | パワーデバイス用の窒化ガリウムエピタキシャル構造 |
| US10629717B2 (en) | 2017-09-28 | 2020-04-21 | Kabushiki Kaisha Toshiba | High power device |
| KR20210060479A (ko) | 2018-09-26 | 2021-05-26 | 신에쯔 한도타이 가부시키가이샤 | 에피택셜 웨이퍼의 제조방법, 에피택셜 성장용 실리콘계 기판 및 에피택셜 웨이퍼 |
| US12266520B2 (en) | 2018-09-26 | 2025-04-01 | Shin-Etsu Handotai Co., Ltd. | Method for manufacturing epitaxial wafer, silicon-based substrate for epitaxial growth, and epitaxial wafer |
| WO2023171536A1 (ja) | 2022-03-10 | 2023-09-14 | 信越半導体株式会社 | Iii族窒化物半導体ウエーハ及びその製造方法 |
| WO2023218800A1 (ja) * | 2022-05-10 | 2023-11-16 | 信越半導体株式会社 | エピタキシャルウェーハ |
| JP2023166655A (ja) * | 2022-05-10 | 2023-11-22 | 信越半導体株式会社 | エピタキシャルウェーハ |
Also Published As
| Publication number | Publication date |
|---|---|
| TWI543238B (zh) | 2016-07-21 |
| WO2013125185A1 (ja) | 2013-08-29 |
| CN104115258A (zh) | 2014-10-22 |
| US20150028457A1 (en) | 2015-01-29 |
| DE112013000648T5 (de) | 2015-04-16 |
| TW201401337A (zh) | 2014-01-01 |
| DE112013000648B4 (de) | 2023-09-28 |
| JP6130995B2 (ja) | 2017-05-17 |
| KR20140125388A (ko) | 2014-10-28 |
| CN104115258B (zh) | 2017-12-22 |
| KR102045727B1 (ko) | 2019-11-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6130995B2 (ja) | エピタキシャル基板及び半導体装置 | |
| TWI476947B (zh) | An epitaxial wafer, a gallium nitride-based semiconductor device, a gallium nitride-based semiconductor device, and a gallium oxide wafer | |
| JP5048076B2 (ja) | 電流拡散層を含む発光ダイオードの製造方法 | |
| US8772831B2 (en) | III-nitride growth method on silicon substrate | |
| US8044409B2 (en) | III-nitride based semiconductor structure with multiple conductive tunneling layer | |
| US8530935B2 (en) | Semiconductor device with buffer layer for mitigating stress exerted on compound semiconductor layer | |
| US20130140525A1 (en) | Gallium nitride growth method on silicon substrate | |
| JP5163045B2 (ja) | エピタキシャル成長基板の製造方法及び窒化物系化合物半導体素子の製造方法 | |
| JP2010232293A (ja) | 半導体装置 | |
| CN103403840A (zh) | 半导体元件及其制造方法 | |
| WO2012137781A1 (ja) | 半導体積層体及びその製造方法、並びに半導体素子 | |
| JP2016058693A (ja) | 半導体装置、半導体ウェーハ、及び、半導体装置の製造方法 | |
| US8405067B2 (en) | Nitride semiconductor element | |
| US20120168771A1 (en) | Semiconductor element, hemt element, and method of manufacturing semiconductor element | |
| JP5412093B2 (ja) | 半導体ウェハ製造方法及び半導体装置製造方法 | |
| JP5934575B2 (ja) | 窒化物半導体装置の製造方法 | |
| US9123831B2 (en) | Semiconductor device, nitride semiconductor wafer, and method for forming nitride semiconductor layer | |
| JP2015070252A (ja) | 半導体装置、半導体装置の製造方法及びウェハ | |
| JP2013207082A (ja) | 窒化物半導体ショットキダイオードおよびその製造方法 | |
| JP2010177416A (ja) | 窒化物半導体装置 | |
| JP2008071910A (ja) | 窒化物半導体発光ダイオード素子およびその製造方法 | |
| KR20140031000A (ko) | 반도체 버퍼 구조체 및 이를 포함하는 반도체 소자 | |
| JP5956616B2 (ja) | 窒化物半導体ショットキダイオード | |
| WO2019069604A1 (ja) | 半導体発光素子 | |
| JP2015222816A (ja) | 半導体装置及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20141119 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160119 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160226 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160830 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161003 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20170404 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20170417 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6130995 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |