JP2013030774A - 炭化ケイ素mosfetセル構造およびその形成方法 - Google Patents
炭化ケイ素mosfetセル構造およびその形成方法 Download PDFInfo
- Publication number
- JP2013030774A JP2013030774A JP2012163237A JP2012163237A JP2013030774A JP 2013030774 A JP2013030774 A JP 2013030774A JP 2012163237 A JP2012163237 A JP 2012163237A JP 2012163237 A JP2012163237 A JP 2012163237A JP 2013030774 A JP2013030774 A JP 2013030774A
- Authority
- JP
- Japan
- Prior art keywords
- region
- source
- doped
- forming
- rung
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
【解決手段】各セルは、U字形状をしたウェル(P型)およびウェルの内部に形成された2つの平行なソース(N型)を含む。複数のソースラング(Nにドープされる)が複数の位置においてソースを接続する。2つのラング間の領域がボディ(P型)を含む。これらのフィーチャは、N型基板上に形成されたN型エピタキシャル層上に形成される。コンタクトが、複数のソースラングおよびボディを横切って延び且つ接続する。ゲート酸化膜およびゲートコンタクトが、第1のウェルの脚部および第2の隣接するウェルの脚部の上に重なり、ゲート電圧に応じて導電性を反転させる。MOSFETは、所望の低チャネル抵抗を得るために複数のこれらのセルを備える。セル領域が、製造プロセスのいくつかの状態のところで自己整合技術を使用して形成される。
【選択図】図4
Description
14 ソースコンタクト
16 ゲート酸化膜
18 ゲートコンタクト
20 N+ソース領域
24A P−ウェル
24B P+領域
26 N−エピタキシャルドリフト層
28 N+基板
30 ドレイン
38 MOSFET
39 MOSFET
40 ゲート
40L ゲートストライプ
40R ゲートストライプ
44L ゲートストライプ
46R ゲートストライプ
52L ソースストライプ
54L ソースストライプ
56L ボディ領域
58R ソースストライプ
60R ソースストライプ
62R ボディ領域
70R チャネル領域
72R チャネル領域
80L チャネル領域
82L チャネル領域
90 N−エピタキシャル層
90L ゲート酸化膜層
92L ゲート酸化膜層
94 基板
94R ゲート酸化膜層
96R ゲート酸化膜層
99 ドレインコンタクト
100 パワーMOSFET
104 ドレインコンタクト
108 N+基板
110 N−エピタキシャルドリフト領域
114 P−ウェル
114A 端部壁
114B 端部壁
115 P−ウェル
115A 端部壁
115B 端部壁
118 P+ボディ領域
119 P+ボディ領域
122 N+ソース領域
123 N+ソース領域
124 N+ソース領域
125 N+ソース領域
128 ソースコンタクトストライプ
130 ゲートコンタクト
134 ゲート酸化膜層
139 ILD層
140 ソースコンタクト金属層
142 チャネル領域
214 ドレインコンタクト
216 N+基板
220 N−エピタキシャルドリフト層
224 ハードマスク
224A 垂直側壁
225 ハードマスク
225A 垂直側壁
228 P−ウェル領域
228A P−ウェル領域の上側表面
232 スペーサ
234 N+領域
240 ハードマスク
240A ハードマスク領域
244 レジストストライプ
250 スペーサエクステンション
252 P+ボディ領域
260 ソース領域ストライプ
262 N+ソースラダーラング
270 セルピッチ寸法
274 ユニットセル長さ寸法
290 コンタクト
Claims (10)
- 第1の材料層(110)の内部にウェル(114/115)を形成するステップであって、前記ウェル(114/115)がXY断面平面内で一般にU字形状を有し、前記第1の材料層(110)が第1の導電型にドープされ、前記ウェル(114/115)が第2の導電型にドープされ、前記U字形状をしたウェル(114/115)の直立した脚部間の中間領域(118/119)が第1の導電型にドープされる、ステップと、
前記中間領域(118/119)の内部に第1および第2のソース(122/123/124/125)を形成するステップであって、前記第1および第2のソース(122/123/124/125)がX方向に間隔を空けて設けられ且つ前記第1の導電型にドープされる、ステップと、
前記中間領域(118/119)の内部にボディ領域(118/119)を形成するステップであって、前記ボディ領域(118/119)が前記第1および第2のソース(122/123/124/125)間にあり且つ第2の導電型にドープされる、ステップとを含み、
前記中間領域(118/119)の内部にソースラング(262)を形成するステップと、
前記第1および第2のソース(122/123/124/125)を形成するステップ、前記ボディ領域(118/119)を形成するステップ、および前記ソースラング(262)を形成するステップが、自己整合技術を使用するステップをそれぞれ含み、前記第1および第2のソース(122/123/124/125)をマスキングするステップと、前記第1および第2のソース(122/123/124/125)を接続するラング領域(262)をマスキングするステップと、露出した領域を第2の導電型にカウンタードープするステップとをさらに含み、
ボディ領域(252)が2つの連続するソースラング(262)の間に配置され、各ソースラング(262)が前記X方向に延び、前記ソースラング(262)がZ方向に間隔を空けて設けられ、各ソースラング(262)が前記第1および第2のソース(122/123/124/125/260)に沿った異なる位置において前記第1および第2のソース(122/123/124/125/260)を接続し、
方法がさらに、前記ソースラング(262)と前記ボディ領域(252)との間のコンタクト抵抗を制御するためにソースラング(262)面積とボディ領域(252)面積との比率を決定するステップ
を含む方法。 - 基板(108)の第1の表面上にドレインコンタクト(104)を形成するステップであって、前記基板(108)が第1の導電型にドープされる、ステップと、
前記基板(108)の第2の表面上にエピタキシャル層(110)を形成するステップであって、前記第1の表面が前記第2の表面の反対側であり、前記エピタキシャル層(110)が第1の導電型にドープされ、前記エピタキシャル層(110)が前記第1の材料層(110)からなる、ステップと
をさらに含む、請求項1記載の方法。 - 前記ウェル(114/115)を形成するステップが、
前記エピタキシャル層(110/220)の上側表面の上方に平行に間隔を空けて設けられた第1および第2のマスク(224/225)を形成するステップであって、中心線が前記第1および第2のマスク(224/225)間でZ方向に延びる、ステップと、
前記エピタキシャル層(110/220)の前記上側表面からZ方向およびY方向に延びる前記ウェル(114/115)を形成するために、第2の導電型のドーパントを用いて前記第1および第2のマスク(224/225)間の前記エピタキシャル層(110/220)の露出した表面をカウンタードープするステップと、
を含む、請求項2記載の方法。 - 前記第1および第2のソース(122/123/124/125/260)を形成するステップ、前記ボディ領域(252)を形成するステップ、および前記ソースラング(262)を形成するステップが、
前記それぞれの第1および第2のマスク(224/225)に隣接して第1および第2のスペーサ(232)を形成するステップであって、前記第1および第2のスペーサ(232)が前記ウェル(114/115)のそれぞれの端部領域の上に重なり、前記中心線が前記第1および第2のスペーサ(232)間にある、ステップと、
第2の材料層を形成するために、前記第1の導電型のドーパントを用いて前記第1および第2のスペーサ(232)間の前記ウェル(114/115)の露出した領域をカウンタードープするステップと、
第3のブランケットマスクを形成するステップと、
前記第3のマスク(240)の上方に複数のレジストストライプ(244)を形成するステップであって、各レジストストライプ(244)が前記X方向に延び、前記複数のレジストストライプが前記Z方向に沿って間隔を空けて設けられる、ステップと、
前記第3のマスク(240)から第1および第2のスペーサエクステンション(250)を形成するステップであって、前記第1および第2のスペーサエクステンション(250)が前記それぞれの第1および第2のスペーサ(232)に隣接し、前記中心線が前記第1および第2のスペーサエクステンションの間にある、ステップと、
前記第1および第2のスペーサエクステンション(250)ならびに2つの連続するレジストストライプ(244)によって境界を作られるボディ領域を形成するために、前記第2の導電型のドーパントを用いて前記第1および第2のスペーサエクステンション(250)間の前記第2の材料層の露出した領域をカウンタードープするステップと
を含み、
前記ボディ領域(252)を形成した後で、前記第1および第2のスペーサエクステンション(250)の下の領域が前記第1の導電型の前記それぞれの第1および第2のソース(260)を含み、
前記複数のレジストストライプ(244)の下の領域が前記第1の導電型のドーパントを有するソースラング(262)を各々含み、各ソースラング(262)が前記第1および第2のソース(260)に沿った異なる位置において前記第1および第2のソース(260)を接続する、
請求項3記載の方法。 - 前記第1および第2の導電型の前記ドーパントが、それぞれN導電型のドーパントおよびP導電型のドーパントまたはそれぞれP導電型のドーパントおよびN導電型のドーパントからなる、請求項1記載の方法。
- 各ソースラング(262)の前記面積と各ボディ領域(252)の前記面積との比率が、前記ソースラング(262)のコンタクト抵抗および前記ボディ領域(252)のコンタクト抵抗に応じて決定可能である、請求項1記載の方法。
- コンタクト(290)を形成するステップが、前記ソースラング(262)および前記ボディ領域(252)と接触するニッケル層を形成するステップと、前記ニッケル層の上方にアルミニウム層を形成するステップとを含む、請求項1記載の方法。
- Z方向に延びる材料領域をそれぞれ含む少なくとも1つの第1および第2の半導体セルであって、前記領域がX方向に間隔を空けて設けられる、少なくとも1つの第1および第2の半導体セル
を備え、
前記第1および第2の半導体セルが、
基板(108)と、
前記基板(108)の第1の表面上のドレインコンタクト(104)と、
前記基板(108)の第2の表面上のエピタキシャル層(110)であって、前記第2の表面が前記第1の表面の反対側であり、エピタキシャル層(110)が第1のドーパント種をドープされる、エピタキシャル層と、
前記エピタキシャル層(110)の上側表面からY方向に延び且つ第2のドーパント種をドープされた第1のドープされた領域(118/119)と、
前記X方向に間隔を空けて設けられ、前記第1のドープされた領域(118/119)の内部に配置され且つ前記第1のドーパント種をドープされた第1および第2のソース(122/123)であって、前記第1のドープされた領域(118/119)に対して自己整合式で形成される第1および第2のソース(122/123)と、
前記第1のドープされた領域(118/119)内のソースラング(262)であって、各ソースラング(262)が前記第1および第2のソース(122/123)に沿った異なる位置において前記第1および第2のソース(122/123)を接続し、第1のドープされた領域(118/119/252)と交互になり且つ前記第1および第2のソース(122/123)に対して自己整合式で形成され、前記第1のドーパント種のドーパントを含むソースラング(262)と
をそれぞれ備え、
前記ソースラング(262)の面積および前記第1のドープされた領域(118/119/252)の面積が、前記ソースラング(262)のコンタクト抵抗および前記第1のドープされた領域(118/119/252)のコンタクト抵抗に応じて独立に決定可能である、
半導体デバイス。 - 前記第1のドープされた領域(118/119/252)が、
前記第1の半導体セル内の前記第1および第2のソース(122/123/124/125)の間に延びるウェル(228)であって、前記第2のドーパント種をドープされたウェルと、
前記ウェル(228)の中央領域内で、前記第2のドーパント種をドープされたボディ(252)と、
前記ボディ(252)に対して前記ウェル(228)を自己整合させるために、第3のマスク(240)を使用して形成された前記ウェル(228)および前記ボディ(252)と、
を備え、
前記半導体デバイスの動作中に、チャネル(142)が前記第1の半導体セルの前記ウェルの端部領域(115A)内および前記第2の半導体セルの前記ウェルの近接する端部領域(114B)内に形成される、請求項8記載の半導体デバイス。 - 前記ソースラング(262)の前記面積と前記第1のドープされた領域(252)の前記面積との比率が、前記ソースラング(262)のコンタクト抵抗および前記第1のドープされた領域(252)のコンタクト抵抗に応じて決定可能である、請求項8記載の半導体デバイス。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/190,723 | 2011-07-26 | ||
| US13/190,723 US8377756B1 (en) | 2011-07-26 | 2011-07-26 | Silicon-carbide MOSFET cell structure and method for forming same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2013030774A true JP2013030774A (ja) | 2013-02-07 |
| JP6588685B2 JP6588685B2 (ja) | 2019-10-09 |
Family
ID=46727102
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012163237A Active JP6588685B2 (ja) | 2011-07-26 | 2012-07-24 | 炭化ケイ素mosfetセルの形成方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US8377756B1 (ja) |
| EP (1) | EP2551912B1 (ja) |
| JP (1) | JP6588685B2 (ja) |
| BR (1) | BR102012018610B8 (ja) |
| CA (1) | CA2783438C (ja) |
Families Citing this family (20)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8969960B2 (en) * | 2011-09-21 | 2015-03-03 | Mitsubishi Electric Corporation | Power semiconductor device |
| US8872222B2 (en) * | 2012-02-24 | 2014-10-28 | Macronix International Co., Ltd. | Semiconductor structure and method for forming the same |
| WO2014156791A1 (ja) * | 2013-03-29 | 2014-10-02 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
| US9991376B2 (en) | 2013-09-20 | 2018-06-05 | Monolith Semiconductor Inc. | High voltage MOSFET devices and methods of making the devices |
| US9214572B2 (en) | 2013-09-20 | 2015-12-15 | Monolith Semiconductor Inc. | High voltage MOSFET devices and methods of making the devices |
| US9583482B2 (en) * | 2015-02-11 | 2017-02-28 | Monolith Semiconductor Inc. | High voltage semiconductor devices and methods of making the devices |
| US10680067B2 (en) | 2015-09-10 | 2020-06-09 | Institute of Microelectronics, Chinese Academy of Sciences | Silicon carbide MOSFET device and method for manufacturing the same |
| US10269916B2 (en) * | 2016-05-24 | 2019-04-23 | Maxim Integrated Products, Inc. | LDMOS transistors and associated systems and methods |
| DE112018000517B4 (de) | 2017-01-25 | 2024-12-12 | Rohm Co., Ltd. | Halbleitervorrichtung |
| US10269951B2 (en) | 2017-05-16 | 2019-04-23 | General Electric Company | Semiconductor device layout and method for forming same |
| US10497777B2 (en) * | 2017-09-08 | 2019-12-03 | Hestia Power Inc. | Semiconductor power device |
| US10354871B2 (en) * | 2017-09-11 | 2019-07-16 | General Electric Company | Sputtering system and method for forming a metal layer on a semiconductor device |
| CN109698229B (zh) * | 2017-10-24 | 2022-05-10 | 上海瀚薪科技有限公司 | 半导体功率元件 |
| US10784373B1 (en) * | 2019-03-14 | 2020-09-22 | Semiconductor Components Industries, Llc | Insulated gated field effect transistor structure having shielded source and method |
| DE102019008556A1 (de) * | 2019-03-14 | 2020-09-17 | Semiconductor Components Industries, Llc | Feldeffekttransistorstruktur mit isoliertem Gate mit abgeschirmter Quelle und Verfahren |
| US11018228B2 (en) | 2019-08-07 | 2021-05-25 | Fast SiC Semiconductor Incorporated | Silicon carbide semiconductor device |
| US10777689B1 (en) * | 2019-10-18 | 2020-09-15 | Hong Kong Applied Science and Technology Research Institute Company, Limited | Silicon-carbide shielded-MOSFET embedded with a trench Schottky diode and heterojunction gate |
| US12006591B2 (en) | 2020-03-02 | 2024-06-11 | Ii-Vi Advanced Materials, Llc | Method for preparing an aluminum doped silicon carbide crystal by providing a compound including aluminum and oxygen in a capsule comprised of a first and second material |
| JP7707009B2 (ja) * | 2021-09-22 | 2025-07-14 | 株式会社東芝 | 半導体装置 |
| WO2024160354A1 (en) * | 2023-01-31 | 2024-08-08 | Hitachi Energy Ltd | Power semiconductor device and method for producing a power semiconductor device |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5171705A (en) * | 1991-11-22 | 1992-12-15 | Supertex, Inc. | Self-aligned structure and process for DMOS transistor |
| JP2000294783A (ja) * | 1999-03-26 | 2000-10-20 | Samsung Electronics Co Ltd | 電力用mosトランジスタ及びその製造方法 |
| US20090321746A1 (en) * | 2006-08-09 | 2009-12-31 | Shinsuke Harada | Silicon carbide semiconductor device and method for producing the same |
| JP2011066158A (ja) * | 2009-09-16 | 2011-03-31 | Toshiba Corp | 半導体装置およびその製造方法 |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4455565A (en) | 1980-02-22 | 1984-06-19 | Rca Corporation | Vertical MOSFET with an aligned gate electrode and aligned drain shield electrode |
| US5342797A (en) | 1988-10-03 | 1994-08-30 | National Semiconductor Corporation | Method for forming a vertical power MOSFET having doped oxide side wall spacers |
| DE69207410T2 (de) * | 1992-09-18 | 1996-08-29 | Cons Ric Microelettronica | Monolithisch integrierte Brückenschaltung mit Transistoren und entsprechendes Herstellungsverfahren |
| US6204533B1 (en) * | 1995-06-02 | 2001-03-20 | Siliconix Incorporated | Vertical trench-gated power MOSFET having stripe geometry and high cell density |
| JPH09213956A (ja) * | 1996-02-07 | 1997-08-15 | Nec Kansai Ltd | 半導体装置及びその製造方法 |
| US6072216A (en) | 1998-05-01 | 2000-06-06 | Siliconix Incorporated | Vertical DMOS field effect transistor with conformal buried layer for reduced on-resistance |
| EP1120835A2 (en) | 2000-01-26 | 2001-08-01 | Siliconix incorporated | MOSFET and method of manufacturing the same |
| US6894345B2 (en) | 2002-07-23 | 2005-05-17 | International Rectifier Corporation | P channel Rad Hard MOSFET with enhancement implant |
| EP1573889A1 (en) * | 2002-12-10 | 2005-09-14 | Koninklijke Philips Electronics N.V. | Integrated half-bridge power circuit |
| JP3931138B2 (ja) | 2002-12-25 | 2007-06-13 | 三菱電機株式会社 | 電力用半導体装置及び電力用半導体装置の製造方法 |
| US7074643B2 (en) | 2003-04-24 | 2006-07-11 | Cree, Inc. | Silicon carbide power devices with self-aligned source and well regions and methods of fabricating same |
| EP1742271A1 (en) * | 2005-07-08 | 2007-01-10 | STMicroelectronics S.r.l. | Power field effect transistor and manufacturing method thereof |
| US8154073B2 (en) | 2006-07-14 | 2012-04-10 | Denso Corporation | Semiconductor device |
| JP5634001B2 (ja) | 2007-03-28 | 2014-12-03 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置の製造方法 |
| IT1392577B1 (it) * | 2008-12-30 | 2012-03-09 | St Microelectronics Rousset | Processo di fabbricazione di un dispositivo elettronico di potenza integrato in un substrato semiconduttore ad ampio intervallo di banda proibita e dispositivo elettronico cosi' ottenuto |
-
2011
- 2011-07-26 US US13/190,723 patent/US8377756B1/en active Active
-
2012
- 2012-07-19 CA CA2783438A patent/CA2783438C/en active Active
- 2012-07-20 EP EP12177404.6A patent/EP2551912B1/en active Active
- 2012-07-24 JP JP2012163237A patent/JP6588685B2/ja active Active
- 2012-07-26 BR BR102012018610A patent/BR102012018610B8/pt active IP Right Grant
-
2013
- 2013-01-14 US US13/740,758 patent/US8507986B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5171705A (en) * | 1991-11-22 | 1992-12-15 | Supertex, Inc. | Self-aligned structure and process for DMOS transistor |
| JP2000294783A (ja) * | 1999-03-26 | 2000-10-20 | Samsung Electronics Co Ltd | 電力用mosトランジスタ及びその製造方法 |
| US20090321746A1 (en) * | 2006-08-09 | 2009-12-31 | Shinsuke Harada | Silicon carbide semiconductor device and method for producing the same |
| JP2011066158A (ja) * | 2009-09-16 | 2011-03-31 | Toshiba Corp | 半導体装置およびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CA2783438A1 (en) | 2013-01-26 |
| EP2551912A3 (en) | 2014-11-05 |
| CA2783438C (en) | 2020-07-28 |
| BR102012018610A2 (pt) | 2013-11-26 |
| US8377756B1 (en) | 2013-02-19 |
| EP2551912A2 (en) | 2013-01-30 |
| JP6588685B2 (ja) | 2019-10-09 |
| BR102012018610B8 (pt) | 2020-03-10 |
| US20130026559A1 (en) | 2013-01-31 |
| EP2551912B1 (en) | 2022-04-20 |
| BR102012018610B1 (pt) | 2020-02-11 |
| US20130126971A1 (en) | 2013-05-23 |
| US8507986B2 (en) | 2013-08-13 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6588685B2 (ja) | 炭化ケイ素mosfetセルの形成方法 | |
| US11515418B2 (en) | Vertical tunneling FinFET | |
| US10236372B2 (en) | Silicon carbide semiconductor device and method of manufacturing silicon carbide semiconductor device | |
| CN105264667B (zh) | 碳化硅半导体装置及其制造方法 | |
| US20180090613A1 (en) | Method for fabricating ldmos with self-aligned body | |
| KR102068395B1 (ko) | 낮은 소스-드레인 저항을 갖는 반도체 소자 구조 및 그 제조 방법 | |
| JP6073719B2 (ja) | 半導体装置の製造方法および半導体装置 | |
| US20070290260A1 (en) | Trench Type Mosfet And Method Of Fabricating The Same | |
| KR20160040431A (ko) | 반도체 장치 및 그 제조 방법 | |
| US20150162439A1 (en) | Semiconductor device including a transistor having a low doped drift region and method for the formation thereof | |
| US10818495B2 (en) | Semiconductor devices and methods of making the same | |
| JP6249571B2 (ja) | 適応電荷平衡mosfet技法 | |
| US9666485B2 (en) | Method for forming semiconductor device having super-junction structures | |
| US20240222505A1 (en) | DESIGNS FOR SILICON CARBIDE MOSFETs | |
| CN103794477B (zh) | 碳化硅mosfet单元结构和用于形成碳化硅mosfet单元结构的方法 | |
| JP4730097B2 (ja) | 電界効果トランジスタ | |
| US11640991B2 (en) | Semiconductor device and method for manufacturing the same | |
| JP5926576B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| KR101063567B1 (ko) | Mos 디바이스 및 그 제조방법 | |
| US20230352580A1 (en) | Three-dimensional transistor device having conformal layer | |
| US20160268368A1 (en) | Semiconductor device and method for manufacturing semiconductor device | |
| US20190319106A1 (en) | Semiconductor device comprising 3d channel region and method of manufacturing the same | |
| CN111092113A (zh) | 金氧半场效应晶体管的终端区结构及其制造方法 | |
| TW201532245A (zh) | 半導體裝置及其製作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150722 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20160708 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20160712 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20161007 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20170321 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170719 |
|
| A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20170728 |
|
| A912 | Re-examination (zenchi) completed and case transferred to appeal board |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20170818 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20181210 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20190318 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20190806 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20190913 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6588685 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |