JP2012521683A - 受動差動電圧ダブラ - Google Patents
受動差動電圧ダブラ Download PDFInfo
- Publication number
- JP2012521683A JP2012521683A JP2012501033A JP2012501033A JP2012521683A JP 2012521683 A JP2012521683 A JP 2012521683A JP 2012501033 A JP2012501033 A JP 2012501033A JP 2012501033 A JP2012501033 A JP 2012501033A JP 2012521683 A JP2012521683 A JP 2012521683A
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- voltage doubler
- output
- doubler
- component
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 48
- 238000000034 method Methods 0.000 claims abstract description 11
- 239000000470 constituent Substances 0.000 claims description 12
- 230000008878 coupling Effects 0.000 claims description 10
- 238000010168 coupling process Methods 0.000 claims description 10
- 238000005859 coupling reaction Methods 0.000 claims description 10
- 238000010030 laminating Methods 0.000 claims 1
- 235000002597 Solanum melongena Nutrition 0.000 description 1
- 244000061458 Solanum melongena Species 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/06—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
- H02M3/07—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/06—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/005—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements using switched capacitors, e.g. dynamic amplifiers; using switched capacitors as resistors in differential amplifiers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45475—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using IC blocks as the active amplifying circuit
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Rectifiers (AREA)
- Amplifiers (AREA)
- Dc-Dc Converters (AREA)
Abstract
【選択図】図2
Description
第2キャパシタと、前記構成電圧ダブラがチャージフェーズとされる期間において、前記第1及び第2キャパシタを前記差動入力電圧にチャージする手段と、前記構成電圧ダブラが前記出力フェーズとされる期間において、前記差動出力電圧を生成するため直列で前記第1及び第2キャパシタを積層(stacking)する手段であって、前記差動出力電圧は、予め指定されたコモンコード電圧を有する、前記積層する手段と、を具備する装置を提供する。
Claims (10)
- 第1及び第2入力電圧間の差動入力電圧の2倍とされる第1及び第2出力電圧間の差動出力電圧を生成するための差動電圧ダブラを具備する装置であって、前記電圧ダブラは、少なくとも1つの構成電圧ダブラ(constituent voltage doubler)を具備し、前記少なくとも1つの構成電圧ダブラの各々は、
第1端子及び第2端子を有する第1キャパシタであって、前記構成電圧ダブラのチャージフェーズの期間において、前記第1キャパシタの前記第1及び第2端子が前記第1及び第2入力電圧のそれぞれに結合されるよう構成され、前記構成電圧ダブラの出力フェーズの期間において、前記第1キャパシタの前記第1及び第2端子が前記第1出力電圧及びコモンコード電圧のそれぞれに結合されるよう更に構成され、前記チャージフェーズと時間的に前記出力フェーズがオーバーラップしない、前記第1キャパシタと、
第1端子と第2端子を有する第2キャパシタであって、前記第2キャパシタの前記第1及び第2端子が、前記チャージフェーズの期間で前記第1及び第2入力電圧に結合されるよう構成され、前記出力フェーズの期間において前記第2キャパシタの前記第1及び第2端子が前記コモンコード電圧及び前記第2出力電圧間に結合されるよう更に構成された、前記第2キャパシタと
を具備する装置。 - 各々の構成電圧ダブラが、前記チャージフェーズと前記出力フェーズとの間、前記第1及び第2キャパシタの前記端子の前記結合を制御するための複数のスイッチを具備する請求項1の装置。
- 前記電圧ダブラは、第1構成電圧ダブラ及び第2構成電圧ダブラを具備し、前記第1構成電圧ダブラの前記出力フェーズと前記第2構成電圧ダブラの前記出力フェーズは時間的にオーバーラップすることはない請求項1の装置。
- 前記電圧ダブラは、第3構成電圧ダブラを更に具備し、前記第3構成電圧ダブラの前記出力フェーズは、前記第1及び第2構成電圧ダブラの前記出力フェーズと時間的にオーバーラップすることはない請求項3の装置。
- 少なくとも1つの構成電圧ダブラ(doubler)の各々について、第1及び第2入力電圧間の差動入力電圧の2倍とされる第1及び第2出力電圧間の差動出力電圧を生成する方法であって、
前記構成電圧ダブラがチャージフェーズとされる期間において、第1キャパシタの第1及び第2端子を前記第1及び第2入力電圧のそれぞれに結合させることと、
前記チャージフェーズとされる期間において、第2キャパシタの第1及び第2端子を前記第1及び第2入力電圧のそれぞれに結合させることと、
前記構成電圧ダブラが出力フェーズとされる期間において、前記第1キャパシタの前記第1及び第2端子を前記第1出力電圧及びコモンコード電圧のそれぞれに結合させることと、
前記出力フェーズとされる期間において、前記第2キャパシタの前記第1及び第2端子を前記コモンコード電圧及び前記第2出力電圧に結合させることと
を具備する方法。 - 前記少なくとも1つの構成電圧ダブラは、第1及び第2構成電圧ダブラを具備し、前記第1構成電圧ダブラの前記出力フェーズは前記第2構成電圧ダブラの前記出力フェーズとオーバーラップすることはない請求項5の方法。
- 前記少なくとも1つの構成電圧ダブラは、第3構成電圧ダブラを更に具備し、前記第3構成電圧ダブラの前記出力フェーズは前記第1及び第2電圧ダブラの前記出力フェーズとオーバーラップすることはない請求項6の方法。
- 第1及び第2入力電圧間の差動入力電圧の2倍とされる第1及び第2出力電圧間の差動出力電圧を生成するための差動電圧ダブラを具備する装置であって、前記電圧ダブラは、少なくとも1つの構成電圧ダブラを具備し、前記少なくとも1構成電圧ダブラの各々は、
第1キャパシタと、
第2キャパシタと、
前記構成電圧ダブラがチャージフェーズとされる期間において、前記第1及び第2キャパシタを前記差動入力電圧にチャージする手段と、
前記構成電圧ダブラが前記出力フェーズとされる期間において、前記差動出力電圧を生成するため直列で前記第1及び第2キャパシタを積層(stacking)する手段であって、前記差動出力電圧は、予め指定されたコモンコード電圧を有する、前記積層する手段と
を具備する装置。 - 前記電圧ダブラは、第1構成電圧ダブラ及び第2構成電圧ダブラを具備し、前記第1構成電圧ダブラの前記出力フェーズ及び前記第2構成電圧ダブラの前記出力フェーズは、時間的にオーバーラップすることはない請求項8の装置。
- 前記電圧ダブラは、第3構成電圧ダブラを更に具備し、前記第3構成電圧ダブラの前記出力フェーズは、前記第1及び第2構成電圧ダブラの前記出力フェーズと、時間的にオーバーラップすることはない請求項9の装置。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US12/408,558 US8274179B2 (en) | 2009-03-20 | 2009-03-20 | Passive differential voltage doubler |
| US12/408,558 | 2009-03-20 | ||
| PCT/US2010/028192 WO2010108193A1 (en) | 2009-03-20 | 2010-03-22 | Passive differential voltage doubler |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012521683A true JP2012521683A (ja) | 2012-09-13 |
| JP5450786B2 JP5450786B2 (ja) | 2014-03-26 |
Family
ID=42232796
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012501033A Expired - Fee Related JP5450786B2 (ja) | 2009-03-20 | 2010-03-22 | 受動差動電圧ダブラ |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US8274179B2 (ja) |
| EP (1) | EP2409393B1 (ja) |
| JP (1) | JP5450786B2 (ja) |
| KR (2) | KR101476354B1 (ja) |
| CN (1) | CN102356536B (ja) |
| TW (1) | TW201106595A (ja) |
| WO (1) | WO2010108193A1 (ja) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103066588B (zh) * | 2011-10-18 | 2015-03-25 | 积能环保电机工程科技有限公司 | 直流配电电路 |
| US9762145B2 (en) * | 2012-01-17 | 2017-09-12 | Massachusetts Institute Of Technology | Enhanced stacked switched capacitor energy buffer circuit |
| JP2013207697A (ja) * | 2012-03-29 | 2013-10-07 | Asahi Kasei Electronics Co Ltd | サンプル・ホールド回路 |
| JP6420035B2 (ja) | 2013-01-23 | 2018-11-07 | ルネサスエレクトロニクス株式会社 | パッシブ増幅回路 |
| CN103501110B (zh) * | 2013-09-25 | 2015-12-09 | 无锡中星微电子有限公司 | 一种电荷泵电路 |
| CN103607115B (zh) * | 2013-09-25 | 2016-09-28 | 无锡中感微电子股份有限公司 | 电荷泵装置 |
| US9300316B2 (en) | 2014-02-28 | 2016-03-29 | Qualcomm Incorporated | Voltage doubling circuit for an analog to digital converter (ADC) |
| EP3291443B1 (en) * | 2016-09-01 | 2020-02-12 | ams AG | Differential gain-stage circuit and method for multiplying a voltage |
| US10886940B1 (en) * | 2020-06-03 | 2021-01-05 | Qualcomm Incorporated | Circuits and methods providing a switched capacitor integrator |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4697152A (en) * | 1986-04-11 | 1987-09-29 | Motorola, Inc. | Fully differential switched capacitor amplifier having autozeroed common-mode feedback |
| US5262934A (en) * | 1992-06-23 | 1993-11-16 | Analogic Corporation | Bipolar voltage doubler circuit |
| JP2002238243A (ja) * | 2001-02-07 | 2002-08-23 | Seiko Epson Corp | Dc/dcコンバータおよび液晶用電源装置 |
| US20060119438A1 (en) * | 2004-12-02 | 2006-06-08 | Via Technologies, Inc. | Low noise charge pump for PLL-based frequence synthesis |
| US20080001659A1 (en) * | 2006-06-30 | 2008-01-03 | Nokia Corporation | Passive amplification of signals |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02146955A (ja) * | 1988-08-30 | 1990-06-06 | Michiko Naito | 静電トランス |
| US5237209A (en) * | 1992-03-02 | 1993-08-17 | Analog Devices, Inc. | Bipolar voltage doubler circuit |
| JPH0828965B2 (ja) * | 1992-09-02 | 1996-03-21 | 日本電気株式会社 | 電圧変換回路 |
| US5410270A (en) * | 1994-02-14 | 1995-04-25 | Motorola, Inc. | Differential amplifier circuit having offset cancellation and method therefor |
| US6304007B1 (en) * | 1998-12-09 | 2001-10-16 | Lovoltech, Inc. | Switcher for switching capacitors |
| US6959519B2 (en) * | 2003-03-10 | 2005-11-01 | General Electric | Corrugated polymeric zigzag sheet for greenhouse roof structures |
| KR100524985B1 (ko) * | 2003-08-26 | 2005-10-31 | 삼성전자주식회사 | 효율이 높은 부스팅 회로, 이를 구비하여 부하량에 따라자동적으로 부스팅을 결정하는 부스팅 파워 장치 및 그파워 부스팅 제어 방법 |
| US7830293B2 (en) * | 2004-06-10 | 2010-11-09 | Nxp B.V. | Method of cyclically converting an analog signal to a multi-bit digital signal and converter for performing the method |
| US6956519B1 (en) | 2004-10-11 | 2005-10-18 | Faraday Technology Corp. | Switched capacitor circuit of a pipeline analog to digital converter and a method for operating the switched capacitor circuit |
| JP2009540782A (ja) * | 2006-06-07 | 2009-11-19 | エヌエックスピー ビー ヴィ | 固体電池を備えるチャージ・ポンプdc−dcコンバータ |
| US7579902B2 (en) * | 2006-12-11 | 2009-08-25 | Atmel Corporation | Charge pump for generation of multiple output-voltage levels |
| GB2444985B (en) * | 2006-12-22 | 2011-09-14 | Wolfson Microelectronics Plc | Charge pump circuit and methods of operation thereof |
| WO2009078112A1 (ja) * | 2007-12-19 | 2009-06-25 | Panasonic Corporation | 演算増幅器,パイプライン型ad変換器 |
-
2009
- 2009-03-20 US US12/408,558 patent/US8274179B2/en active Active
-
2010
- 2010-03-19 TW TW099108265A patent/TW201106595A/zh unknown
- 2010-03-22 CN CN201080012657.XA patent/CN102356536B/zh not_active Expired - Fee Related
- 2010-03-22 WO PCT/US2010/028192 patent/WO2010108193A1/en not_active Ceased
- 2010-03-22 JP JP2012501033A patent/JP5450786B2/ja not_active Expired - Fee Related
- 2010-03-22 KR KR1020137027087A patent/KR101476354B1/ko not_active Expired - Fee Related
- 2010-03-22 KR KR1020117024804A patent/KR101344883B1/ko not_active Expired - Fee Related
- 2010-03-22 EP EP10712835.7A patent/EP2409393B1/en not_active Not-in-force
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4697152A (en) * | 1986-04-11 | 1987-09-29 | Motorola, Inc. | Fully differential switched capacitor amplifier having autozeroed common-mode feedback |
| US5262934A (en) * | 1992-06-23 | 1993-11-16 | Analogic Corporation | Bipolar voltage doubler circuit |
| JP2002238243A (ja) * | 2001-02-07 | 2002-08-23 | Seiko Epson Corp | Dc/dcコンバータおよび液晶用電源装置 |
| US20060119438A1 (en) * | 2004-12-02 | 2006-06-08 | Via Technologies, Inc. | Low noise charge pump for PLL-based frequence synthesis |
| US20080001659A1 (en) * | 2006-06-30 | 2008-01-03 | Nokia Corporation | Passive amplification of signals |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20110128356A (ko) | 2011-11-29 |
| KR101344883B1 (ko) | 2013-12-26 |
| WO2010108193A1 (en) | 2010-09-23 |
| EP2409393A1 (en) | 2012-01-25 |
| CN102356536A (zh) | 2012-02-15 |
| TW201106595A (en) | 2011-02-16 |
| EP2409393B1 (en) | 2018-12-26 |
| CN102356536B (zh) | 2014-10-29 |
| JP5450786B2 (ja) | 2014-03-26 |
| US8274179B2 (en) | 2012-09-25 |
| KR20130122021A (ko) | 2013-11-06 |
| KR101476354B1 (ko) | 2014-12-24 |
| US20100237710A1 (en) | 2010-09-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5450786B2 (ja) | 受動差動電圧ダブラ | |
| JP3194138B2 (ja) | ブートストラップチャージポンプ回路 | |
| US9793794B2 (en) | System and method for reducing power loss in switched-capacitor power converters | |
| US9673696B2 (en) | Ultra low-voltage circuit and method for nanopower boost regulator | |
| TWI382654B (zh) | 驅動放大電路與其驅動方法 | |
| CN103460579A (zh) | 减小电荷泵浪涌电流 | |
| US20230171540A1 (en) | Driver circuits | |
| TW201911724A (zh) | 多相轉換器 | |
| CN105612685B (zh) | 补偿降压调节器中的等效串联电感(esl)影响的电路和方法 | |
| CN107707117A (zh) | 一种电荷泵时序控制电路及电荷泵电路 | |
| EP3437181B1 (en) | Negative charge pump and audio asic with such negative charge pump | |
| JP5767660B2 (ja) | Dc−dcコンバータ | |
| US20130294123A1 (en) | Charge pump | |
| JP5758866B2 (ja) | チャージ・ポンプ回路および負荷駆動システム | |
| JP5676378B2 (ja) | D級増幅回路 | |
| CN101436848A (zh) | 驱动放大电路 | |
| CN102480224A (zh) | 一种电荷泵电路 | |
| CN105576966A (zh) | 一种产生正负电压源的电荷泵电路 | |
| US8659350B2 (en) | Circuit for an amplifier | |
| JP6730849B2 (ja) | チャージポンプ回路用の駆動回路、及びチャージポンプ回路 | |
| JPH01134796A (ja) | 不揮発性半導体記憶装置 | |
| US20250202431A1 (en) | Power supply circuit for providing multiple pairs of complementary power supply voltages and a fixed power supply voltage | |
| CN110365207B (zh) | 放大电路 | |
| JP5692038B2 (ja) | パルス幅変調回路 | |
| Dumas et al. | Small area charge pump using low voltage capacitors |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121120 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20130220 |
|
| A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20130227 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130422 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131126 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131225 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5450786 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |