JP2012151484A - 炭化珪素半導体装置およびその製造方法 - Google Patents
炭化珪素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP2012151484A JP2012151484A JP2012053176A JP2012053176A JP2012151484A JP 2012151484 A JP2012151484 A JP 2012151484A JP 2012053176 A JP2012053176 A JP 2012053176A JP 2012053176 A JP2012053176 A JP 2012053176A JP 2012151484 A JP2012151484 A JP 2012151484A
- Authority
- JP
- Japan
- Prior art keywords
- trench
- region
- conductivity type
- semiconductor device
- source region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Junction Field-Effect Transistors (AREA)
Abstract
【解決手段】トレンチ6の先端部に形成されたn-型チャネル層7がトレンチ6の長辺に位置する部分よりも膜厚が厚くなるため、そのトレンチ6の先端部においてJFET構造が構成されないようにする。例えば、トレンチ6の先端部をp+型領域20にて埋め尽くすようにする。これにより、トレンチ6の先端部のJFET構造の閾値がトレンチ6の長辺に位置する部分のJFET構造の閾値からずれることによる影響を受けることがない。したがって、ゲート電圧が閾値近傍に近づくときに発生する過剰なドレイン電流を抑制できる構造のSiC半導体装置とすることが可能となる。
【選択図】図4
Description
以下、本発明の実施形態について図に基づいて説明する。なお、以下の各実施形態相互において、互いに同一もしくは均等である部分には、図中、同一符号を付してある。
本発明の第1実施形態について説明する。図1は、本実施形態にかかるSiC半導体装置を示した図であり、図1(a)は、平面パターン図、図1(b)は、図1(a)のA−A’断面図、図1(b)は、図1(a)のB−B’断面図、図1(d)は、図1(a)のC−C’断面図である。
本発明の第2実施形態について説明する。本実施形態では、第1実施形態と異なる手法によって、トレンチ6の先端部にJFET構造が構成されなくなるようにするものであり、SiC半導体装置の基本的な構造は第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第3実施形態について説明する。本実施形態では、第1実施形態と異なる手法によって、トレンチ6の先端部にJFET構造が構成されなくなるようにするものであり、SiC半導体装置の基本的な構造は第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
上記各実施形態では、JFETを備えたSiC半導体装置について説明したが、第2ゲート領域8の代わりに、n-型チャネル層7の表面にゲート絶縁膜を形成すると共にゲート絶縁膜の表面にゲート電極を配置したMOSFETを備えるSiC半導体装置についても、上記各実施形態と同様の構造を採用することができる。MOSFETを備えた半導体において上記各実施形態の構造を採用すれば、トレンチ6の先端部においてMOSFET構造が構成されないようにできることから、上記各実施形態と同様の効果を得ることができる。
2 n-型ドリフト層
3 第1ゲート領域(ベース層)
4 n+型ソース領域
5 半導体基板
6 トレンチ
7 n-型チャネル層
8 第2ゲート領域
9 ゲート電極
10 層間絶縁膜
11 ソース電極
12 ドレイン電極
20 p+型領域
Claims (6)
- 炭化珪素からなる第1導電型基板(1)と、前記第1導電型基板(1)上にエピタキシャル成長によって形成された第1導電型のドリフト層(2)と、前記ドリフト層(2)上にエピタキシャル成長によって形成された第2導電型の第1ゲート領域(3)と、前記第1ゲート領域(3)上にエピタキシャル成長もしくはイオン注入により形成された第1導電型のソース領域(4)とを有する半導体基板(5)と、
前記ソース領域(4)および第1ゲート領域(3)を貫通して前記ドリフト層(2)まで達し、一方向を長手方向とした短冊状のトレンチ(6)と、
前記トレンチ(6)の内壁上にエピタキシャル成長によって形成された第1導電型のチャネル層(7)と、
前記チャネル層(7)の上に形成された第2導電型の第2ゲート領域(8)とを有したJFETを備え、
前記トレンチ(6)の両先端部に前記ソース領域(4)の厚みよりも深い第2導電型領域(20)が形成されており、少なくとも前記トレンチ(6)の両先端部に位置する前記ソース領域(4)および前記チャネル領域(7)が前記第2導電型領域(20)にて埋め尽くされていることにより、前記トレンチ(6)の両先端部において前記ソース領域(4)が形成されていないことを特徴とする炭化珪素半導体装置。 - 炭化珪素からなる第1導電型基板(1)と、前記第1導電型基板(1)上にエピタキシャル成長によって形成された第1導電型のドリフト層(2)と、前記ドリフト層(2)上にエピタキシャル成長によって形成された第2導電型のベース層(3)と、前記ベース層(3)上にエピタキシャル成長もしくはイオン注入により形成された第1導電型のソース領域(4)とを有する半導体基板(5)と、
前記ソース領域(4)およびベース層(3)を貫通して前記ドリフト層(2)まで達し、一方向を長手方向とした短冊状のトレンチ(6)と、
前記トレンチ(6)の内壁上にエピタキシャル成長によって形成された第1導電型のチャネル層(7)と、
前記チャネル層(7)の上に形成されたゲート絶縁膜と、
前記トレンチ(6)内において前記ゲート絶縁膜の表面に形成されたゲート電極とを有したMOSFETを備え、
前記トレンチ(6)の両先端部に前記ソース領域(4)の厚みよりも深い第2導電型領域(20)が形成されており、少なくとも前記トレンチ(6)の両先端部に位置する前記ソース領域(4)および前記チャネル領域(7)が前記第2導電型領域(20)にて埋め尽くされていることにより、前記トレンチ(6)の両先端部において前記ソース領域(4)が形成されていないことを特徴とする炭化珪素半導体装置。 - 前記トレンチ(6)は複数本が平行に並べられたストライプ状とされており、前記第2導電型領域(20)は、複数本の前記トレンチ(6)の先端部の領域を含む連続した領域であることを特徴とする請求項1または2に記載の炭化珪素半導体装置。
- 炭化珪素からなる第1導電型基板(1)と、前記第1導電型基板(1)上にエピタキシャル成長によって形成された第1導電型のドリフト層(2)と、前記ドリフト層(2)上にエピタキシャル成長によって形成された第2導電型の第1ゲート領域(3)と、前記第1ゲート領域(3)上にエピタキシャル成長もしくはイオン注入により形成された第1導電型のソース領域(4)とを有する半導体基板(5)を用意する工程と、
前記ソース領域(4)および第1ゲート領域(3)を貫通して前記ドリフト層(2)まで達し、一方向を長手方向とした短冊状のトレンチ(6)を形成する工程と、
前記トレンチ(6)の内壁上にエピタキシャル成長によって第1導電型のチャネル層(7)を形成する工程と、
前記チャネル層(7)の上に形成された第2導電型の第2ゲート領域(8)を形成する工程と、
前記チャネル層(7)および前記第2ゲート領域(8)を前記ソース領域(4)が露出するまで平坦化する工程と、
前記平坦化の後に、前記トレンチ(6)の両先端部に前記ソース領域(4)の厚みよりも深く、少なくとも前記トレンチ(6)の両先端部に位置する前記ソース領域(4)を埋め尽くす第2導電型領域(20)を形成する工程と、を含むことを特徴とするJFETを備える炭化珪素半導体装置の製造方法。 - 炭化珪素からなる第1導電型基板(1)と、前記第1導電型基板(1)上にエピタキシャル成長によって形成された第1導電型のドリフト層(2)と、前記ドリフト層(2)上にエピタキシャル成長によって形成された第2導電型のベース層(3)と、前記ベース層(3)上にエピタキシャル成長もしくはイオン注入により形成された第1導電型のソース領域(4)とを有する半導体基板(5)を用意する工程と、
前記ソース領域(4)およびベース層(3)を貫通して前記ドリフト層(2)まで達し、一方向を長手方向とした短冊状のトレンチ(6)を形成する工程と、
前記トレンチ(6)の内壁上にエピタキシャル成長によって第1導電型のチャネル層(7)を形成する工程と、
前記チャネル層(7)の上にゲート絶縁膜を形成する工程と、
前記トレンチ(6)内において前記ゲート絶縁膜の表面にゲート電極を形成する工程と、
前記ソース領域(4)が露出するまで前記ゲート電極と前記ゲート絶縁膜および前記チャネル層(7)を平坦化する工程と、
前記平坦化の後に、前記トレンチ(6)の両先端部に前記ソース領域(4)の厚みよりも深く、少なくとも前記トレンチ(6)の両先端部に位置する前記ソース領域(4)を埋め尽くす第2導電型領域(20)を形成する工程と、を含むことを特徴とするMOSFETを備える炭化珪素半導体装置の製造方法。 - 前記トレンチ(6)を形成する工程では、前記トレンチ(6)を複数本が平行に並べられたストライプ状とし、
前記第2導電型領域(20)を形成工程では、複数本の前記トレンチ(6)の先端部の領域を含む連続した領域に前記第2導電型領域(20)を形成することを特徴とする請求項4または5に記載の炭化珪素半導体装置の製造方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012053176A JP5505443B2 (ja) | 2012-03-09 | 2012-03-09 | 炭化珪素半導体装置およびその製造方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012053176A JP5505443B2 (ja) | 2012-03-09 | 2012-03-09 | 炭化珪素半導体装置およびその製造方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009294799A Division JP5170074B2 (ja) | 2009-12-25 | 2009-12-25 | 炭化珪素半導体装置およびその製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012151484A true JP2012151484A (ja) | 2012-08-09 |
| JP5505443B2 JP5505443B2 (ja) | 2014-05-28 |
Family
ID=46793380
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012053176A Expired - Fee Related JP5505443B2 (ja) | 2012-03-09 | 2012-03-09 | 炭化珪素半導体装置およびその製造方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5505443B2 (ja) |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000208761A (ja) * | 1999-01-13 | 2000-07-28 | Toyota Motor Corp | バイポ―ラ半導体装置 |
| JP2003069038A (ja) * | 2001-08-29 | 2003-03-07 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
| JP2004311695A (ja) * | 2003-04-07 | 2004-11-04 | Denso Corp | 炭化珪素半導体装置及びその製造方法 |
| JP2005328014A (ja) * | 2004-04-14 | 2005-11-24 | Denso Corp | 半導体装置の製造方法 |
| JP2006135150A (ja) * | 2004-11-08 | 2006-05-25 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
-
2012
- 2012-03-09 JP JP2012053176A patent/JP5505443B2/ja not_active Expired - Fee Related
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2000208761A (ja) * | 1999-01-13 | 2000-07-28 | Toyota Motor Corp | バイポ―ラ半導体装置 |
| JP2003069038A (ja) * | 2001-08-29 | 2003-03-07 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
| JP2004311695A (ja) * | 2003-04-07 | 2004-11-04 | Denso Corp | 炭化珪素半導体装置及びその製造方法 |
| JP2005328014A (ja) * | 2004-04-14 | 2005-11-24 | Denso Corp | 半導体装置の製造方法 |
| JP2006135150A (ja) * | 2004-11-08 | 2006-05-25 | Denso Corp | 炭化珪素半導体装置およびその製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5505443B2 (ja) | 2014-05-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN104380442B (zh) | 碳化硅半导体装置及其制造方法 | |
| JP6409681B2 (ja) | 半導体装置およびその製造方法 | |
| JP4798119B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP6048317B2 (ja) | 炭化珪素半導体装置 | |
| CN104871320B (zh) | 碳化硅半导体装置及其制造方法 | |
| JP6109444B1 (ja) | 半導体装置 | |
| JP6485382B2 (ja) | 化合物半導体装置の製造方法および化合物半導体装置 | |
| JP6937326B2 (ja) | 短チャネルトレンチ型パワーmosfet | |
| JP5170074B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| US10446649B2 (en) | Silicon carbide semiconductor device | |
| CN105590962A (zh) | 碳化硅半导体装置和用于制造碳化硅半导体装置的方法 | |
| JP7420485B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP2012169385A (ja) | 炭化珪素半導体装置 | |
| JP2013214661A (ja) | 炭化珪素半導体装置およびその製造方法 | |
| WO2017145548A1 (ja) | 化合物半導体装置およびその製造方法 | |
| JPWO2018117061A1 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP5582112B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP7095342B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP2015133447A (ja) | 半導体装置 | |
| JP5505443B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
| JP5692145B2 (ja) | 炭化珪素半導体装置の製造方法 | |
| JP6648743B2 (ja) | 炭化珪素半導体装置の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131129 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131203 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140131 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140218 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140303 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5505443 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |