JP2012088725A - 表示装置及び表示装置の駆動方法 - Google Patents
表示装置及び表示装置の駆動方法 Download PDFInfo
- Publication number
- JP2012088725A JP2012088725A JP2011264387A JP2011264387A JP2012088725A JP 2012088725 A JP2012088725 A JP 2012088725A JP 2011264387 A JP2011264387 A JP 2011264387A JP 2011264387 A JP2011264387 A JP 2011264387A JP 2012088725 A JP2012088725 A JP 2012088725A
- Authority
- JP
- Japan
- Prior art keywords
- drive transistor
- output current
- transistor
- emitting element
- light emitting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Control Of El Displays (AREA)
Abstract
【解決手段】少なくとも、サンプリングトランジスタと、ドライブトランジスタと、画素容量と、発光素子とを含み、サンプリングトランジスタにあっては、ゲートは走査線に接続されており、ソース及びドレインの一方は信号線に接続されており、ソース及びドレインの他方はドライブトランジスタのゲートに接続されており、ドライブトランジスタにあってはソース及びドレインの一方は発光素子の一端に接続されており、画素容量はドライブトランジスタのゲートとソース及びドレインの一方との間に接続されている画素回路であって、信号線から信号電位がドライブトランジスタのゲートに供給されている間に、ソース及びドレインの他方が電源に接続されたドライブトランジスタを介して流れる電流によってドライブトランジスタのソース及びドレインの一方の電位を信号電位に近づける。
【選択図】図5
Description
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)2・・・式1
このトランジスタ特性式1において、Idsはソース/ドレイン間に流れるドレイン電流を表わしており、画素回路では発光素子に供給される出力電流である。Vgsはソースを基準としてゲートに印加されるゲート電圧を表わしており、画素回路では上述した入力電圧である。Vthはトランジスタの閾電圧である。又μはトランジスタのチャネルを構成する半導体薄膜の移動度を表わしている。その他Wはチャネル幅を表わし、Lはチャネル長を表わし、Coxはゲート容量を表わしている。このトランジスタ特性式1から明らかな様に、薄膜トランジスタは飽和領域で動作する時、ゲート電圧Vgsが閾電圧Vthを超えて大きくなると、オン状態となってドレイン電流Idsが流れる。原理的に見ると上記のトランジスタ特性式1が示す様に、ゲート電圧Vgsが一定であれば常に同じ量のドレイン電流Idsが発光素子に供給される。従って、画面を構成する各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性(ユニフォーミティ)が得られるはずである。
Ids=(1/2)μ(W/L)Cox(Vcc−Vsig)2
上記特性式では先の基本特性式1に含まれていたVthの項がキャンセルされ、Vcc−Vsigで置き換えられている。従って図2に示した画素回路2は、ドライブトランジスタTrdのVthに依存することなく、Vsigの値に応じた出力電流Idsを発光素子ELに供給することができる。従ってドライブトランジスタTrdのVthが画素毎にばらついていても、画素アレイとしてはそのばらつきを取り除いた出力電流を各画素の発光素子ELに供給することができる。
Ids=kμ(Vgs−Vth)2=kμ(Vsig−ΔV)2・・・式2
上記式2において、k=(1/2)(W/L)Coxである。この特性式2からVthの項がキャンセルされており、発光素子ELに供給される出力電流IdsはドライブトランジスタTrdの閾電圧Vthに依存しない事が分かる。基本的にドレイン電流Idsは映像信号の信号電圧Vsigによって決まる。換言すると、発光素子ELは映像信号Vsigに応じた輝度で発光する事になる。その際Vsigは帰還量ΔVで補正されている。この補正量ΔVは丁度特性式2の係数部に位置する移動度μの効果を打ち消すように働く。したがって、ドレイン電流Idsは実質的に映像信号Vsigのみに依存する事になる。
I ds =(1/2)μ(W/L)C ox (V gs −V th )2・・・式1
このトランジスタ特性式1において、I ds は、ソース/ドレイン間に流れるドレイン電流を表わしており、画素回路では発光素子に供給される出力電流である。V gs は、ソースを基準としてゲートに印加されるゲート/ソース間電圧を表わしており、画素回路では上述した入力電圧である。V th は、トランジスタの閾電圧である。又、μはトランジスタのチャネル領域を構成する半導体薄膜の移動度を表わしている。その他、Wはチャネル幅を表わし、Lはチャネル長を表わし、C ox はゲート絶縁膜の容量を表わしている。このトランジスタ特性式1から明らかな様に、薄膜トランジスタは、飽和領域で動作する時、ゲート/ソース間電圧V gs が閾電圧V th を超えて大きくなると、オン状態となってドレイン電流I ds が流れる。原理的に見ると、上記のトランジスタ特性式1が示す様に、ゲート/ソース間電圧V gs が一定であれば、常に同じ量のドレイン電流I ds が発光素子に供給される。従って、画面を構成する各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性(ユニフォーミティ)が得られるはずである。
I ds =(1/2)μ(W/L)C ox (V cc −V sig )2
上記特性式では、先の基本特性式1に含まれていたV th の項がキャンセルされ、V cc −V sig で置き換えられている。従って、図2に示した画素回路2は、ドライブトランジスタTr d のV th に依存することなく、V sig の値に応じた出力電流I ds を発光素子ELに供給することができる。従って、ドライブトランジスタTr d のV th が画素毎にばらついていても、画素アレイとしてはそのばらつきを取り除いた出力電流を各画素の発光素子ELに供給することができる。
I ds =kμ(V gs −V th )2=kμ(V sig −ΔV)2・・・式2
上記式2において、k=(1/2)(W/L)C ox である。この特性式2からV th の項がキャンセルされており、発光素子ELに供給される出力電流I ds は、ドライブトランジスタTr d の閾電圧V th に依存しない事が分かる。基本的に、ドレイン電流I ds は映像信号の信号電圧V sig によって決まる。換言すると、発光素子ELは、映像信号V sig に応じた輝度で発光する事になる。その際、V sig から負帰還量ΔVが減じられている。この負帰還量ΔVは、特性式2の係数部に位置する移動度μの効果を打ち消すように働く。従って、ドレイン電流I ds は実質的に映像信号V sig のみに依存する事になる。
Claims (15)
- 制御信号を供給する行状の走査線と映像信号を供給する列状の信号線とが交差する部分に配され、少なくともサンプリングトランジスタと、これに接続する容量部と、これに接続するドライブトランジスタと、これに接続する発光素子とを含み、
前記サンプリングトランジスタは、所定のサンプリング期間に走査線から供給される制御信号に応じ導通して信号線から供給された映像信号を該容量部にサンプリングし、
前記容量部は、該サンプリングされた映像信号に応じて該ドライブトランジスタのゲートとソース間に入力電圧を印加し、
前記ドライブトランジスタは、所定の発光期間中該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタのチャネル領域のキャリア移動度に対して依存性を有し、
前記発光素子は、該ドライブトランジスタから供給された出力電流により該映像信号に応じた輝度で発光する画素回路において、
該出力電流のキャリア移動度に対する依存性を打ち消すために、あらかじめ該発光期間の前又は先頭で該容量部に保持された該入力電圧を補正する補正手段を備えており、
前記補正手段は走査線から供給される制御信号に応じて該サンプリング期間の一部で動作し、該映像信号がサンプリングされている状態で該ドライブトランジスタから出力電流を取り出し、これを該容量部に負帰還して該入力電圧を補正することを特徴とする画素回路。 - 前記ドライブトランジスタは、その出力電流がチャネル領域のキャリア移動度に加え閾電圧に対しても依存性を有し、
前記補正手段は、該出力電流の閾電圧に対する依存性を打ち消すために、あらかじめサンプリング期間に先立って該ドライブトランジスタの閾電圧を検出し、且つ該検出された閾電圧を該入力電圧に足し込む様にしたことを特徴とする請求項1記載の画素回路。 - 前記ドライブトランジスタは、Nチャネル型トランジスタでドレインが電源側に接続する一方ソースが発光素子側に接続し、
前記補正手段は、該サンプリング期間の後部分に重なる該発光期間の先頭部分で該ドライブトランジスタから該出力電流を取り出して、該容量部側に負帰還することを特徴とする請求項1記載の画素回路。 - 前記補正手段は、該発光期間の先頭部分で該ドライブトランジスタのソース側から取り出した該出力電流が、該発光素子の有する容量に流れ込む様にしたことを特徴とする請求項3記載の画素回路。
- 前記発光素子はアノード及びカソードを備えたダイオード型の発光素子からなり、アノード側が該ドライブトランジスタのソースに接続する一方カソード側が接地されており、 前記補正手段は、あらかじめ該発光素子のアノード/カソード間を逆バイアス状態にセットしておき、該ドライブトランジスタのソース側から取り出した該出力電流が該発光素子に流れ込むとき、該ダイオード型の発光素子が容量性素子として機能するように制御することを特徴とする請求項4記載の画素回路。
- 前記ドライブトランジスタは、Pチャネル型トランジスタでソースが電源側に接続する一方ドレインが発光素子側に接続し、
前記補正手段は、該発光期間よりも先行する該サンプリング期間の一部で、該ドライブトランジスタから該出力電流を取り出して該容量部側に負帰還することを特徴とする請求項1記載の画素回路。 - 前記補正手段は、該サンプリング期間内で該ドライブトランジスタから出力電流を取り出す時間幅を調整可能であり、これにより該容量部に対する出力電流の負帰還量を最適化することを特徴とする請求項1記載の画素回路。
- 画素アレイ部とスキャナ部と信号部とを含み、
前記画素アレイ部は、行状に配された走査線と列状に配された信号線と両者が交差する部分に配された行列状の画素とからなり、
前記信号部は、該信号線に映像信号を供給し、
前記スキャナ部は、該走査線に制御信号を供給して順次行ごとに画素を走査し、
各画素は、少なくともサンプリングトランジスタと、これに接続する容量部と、これに接続するドライブトランジスタと、これに接続する発光素子とを含み、
前記サンプリングトランジスタは、所定のサンプリング期間に走査線から供給される制御信号に応じ導通して信号線から供給された映像信号を該容量部にサンプリングし、
前記容量部は、該サンプリングされた映像信号に応じて該ドライブトランジスタのゲートとソース間に入力電圧を印加し、
前記ドライブトランジスタは、所定の発光期間中該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタのチャネル領域のキャリア移動度に対して依存性を有し、
前記発光素子は、該ドライブトランジスタから供給された出力電流により該映像信号に応じた輝度で発光する表示装置において、
各画素は、該ドライブトランジスタの出力電流のキャリア移動度に対する依存性を打ち消すために、あらかじめ該発光期間の前又は先頭で該容量部に保持された該入力電圧を補正する補正手段を備えており、
前記補正手段は走査線から供給される制御信号に応じて該サンプリング期間の一部で動作し、該映像信号がサンプリングされている状態で該ドライブトランジスタから出力電流を取り出し、これを該容量部に負帰還して該入力電圧を補正することを特徴とする表示装置。 - 前記ドライブトランジスタは、その出力電流がチャネル領域のキャリア移動度に加え閾電圧に対しても依存性を有し、
前記補正手段は、該出力電流の閾電圧に対する依存性を打ち消すために、あらかじめサンプリング期間に先立って該ドライブトランジスタの閾電圧を検出し、且つ該検出された閾電圧を該入力電圧に足し込む様にしたことを特徴とする請求項8記載の表示装置。 - 前記ドライブトランジスタは、Nチャネル型トランジスタでドレインが電源側に接続する一方ソースが発光素子側に接続し、
前記補正手段は、該サンプリング期間の後部分に重なる該発光期間の先頭部分で該ドライブトランジスタから該出力電流を取り出して、該容量部側に負帰還することを特徴とする請求項8記載の表示装置。 - 前記補正手段は、該発光期間の先頭部分で該ドライブトランジスタのソース側から取り出した該出力電流が、該発光素子の有する容量に流れ込む様にしたことを特徴とする請求項10記載の表示装置。
- 前記発光素子はアノード及びカソードを備えたダイオード型の発光素子からなり、アノード側が該ドライブトランジスタのソースに接続する一方カソード側が接地されており、 前記補正手段は、あらかじめ該発光素子のアノード/カソード間を逆バイアス状態にセットしておき、該ドライブトランジスタのソース側から取り出した該出力電流が該発光素子に流れ込むとき、該ダイオード型の発光素子が容量性素子として機能するように制御することを特徴とする請求項11記載の表示装置。
- 前記ドライブトランジスタは、Pチャネル型トランジスタでソースが電源側に接続する一方ドレインが発光素子側に接続し、
前記補正手段は、該発光期間よりも先行する該サンプリング期間の一部で、該ドライブトランジスタから該出力電流を取り出して該容量部側に負帰還することを特徴とする請求項8記載の表示装置。 - 前記補正手段は、該サンプリング期間内で該ドライブトランジスタから出力電流を取り出す時間幅を調整可能であり、これにより該容量部に対する出力電流の負帰還量を最適化することを特徴とする請求項8記載の表示装置。
- 画素アレイ部とスキャナ部と信号部とを含み、前記画素アレイ部は行状に配された走査線と列状に配された信号線と両者が交差する部分に配された行列状の画素とからなり、前記信号部は該信号線に映像信号を供給し、前記スキャナ部は該走査線に制御信号を供給して順次行ごとに画素を走査し、各画素は少なくともサンプリングトランジスタと、これに接続する容量部と、これに接続するドライブトランジスタと、これに接続する発光素子とを含む表示装置の駆動方法であって、
前記スキャナ部は所定のサンプリング期間に走査線から該サンプリングトランジスタに制御信号を供給し導通させて、信号線から供給された映像信号を該容量部にサンプリングし、
前記容量部は、該サンプリングされた映像信号に応じて該ドライブトランジスタのゲートとソース間に入力電圧を印加し、
前記ドライブトランジスタは、所定の発光期間中該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタのチャネル領域のキャリア移動度に対して依存性を有し、
前記発光素子は、該ドライブトランジスタから供給された出力電流により該映像信号に応じた輝度で発光し、
更に前記スキャナ部は、該該ドライブトランジスタの出力電流のキャリア移動度に対する依存性を打ち消すために、あらかじめ該発光期間の前又は先頭で該容量部に保持された該入力電圧を補正する補正手順を該画素に行わせ、
前記補正手順は、該サンプリング期間内で該映像信号がサンプリングされている間に該ドライブトランジスタから出力電流を取り出し、これを該容量部に負帰還して該入力電圧を補正することを特徴とする表示装置の駆動方法。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011264387A JP5590014B2 (ja) | 2011-12-02 | 2011-12-02 | 表示装置及び表示装置の駆動方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011264387A JP5590014B2 (ja) | 2011-12-02 | 2011-12-02 | 表示装置及び表示装置の駆動方法 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009125229A Division JP4930547B2 (ja) | 2009-05-25 | 2009-05-25 | 画素回路及び画素回路の駆動方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012088725A true JP2012088725A (ja) | 2012-05-10 |
| JP5590014B2 JP5590014B2 (ja) | 2014-09-17 |
Family
ID=46260340
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011264387A Expired - Fee Related JP5590014B2 (ja) | 2011-12-02 | 2011-12-02 | 表示装置及び表示装置の駆動方法 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5590014B2 (ja) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2003075256A1 (en) * | 2002-03-05 | 2003-09-12 | Nec Corporation | Image display and its control method |
| JP4923410B2 (ja) * | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
| JP2012088724A (ja) * | 2011-12-02 | 2012-05-10 | Sony Corp | 画素回路および表示装置 |
| JP4930547B2 (ja) * | 2009-05-25 | 2012-05-16 | ソニー株式会社 | 画素回路及び画素回路の駆動方法 |
-
2011
- 2011-12-02 JP JP2011264387A patent/JP5590014B2/ja not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2003075256A1 (en) * | 2002-03-05 | 2003-09-12 | Nec Corporation | Image display and its control method |
| JP4923410B2 (ja) * | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
| JP4930547B2 (ja) * | 2009-05-25 | 2012-05-16 | ソニー株式会社 | 画素回路及び画素回路の駆動方法 |
| JP2012088724A (ja) * | 2011-12-02 | 2012-05-10 | Sony Corp | 画素回路および表示装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5590014B2 (ja) | 2014-09-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4923410B2 (ja) | 画素回路及び表示装置 | |
| US11170721B2 (en) | Pixel circuit and display apparatus | |
| JP4923505B2 (ja) | 画素回路及び表示装置 | |
| JP4923527B2 (ja) | 表示装置及びその駆動方法 | |
| JP4501429B2 (ja) | 画素回路及び表示装置 | |
| JP2007140318A (ja) | 画素回路 | |
| JP4983018B2 (ja) | 表示装置及びその駆動方法 | |
| JP2007148128A (ja) | 画素回路 | |
| JP5152094B2 (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
| JP4929891B2 (ja) | 表示装置 | |
| JP4930547B2 (ja) | 画素回路及び画素回路の駆動方法 | |
| JP4918983B2 (ja) | 画素回路及び表示装置 | |
| JP2008026468A (ja) | 画像表示装置 | |
| JP5477359B2 (ja) | 表示装置 | |
| JP2012088724A (ja) | 画素回路および表示装置 | |
| JP4967336B2 (ja) | 画素回路及び表示装置 | |
| JP5590014B2 (ja) | 表示装置及び表示装置の駆動方法 | |
| JP5099069B2 (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20130215 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130621 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130625 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130821 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130821 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140701 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140714 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5590014 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |