JP2011035544A - 受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 - Google Patents
受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 Download PDFInfo
- Publication number
- JP2011035544A JP2011035544A JP2009178027A JP2009178027A JP2011035544A JP 2011035544 A JP2011035544 A JP 2011035544A JP 2009178027 A JP2009178027 A JP 2009178027A JP 2009178027 A JP2009178027 A JP 2009178027A JP 2011035544 A JP2011035544 A JP 2011035544A
- Authority
- JP
- Japan
- Prior art keywords
- signal
- clock
- data
- calibrator
- data recovery
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/27—Arrangements for networking
- H04B10/272—Star-type networks or tree-type networks
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B10/00—Transmission systems employing electromagnetic waves other than radio-waves, e.g. infrared, visible or ultraviolet light, or employing corpuscular radiation, e.g. quantum communication
- H04B10/60—Receivers
- H04B10/66—Non-coherent receivers, e.g. using direct detection
- H04B10/69—Electrical arrangements in the receiver
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04J—MULTIPLEX COMMUNICATION
- H04J3/00—Time-division multiplex systems
- H04J3/16—Time-division multiplex systems in which the time allocation to individual channels within a transmission cycle is variable, e.g. to accommodate varying complexity of signals, to vary number of channels transmitted
- H04J3/1694—Allocation of channels in TDM/TDMA networks, e.g. distributed multiplexers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Computing Systems (AREA)
- Small-Scale Networks (AREA)
- Optical Communication System (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
【解決手段】本発明の受信部/局側装置は、受信信号からクロック信号及びデータ信号を再生するクロック・データ再生回路11を含むものであって、クロック・データ再生回路11に含まれる電圧制御型発振器17の発振周波数を校正する校正器16と、信号受信のスケジュールを管理する機能を有し、クロック信号及びデータ信号を再生すべき受信信号(上り信号)が無い状態の持続時間が校正器16による校正の所要時間を満たす時を選んで校正器16に対してリセット信号(校正指令信号)を出力する管理部104とを備えたものである。
【選択図】図9
Description
前記クロック・データ再生回路に含まれる電圧制御型発振器の発振周波数を校正する校正器と、信号受信のスケジュールを管理する機能を有し、クロック信号及びデータ信号を再生すべき受信信号が無い状態の持続時間が前記校正器による校正の所要時間を満たす時を選んで前記校正器に対して校正指令信号を出力する管理部とを備えたものである。
電圧制御型発振器及びその発振周波数を校正する校正器を有し、前記上り信号からクロック信号及びデータ信号を再生するクロック・データ再生回路と、前記上り信号を受信するスケジュールを管理する機能を有し、クロック信号及びデータ信号を再生すべき上り信号が無い状態の持続時間が前記校正器による校正の所要時間を満たす時を選んで前記校正器に対して校正指令信号を出力する管理部とを備えたものである。
この場合、定期的に割り当てられるディスカバリ期間の後半の無信号区間を有効に利用して校正を行うことができる。
この場合、ディスカバリ期間として割り当て可能な期間が複数あるうちの一部を利用して、校正を繰り返し確実に行うことができる。
前記上り信号を受信するスケジュールを管理する機能を有する管理部と、電圧制御型発振器及びその発振周波数を前記管理部から校正指令信号を受けて校正する校正器を有し、相異なる複数種類の伝送レートで前記上り信号のクロック信号及びデータ信号を再生する複数のクロック・データ再生回路と、を備え、前記管理部は、いずれか一つの前記クロック・データ再生回路が連続して上り信号を取り扱う状態の持続時間が、他のクロック・データ再生回路における電圧制御型発振器の発振周波数を校正する所要時間を満たす時、当該他のクロック・データ再生回路の校正器に校正指令信号を出力するようにしてもよい。
(a)予め、前記クロック・データ再生回路が信号を受信するスケジュールを管理し、(b)クロック信号及びデータ信号を再生すべき受信信号が無い状態の持続時間が前記校正器による校正の所要時間を満たす時を選び、(c)前記校正器により前記電圧制御型発振器の校正を行う、ことを特徴とするものである。
図1は、本発明の一実施形態に係る局側装置を含む、PONシステムの接続図である。図において、局側装置1は、「一対多」の関係で接続される複数の端末装置2〜4に対する集約局として設置される。端末装置2〜4はそれぞれ、PONシステムの加入者宅に設置される。当該システムでは、局側装置1に接続された1本の光ファイバ5(幹線)から光カプラ6を介して複数の光ファイバ(支線)7〜9に分岐した光ファイバ網(5〜9)が構成され、分岐した光ファイバ7〜9の終端にそれぞれ端末装置2〜4が接続されている。さらに、局側装置1は上位ネットワークN1と接続され、端末装置2,3,4はそれぞれのユーザネットワークN2,N3,N4と接続されている。
1260nm≦λ1≦1360nm
1480nm≦λ2≦1500nm
なお、本例では端末装置を3台として、2種類の伝送レートとしたが、端末装置の台数及び異なる伝送レートの数は種々のパターンがあり得る。
図2は、局側装置1について、その内部構成の概略を示すブロック図である。局側装置1内の各部(101〜105,107〜115)は、図示のように接続されている。図において、上位ネットワークN1からのフレームは上位ネットワーク側受信部101により受信され、データ中継処理部103に送られる。データ中継処理部103は、PON側送信部105へフレームを渡し、これが、光送信部108で波長λ2、伝送レートD[Gbps]の光信号に変換され、合分波部110を介して、端末装置2〜4に送られる。
図3は、端末装置2について、その内部構成の概略を示すブロック図であり、端末装置2内の各部(201〜209)は、図示のように接続されている。図3において、局側装置1(図1)から下り方向に送信されて来る光信号は、合分波部201を通過して、光受信部202により電気信号に変換され、さらに、この電気信号はPON側受信部204により受信される。
なお、端末装置3についても、その構成は図3と同様である。
次に、上記のように構成されたPONシステムにおける動作手順について、図5のシーケンス図を参照して説明する。なお、このシーケンス図は、局側装置1と端末装置2との間での動作についてのものであるが、他の端末装置3,4についても同様である。
なお、以上の説明において、端末装置2〜4はPONシステムに既に加入しているものとしたが、実際には、局側装置1に認識されていない電源オフの状態から、電源オンにより局側装置1に認識され、PONシステムに加入する手順が存在する。この手順はディスカバリプロセスと呼ばれるものであり、IEEE規格802.3ah−2004のClause 64に規定されている。以下、このディスカバリプロセスに関して説明する。
具体的には、伝送レートLの端末装置2は、通常のPON通信と同様に伝送レートLで登録要求メッセージを送信する。一方、図4に示す伝送レートHの端末装置4は、ディスカバリゲートメッセージを受け取ると、これを、制御信号処理部406から送信部切替判定部410に送る。これにより、送信部切替判定部410は、送信機能をPON側送信部405から登録要求送信部411に切り替える。そして、制御信号処理部406は、登録要求送信部411から伝送レートLで、登録要求メッセージを送信させる。
なお、登録アクノレッジに関しては、通常のPON通信の場合と同様に、その前に端末装置2〜4に対して与えられるグラントに基づいて、局側装置1の受信機能を伝送レートに対応させることができる。
次に、図2の局側装置1における、クロック・データ再生部113の構成と、管理部104との関係について、さらに詳細に説明する。
なお、管理部104は、クロック・データ再生回路11L,11Hとともに、後述の校正器も含めて、本発明の一実施形態に係る「受信部」を構成するものである。
図9は、クロック・データ再生回路11(11L,11Hの総称符号)の内部構成を示すブロック図である。クロック・データ再生回路11は、位相同期方式によってクロック信号及びデータ信号を再生するものであり、前段側(図9の左側)から後段側(図9の右側)に向かって、位相比較器12、周波数比較器13、切り替え器14、チャージポンプ及びループフィルタ(以下、単にループフィルタという。)15、校正器16、電圧制御型発振器(VCO又はVCXO)17、分周器18、及び、デシリアライザ19を備えている。
次に、電圧制御型発振器17及びその発振周波数を校正する校正器16について説明する。電圧制御型発振器17の出力するフルレートクロック信号は、分周器18によって分周され、分周クロック信号となる。校正器16は、この分周クロック信号と参照クロック信号とに基づいて、電圧制御型発振器17に対する周波数校正信号を出力することができる。
校正器16は、通常、クロック・データ再生回路11に電源が投入されたとき、電圧制御型発振器17の校正を行う。これにより、共振回路171の素子特性のばらつきを補償することができる。
一方、本実施形態における校正器16は、管理部104からの指令によるリセット信号によって随時、電圧制御型発振器17の校正を行う。管理部104は、上り信号を受信するスケジュールを管理する機能を有している。また、ディスカバリを行うディスカバリ期間を、どのタイミングで入れるかを把握している。従って、管理部104は、クロック信号及びデータ信号を再生すべき受信信号(上り信号)が無い状態を、察知することができる。そこで、このような状態の持続時間が校正器16による校正の所要時間を満たす(以上である)時を選んで、校正器16に対して校正指令信号(リセット信号)を出力する。このような「時」としては、例えば以下のものがある。
前述のように局側装置1による新規な端末装置のディスカバリは定期的に行われている。図13は、端末装置2〜4から上り信号としてパケットを受信する合間に、ディスカバリ期間が設けられることを示す図であり、横軸は時間を意味する。図において、パケット間の隙間は高々1μsec程度しかないが、ディスカバリ期間は数百msec〜1秒の時間がある。また、ディスカバリ期間には通常、その後半に、ディスカバリ完了後の無信号区間があり、この長さが、校正の所要時間以上である可能性がある。そこで、管理部104は、ディスカバリ期間においてディスカバリ完了により無信号区間となった時、残りの無信号区間が校正の所要時間以上である場合、無信号区間に入ると同時に校正器16に対してリセット信号を出力する。これにより、校正器16は、電圧制御型発振器17の校正を行う。
一方、上記のようなディスカバリ期間の無信号区間ではなく、ディスカバリ期間として定期的に割り当て可能な期間を、複数回に1回の割合で、校正のために使用するようにしてもよい。すなわち、図14に示すように、本来ならディスカバリ期間として割り当て可能な期間を、複数回に1回の割合で、ディスカバリに使用せず、校正用の期間とする。そして、この期間内に、管理部104から校正器16にリセット信号を出力する。この場合、ディスカバリを複数回に1回休む形で、校正を定期的に確実に行うことができる。
なお、上記の「複数回に1回の割合」とは一例に過ぎず、校正は、必ずしも一定頻度で行われなくてもよい。すなわち、校正を行う頻度(周期)は、変動してもよい。要するに、ディスカバリ期間として割り当て可能な期間が複数あるうちの一部を、校正指令信号を出力するために使用すること、を繰り返せばよいのである。これにより、ディスカバリ期間として割り当て可能な期間が複数あるうちの一部を利用して、校正を繰り返し確実に行うことができる。
また、マルチレートのPONシステムでは、図8に示すように、伝送レートに対応して複数のクロック・データ再生回路が設けられるので、いずれか1つのクロック・データ再生回路が上り信号からクロック信号及びデータ信号を再生しているときは、他のクロック・データ再生回路はクロック信号及びデータ信号を再生すべき受信信号が無い状態とも言える。従って、例えば、伝送レートL,Hのうち、いずれか一方の伝送レートのパケットが続くとき、他方の伝送レートのクロック・データ再生回路は、クロック信号及びデータ信号を再生すべき受信信号が無い状態の持続時間が校正の所要時間以上となる場合がある。従って、このような場合にも、他方のクロック・データ再生回路における電圧制御型発振器の校正を行うことができる。
なお、上記実施形態では、より複雑なマルチレートPONシステム(図1)について説明したが、校正による温度補償は、単一(共通)レートでのクロック・データ再生回路にも適用可能であることは言うまでもない。単一レートの場合には、図8のように複数のクロック・データ再生回路11L,11Hを設ける必要はなく、1つのクロック・データ再生回路があればよい。但し、この場合には、他のクロック・データ再生回路が連続的に処理を行っている間に校正を行う、ということはできないので、ディスカバリ期間等を利用することになる。
図15は、マルチレート対応の図9に対して、単一レートの場合のクロック・データ再生回路を示すブロック図である。図示のように、この場合、切り替え器は不要である。
2〜4 端末装置
5,7〜9 光ファイバ
11(11L,11H) クロック・データ再生回路
16 校正器
17 電圧制御型発振器
104 管理部
Claims (6)
- 受信信号からクロック信号及びデータ信号を再生するクロック・データ再生回路を含む受信部であって、
前記クロック・データ再生回路に含まれる電圧制御型発振器の発振周波数を校正する校正器と、
信号受信のスケジュールを管理する機能を有し、クロック信号及びデータ信号を再生すべき受信信号が無い状態の持続時間が前記校正器による校正の所要時間を満たす時を選んで前記校正器に対して校正指令信号を出力する管理部と
を備えていることを特徴とする受信部。 - 光ファイバを介して一対多接続された複数の端末装置と共にPONシステムを構成し、当該端末装置から送信される上り信号を時分割多重方式で受信する局側装置であって、
電圧制御型発振器及びその発振周波数を校正する校正器を有し、前記上り信号からクロック信号及びデータ信号を再生するクロック・データ再生回路と、
前記上り信号を受信するスケジュールを管理する機能を有し、クロック信号及びデータ信号を再生すべき上り信号が無い状態の持続時間が前記校正器による校正の所要時間を満たす時を選んで前記校正器に対して校正指令信号を出力する管理部と
を備えていることを特徴とする局側装置。 - 前記管理部は、新規な端末装置を検索するためのディスカバリ期間内におけるディスカバリ完了後の無信号区間に、前記校正指令信号を出力する請求項2記載の局側装置。
- 前記管理部は、新規な端末装置を検索するためのディスカバリ期間として割り当て可能な期間が複数あるうちの一部を、前記校正指令信号を出力するために使用することを繰り返す請求項2記載の局側装置。
- 光ファイバを介して一対多接続された複数の端末装置と共にPONシステムを構成し、当該端末装置から送信される複数の伝送レートの上り信号を時分割多重方式で受信する局側装置であって、
前記上り信号を受信するスケジュールを管理する機能を有する管理部と、
電圧制御型発振器及びその発振周波数を前記管理部から校正指令信号を受けて校正する校正器を有し、相異なる複数種類の伝送レートで前記上り信号のクロック信号及びデータ信号を再生する複数のクロック・データ再生回路と、を備え、
前記管理部は、いずれか一つの前記クロック・データ再生回路が連続して上り信号を取り扱う状態の持続時間が、他のクロック・データ再生回路における電圧制御型発振器の発振周波数を校正する所要時間を満たす時、当該他のクロック・データ再生回路の校正器に校正指令信号を出力することを特徴とする局側装置。 - 受信信号からクロック信号及びデータ信号を再生する機能及び、電圧制御型発振器の発振周波数を校正器によって校正する機能を有するクロック・データ再生回路における周波数校正方法であって、
予め、前記クロック・データ再生回路が信号を受信するスケジュールを管理し、
クロック信号及びデータ信号を再生すべき受信信号が無い状態の持続時間が前記校正器による校正の所要時間を満たす時を選び、
前記校正器により前記電圧制御型発振器の校正を行う
ことを特徴とするクロック・データ再生回路における周波数校正方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009178027A JP5343748B2 (ja) | 2009-07-30 | 2009-07-30 | 受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 |
| CN201080013107.XA CN102362462B (zh) | 2009-07-30 | 2010-07-06 | 接收单元、光线路终端和用于时钟和数据恢复电路的频率校准方法 |
| PCT/JP2010/061463 WO2011013485A1 (ja) | 2009-07-30 | 2010-07-06 | 受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 |
| US13/203,787 US8891973B2 (en) | 2009-07-30 | 2010-07-06 | Receiving unit, optical line terminal, and frequency calibration method for clock and data recovery circuit |
| TW99123945A TW201115904A (en) | 2009-07-30 | 2010-07-21 | Receiving section, station side device and frequency correction method for clock/data regeneration circuit |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009178027A JP5343748B2 (ja) | 2009-07-30 | 2009-07-30 | 受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2011035544A true JP2011035544A (ja) | 2011-02-17 |
| JP5343748B2 JP5343748B2 (ja) | 2013-11-13 |
Family
ID=43529148
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009178027A Active JP5343748B2 (ja) | 2009-07-30 | 2009-07-30 | 受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US8891973B2 (ja) |
| JP (1) | JP5343748B2 (ja) |
| CN (1) | CN102362462B (ja) |
| TW (1) | TW201115904A (ja) |
| WO (1) | WO2011013485A1 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2012117890A1 (ja) * | 2011-02-28 | 2012-09-07 | 住友電気工業株式会社 | クロック・データ再生部及びその電力制御方法並びにponシステム |
| CN104954073A (zh) * | 2014-04-04 | 2015-09-30 | 贵州电网公司六盘水供电局 | 一种内置onu的gepon光中继设备 |
| CN105515648A (zh) * | 2015-12-18 | 2016-04-20 | 成都广达新网科技股份有限公司 | Bosa on board onu模块参数校准平台及其工作方法 |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5997088B2 (ja) * | 2013-03-29 | 2016-09-28 | 株式会社日立製作所 | 動的帯域割当方法、olt、及びponシステム |
| US9608800B2 (en) | 2013-12-03 | 2017-03-28 | Qualcomm Incorporated | Frequency aided clock recovery based on low speed information exchange mechanism |
| KR20170008077A (ko) * | 2015-07-13 | 2017-01-23 | 에스케이하이닉스 주식회사 | 고속 통신을 위한 인터페이스 회로 및 이를 포함하는 시스템 |
| TWI618432B (zh) * | 2016-02-01 | 2018-03-11 | 財團法人資訊工業策進會 | 頻率校正裝置及方法 |
| WO2018003912A1 (ja) * | 2016-07-01 | 2018-01-04 | 日本電気株式会社 | 中継装置、監視システムおよび監視情報の伝達方法 |
| WO2018020559A1 (ja) * | 2016-07-25 | 2018-02-01 | 三菱電機株式会社 | 光ネットワークの光端局装置および上りスケジューリング方式 |
| CN106507225B (zh) * | 2016-10-31 | 2019-11-19 | 华为技术有限公司 | 一种调整光线路终端的接收参数的方法及光线路终端 |
| US10601575B1 (en) * | 2019-01-31 | 2020-03-24 | Marvell International Ltd. | Oscillator calibration structure and method |
| CN111885438B (zh) * | 2020-07-23 | 2023-03-17 | 杭州万高科技股份有限公司 | Pon网络的时钟校准方法、onu终端的时钟校准方法 |
| TWI749732B (zh) * | 2020-08-26 | 2021-12-11 | 佳必琪國際股份有限公司 | 光模組及其訊號處理方法 |
| CN116980777A (zh) * | 2022-04-22 | 2023-10-31 | 华为技术有限公司 | 设备的注册方法及装置 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004320721A (ja) * | 2003-03-28 | 2004-11-11 | Oki Electric Ind Co Ltd | 発振回路及び発振回路制御方法 |
| JP2005151424A (ja) * | 2003-11-19 | 2005-06-09 | Nippon Telegr & Teleph Corp <Ntt> | 光信号受信器 |
| JP2008172665A (ja) * | 2007-01-15 | 2008-07-24 | Sumitomo Electric Ind Ltd | Ponシステムの局側装置、受信部、クロック及びデータ再生部、及び、ponシステムの上り方向通信方法 |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6909852B2 (en) * | 2000-02-17 | 2005-06-21 | Broadcom Corporation | Linear full-rate phase detector and clock and data recovery circuit |
| JP4587842B2 (ja) * | 2005-02-28 | 2010-11-24 | ルネサスエレクトロニクス株式会社 | 通信用半導体集積回路 |
-
2009
- 2009-07-30 JP JP2009178027A patent/JP5343748B2/ja active Active
-
2010
- 2010-07-06 WO PCT/JP2010/061463 patent/WO2011013485A1/ja not_active Ceased
- 2010-07-06 US US13/203,787 patent/US8891973B2/en not_active Expired - Fee Related
- 2010-07-06 CN CN201080013107.XA patent/CN102362462B/zh not_active Expired - Fee Related
- 2010-07-21 TW TW99123945A patent/TW201115904A/zh unknown
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004320721A (ja) * | 2003-03-28 | 2004-11-11 | Oki Electric Ind Co Ltd | 発振回路及び発振回路制御方法 |
| JP2005151424A (ja) * | 2003-11-19 | 2005-06-09 | Nippon Telegr & Teleph Corp <Ntt> | 光信号受信器 |
| JP2008172665A (ja) * | 2007-01-15 | 2008-07-24 | Sumitomo Electric Ind Ltd | Ponシステムの局側装置、受信部、クロック及びデータ再生部、及び、ponシステムの上り方向通信方法 |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2012117890A1 (ja) * | 2011-02-28 | 2012-09-07 | 住友電気工業株式会社 | クロック・データ再生部及びその電力制御方法並びにponシステム |
| JP2012178767A (ja) * | 2011-02-28 | 2012-09-13 | Sumitomo Electric Ind Ltd | クロック・データ再生部及びその電力制御方法並びにponシステム |
| CN104954073A (zh) * | 2014-04-04 | 2015-09-30 | 贵州电网公司六盘水供电局 | 一种内置onu的gepon光中继设备 |
| CN104954073B (zh) * | 2014-04-04 | 2017-12-12 | 贵州电网公司六盘水供电局 | 一种内置onu的gepon光中继设备 |
| CN105515648A (zh) * | 2015-12-18 | 2016-04-20 | 成都广达新网科技股份有限公司 | Bosa on board onu模块参数校准平台及其工作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| WO2011013485A1 (ja) | 2011-02-03 |
| US20120008954A1 (en) | 2012-01-12 |
| JP5343748B2 (ja) | 2013-11-13 |
| US8891973B2 (en) | 2014-11-18 |
| CN102362462B (zh) | 2014-04-09 |
| TW201115904A (en) | 2011-05-01 |
| CN102362462A (zh) | 2012-02-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5343748B2 (ja) | 受信部及び局側装置並びにクロック・データ再生回路における周波数校正方法 | |
| JP4466589B2 (ja) | Ponシステム及び端末装置の登録方法 | |
| US10476526B2 (en) | Coding and decoding method and device, and system | |
| US8855496B2 (en) | Optical clock rate negotiation for supporting asymmetric clock rates for visible light communication | |
| CN101741469B (zh) | 光线路终端以及光线路收发系统 | |
| CN102845005A (zh) | 调度用于光网络中的光节点的传输的时隙的系统和方法 | |
| JP5200381B2 (ja) | Ponシステムの局側装置、受信部、クロック及びデータ再生部、及び、ponシステムの上り方向通信方法 | |
| JP5169522B2 (ja) | バースト信号の受信装置と受信方法、及び、その受信装置を用いたponシステム | |
| WO2007102302A1 (ja) | 局側装置及びponシステムの上り方向通信方法 | |
| JP2007243796A (ja) | マルチレートponシステムとこれに使用する端末装置 | |
| JP4723940B2 (ja) | 通信システムおよび通信方法ならびにその親局装置および子局装置 | |
| WO2012117890A1 (ja) | クロック・データ再生部及びその電力制御方法並びにponシステム | |
| JP5321312B2 (ja) | 光信号の受信装置及び受信方法 | |
| JP2012004701A (ja) | Ponシステムの局側装置、クロックデータ再生回路及びクロック再生方法 | |
| JP4985786B2 (ja) | Ponシステムの局側装置及び端末装置 | |
| JP5408269B2 (ja) | Ponシステムの局側装置、局側装置が行うディスカバリに関するプロセス及び局側装置に用いる受信部 | |
| JP5561414B2 (ja) | Ponシステムの局側装置、局側装置が行うバースト信号の受信方法及び局側装置に用いる受信部 | |
| JP2014212481A (ja) | 光信号の受信装置及び受信方法 | |
| HK1162784A (en) | Receiving unit, station side device, and frequency correction method in clock data reproduction circuit | |
| JP2013236388A5 (ja) |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120228 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130716 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130729 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5343748 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |