JP2010506285A - フラッシュメモリ制御インターフェース - Google Patents
フラッシュメモリ制御インターフェース Download PDFInfo
- Publication number
- JP2010506285A JP2010506285A JP2009530970A JP2009530970A JP2010506285A JP 2010506285 A JP2010506285 A JP 2010506285A JP 2009530970 A JP2009530970 A JP 2009530970A JP 2009530970 A JP2009530970 A JP 2009530970A JP 2010506285 A JP2010506285 A JP 2010506285A
- Authority
- JP
- Japan
- Prior art keywords
- flash memory
- data
- command
- memory devices
- read
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1668—Details of memory controller
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/32—Timing circuits
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Read Only Memory (AREA)
- Memory System (AREA)
- Dram (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
【課題】 フラッシュメモリ制御インターフェースを提供する。
【解決手段】 ピンカウントを増やすことなく、マルチデバイスシステムにおいて複数のフラッシュメモリデバイスを制御するインターフェース、装置、および方法を開示する。一実施形態によると、メモリコントローラは、ホストと通信する第1のインターフェースと、複数のフラッシュメモリデバイスと通信する第2のインターフェースとを備えるとしてもよい。第2のインターフェースは、複数のフラッシュメモリデバイスに命令を送信し、デバイス識別情報を受信する設定端子と、複数のフラッシュメモリデバイスにコマンドタイミング信号を送信するコマンド制御端子と、複数のフラッシュメモリデバイスにクロック信号を送信するクロック端子と、複数のフラッシュメモリデバイスから読出コマンドを受信する読出コマンド端子と、複数のフラッシュメモリデバイスとの間でデータの送受信を行う第1の複数のデータ入出力(I/O)端子とを有するとしてもよい。
【選択図】 図4
【解決手段】 ピンカウントを増やすことなく、マルチデバイスシステムにおいて複数のフラッシュメモリデバイスを制御するインターフェース、装置、および方法を開示する。一実施形態によると、メモリコントローラは、ホストと通信する第1のインターフェースと、複数のフラッシュメモリデバイスと通信する第2のインターフェースとを備えるとしてもよい。第2のインターフェースは、複数のフラッシュメモリデバイスに命令を送信し、デバイス識別情報を受信する設定端子と、複数のフラッシュメモリデバイスにコマンドタイミング信号を送信するコマンド制御端子と、複数のフラッシュメモリデバイスにクロック信号を送信するクロック端子と、複数のフラッシュメモリデバイスから読出コマンドを受信する読出コマンド端子と、複数のフラッシュメモリデバイスとの間でデータの送受信を行う第1の複数のデータ入出力(I/O)端子とを有するとしてもよい。
【選択図】 図4
Description
本願は、米国仮特許出願第60/828,144号(代理人整理番号:MP1313PR、出願日:2006年10月4日)による恩恵を主張し、当該仮出願の内容はすべて参照により本願に組み込まれる。
本発明は概して、フラッシュメモリデバイス、フラッシュメモリインターフェース、およびフラッシュメモリアーキテクチャに関する。特に、本発明の実施形態は、フラッシュメモリデバイスを制御するためのインターフェース、装置および方法に関連する。
フラッシュEEPROM(Electrically Erasable Programmable Read Only Memory)のようなメモリデバイスが広く利用されるようになっている。例えば、「ジャンプ」ドライブ(例えば、ユニバーサル・シリアル・バス(USB)接続用)、メモリカード等の不揮発性メモリアプリケーションが、カメラ、ビデオゲーム、コンピュータ等の電子デバイスにおいて一般的に用いられている。図1は、従来のメモリアレイ編成100を示すブロック図である。例えば、当該メモリアレイは、ビット(例えば、8ビット深さ108)、バイト(例えば、2kB部分104および64B部分106)、ページ(例えば、512Kのページ102、8192個のブロックに対応)、およびブロック(例えば、ブロック110、64個のページに等しい)を単位として編成することができ、本例では8Mbデバイスを形成している。また、1ページ112は、部分114(例えば、2kB+64B=2112B=840h)、および、8ビットの幅を持つデータ入出力(I/O)経路(例えば、I/O 0からI/O 7)に対応する部分116として編成され得る。
この種のフラッシュメモリは、「NAND」型と呼ばれることもあり、通常は「NOR」型フラッシュメモリに比べて、消去時間および書込時間が短くてすみ、密度が高く、1ビット当たりのコストが低く、耐久性が高い。しかし、NAND型フラッシュI/Oインターフェースでは通常、データに対してシーケンシャルアクセスしか実現できない。図2Aは、従来の読出動作を示すタイミングチャート200である。以下で表1に示すように、NANDフラッシュインターフェースでは、さまざまなピン機能を指定ピンに対応させることができる。
図2Aから分かるように、WE_がパルス状で与えられることによって(例えば、25ns周期)、デバイスでは行アドレス(例えば、RA1、RA2、およびRA3)情報および列アドレス(例えば、CA1およびCA2)情報をラッチしている。図示されているコマンド「00h」は読出アドレス入力を示し、コマンド「30h」は読出開始を示すとしてもよい。パルス状で与えられているRE_にしたがって、データであるDout N、Dout N+1、Dout N+2、・・・、およびDout Mを当該デバイスから読み出すことができる。また例えば、信号R/B_は、論理値LOWの状態では出力がビジー状態であることを示し、WE_の最後の立ち上がりエッジの後で所定の時間が経過すると論理値HIGHになるとしてもよい。データ入出力ピン(例えば、I/O[7:0])における行アドレスおよび列アドレスの多重化は、以下の表2に示すとおりであるとしてもよい。
例えば、より高位のアドレスビットを使用するほど、アドレス指定対象のメモリ装置を大きくすることができる(例えば、A30は2Gb用、A31は4Gb用、A32は8Gb用、A33は16Gb用、A34は32Gb用、およびA35は64Gb用である)。
図2Bは、従来のページプログラミング動作を示すタイミングチャート220である。ここで、コマンド「80h」は、シリアルデータ(例えば、Din N・・・Din M)の入力を示すとしてもよい。コマンド「10h」は、ステータス読出(コマンド「70h」)が後に続く、オートプログラミングを示すとしてもよい。I/O[0]=「0」は、エラーが無い状態を示し、I/O[0]=「1」はオートプログラミングでのエラー発生を示すとしてもよい。また、信号R/B_は、LOWの場合にビジー状態を示すとしてもよく、ビジー状態は通常、数百μsのオーダーの時間継続する。また、RE_の立ち上がりエッジは、所定の時間(一例では60ns)の間隔を空けて、WE_の立ち上がりエッジに続くとしてもよい。
図2Cは、従来のブロック消去動作を示すタイミングチャート240である。コマンド「60h」はブロック消去動作を示すとしてもよく、シーケンシャルな行アドレス(例えば、RA1、RA2、およびRA3)が与えられる。コマンド「D0h」は、2サイクル目のブロック消去動作を示すとしてもよい。ブロック消去動作は、ステータス読出(コマンド「70h」)によってチェックすることができる。ここで、I/O[0]=「0」は、エラーが無い状態を示し、I/O[0]=「1」はブロック消去動作でのエラー発生を示すとしてもよい。信号タイミングの例を挙げると、信号R/B_は通常約1ミリ秒のオーダーの期間中LOWであり(所定の最大値あり)、RE_の立ち上がりエッジはWE_の立ち上がりエッジの後に発生し、コマンド「D0h」に対応するWE_の立ち上がりエッジからR/B_の立ち下がりエッジの間は約100nsであってもよい。
共通パッケージ内に複数のチップまたはデバイスを含む従来のフラッシュメモリ装置(例えば、ハイブリッドドライブ)では、さまざまなフラッシュメモリチップにアクセスするためには複数のチップイネーブル(CE_)ピンが必要となり得る。特にメモリ構造が大きくなると、このように複数のイネーブルピンを設けると、制御ロジックがかなり複雑になると共に、占有するチップ面積がかなり大きくなってしまう場合がある。このため、ピンカウントを大きくすることなく、複数のフラッシュメモリチップまたはデバイスに対するアクセス(例えば、プログラミングおよび読出)を制御できるようになることが望まれている。
本発明の実施形態は、フラッシュメモリデバイスを制御するためのインターフェース、装置および方法に関連する。
一側面によると、メモリコントローラは、ホストと通信する第1のインターフェースと、複数のフラッシュメモリデバイスと通信する第2のインターフェースとを備えるとしてもよい。第2のインターフェースは、複数のフラッシュメモリデバイスに命令を送信し、デバイス識別情報を受信する設定端子と、複数のフラッシュメモリデバイスにコマンドタイミング信号を送信するコマンド制御端子と、複数のフラッシュメモリデバイスにクロック信号を送信するクロック端子と、複数のフラッシュメモリデバイスから読出コマンドを受信する読出コマンド端子と、複数のフラッシュメモリデバイスとの間でデータの送受信を行う第1の複数のデータ入出力(I/O)端子とを有するとしてもよい。
当該メモリコントローラはさらに、設定端子から命令を送信した後所定の時間内に、第1の複数のデータI/O端子から複数のフラッシュメモリデバイスに対してデバイス識別情報を送信するとしてもよい。このような構成に加え、または、このような構成に代えて、当該メモリコントローラはさらに、第1の複数のデータI/O端子を高インピーダンス状態にする少なくとも1サイクル前に、コマンドタイミング信号を発するコマンドタイミングロジックを備えるとしてもよく、および/または、アクティブな読出コマンドに応じて複数のフラッシュメモリデバイスのうち1つからデータを読み出す読出動作を行う読出ロジックを備えるとしてもよい。
当該メモリコントローラでは、読出コマンドは読出クロックを含むとしてもよい。当該メモリコントローラはさらに、第1の複数のデータI/O端子から複数のフラッシュメモリデバイスへ動作コマンドを送信するコマンドロジックを備えるとしてもよい。当該メモリコントローラはさらに、複数のフラッシュメモリデバイスにライトプロテクト信号を送信するライトプロテクト端子を備えるとしてもよい。当該メモリコントローラはさらに、複数のフラッシュメモリデバイスから割り込み信号を受信する割り込み端子を備える。
当該メモリコントローラの第1のインターフェースは、(i)ホストとの間でデータの送受信を行う第2の複数のデータI/O端子と、(ii)コマンドタイミング信号をホストへ送信するコマンドイネーブル端子と、(iii)クロック信号をホストへ送信するアドレスイネーブル端子と、(iv)ホストから読出コマンドを受信する読出イネーブル端子と、(v)記ホストへ命令を送信する書込イネーブル端子とを有するとしてもよい。
当該第1のインターフェースはさらに、複数のフラッシュメモリデバイスのうち1つを特定する複数のデバイスイネーブル端子を有するとしてもよい。第1の複数のデータI/O端子は第1の数のI/O端子から成り、第2の複数のデータI/O端子は第2の数のI/O端子から成り、第1の数は第2の数の整数倍である。当該メモリコントローラの第1のインターフェースはさらに、ライトプロテクト信号をホストに送信するライトプロテクト端子と、ホストから割り込み信号を受信するステータス端子とを有するとしてもよい。
別の側面によると、複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイスをプログラミングする方法は、プログラミング動作を開始する段階と、プログラミング動作のステータスを決定する段階と、プログラミング動作のステータスがプログラミング動作が完了していることを示している場合に、または、割り込みインジケータがアサートされている場合に、コマンドステータスを決定する段階と、プログラミング動作のステータスまたはコマンドステータスがエラーを指し示している場合に、エラー情報を決定する段階とを備える。一般的に、プログラミング動作は、複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイス、または、対応するバッファにデータを書込むことを含み、プログラミング動作を開始する段階はさらに、プログラミング動作用のフラッシュメモリデバイスを特定する段階を有する。一部の実施形態によると、当該方法はさらに、プログラミング動作が完了するまで、例えば、オペレーション・イン・プログレス(OIP)インジケータがプログラミング動作が完了したことを示すまで、プログラミング動作のステータスを決定する段階を繰り返す段階を備える。このような構成に代えて、または、このような構成に加えて、当該方法はさらに、プログラミング動作を開始する段階の前に、バッファフラグをクリアする段階、および/または、バッファにデータを書込む段階を備えるとしてもよい。
別の側面によると、複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイスに対して読出を行う方法は、複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイスを特定する段階と、複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイスからデータを読出す読出動作を開始する段階と、読出動作が完了するまで割り込みインジケータをアサートする段階と、複数のフラッシュメモリデバイスに接続されているメモリコントローラにデータを供給する段階とを備えるとしてもよい。一般的に、当該方法はさらに、読出動作が完了すると、割り込みインジケータをデアサートする段階をさらに備える。
さまざまな実施形態によると、読出動作を開始する段階は、読出動作の開始アドレスを決定する段階と、および/または、データを、1つのフラッシュメモリデバイスからメモリコントローラまたはメモリコントローラに接続されているバッファに転送する段階とを有する。当該方法がバッファからの読み出しを含む場合、割り込みインジケータは、バッファのデータが準備されると指示(indicating)をイネーブルし、当該方法はさらに、バッファからメモリコントローラにデータを提供するための幅を選択する段階を備えるとしてもよい。
本発明によれば、ピンカウントを増やすことなく、マルチデバイスシステムが備える複数のフラッシュメモリデバイスを制御するインターフェース、装置および方法を実現するという効果が得られる。こういった本発明の効果は、それ以外の利点と共に、以下の実施形態の詳細な説明から容易に明らかとなる。
以下に本発明の実施形態を詳細に記載する。実施形態の例を添付図面に図示する。本発明は実施形態に基づいて説明するが、本発明がそれらの実施形態に限定されるわけではないと理解されたい。本発明は、特許請求の範囲が定義する発明の目的および範囲に含まれ得る変更、変形および均等物を含むものとする。さらに、以下の本発明の詳細な説明には、本発明を詳細に記載するべく具体的且つ詳細な内容が数多く含まれる。しかし、本発明がそれらの具体的且つ詳細な内容以外に基づいても実施され得ることは当業者には明らかである。また、本発明の側面を不必要にあいまいにしてしまうのを避けるべく、公知の方法、手順、構成要素、および回路については詳細には説明しない。
以下の詳細な説明は一部、コンピュータ、プロセッサ、コントローラおよび/またはメモリにおけるデータビット、データストリームまたは波形に関する演算を象徴的に表現したもの、例えば、プロセス、手順、ロジックブロック、機能ブロックおよび処理について記載している。このような説明および表現は一般的に、データ処理分野の当業者が作業の内容を他の当業者に効率よく伝えるべく利用しているものである。プロセス、手順、ロジックブロック、機能、演算などは、本明細書において、および一般的に、所望および/または期待される結果を導き出す一貫した一連のステップまたは命令であると考えられる。ステップとは通常、物理量の物理的操作を含む。多くの場合、必ずしもそうではないが、こういった物理量は、コンピュータ、データ処理システムまたはロジック回路において格納、伝送、合成、比較および操作され得る電気信号、磁気信号、光学信号または量子信号として表される。主に一般的な用法のために、こういった信号をビット、波、波形、ストリーム、値、要素、シンボル、文字、用語、数などと呼ぶことは時に便利である。
しかし、上記および同様の用語はすべて適切な物理量と対応付けられており対応する物理量に関する簡便な名称として利用されるのみということを心に留めておかなければならない。具体的に明記していなければ、および/または、以下の説明から明らかであるように、本願において、「処理」「演算」「算出」「計算」「決定」「操作」「変換」などの用語を用いた記載は、物理量(例えば電子量)として表現されるデータを操作および変換する、コンピュータ、データ処理システム、ロジック回路または同様の処理デバイス(例えば、電気的、光学的または量子的に算出または処理を行うデバイス)の動作および処理を指すものと推定される。上記の用語は、あるシステムまたはアーキテクチャの構成要素内(例えば、レジスタ、メモリ、情報を格納、伝送または表示するその他のデバイス)での物理量を操作または変換して、同一または別のシステムまたはアーキテクチャの別の構成要素内での物理量として同様に表現される別のデータを得る処理デバイスの動作、演算および/またはプロセスを指すものである。
また、説明を簡単にする便宜上、「信号」および「波形」という用語は互いに同じ意味で使用され得る。しかし、これらの用語はまた、それぞれの技術分野で特別な意味を持つ。「ノード」「入力」「出力」および「ポート」といった用語は、互いに同じ意味で使用され得る。これは「に接続されている」「と接合されている」「に接合されている」「と通信を行う」(これらの用語は、使用されている前後の文脈からそうでないと明確に分かる以外には、接続、接合および/または通信し合う要素間の直接的関係および/または間接的関係を指す)といった用語についても同様である。一般的に、使用されている前後の文脈からそうでないと明確に分かる以外には、一方の形式を利用することは他方の形式を利用することを含む。しかし、これらの用語もまた、それぞれの技術分野で特有の意味を持つ。
本発明は、さまざまな側面について、実施形態例を参照しつつ、以下でさらに詳細に説明される。
図3は、本発明の実施形態に係る利用に適しているハイブリッドドライブ装置300の一例を示す図である。ホスト302は、ハイブリッドドライブ304内のフラッシュデバイス308とインターフェースで接続されている。フラッシュデバイス308は通常、コントローラ/フラッシュメモリモジュール404を有する(図4および以下の記載を参照のこと)。図3に戻って、さまざまな例によると、ホスト302とフラッシュ308との間のインターフェースには、SATA(シリアル・アドバンスド・テクノロジー・アタッチメント)インターフェースまたはPATA(パラレルATA)インターフェースなどがあるとしてもよい。ハイブリッドドライブ304はさらに、中央演算処理装置(CPU)310、読出チャネル312、およびバッファメモリ(例えば、DRAM(ダイナミックランダムアクセスメモリ))306を有するとしてもよい。例えば、CPU310は、従来のマイクロプロセッサ、(デジタル)シグナルプロセッサ(例えばDSP)、またはマイクロコントローラを有するとしてもよい。読出チャネル312は、従来の読出チャネルデータ転送処理ブロック(例えば、1以上のポート、信号検出器、符号器、復号器、インターリーバ、デインターリーバ、エラー検出訂正(ECC)算出器、および/または比較器等)を有するとしてもよい。DRAM306は、約2Mbから約8Mbのメモリを有するとしてもよい。具体的な実施形態におけるこのようなフラッシュメモリ/コントローラモジュールは、ハイブリッドドライブ304で利用するとしてもよいし、または任意の適切なソリッド・ステート・ドライブ(SSD)で利用するとしてもよい。ハードディスクを用いる場合に比べて、ハードドライブでフラッシュメモリを利用すると、(i)ブート時間およびレジューム時間が短くなり、(ii)バッテリー寿命が長くなり(例えば、ワイヤレスアプリケーションにおいて)、(iii)データ信頼性が高くなるという利点がある。
図4は、本発明の実施形態に係る信号接続装置400の一例を示す図である。ホスト402は、メモリコントローラ/フラッシュモジュール404とインターフェースで接続されるとしてもよい。ホスト402とメモリコントローラ406との間のインターフェースは、従来通りであってよい(例えば、図2Aから図2Cおよび/または表1で示す信号用のピンおよび/または端子、または、当該ピンおよび/または端子のサブセットを含む)。このように、一部の実施形態によると、メモリコントローラは、ホストにコマンドタイミング信号を送信するコマンドイネーブル端子(例えば、CLE)と、ホストにクロック信号を送信するアドレスイネーブル端子(例えば、ALE)と、ホストから読出コマンドを受信する読出イネーブル端子(例えば、RE_)と、ホストに命令を送信する書込イネーブル端子(例えば、WE_)とを有するとしてもよい。
メモリコントローラ406は、各信号ピンまたは端子を介して、図示するように、複数のフラッシュメモリデバイス(例えば、フラッシュメモリチップ408−Aおよびフラッシュメモリチップ408−B)に接続されるとしてもよい。一部の実施形態によると、メモリコントローラ406は、特定用途向け集積回路(ASIC)またはシステムオンチップ(SOC)として実装されるとしてもよい。また、信号CNFGは、フラッシュデバイス408−Aおよび408−B上の回路を通り、シリアル接続されるとしてもよい。表3は、従来のNANDフラッシュインターフェースに対比させて、本発明の実施形態に係る、コントローラ406とフラッシュメモリデバイス408−Aおよび408−Bとの間のインターフェースにおける信号用のピンまたは端末の説明を示す(例えば、「メモリコントローラ」と示される列を参照されたい)。このように、表3の端子の説明例から分かるように、上記のメモリコントローラは、フラッシュメモリデバイスに1以上の設定コマンドを送信する設定端子(例えば、CNFG)と、フラッシュメモリデバイスにコマンドタイミング信号を送信するコマンド制御端子(例えば、SYNC_N)と、フラッシュメモリデバイスにクロック信号を送信するクロック端子(例えば、REF_CLK)と、フラッシュメモリデバイスから読出コマンドを受信する読出コマンド端子(例えば、RD_CLK)とを含むインターフェースを有するとしてもよい。「入/出」は、信号が、コントローラ406において、入力信号であるか、出力信号であるか、または両方であるかを指し示す。
一実施形態によると、SYNC_Nは、コマンド列を開始させるタイミング信号を表すとしてもよい。適切に初期設定されると、3つの信号が、フラッシュデバイスの制御において特に有用となり得る。つまり、同期信号、汎用タイミング信号および読出タイミング信号である(例えば、SYNC_N、REF_CLK、およびRD_CLK)。DATA[7:0]ピンでは、図5Aから図8Dにおいて示すように、「I」がフラッシュ識別番号(ID)を示し、「C」がコマンドバイトを示し、「P」がパラメータを示し、「D」がメモリコントローラからのデータバイトを示し、「F」はフラッシュデータバイトまたはフラッシュデバイスからのアナログ読出データを示すとしてもよい。IDバイトは通常、コマンドバイトの前に配置され、特定のコマンドが関連するフラッシュメモリデバイスを指定するとしてもよい。メモリコントローラ406に接続されている各フラッシュデバイス(例えば、図4のデバイス408−Aおよび408−B)にブロードキャストすることは、指定されたIDバイトを介して、供給され得る。コマンドバイトの例を表4に示す。表4では、各「x」が別個に特定のコマンドに割り当てられる16進数の値を表す。
パラメータバイトは、コマンドバイトの後に配置され、その総数は特定の対応付けられたコマンドに応じて決まるとしてもよい。続いて、データバイトは、パラメータバイトの後に配置され、および/または、その総数も特定の対応付けられたコマンドによって定義されるとしてもよい。さらに、データバイトは、プログラミングコマンドまたはバッファ書込みコマンドに対するデータを提供し得る。フラッシュデータバイト(つまり、フラッシュメモリデバイスから出力されるデータバイト)は、その後方にコマンドバイトまたはパラメータバイトが配置されており、その総数は特定の対応付けられているコマンドによって定義されるとしてもよい。例えば、フラッシュデータバイトは、バッファ読出コマンド、データ読出コマンド、ステータス読出コマンド、ID読出コマンド、および/または読出データ送信コマンドに対するデータであってよい。
リセットコマンドは、コマンドをアボートするように、および/または、対応付けられている(または特定されている)フラッシュメモリデバイスをリセットするように、コントローラ/フラッシュメモリモジュール404に命令し得る。フラッシュIDを設定するためのコマンドまたは命令(例えば、デバイス設定コマンド)のコマンド記述例を表5に示す。
図5Aは、本発明の実施形態に係る、デバイス設定動作の一例を示すタイミングチャート500である。ライトプロテクト信号および/または同期信号がアサート状態に移行すると、フラッシュデバイス識別バイト(例えば、フラッシュIDまたは「I」バイト)およびコマンドバイト(例えば、「C」バイト)がコントローラからフラッシュメモリデバイスに送信される。図4に示す実施形態によるとデバイス識別情報はデータ端子(例えば、DATA[0:7])を介して送信されるが、別の実施形態によると、十分な数の端子が利用可能であれば、デバイス識別情報は専用デバイスID端子を介して送信され得る。このように、本実施形態に係るメモリコントローラはさらに、フラッシュメモリデバイスのうち1つを特定するデバイスイネーブル端子を含むとしてもよい。図5Aに戻って、フラッシュIDバイトおよびコマンドバイトが供給された後に、1サイクルにわたって、CNFGが移行する(例えば、バイナリロジックの「HIGH」状態になる)と、認証データ「P」が供給され得る。また、同期信号(または、コマンドタイミング信号)SYNC_Nは、認証データの最後の部分が供給されるよりも1サイクル前に移行し得る(例えば、バイナリロジックの「HIGH」状態になり得る)。一部の実施形態によると、認証データのそのような最後の部分が供給され得る期間は、最高でREF_CLKの16サイクルまでである。また、デバイス設定コマンドは、(i)特定フラッシュメモリデバイスが既に設定済みの場合、(ii)ライトプロテクト信号がアサートされていない場合(例えば、WP_N=「0」)、(iii)設定信号(例えば、CNFG)がアサートされていない場合、および/または、(iv)設定信号が2クロック期間以上にわたってアサートされている場合または設定信号が別々に2回アサートされている場合には、特定フラッシュメモリデバイスによって無視されるとしてもよい。
図5Bは、本発明の実施形態に係る、複数のフラッシュメモリデバイスのうち1つの識別情報を読み出す動作の一例を示すタイミングチャート550である。ID読出動作を実行する際には、当該動作期間の最初から最後までに渡ってライトプロテクト信号(例えば、WP_N)をアサートするとしてもよいが、同期信号(例えば、SYNC_N)はタイミング信号の限られた数のサイクル(例えば、REF_CLKの1サイクル)にわたってアサートされるとしてもよい。識別番号読出コマンド(例えば、90h)が供給され、その後で数サイクルが経過してから、フラッシュデータバイトF1、F2およびF3が供給される。これらのデータバイトを同期させるべく、読出タイミング信号(例えば、RD_CLK)が、コマンドバイト「C」に先立って供給されるフラッシュ識別バイト「I」によって示される特定フラッシュデバイスから供給され得る。このように、図4に示される実施形態によると、デバイス識別情報はデータ端子(例えば、DATA[0:7])を介して受信されるが、これに代えて、専用デバイスID端子を介して受信されるとしてもよい。
図6は、本発明の実施形態に係る、複数のフラッシュメモリデバイスのうち1つをプログラミングする動作の一例を示すタイミングチャート600である。プログラミング動作を実行する際には、ライトプロテクト信号(例えば、WP_N)が動作期間中にわたって(または動作期間よりも長く)アサートされ得るが、同期信号(例えば、SYNC_N)がデアサートされるとすぐに、プログラミング動作は終了する。パラメータデータP1−P7は、コマンドバイト(例えば10h)の後の識別バイト(例えば、参照符号「I」で指し示すもの)で識別されるフラッシュメモリデバイスにメモリコントローラから与えられ得る。例えばDATA[7:0]またはDATA[15:0]上のD1−Dnといった、プログラミング用のデータは、メモリコントローラによって供給され得る。また、割り込み信号(例えば、INT_N)は、パッキングイネーブル信号がアサートされて(例えば、IEN_P=「1」)プログラミング動作が完了したことが示されると、フラッシュメモリデバイスによって所定の状態(例えば、バイナリ論理の「LOW」状態)へと変更され得る。
図7は、本発明の実施形態に係る、プログラミングデータをバッファ(例えば、図3のバッファ306)に書き込む動作の一例を示すタイミングチャート700である。この「バッファ書込」動作を実行する際には、プログラミング動作の場合と同様に、ライトプロテクト信号(例えば、WP_N)が動作期間中にわたって(または動作期間よりも長く)アサートされ得るが、同期信号(例えば、SYNC_N)がデアサートされるとすぐに、「バッファ書込」動作は終了する。パラメータデータP1−P7は、コマンドバイト(例えば12h)の後の識別バイト(例えば、参照符号「I」で指し示すもの)で識別されるフラッシュメモリデバイスにメモリコントローラから与えられ得る。例えばDATA[7:0]またはDATA[15:0]上のD1−Dnといった、バッファに書き込まれるデータは、メモリコントローラによって供給され得る。しかし、同期信号が移行してから基準クロックの所定数のサイクル(例えば、REF_CLKの3サイクル)が経過する前にライトプロテクト信号および/または割り込み信号が移行しない場合には、メモリコントローラは、識別されているフラッシュメモリデバイスに当該データをプログラミングするのではなく、データをバッファに書き込む。
図8Aは、本発明の実施形態に係る、プログラミング実行動作の第1の例を示すタイミングチャート750である。ライトプロテクト信号(例えば、WP_N)が動作期間中にわたって(または、タイミング信号REF_CLKの所定の最低サイクル数の期間中)アサートされ得るが、同期信号(例えば、SYNC_N)がデアサートされるとすぐに、プログラミング実行動作は終了する。パラメータデータP1−P7は、コマンドバイト(例えば13h)の後の識別バイト(例えば、参照符号「I」で指し示すもの)で識別されるフラッシュメモリデバイスにメモリコントローラから与えられ得る。割り込み信号(例えば、INT_N)もまた、割り込みイネーブル信号がアサートされて(例えば、EN_P=「1」)プログラミング実行動作の完了が示されていれば、フラッシュメモリデバイスによって所定の状態(例えば、バイナリ論理の「LOW」状態)に移行され得る。
図8Bは、本発明の実施形態に係る、プログラミング実行動作の第2の例を示すタイミングチャート760である。本実施形態は、図8Aに示した実施形態と同様であるが、タイミング信号(例えば、REF_CLK)の1サイクルが経過した後同期信号がデアサートされ、パラメータ情報が識別されたフラッシュメモリデバイスに供給されない場合もある点において相違する。
図8Cは、本発明の実施形態に係る、セルデータを読み出して、および/または、データをバッファリングする(例えば、データをホストに転送する)動作の一例を示すタイミングチャート770である。この動作(例えば、コマンド30h)では、セルデータを読み出して、バッファデータをホストへ送るとしてもよい。通常、ライトプロテクト信号、同期信号、および/または割り込み信号は、図6から図8Aに示したのと同様に、アサートおよびデアサートされる。フラッシュメモリデバイス(F1−Fn)から読み出されるデータは、アナログ出力RDP0/RDN0−RDP3/RDN3(例えば、8ビットデジタルバスまたは4ビット差動バス)、または、RDP0/RDN0−RDP7/RDN7(例えば、16ビットデジタルバスまたは8ビット差動バス)から供給され得る。フラッシュメモリから取得されるこのデータの場合、読み出しタイミング信号(例えば、RDCK_INT)をフラッシュメモリデバイスからコントローラへ与えて、同期を取る。しかし、割り込み信号(例えば、INT_N)は、割り込みイネーブル信号がアサートされて(IEN_R=「1」)読み出しデータが準備されたことが指し示されると、フラッシュメモリデバイスから送信され得る。
図8Dは、本発明の実施形態に係る、読出パラメータ情報を設定する動作の一例を示すタイミングチャート790である。この動作(例えば、コマンド31h)では、ライトプロテクト信号、同期信号、および/または割り込み信号は、図6から図8Cに示したのと同様に、アサートおよびデアサートされる。パラメータバイトP1−P7は、識別(「I」)バイトおよびコマンド(「C」)バイトの後に、識別されているフラッシュデバイスに与えられる。また、図8Cに示したように、割り込み信号(例えば、INT_N)は、割り込みイネーブル信号がアサートされて(IEN_R=「1」)読み出しデータが準備されたことが指し示されると、フラッシュメモリデバイスから送信され得る。
図9Aは、本発明の実施形態に係るプログラミング方法の第1の例を示すフローチャート800Aである。当該方法のフローは、802Aで開始され、プログラミングコマンドがコントローラによって、またはコントローラから発行され得る(804A)。例えば、プログラミングコマンドは、バッファフラグをクリアして、セルアドレスを設定して、プログラミングデータを取得して、および/またはデータプログラミング動作を実行するとしてもよい。続いて、ステータス読出コマンドが、コントローラによってまたはコントローラから発行され(806A)、「オペレーション・イン・プログレス(OIP)」インジケータがデアサートされる(例えば、OIP=「0」、808A)まで継続するとしてもよい。ステータス読出コマンドは通常、消去コマンド、プログラミングコマンドまたは読出コマンドといった(先行する)コマンドのステータスを決定する。このようなコマンドのステータスには、ステータス読出情報を提供するために利用可能なビット数に応じて、エラー無し、コマンド実行中、および/または1以上のエラー有りまたはエラー種類等があるとしてもよい。OIPインジケータがデアサートされて(808A)、および/または、割り込みが発生すると(812A)、第2のステータス読出コマンドが発行されるとしてもよい(810A)。動作が完了してエラーが発生しなかった場合には、「エラー無し」ステータスが指し示される。これに代えて、第2のステータス読出コマンド(810A)は、動作(例えば、コマンド実行)中にエラーが発生したかどうかに応じて、割り込みをクリアまたはアサートするとしてもよい。(例えば、ステップ814Aにおいてエラーインジケータまたはエラーフラグがアサートされていることによって)エラーが見つかった場合、エラー情報読出コマンドが発行され(816A)、エラー情報を取得して、当該フローは終了し得る(818A)。エラーが見つからない(814AにおいてERR=「0」)場合、当該フローは終了し得る(818A)。
図9Bは、本発明の実施形態に係るプログラミング方法の第2の例を示すフローチャート800Bである。当該方法のフローは、802Bで開始され、バッファフラグクリアコマンドがコントローラによって、またはコントローラから発行され得る(804B)。バッファフラグクリアコマンドは通常、内部データバッファ(例えば、図3に示すバッファ306)のステータスを示すフラグまたはインジケータをクリアする。続いて、図9Bを再び参照すると、バッファ書込コマンドが発行され得る(820B)。例えば、バッファ書込コマンドは、プログラミング動作用のセルアドレス(例えば、開始フラッシュメモリアドレス)を設定または決定し、および/またはプログラミングデータを(例えば、図4のコントローラ406またはホスト402から)取得するとしてもよい。続いて、図9Bを再度参照すると、プログラミング実行コマンドが発行され得る(822B)。プログラミング実行コマンドは通常、プログラミング動作の実行を開始させる。フロー800Bの残りのステップは、図9Aに示したフロー例800Aと同様である。例えば、続いて、ステータス読出コマンドが発行され(806B)、OIPインジケータがデアサートされるまで継続するとしてもよい(808B)。OIPインジケータがデアサートされると(808B)、および/または、割り込みが発生すると(812B)、第2のステータス読出コマンドが発行され(810B)、その結果、割り込みがクリアされ、フローが終了するとしてもよいし(OIPがデアサートされエラー無しが指し示される(814B))、またはエラーが指し示されるとしてもよい。エラーが見つかると(814B)、エラー情報読出コマンドが発行されて(816B)エラー情報を取得し、フローが完了し得る(818B)。
図9Cは、本発明の実施形態に係る読出方法の第1の例を示すフローチャート800Cである。当該方法のフローは802Cで開始され、読出コマンドがコントローラによってまたはコントローラから発行され得る(804C)。例えば、読出コマンドは、読出動作用のセルアドレス(例えば、開始フラッシュメモリアドレス)を設定または決定して、および/または読出動作(例えば、(図4に示す)複数のフラッシュメモリデバイス408−Aおよび408−Bのうち特定されるある1つのフラッシュメモリデバイスからバッファ306(図3)へのデータの移行)を実行し得る。割り込みイネーブル信号(例えば、IEN_R)がアサートされている限り、割り込みインジケータまたは割り込みフラグもまたアサートされており、読出動作は継続する(通常、割り込みインジケータがアサートされている間は新規のコマンドは実行され得ない)。しかし、割り込みが終わり、対応するインジケータがアサート状態(例えば、806Cにおいてバイナリ論理の「1」)に対して相補的な所定の状態である場合、割り込みクリアコマンドおよび/またはバッファデータ送信コマンドが発行され(808C)、当該フローは完了し得る(810C)。例えば、バッファデータ送信コマンドは、フラッシュメモリデバイスの1以上のセルアドレスを読み出すことと、フラッシュメモリデバイスからセルカウント(例えば、そこからデータが読み出される複数の連続したアドレスまたはセルの数)を読み出すことと、および/または、特定されているフラッシュメモリデバイスまたはバッファからホストへとデータを転送することとを含むとしてもよい。これに代えて、割り込みクリアコマンドおよび/またはバッファデータ送信コマンド(808C)は、読出コマンドが発行された(804C)直後に発生するとしてもよい。
図9Dは、本発明の実施形態に係る読出方法の第2の例を示すフローチャート800Dである。当該方法のフローは、802Dで開始され、読出情報設定コマンドはコントローラによって、またはコントローラから発行され得る(804D)。例えば、読出情報設定コマンドは、読出動作用のセルアドレス(例えば、開始フラッシュメモリアドレス)を設定または決定して、読出動作を実行して、および/または、割り込みインジケータまたは割り込みフラグをアサートし得る。図9Cに示したように、ステータス読出コマンドが発行され(806D)、OIPインジケータがアサートされるまで継続するとしてもよい(808D)。図9Dを再度参照すると、OIPインジケータがアサートされて(808D)および/または割り込みインジケータがデアサートされると(812D)、バッファ読出コマンドが発行され得る(810D)。例えば、バッファ読出コマンドは、フラッシュメモリデバイスの1以上のセルアドレスを読み出すことと、フラッシュメモリデバイスからセルカウント(例えば、そこからデータが読み出される連続したアドレスまたはセルの数)を読み出すことと、および/または、バッファからホストへのデータの読出または転送を含むとしてもよい。続いて、図9Cに示したフロー800Cと同様に、割り込みクリアコマンドおよび/またはバッファデータ送信コマンドがコントローラから発行され(812D)、フローが完了し得る(814D)。
<本発明に係る回路を用いるシステムの例>
本発明の別の側面に係るシステムは、フラッシュメモリデバイスを制御するべく、本発明に係る装置または回路を備えるとしてもよい。本発明のさまざまな実施例を図10Aから図10Gに示す。
本発明の別の側面に係るシステムは、フラッシュメモリデバイスを制御するべく、本発明に係る装置または回路を備えるとしてもよい。本発明のさまざまな実施例を図10Aから図10Gに示す。
図10Aを参照すると、本発明はハードディスクドライブ(HDD)900において実現され得る。本発明は、図10Aにおいて902として一般的に識別される、信号処理回路および/または制御回路のどちらか一方または両方を実施するとしてもよい。実施形態によっては、HDD900の信号処理回路および/または制御回路902および/またはその他の回路(不図示)は、データを処理し、符号化および/または暗号化を行って、演算を実施し、および/または、磁気格納媒体906に対して出力される、および/または、磁気格納媒体906から受信されたデータをフォーマットするとしてもよい。
HDD900は、コンピュータ、携帯情報端末(PDA)などの携帯用コンピュータデバイス、携帯電話、メディアプレーヤまたはMP3プレーヤなどのホストデバイス(例えば、図3の302または図4の402)および/またはそれ以外のデバイスと、1以上の有線通信リンクまたは無線通信リンク908を介して通信し得る。HDD900は、ランダムアクセスメモリ(RAM)、フラッシュメモリなどの低レイテンシ不揮発性メモリ、リードオンリーメモリ(ROM)および/またはそれ以外の適切な電子データストレージなどであるメモリ909に接続され得る。
図10Bを参照すると、本発明はDVDドライブ910において実現され得る。本発明は、図10Bにおいて912として一般的に識別される、信号処理回路および/または制御回路のどちらか一方または両方、および/または、DVDドライブ910の大容量データストレージ918を実施するとしてもよい。DVDドライブ910の信号処理回路および/または制御回路912および/またはその他の回路(不図示)は、データを処理し、符号化および/または暗号化を行って、演算を実施し、および/または、光学格納媒体916から読み出された、および/または、光学格納媒体916に書き込まれるデータをフォーマットするとしてもよい。実施形態によっては、DVDドライブ910の信号処理回路および/または制御回路912および/またはその他の回路(不図示)はさらに、符号化および/または復号化および/またはDVDドライブに関連するそれ以外の信号処理機能といった機能を実行し得る。
DVDドライブ910は、コンピュータ、テレビまたはそれ以外のデバイスなどの出力デバイス(不図示)と、1以上の有線通信リンクまたは無線通信リンク917を介して通信し得る。DVDドライブ910は、不揮発にデータを格納する大容量データストレージ918と通信し得る。大容量データストレージ918は、ハードディスクドライブ(HDD)を含み得る。HDDは、図10Aに示すような構成を持つとしてもよい。HDDは、約1.8"未満の直径を持つプラッタを1以上有するミニHDDであってよい。DVDドライブ910は、RAM、ROM、フラッシュメモリなどの低レイテンシ不揮発性メモリおよび/またはそれ以外の適切な電子データストレージなどであるメモリ919に接続され得る。
図10Cを参照すると、本発明は高精細テレビ(HDTV)920において実現され得る。本発明は、図10Cにおいて922として一般的に識別される、信号処理回路および/または制御回路のどちらか一方または両方、HDTV920のWLANインターフェースおよび/または大容量データストレージを実現するとしてもよい。HDTV920は、有線または無線でHDTV入力信号を受信し、ディスプレイ926用のHDTV出力信号を生成する。実施形態によっては、HDTV920の信号処理回路および/または制御回路922および/またはその他の回路(不図示)は、データを処理し、符号化および/または暗号化を行って、演算を実施し、データをフォーマットし、および/または、必要に応じてその他のHDTV関連処理を行うとしてもよい。
HDTV920は、光学および/または磁気ストレージデバイスのように不揮発にデータを格納する大容量データストレージ927と通信し得る。少なくとも1つのHDDは図10Aに示す構成を有し、および/または、少なくとも1つのDVDドライブは図10Bに示す構成を有し得る。HDDは、約1.8"未満の直径を持つプラッタを1以上有するミニHDDであってよい。HDTV920は、RAM、ROM、フラッシュメモリなどの低レイテンシ不揮発性メモリおよび/またはそれ以外の適切な電子データストレージなどであるメモリ928に接続され得る。HDTV920はまた、WLANネットワークインターフェース929を介したWLANとの接続をサポートし得る。
図10Dを参照すると、本発明は、車両930の制御システム、車両制御システムのWLANインターフェースおよび/または大容量データストレージにおいて実現されるとしてもよい。実施形態によっては、本発明は、1以上のセンサから入力を受信するパワートレイン制御システム932を実施する。センサの例を挙げると、温度センサ、圧力センサ、回転センサ、気流センサ、および/または、エンジン操作パラメータ、トランスミッション操作パラメータ、および/またはそれ以外の制御信号といった出力制御信号を1以上生成するそれ以外の適切なセンサなどがある。
本発明は、車両930の別の制御システム940においても実現され得る。制御システム940も同様に、入力センサ942から信号を受信し、および/または、1以上の出力デバイス944に制御信号を出力するとしてもよい。実施形態によっては、制御システム940は、アンチロックブレーキングシステム(ABS)、ナビゲーションシステム、テレマティックスシステム、車両テレマティックスシステム、車線逸脱システム、車間距離制御システム、およびステレオ、DVD、コンパクトディスク等の車両内エンターテインメントシステムの一部であってよい。これ以外にも実施例は検討されている。
パワートレイン制御システム932は、不揮発にデータを格納する大容量データストレージ946と通信し得る。大容量データストレージ946は、光学および/または磁気ストレージデバイス(例えば、ハードディスクドライブ(HDD)および/またはDVDドライブ)を含み得る。少なくとも1つのHDDは図10Aに示す構成を有し、および/または、少なくとも1つのDVDドライブは図10Bに示す構成を有し得る。HDDは、約1.8"未満の直径を持つプラッタを1以上有するミニHDDであってよい。パワートレイン制御システム932は、RAM、ROM、フラッシュメモリなどの低レイテンシ不揮発性メモリおよび/またはそれ以外の適切な電子データストレージなどであるメモリ947に接続され得る。パワートレイン制御システム932はまた、WLANネットワークインターフェース948を介したWLANとの接続をサポートし得る。制御システム940はまた、大容量データストレージ、メモリおよび/またはWLANインターフェース(全て不図示)を含み得る。
図10Eを参照すると、本発明は携帯電話用アンテナ951を含み得る携帯電話950において実現され得る。本発明は、図10Eにおいて952として一般的に識別される、信号処理回路および/または制御回路のどちらか一方または両方、携帯電話950のWLANインターフェースおよび/または大容量データストレージを実現するとしてもよい。実施形態によっては、携帯電話950は、マイクロフォン956、スピーカおよび/または音声出力ジャックなどの音声出力958、ディスプレイ960、および/または、キーパッド、ポインティングデバイス、音声起動デバイスおよび/またはそれ以外の入力デバイスである入力デバイス962を備える。携帯電話950の信号処理回路および/または制御回路952および/またはその他の回路(不図示)は、データを処理し、符号化および/または暗号化を行って、演算を実施し、データをフォーマットし、および/または、その他の携帯電話機能を実施するとしてもよい。
携帯電話950は、光学および/または磁気ストレージデバイス(例えばハードディスクドライブ(HDD)および/またはDVDドライブ)のように不揮発にデータを格納する大容量データストレージ964と通信し得る。少なくとも1つのHDDは図10Aに示す構成を有し、および/または、少なくとも1つのDVDドライブは図10Bに示す構成を有し得る。HDDは、約1.8"未満の直径を持つプラッタを1以上有するミニHDDであってよい。携帯電話950は、RAM、ROM、フラッシュメモリなどの低レイテンシ不揮発性メモリおよび/またはそれ以外の適切な電子データストレージなどであるメモリ966に接続され得る。携帯電話950はまた、WLANネットワークインターフェース968を介したWLANとの接続をサポートし得る。
図10Fを参照すると、本発明はセットトップボックス980において実施され得る。本発明は、図10Fにおいて984として一般的に識別される、信号処理回路および/または制御回路のどちらか一方または両方、セットトップボックス980のWLANインターフェースおよび/または大容量データストレージを実現するとしてもよい。セットトップボックス980は、ブロードバンドソースなどのソースから信号を受信し、テレビおよび/またはモニタおよび/またはその他のビデオおよび/またはオーディオ出力デバイスのようなディスプレイ988に適切な標準および/または高精細オーディオ/ビデオ信号を出力する。セットトップボックス980の信号処理回路および/または制御回路984および/またはその他の回路(不図示)は、データを処理し、符号化および/または暗号化を行って、演算を実施し、データをフォーマットし、および/または、その他のセットトップボックス機能を実施するとしてもよい。
セットトップボックス980は、不揮発にデータを格納する大容量データストレージ990と通信し得る。大容量データストレージ990は、光学および/または磁気ストレージデバイス(例えば、ハードディスクドライブ(HDD)および/またはDVDドライブ)を含み得る。少なくとも1つのHDDは図10Aに示す構成を有し、および/または、少なくとも1つのDVDドライブは図10Bに示す構成を有し得る。HDDは、約1.8"未満の直径を持つプラッタを1以上有するミニHDDであってよい。セットトップボックス980は、RAM、ROM、フラッシュメモリなどの低レイテンシ不揮発性メモリおよび/またはそれ以外の適切な電子データストレージなどであるメモリ994に接続され得る。セットトップボックス980はまた、WLANネットワークインターフェース996を介したWLANとの接続をサポートし得る。
図10Gを参照すると、本発明はメディアプレーヤ1000において実現され得る。本発明は、図10Gにおいて1004として一般的に識別される、信号処理回路および/または制御回路のどちらか一方または両方、メディアプレーヤ1000のWLANインターフェースおよび/または大容量データストレージを実現するとしてもよい。実施形態によっては、メディアプレーヤ1000は、ディスプレイ1007および/またはキーパッド、タッチパッド等のユーザ入力1008を有する。実施形態によっては、メディアプレーヤ1000は、ディスプレイ1007および/またはユーザ入力1008を介して、メニュー、ドロップダウンメニュー、アイコンおよび/またはポイントアンドクリックインターフェースを通常使用するグラフィカルユーザインターフェース(GUI)を利用し得る。メディアプレーヤ1000はさらに、スピーカおよび/または音声出力ジャックなどの音声出力1009を有する。メディアプレーヤ1000の信号処理回路および/または制御回路1004および/またはその他の回路(不図示)は、データを処理し、符号化および/または暗号化を行って、演算を実施し、データをフォーマットし、および/または、その他のメディアプレーヤ機能を実施するとしてもよい。
メディアプレーヤ1000は、圧縮オーディオおよび/またはビデオコンテンツなどのデータを不揮発に格納する大容量データストレージ1010と通信し得る。実施例によっては、圧縮オーディオファイルは、MP3フォーマットまたはそれ以外の適切な圧縮オーディオおよび/またはビデオフォーマットに準拠したファイルを含む。大容量データストレージは、光学および/または磁気ストレージデバイス(例えば、ハードディスクドライブ(HDD)および/またはDVDドライブ)を含み得る。少なくとも1つのHDDは図10Aに示す構成を有し、および/または、少なくとも1つのDVDドライブは図10Bに示す構成を有し得る。HDDは、約1.8"未満の直径を持つプラッタを1以上有するミニHDDであってよい。メディアプレーヤ1000は、RAM、ROM、フラッシュメモリなどの低レイテンシ不揮発性メモリおよび/またはそれ以外の適切な電子データストレージなどであるメモリ1014に接続され得る。メディアプレーヤ1000はまた、WLANネットワークインターフェース1016を介したWLANとの接続をサポートし得る。上述した実施形態に加えて、他の実施形態も検討されている。
<結論>
このように、本発明は、ピンカウントを増やすことなくマルチデバイスシステムにおけるフラッシュメモリデバイスを制御するインターフェース、装置および方法を提供する。特に、本発明の実施形態は、メモリコントローラを提供すると共に、複数のフラッシュメモリデバイスに対してプログラミングおよび読み出しを実行する方法を提供する。
このように、本発明は、ピンカウントを増やすことなくマルチデバイスシステムにおけるフラッシュメモリデバイスを制御するインターフェース、装置および方法を提供する。特に、本発明の実施形態は、メモリコントローラを提供すると共に、複数のフラッシュメモリデバイスに対してプログラミングおよび読み出しを実行する方法を提供する。
本発明の具体的な実施形態を上記で説明したが、上記の記載は説明を目的としたものであり、本発明の全内容を網羅したものではなく、本発明を開示された具体的な形態に限定するものでもない。上記の教示内容に基づき多くの変形および変更を実現することができるのは明らかである。上述した実施形態は、本発明の原理および本発明を実際に適用する場合を最も良く説明するものとして選択されている。このため当業者は、上記の実施形態に基づき、それぞれの利用に適するように様々に変形することによって本発明および様々な実施形態を最大限利用することができる。本発明の範囲は、本願の特許請求の範囲およびその均等物によって定義されるべきものである。
Claims (24)
- ホストと通信する第1のインターフェースと、
複数のフラッシュメモリデバイスと通信する第2のインターフェースと
を備え、
前記第2のインターフェースは、
前記複数のフラッシュメモリデバイスに命令を送信し、デバイス識別情報を受信する設定端子と、
前記複数のフラッシュメモリデバイスにコマンドタイミング信号を送信するコマンド制御端子と、
前記複数のフラッシュメモリデバイスにクロック信号を送信するクロック端子と、
前記複数のフラッシュメモリデバイスから読出コマンドを受信する読出コマンド端子と、
前記複数のフラッシュメモリデバイスとの間でデータの送受信を行う第1の複数のデータ入出力(I/O)端子と
を有する
メモリコントローラ。 - 前記設定端子から前記命令を送信した後所定の時間内に、前記第1の複数のデータI/O端子から前記複数のフラッシュメモリデバイスに対して前記デバイス識別情報を送信する
請求項1に記載のメモリコントローラ。 - 前記第1の複数のデータI/O端子を高インピーダンス状態にする少なくとも1サイクル前に、前記コマンドタイミング信号を発するコマンドタイミングロジック
を備える、請求項1に記載のメモリコントローラ。 - アクティブな読出コマンドに応じて前記複数のフラッシュメモリデバイスのうち1つからデータを読み出す読出動作を行う読出ロジック
を備える、請求項1に記載のメモリコントローラ。 - 前記読出コマンドは読出クロックを含む
請求項4に記載のメモリコントローラ。 - 前記第1の複数のデータI/O端子から前記複数のフラッシュメモリデバイスへ動作コマンドを送信するコマンドロジック
を備える、請求項1に記載のメモリコントローラ。 - 前記複数のフラッシュメモリデバイスにライトプロテクト信号を送信するライトプロテクト端子
をさらに備える、請求項1に記載のメモリコントローラ。 - 前記複数のフラッシュメモリデバイスから割り込み信号を受信する割り込み端子
をさらに備える、請求項1に記載のメモリコントローラ。 - 前記第1のインターフェースは、
前記ホストとの間でデータの送受信を行う第2の複数のデータI/O端子と、
コマンドタイミング信号を前記ホストへ送信するコマンドイネーブル端子と、
クロック信号を前記ホストへ送信するアドレスイネーブル端子と、
前記ホストから読出コマンドを受信する読出イネーブル端子と、
前記ホストへ命令を送信する書込イネーブル端子と
を有する
請求項1に記載のメモリコントローラ。 - 前記複数のフラッシュメモリデバイスのうち1つを特定してイネーブルするデバイスイネーブル端子
をさらに備える、請求項9に記載のメモリコントローラ。 - 前記第1の複数のデータI/O端子は第1の数のI/O端子から成り、前記第2の複数のデータI/O端子は第2の数のI/O端子から成り、前記第1の数は前記第2の数の整数倍である
請求項9に記載のメモリコントローラ。 - ライトプロテクト信号を前記ホストに送信するライトプロテクト端子
をさらに備える、請求項9に記載のメモリコントローラ。 - 前記ホストから割り込み信号を受信するステータス端子
をさらに備える、請求項9に記載のメモリコントローラ。 - 複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイスをプログラミングする方法であって、
前記複数のフラッシュメモリデバイスのうち前記1つのフラッシュメモリデバイス、または、対応するバッファにデータを書込むことを含むプログラミング動作を開始する段階と、
前記プログラミング動作のステータスを決定する段階と、
前記プログラミング動作のステータスが前記プログラミング動作が完了していることを示している場合に、または、割り込みインジケータがアサートされている場合に、コマンドステータスを決定する段階と、
前記プログラミング動作のステータスまたは前記コマンドステータスがエラーを指し示している場合に、エラー情報を決定する段階と
を備える方法。 - 前記プログラミング動作が完了するまで前記プログラミング動作のステータスを決定する段階を繰り返す段階
をさらに備える、請求項14に記載の方法。 - 前記プログラミング動作を開始する段階の前に、バッファフラグをクリアする段階と、前記バッファにデータを書込む段階と
をさらに備える、請求項14に記載の方法。 - 前記プログラミング動作を開始する段階はさらに、前記複数のフラッシュメモリデバイスのうち前記1つのフラッシュメモリデバイスを特定する段階を有する
請求項14に記載の方法。 - 複数のフラッシュメモリデバイスのうち1つのフラッシュメモリデバイスに対して読出を行う方法であって、
前記複数のフラッシュメモリデバイスのうち前記1つのフラッシュメモリデバイスを特定する段階と、
前記複数のフラッシュメモリデバイスのうち前記1つのフラッシュメモリデバイスからデータを読出す読出動作を開始する段階と、
前記読出動作が完了するまで割り込みインジケータをアサートする段階と、
前記複数のフラッシュメモリデバイスに接続されているメモリコントローラに前記データを供給する段階と
を備える方法。 - 前記読出動作が完了すると前記割り込みインジケータをデアサートする段階
をさらに備える、請求項18に記載の方法。 - 前記読出動作を開始する段階は、前記読出動作の開始アドレスを決定する段階と、および/または、前記データを、前記1つのフラッシュメモリデバイスから前記メモリコントローラまたは前記メモリコントローラに接続されているバッファに転送する段階とを有する
請求項18に記載の方法。 - 前記読出動作を開始する段階は、前記1つのフラッシュメモリデバイスから前記バッファへと前記データを転送する段階を有する
請求項20に記載の方法。 - 前記割り込みインジケータは、前記バッファの前記データが準備されると、指示をイネーブルする
請求項21に記載の方法。 - 前記バッファから前記データを読出す段階
をさらに備える、請求項21に記載の方法。 - 前記バッファから前記メモリコントローラに前記データを提供するための幅を選択する段階
をさらに備える、請求項21に記載の方法。
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US82814406P | 2006-10-04 | 2006-10-04 | |
| PCT/IB2007/004473 WO2008117111A2 (en) | 2006-10-04 | 2007-10-02 | Flash memory control interface |
| US11/866,167 US8364881B2 (en) | 2006-10-04 | 2007-10-02 | Flash memory controller and methods of programming and reading flash memory devices using the controller |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012265696A Division JP5879651B2 (ja) | 2006-10-04 | 2012-12-04 | フラッシュメモリデバイスを指定する集積回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2010506285A true JP2010506285A (ja) | 2010-02-25 |
Family
ID=39275846
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009530970A Pending JP2010506285A (ja) | 2006-10-04 | 2007-10-02 | フラッシュメモリ制御インターフェース |
| JP2012265696A Active JP5879651B2 (ja) | 2006-10-04 | 2012-12-04 | フラッシュメモリデバイスを指定する集積回路 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2012265696A Active JP5879651B2 (ja) | 2006-10-04 | 2012-12-04 | フラッシュメモリデバイスを指定する集積回路 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US8364881B2 (ja) |
| JP (2) | JP2010506285A (ja) |
| KR (1) | KR101373793B1 (ja) |
| TW (2) | TWI525628B (ja) |
| WO (1) | WO2008117111A2 (ja) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011258071A (ja) * | 2010-06-10 | 2011-12-22 | Sony Corp | 通信装置、及び、通信方法 |
Families Citing this family (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI401694B (zh) * | 2009-01-14 | 2013-07-11 | Nanya Technology Corp | 動態隨機存取記憶體行命令位址的控制電路及方法 |
| JP5299263B2 (ja) * | 2009-12-28 | 2013-09-25 | ブラザー工業株式会社 | 印刷システム、プリンター、及び専用usbメモリ |
| JP2012084071A (ja) | 2010-10-14 | 2012-04-26 | Toshiba Corp | デジタルコンテンツの保護方法、復号方法、再生装置、記憶媒体、暗号装置 |
| US8423722B1 (en) | 2011-08-26 | 2013-04-16 | Western Digital Technologies, Inc. | System and method for high performance command processing in solid state drives |
| US8661527B2 (en) | 2011-08-31 | 2014-02-25 | Kabushiki Kaisha Toshiba | Authenticator, authenticatee and authentication method |
| JP5275432B2 (ja) | 2011-11-11 | 2013-08-28 | 株式会社東芝 | ストレージメディア、ホスト装置、メモリ装置、及びシステム |
| JP5100884B1 (ja) * | 2011-12-02 | 2012-12-19 | 株式会社東芝 | メモリ装置 |
| JP5204290B1 (ja) | 2011-12-02 | 2013-06-05 | 株式会社東芝 | ホスト装置、システム、及び装置 |
| JP5275482B2 (ja) | 2012-01-16 | 2013-08-28 | 株式会社東芝 | ストレージメディア、ホスト装置、メモリ装置、及びシステム |
| US9069719B2 (en) * | 2012-02-11 | 2015-06-30 | Samsung Electronics Co., Ltd. | Method and system for providing a smart memory architecture |
| US9201811B2 (en) | 2013-02-14 | 2015-12-01 | Kabushiki Kaisha Toshiba | Device and authentication method therefor |
| US8984294B2 (en) | 2013-02-15 | 2015-03-17 | Kabushiki Kaisha Toshiba | System of authenticating an individual memory device via reading data including prohibited data and readable data |
| US20150039813A1 (en) * | 2013-08-05 | 2015-02-05 | Greenliant Llc | NAND Interface Capacity Extender Device For Extending Solid State Drives Capacity, Performance, And Reliability |
| KR20150061393A (ko) | 2013-11-27 | 2015-06-04 | 삼성전자주식회사 | 메모리 장치로부터 읽은 데이터를 고속으로 전송하는 메모리 컨트롤러 및 그것의 데이터 전송 방법. |
| US9239679B2 (en) | 2013-12-19 | 2016-01-19 | Avago Technologies General Ip (Singapore) Pte. Ltd. | System for efficient caching of swap I/O and/or similar I/O pattern(s) |
| TWI507876B (zh) * | 2014-07-21 | 2015-11-11 | Phison Electronics Corp | 記憶體儲存裝置及控制方法、記憶體控制電路單元及模組 |
| US9904490B2 (en) * | 2015-06-26 | 2018-02-27 | Toshiba Memory Corporation | Solid-state mass storage device and method for persisting volatile data to non-volatile media |
| US10621116B2 (en) * | 2017-06-08 | 2020-04-14 | Western Digital Technologies, Inc. | Non-volatile storage device with adaptive data bus inversion |
| US10558594B2 (en) * | 2018-05-24 | 2020-02-11 | Essencecore Limited | Memory device, the control method of the memory device and the method for controlling the memory device |
| JP7141858B2 (ja) * | 2018-06-13 | 2022-09-26 | ラピスセミコンダクタ株式会社 | 半導体装置 |
| CN109189203B (zh) * | 2018-08-15 | 2021-07-30 | 英业达科技有限公司 | 服务器节电系统及其节电方法 |
| KR102657478B1 (ko) | 2018-11-09 | 2024-04-16 | 삼성전자주식회사 | 와이드 입출력을 갖는 스토리지 장치 및 그 동작 방법 |
| KR20200137548A (ko) | 2019-05-30 | 2020-12-09 | 에스케이하이닉스 주식회사 | 메모리 장치 및 이의 테스트 동작 방법 |
| KR20200126666A (ko) | 2019-04-30 | 2020-11-09 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
| KR20200124045A (ko) | 2019-04-23 | 2020-11-02 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
| US11404097B2 (en) | 2018-12-11 | 2022-08-02 | SK Hynix Inc. | Memory system and operating method of the memory system |
| US11139010B2 (en) * | 2018-12-11 | 2021-10-05 | SK Hynix Inc. | Memory system and operating method of the memory system |
| KR20200126678A (ko) | 2019-04-30 | 2020-11-09 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 그것의 동작 방법 |
| KR102648397B1 (ko) * | 2019-07-03 | 2024-03-18 | 한국전자통신연구원 | 플래쉬 메모리의 하드웨어 고유특성을 이용한 보안정보 생성장치 및 방법 |
| TWI688965B (zh) * | 2019-08-14 | 2020-03-21 | 群聯電子股份有限公司 | 資料寫入方法、記憶體控制電路單元及記憶體儲存裝置 |
| CN120279967A (zh) | 2019-09-13 | 2025-07-08 | 铠侠股份有限公司 | 存储器系统 |
| CN110955387B (zh) * | 2019-10-25 | 2023-10-24 | 合肥沛睿微电子股份有限公司 | 自适应识别闪存类型方法及计算机可读取存储介质及装置 |
| CN111506178B (zh) * | 2020-06-16 | 2020-10-23 | 深圳市芯天下技术有限公司 | 芯片上电复位方法及芯片 |
| US11494317B1 (en) | 2020-12-29 | 2022-11-08 | Waymo Llc | Memory validation |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09293393A (ja) * | 1996-04-24 | 1997-11-11 | Mitsubishi Electric Corp | メモリシステムおよびそれに用いられる半導体記憶装置 |
| JP2003162453A (ja) * | 2001-11-22 | 2003-06-06 | Toshiba Corp | 不揮発性半導体記憶装置 |
| US20040148482A1 (en) * | 2003-01-13 | 2004-07-29 | Grundy Kevin P. | Memory chain |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5430859A (en) * | 1991-07-26 | 1995-07-04 | Sundisk Corporation | Solid state memory system including plural memory chips and a serialized bus |
| US5822550A (en) * | 1994-12-22 | 1998-10-13 | Texas Instruments Incorporated | Split data path fast at-bus on chip circuits systems and methods |
| JP3782840B2 (ja) * | 1995-07-14 | 2006-06-07 | 株式会社ルネサステクノロジ | 外部記憶装置およびそのメモリアクセス制御方法 |
| US6728851B1 (en) * | 1995-07-31 | 2004-04-27 | Lexar Media, Inc. | Increasing the memory performance of flash memory devices by writing sectors simultaneously to multiple flash memory devices |
| JP3455040B2 (ja) * | 1996-12-16 | 2003-10-06 | 株式会社日立製作所 | ソースクロック同期式メモリシステムおよびメモリユニット |
| US6078985A (en) * | 1997-04-23 | 2000-06-20 | Micron Technology, Inc. | Memory system having flexible addressing and method using tag and data bus communication |
| US6021459A (en) | 1997-04-23 | 2000-02-01 | Micron Technology, Inc. | Memory system having flexible bus structure and method |
| JP3832947B2 (ja) * | 1997-11-14 | 2006-10-11 | 富士通株式会社 | データ転送メモリ装置 |
| JP2001084172A (ja) * | 1999-09-10 | 2001-03-30 | Nec Home Electronics Ltd | 半導体記憶装置 |
| US6658509B1 (en) * | 2000-10-03 | 2003-12-02 | Intel Corporation | Multi-tier point-to-point ring memory interface |
| US6658523B2 (en) * | 2001-03-13 | 2003-12-02 | Micron Technology, Inc. | System latency levelization for read data |
| GB2396445B (en) * | 2002-12-19 | 2005-12-21 | Advanced Risc Mach Ltd | An interrupt controller and interrupt controlling method for prioritizing interrupt requests generated by a plurality of interrupt sources |
| US20040153601A1 (en) * | 2003-02-04 | 2004-08-05 | Blankenagel John A. | General purpose lines for memory write protection |
| US7126873B2 (en) * | 2004-06-29 | 2006-10-24 | Super Talent Electronics, Inc. | Method and system for expanding flash storage device capacity |
| US7712131B1 (en) * | 2005-02-09 | 2010-05-04 | David Lethe | Method and apparatus for storage and use of diagnostic software using removeable secure solid-state memory |
| JP2007272635A (ja) * | 2006-03-31 | 2007-10-18 | Toshiba Corp | メモリシステム及びコントローラ |
-
2007
- 2007-10-02 KR KR1020097006661A patent/KR101373793B1/ko active Active
- 2007-10-02 JP JP2009530970A patent/JP2010506285A/ja active Pending
- 2007-10-02 US US11/866,167 patent/US8364881B2/en active Active
- 2007-10-02 WO PCT/IB2007/004473 patent/WO2008117111A2/en not_active Ceased
- 2007-10-04 TW TW103119673A patent/TWI525628B/zh not_active IP Right Cessation
- 2007-10-04 TW TW096137215A patent/TW200832412A/zh unknown
-
2012
- 2012-12-04 JP JP2012265696A patent/JP5879651B2/ja active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH09293393A (ja) * | 1996-04-24 | 1997-11-11 | Mitsubishi Electric Corp | メモリシステムおよびそれに用いられる半導体記憶装置 |
| JP2003162453A (ja) * | 2001-11-22 | 2003-06-06 | Toshiba Corp | 不揮発性半導体記憶装置 |
| US20040148482A1 (en) * | 2003-01-13 | 2004-07-29 | Grundy Kevin P. | Memory chain |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011258071A (ja) * | 2010-06-10 | 2011-12-22 | Sony Corp | 通信装置、及び、通信方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20080086589A1 (en) | 2008-04-10 |
| TW200832412A (en) | 2008-08-01 |
| US8364881B2 (en) | 2013-01-29 |
| JP2013050996A (ja) | 2013-03-14 |
| TWI525628B (zh) | 2016-03-11 |
| KR101373793B1 (ko) | 2014-03-13 |
| KR20090057412A (ko) | 2009-06-05 |
| TW201435882A (zh) | 2014-09-16 |
| JP5879651B2 (ja) | 2016-03-08 |
| WO2008117111A3 (en) | 2008-11-27 |
| WO2008117111A2 (en) | 2008-10-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5879651B2 (ja) | フラッシュメモリデバイスを指定する集積回路 | |
| JP2010506284A (ja) | フラッシュメモリ制御インターフェース | |
| TWI425512B (zh) | 快閃記憶體控制電路及其儲存系統與資料傳輸方法 | |
| US8332569B2 (en) | Nonvolatile memory system using data interleaving scheme | |
| KR101626084B1 (ko) | 멀티 칩 메모리 시스템 및 그것의 데이터 전송 방법 | |
| CN101349963B (zh) | 固态盘控制器及其数据处理方法 | |
| US9304900B2 (en) | Data reading method, memory controller, and memory storage device | |
| TWI525430B (zh) | 快取記憶體裝置以及該裝置的資料處理方法 | |
| US9998151B2 (en) | Data storage device and operating method thereof | |
| US20140019670A1 (en) | Data writing method, memory controller, and memory storage device | |
| US9213631B2 (en) | Data processing method, and memory controller and memory storage device using the same | |
| CN104281413A (zh) | 命令队列管理方法、存储器控制器及存储器储存装置 | |
| CN103106155B (zh) | 存储器储存装置、存储器控制器与其数据传输方法 | |
| US20140173173A1 (en) | Method, device, and system including configurable bit-per-cell capability | |
| CN108733580A (zh) | 读取命令排程方法 | |
| CN103365783A (zh) | 存储控制装置、存储装置、信息处理系统和处理方法 | |
| US9146861B2 (en) | Memory address management method, memory controller and memory storage device | |
| US9152348B2 (en) | Data transmitting method, memory controller and data transmitting system | |
| US8065468B2 (en) | Data storing methods and apparatus thereof | |
| CN118939582A (zh) | 存储器控制器、桥接装置及指令与数据转移方法 | |
| US20250328287A1 (en) | Memory systems, memory controllers, control methods, and storage mediums | |
| WO2010000206A1 (en) | Data storing methods and apparatus thereof | |
| TW202338591A (zh) | 記憶體控制器與資料處理方法 | |
| TW202103005A (zh) | 資料抹除方法、記憶體控制電路單元及記憶體儲存裝置 | |
| JP2006215595A (ja) | 記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100827 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120904 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20130326 |
|
| A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20200407 |