JP2010206344A - ディザ処理型クロック発生器 - Google Patents
ディザ処理型クロック発生器 Download PDFInfo
- Publication number
- JP2010206344A JP2010206344A JP2009047544A JP2009047544A JP2010206344A JP 2010206344 A JP2010206344 A JP 2010206344A JP 2009047544 A JP2009047544 A JP 2009047544A JP 2009047544 A JP2009047544 A JP 2009047544A JP 2010206344 A JP2010206344 A JP 2010206344A
- Authority
- JP
- Japan
- Prior art keywords
- phase
- clock
- waveform data
- signal
- clock signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Manipulation Of Pulses (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
【解決手段】 本発明のスペクトラム拡散クロック発生器100は、基準クロック信号と帰還クロック信号の位相差を検出する位相比較器20、チャージポンプ22、ループフィルタ24、多相のクロック信号を発生する多相VCO22、多相VCO26からの隣合う位相のクロック信号の位相を補間する位相補間部120、位相補完部120の位相選択を制御する位相選択部130、一定のステップ幅で段階的に変化する1周期分の変調波形データを記憶する変調データ部140、ディザステップ信号DSを出力するディザ処理部150、変調波形データとディザステップ信号を加算する加算器160を有する。位相選択部130は、ディザステップ信号が加算された変調波形データに基づき位相の補間を行う。
【選択図】 図5
Description
110:位相補間及び選択回路
120:位相補間部
130:位相選択部
140:変調データ部
150:ディザ処理部
160:加算器
170:位相積算器
Claims (8)
- スペクトラム拡散クロック発生器であって、
基準クロック信号と帰還クロック信号の位相差に基づき多相のクロック信号を生成し、
位相が隣り合う2つのクロック信号を出力する多相クロック発生手段と、
周波数変調するための位相ステップが段階的に変化する変調波形データを記憶する変調波形データ記憶手段と、
前記変調波形データの各位相ステップの位相を補正する位相補正データを出力する補正手段と、
前記位相補正データおよび変調波形データに基づき前記2つのクロック信号間の位相を補間し、補間されたクロック信号を生成し、補間されたクロック信号を前記多相クロック発生手段に供給する位相補間手段と、
を有するクロック発生器。 - 前記補正手段は、パルス幅が変調されたディザステップ信号を出力する、請求項1に記載のクロック発生器。
- 前記ディザステップ信号は、前記変調波形データの位相ステップが増加する方向に向かうとき、ハイ区間に対するロー区間の比率が小さくなり、前記変調波形データのステップが減少する方向に向かうとき、ハイ区間に対するロー区間の比率が大きくなる、請求項2に記載のクロック発生器。
- 前記位相補間手段は、変調波形データ記憶手段から読み出された変調波形データと前記補正手段から出力された位相補正データを加算する加算手段と、加算されたデータを積算する積算手段とを有し、積算されたデータに基づき位相補間を行う、請求項1に記載のクロック発生器。
- 前記多相クロック手段は、多相クロック信号を生成するリングオシレータと、リングオシレータから出力された多相クロック信号の中から位相が隣り合う2つのクロック信号を選択するマルチプレクサとを有する、請求項1に記載のクロック発生器。
- 前記多相クロック手段は、基準クロック信号と帰還クロック信号の位相差を検出する位相検出器と、検出された位相差に応じた電流を出力するチャージポンプと、チャージポンプからの電流に応じた電圧を出力するループフィルタとを有する、請求項1ないし5いずれか1つに記載のクロック発生器。
- 前記多相クロック手段は、多相遅延型DLLを含む、請求項1ないし5いずれか1つに記載のクロック発生器。
- 請求項1ないし6いずれか1つのクロック発生器を含む半導体集積回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009047544A JP5298953B2 (ja) | 2009-03-02 | 2009-03-02 | ディザ処理型クロック発生器 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009047544A JP5298953B2 (ja) | 2009-03-02 | 2009-03-02 | ディザ処理型クロック発生器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010206344A true JP2010206344A (ja) | 2010-09-16 |
| JP5298953B2 JP5298953B2 (ja) | 2013-09-25 |
Family
ID=42967416
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009047544A Expired - Fee Related JP5298953B2 (ja) | 2009-03-02 | 2009-03-02 | ディザ処理型クロック発生器 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5298953B2 (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012195826A (ja) * | 2011-03-17 | 2012-10-11 | Ricoh Co Ltd | スペクトラム拡散クロック発生回路 |
| JP2012195824A (ja) * | 2011-03-17 | 2012-10-11 | Ricoh Co Ltd | フラクショナルpll回路 |
| JP2015122644A (ja) * | 2013-12-24 | 2015-07-02 | 株式会社リコー | スペクトラム拡散クロック発生回路及び電子機器 |
| US9647642B2 (en) | 2014-07-28 | 2017-05-09 | Megachips Corporation | Clock phase adjustment mechanism of a ring oscillator using a phase control signal |
| WO2017149978A1 (ja) * | 2016-03-01 | 2017-09-08 | 古野電気株式会社 | 基準信号発生装置及び基準信号発生方法 |
| CN115499002A (zh) * | 2022-09-05 | 2022-12-20 | 深圳市紫光同创电子有限公司 | 一种时钟展频电路及时钟展频方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003124805A (ja) * | 2001-09-25 | 2003-04-25 | Samsung Electronics Co Ltd | Emi低減pll |
| JP2004206696A (ja) * | 2002-12-06 | 2004-07-22 | Thine Electronics Inc | 位相選択型周波数変調装置及び位相選択型周波数シンセサイザ |
| JP2005020083A (ja) * | 2003-06-23 | 2005-01-20 | Renesas Technology Corp | クロック発生回路 |
| JP2006211208A (ja) * | 2005-01-27 | 2006-08-10 | Kawasaki Microelectronics Kk | スペクトラム拡散クロック生成回路 |
| JP2007053770A (ja) * | 2005-08-18 | 2007-03-01 | Samsung Electronics Co Ltd | ジッタを減少させた半導体装置、分散スペクトルクロック発生器、及び信号出力方法 |
| US20080231331A1 (en) * | 2007-03-22 | 2008-09-25 | Vishnu Balraj | Spread spectrum clock generator |
-
2009
- 2009-03-02 JP JP2009047544A patent/JP5298953B2/ja not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003124805A (ja) * | 2001-09-25 | 2003-04-25 | Samsung Electronics Co Ltd | Emi低減pll |
| JP2004206696A (ja) * | 2002-12-06 | 2004-07-22 | Thine Electronics Inc | 位相選択型周波数変調装置及び位相選択型周波数シンセサイザ |
| JP2005020083A (ja) * | 2003-06-23 | 2005-01-20 | Renesas Technology Corp | クロック発生回路 |
| JP2006211208A (ja) * | 2005-01-27 | 2006-08-10 | Kawasaki Microelectronics Kk | スペクトラム拡散クロック生成回路 |
| JP2007053770A (ja) * | 2005-08-18 | 2007-03-01 | Samsung Electronics Co Ltd | ジッタを減少させた半導体装置、分散スペクトルクロック発生器、及び信号出力方法 |
| US20080231331A1 (en) * | 2007-03-22 | 2008-09-25 | Vishnu Balraj | Spread spectrum clock generator |
Non-Patent Citations (1)
| Title |
|---|
| RUCHIR SARASWAT, UWE ZILLMANN, SUPRIYANTO SUPRIYANTO, GUIDO DROEGE, ULRICH BRETTHAUER: "Programmable spread spectrum clock generation based on successive phase selection technique", IEEE INTERNATIONAL SYMPOSIUM ON CIRCUITS AND SYSTEMS,2008, JPN6013018365, 21 May 2008 (2008-05-21), pages 2845 - 2848, ISSN: 0002536031 * |
Cited By (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2012195826A (ja) * | 2011-03-17 | 2012-10-11 | Ricoh Co Ltd | スペクトラム拡散クロック発生回路 |
| JP2012195824A (ja) * | 2011-03-17 | 2012-10-11 | Ricoh Co Ltd | フラクショナルpll回路 |
| JP2015122644A (ja) * | 2013-12-24 | 2015-07-02 | 株式会社リコー | スペクトラム拡散クロック発生回路及び電子機器 |
| US9647642B2 (en) | 2014-07-28 | 2017-05-09 | Megachips Corporation | Clock phase adjustment mechanism of a ring oscillator using a phase control signal |
| WO2017149978A1 (ja) * | 2016-03-01 | 2017-09-08 | 古野電気株式会社 | 基準信号発生装置及び基準信号発生方法 |
| JPWO2017149978A1 (ja) * | 2016-03-01 | 2018-12-20 | 古野電気株式会社 | 基準信号発生装置及び基準信号発生方法 |
| CN115499002A (zh) * | 2022-09-05 | 2022-12-20 | 深圳市紫光同创电子有限公司 | 一种时钟展频电路及时钟展频方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5298953B2 (ja) | 2013-09-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8106690B2 (en) | Semiconductor integrated circuit device | |
| JP5298953B2 (ja) | ディザ処理型クロック発生器 | |
| JP6783535B2 (ja) | クロック補正装置及びクロック補正方法 | |
| JP2005020083A (ja) | クロック発生回路 | |
| JP5799536B2 (ja) | フラクショナルpll回路 | |
| WO2010097846A1 (ja) | 位相調整回路 | |
| JP4390646B2 (ja) | スプレッドスペクトラムクロック生成器及びその変調方法 | |
| JP2008172512A (ja) | 周波数シンセサイザ及びフェーズロックループ、並びにクロック生成方法 | |
| JP4127208B2 (ja) | 周波数シンセサイザ | |
| US9019016B2 (en) | Accumulator-type fractional N-PLL synthesizer and control method thereof | |
| US8259774B2 (en) | Spread spectrum clock signal generator | |
| JP4376611B2 (ja) | 周波数変調回路 | |
| JP5500227B2 (ja) | クロック生成回路、及びクロック生成方法 | |
| JP2008135835A (ja) | Pll回路 | |
| US20150381191A1 (en) | Variable delay component ring oscillator with phase shifting select switch | |
| US7372340B2 (en) | Precision frequency and phase synthesis with fewer voltage-controlled oscillator stages | |
| JP6322995B2 (ja) | スペクトラム拡散クロック発生回路及び電子機器 | |
| JP2018186505A (ja) | パルス幅変調信号周波数の生成 | |
| KR100568106B1 (ko) | 지터억제회로를 갖는 지연동기루프회로 | |
| JP2012204883A (ja) | アキュムレータ型フラクショナルn−pllシンセサイザおよびその制御方法 | |
| KR100486276B1 (ko) | 입력되는 두 클럭의 인터폴레이팅에 의하여 지연량의차이를 조절할 수 있는 지연된 탭신호들을 발생하는 회로 | |
| JP2006211208A (ja) | スペクトラム拡散クロック生成回路 | |
| JP5413151B2 (ja) | デジタル遅延回路及びデジタル遅延回路の制御方法 | |
| JP2007306580A (ja) | 周波数シンセサイザ | |
| JP7040141B2 (ja) | 逓倍クロック生成回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120222 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130404 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130423 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130426 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130521 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130603 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5298953 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| LAPS | Cancellation because of no payment of annual fees |