JP2010113343A - ゲートドライバおよびその操作方法 - Google Patents
ゲートドライバおよびその操作方法 Download PDFInfo
- Publication number
- JP2010113343A JP2010113343A JP2009191854A JP2009191854A JP2010113343A JP 2010113343 A JP2010113343 A JP 2010113343A JP 2009191854 A JP2009191854 A JP 2009191854A JP 2009191854 A JP2009191854 A JP 2009191854A JP 2010113343 A JP2010113343 A JP 2010113343A
- Authority
- JP
- Japan
- Prior art keywords
- pulse
- signal
- circuit
- pull
- receive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0205—Simultaneous scanning of several lines in flat panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0242—Compensation of deficiencies in the appearance of colours
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3607—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals for displaying colours or for displaying grey scales with a specific pixel layout, e.g. using sub-pixels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal (AREA)
- Electronic Switches (AREA)
Abstract
【解決手段】本発明は、液晶ディスプレイ装置に用いられる複数の直列されたシフトレジスタを有するゲートドライバに関する。各前記シフトレジスタは前記液晶ディスプレイ装置における一行の画素にゲートライン駆動信号を提供するのに用いられる。前記ゲートライン駆動信号はフロントパルスとリアパルスを有し、前記シフトレジスタはフロントパルス発生部とリアパルス発生部を有して対応するパルスを発生する。各前記パルス発生部は第1プルアップ回路を有して電圧レベルを発生し、これにより第2プルアップ回路におけるスイッチ素子を導電状態に維持させる。従って、対応するクロック信号に応じてフロントパルスまたはリアパルスを発生し、及び2つのプルダウン回路は、前記電圧レベルに応じてプルダウン周期のみで前記フロントパルスまたはリアパルスを発生させる。
【選択図】図5
Description
前記フロントパルスを発生するためのフロントパルス発生部と、
前記リアパルスを発生するためのリアパルス発生部と、
を含み、
前記フロントパルス発生部は、フロントスタートパルスと一連の第1クロック信号を受信するように設定され、前記フロントパルス発生部は、
前記フロントスタートパルスに応じて、前記参照電圧を参照した第1状態を有する第1信号を提供する第1プルアップ回路と、
前記第1信号を前記第1状態に維持させる第2プルアップ回路と、
前記第1信号に応じて第2信号を提供する第1プルダウン回路と、
を含み、
前記第1信号が前記第1状態にある場合、前記第2信号は前記参照電圧に応じてプルダウン状態にあり、前記第2プルアップ回路は、さらに前記第1クロック信号を受信ように配置されて、当該第1クロック信号に応じて前記フロントパルスを提供し、且つ、前記第2信号は前記プルダウン状態内にあり、
前記リアパルス発生部はリアスタートパルスと一連の第2クロック信号を受信するように配置され、前記リアパルス発生部は、
前記リアスタートパルスに応じて、前記参照電圧を参照する第1状態を有する第1信号を提供する第1プルアップ回路と、
前記第1信号を前記第1状態に維持させる第2プルアップ回路と、
前記第1信号に応じて第2信号を提供する第1プルダウン回路と、
を含み、
前記第1信号が前記第1状態にある場合、前記第2信号は前記参照電圧によってプルダウン状態にあり、前記第2プルアップ回路は、さらに前記第2クロック信号を受信するように配置されて、当該第2クロック信号に応じて前記リアパルスを提供し、且つ、前記第2信号は前記プルダウン状態にある。
前記リアパルスは先端部を有し、前記リアスタートパルスは第2端部のリードする第1端部を有し、前記リアスタートパルスの前記第1端部は前記フロントスタートパルスの前記第1端部より2パルス長遅れており、前記リアパルスの前記先端部は前記リアスタートパルスの前記第1端部より2パルス長遅れている。
前記第1クロック信号を受信するように設けられる第1コンデンサ端と、第2コンデンサ端を有するコンデンサと、
前記第2コンデンサ端に接続される制御端と、前記フロントパルス発生部の前記第1信号を受信するように設けられる第1スイッチ端、および前記参照電圧を受け取るように設けられる第2スイッチ端と、を有する第1スイッチ素子と、
前記フロントパルス発生部の前記第1信号を受信するように設けられる制御端と、前記第2コンデンサ端に接続された第1スイッチ端、および前記参照電圧を受け取るように設けられる第2スイッチ端とを有する第2スイッチ素子と、
を含み、
前記リアパルス発生部における前記第1プルダウン回路は、
前記第2クロック信号を受信するように設けられる第1コンデンサ端と、第2コンデンサ端を有するコンデンサと、
前記第2コンデンサ端に接続される制御端と、前記リアパルス発生部の前記第1信号を受信するように設けられる第1スイッチ端、および前記参照電圧を受け取るように設けられる第2スイッチ端とを有する第1スイッチ素子と、
前記リアパルス発生部の前記第1信号を受信するように設けられる制御端と、前記第2コンデンサ端に接続される第1スイッチ端、および前記参照電圧を受け取るように設けられる第2スイッチ端とを有する第2スイッチ素子と、
を含む。
第1パルス信号を供給するための第1パルス出力と、
前記第1パルス信号と相補的な位相関係を有する第2パルス信号を提供するための第2パルス出力と、
第3パルス信号を提供するための第3パルス出力と、
前記第3パルス信号と相補的な位相関係を有する第4パルス信号を提供するための第4パルス出力と、
を含み、
前記第1段回路は、前記第1パルス信号を受信して前記第1段回路の前記電子装置によって前記第1クロック信号を供給し、且つ、前記第3パルス信号を受信して前記第1段回路の前記電子装置によって前記第2クロック信号を供給するように配置される。前記第1段回路は、更に、
対応するフロントパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端、および前記第2段回路に前記フロントスタートパルスを供給する第2スイッチ端とを有するスイッチ素子を含む第1フロントキャリーバッファ回路と、
対応するリアパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端、および前記第2段回路に前記リアスタートパルスを供給する第2スイッチ端とを有するスイッチ素子を含む第1リア携帯バッファ回路と、
を含み、
前記第2段回路は、前記第2パルス信号を受信して前記第2段回路の前記電子装置によって前記第1クロック信号を供給し、前記第4パルス信号を受信して前記第2段回路の前記電子装置によって前記第2クロック信号を供給するように配置され、前記第2段回路は、更に、
対応するフロントパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端、および前記フロントスタートパルスを前記第3段回路に供給するための第2スイッチ端とを有するスイッチ素子を含む第2フロントキャリーバッファ回路、および、
対応するリアパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端、および前記リアスタートパルスを前記第3段回路に供給するための第2スイッチ端とを有するスイッチ素子を含む第2リアキャリーバッファ回路と、
を含み、
前記第3段回路は、前記第1パルス信号を受信して前記第3段回路の前記電子装置によって前記第1クロック信号を供給し、前記第3パルス信号を受信して、前記第3段回路の前記電子装置によって前記第2クロック信号を供給するように配置され、前記第3段回路は、更に、
対応するフロントパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端、および前記フロントスタートパルスを第4段回路に供給するための第2スイッチ端とを有するスイッチ素子を含む第1フロントキャリーバッファ回路、および、
対応するリアパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端、および前記リアスタートパルスを第4段回路に供給するための第2スイッチ端とを有するスイッチ素子を含む第1リアキャリーバッファ回路と、
を含む。
フロントスタートパルスを提供するステップと、
前記フロントスタートパルスに応じ、前記参照電圧を参照する第1状態内にある第1フロント信号を発生するステップと、
前記第1フロント信号に応じて第2フロント信号を発生する、(そのうち、前記第1フロント信号が前記第1状態にある場合、前記第2フロント信号は前記参照電圧を参照してプルダウン状態にある)ステップと、
前記第2フロント信号が前記プルダウン状態にある場合、第1クロック信号を受信して前記フロントパルスを供給するステップと、
リアスタートパルスを供給するステップと、
前記リアスタートパルスに応じて前記第1状態にある第1リア信号を発生するステップと、
前記第1リア信号に応じて第2リア信号を発生する(そのうち、前記第1リア信号が前記第1状態にある場合、前記第2リア信号は前記参照電圧を参照してプルダウン状態にある)ステップと、
前記第2リア信号が前記プルダウン状態にある場合、第2クロック信号を受信して前記リアパルスを供給するステップと、
前記フロントパルスを供給した後、前記第1フロント信号を前記第1状態から第2状態に変更させるステップと、
前記リアパルスを供給した後、前記第1リア信号を前記第1状態から第2状態に変更させるステップと、
を含む。
フロントスタートパルスを提供するステップと、
前記フロントスタートパルスに応じて、前記参照電圧を参照して第1状態にある第1フロント信号を発生するステップと、
前記第1フロントシグナルに応じて第2フロント信号を(そのうち、前記第1フロント信号が前記第1状態にある場合、前記第2フロント信号は前記参照電圧に応じてプルダウン状態にある)発生するステップと、
前記第2フロント信号が前記プルダウン状態にある時、第1クロック信号を受信して前記フロントパルスを提供するステップと、
リアスタートパルスを提供するステップと、
前記リアスタートパルスに応じて、前記第1状態にある第1リア信号を発生するステップと、
前記第1リア信号に応じて第2リア信号を(そのうち、前記第1リア信号が前記第1状態にある場合、前記第2リア信号は前記参照電圧に応じてプルダウン状態にある)発生するステップと、
前記第2リア信号が前記プルダウン状態にある時、第2クロック信号を受信して前記リアパルスを提供するステップと、
前記フロントパルスを提供した後、前記第1フロント信号を前記第1状態から第2状態に変更させるステップと、
前記リアパルスを提供した後、前記第1リア信号を前記第1状態から第2状態に変更させるステップと、
を含む。
前記フロントパルスを発生するためのフロントパルス発生部と、
前記リアパルスを発生するためのリアパルス発生部と、
を含み、
前記フロントパルス発生部はフロントスタートパルスと一連の第1クロック信号を受信するように配置され、前記フロントパルス発生部は、
前記フロントスタートパルスに応じて、前記参照電圧を参照した第1状態にある第1信号を提供する第1プルアップ回路と、
少なくとも前記第1信号を前記第1状態に維持させる第2プルアップ回路と、
前記第1信号に応じて第2信号を提供し、そのうち、前記第1信号が前記第1状態にある場合、前記第2信号は前記参照電圧に応じてプルダウン状態にあり、且つ、前記第2プルアップ回路は更に前記第1クロック信号を受信して、当該第1クロック信号に応じて前記フロントパルスを提供するように配置され、なお、前記第2信号が前記プルダウン状態にある第1プルダウン回路と、
を含み、
前記リアパルス発生部はリアスタートパルスと一連の第2クロック信号を受信するように配置され、前記リアパルス発生部は、
前記リアスタートパルスに応じて前記参照電圧を参照した第1状態にある第1信号を提供する第1プルアップ回路と、
少なくとも前記第1信号を前記第1状態に維持させる第2プルアップ回路と、
前記第1信号に応じて第2信号を提供し、前記第1信号が前記第1状態にある場合、前記第2信号は前記参照電圧を参照してプルダウン状態にあり、且つ、前記第2プルアップ回路は更に前記第2クロック信号を受信して、当該第2クロック信号に応じて前記リアパルスを提供するように配置され、なお、前記第2信号は前記プルダウン状態にある第1プルダウン回路と、
を含む。
前記フロントパルス発生部の前記第2信号を受信するように配置された第2プルダウン回路を含み、そのうち、前記プルアップ回路は前記第2プルダウン回路に直列され、従って、前記第2信号が前記プルダウン状態にある場合のみ、前記第1クロック信号に応じて前記フロントパルスを提供する。
前記リアパルス発生部の前記第2信号を受信するように配置された第2プルダウン回路を含み、そのうち、前記プルアップ回路は前記第2プルダウン回路に直列され、従って、前記第2信号が前記プルダウン状態にある場合のみ、前記第2クロック信号に応じて前記リアパルスを提供する。
前記リアパルスは先端部を有し、且つ、前記リアスタートパルスは第2端部をリードする第1端部を有し、そのうち、前記リアスタートパルスの前記第1端部は前記フロントスタートパルスの前記第1端部より2パルス長遅れ、前記リアパルスの前記先端部は前記リアスタートパルスの前記第1端部より2パルス長遅れている。
前記リアパルス発生部内の前記第1プルアップ回路は、前記ソース端子に接続され前記リアスタートパルスを受信するゲート端子、および前記リアパルス発生部の前記第1信号を提供するために配置されたドレイン端子を有するトランジスタを含む。
前記リアパルス発生部内の前記第2プルアップ回路は、前記リアパルス発生部の前記第1信号を受信するように配置されたゲート端子と、前記第2クロック信号を受信するように配置されたソース端子、および第2節点で前記リアパルスを提供するためのドレイン端子とを有するトランジスタを含み、そのうち、前記第1節点は前記第2節点に操作可能に接続されて、前記フロントパルスと前記リアパルスを提供する。
前記第1クロック信号を受信するように配置された第1コンデンサ端部、および第2コンデンサ端部を有するコンデンサと、
前記第2コンデンサ端部に接続されたゲート端子、対応するパルス発生部の前記第1信号を受信するように配置されたソース端子、および前記参照電圧を受け取るように配置されたドレイン端子を有する第1トランジスタと、
前記対応するパルス発生部の前記第1信号を受信するように配置されたゲート端子、前記第2コンデンサ端部に接続されたソース端子、および前記参照電圧を受け取るように配置されたドレイン端子を有する第2トランジスタと、
を含む。
第1パルス信号を提供するための第1パルス出力と、
前記第1パルス信号と相補的な位相関係を有する第2パルス信号を提供するための第2パルス出力と、
第3パルス信号を出力するための第3パルス出力と、
前記第3パルス信号と相補的な位相関係を有する第4パルス信号を提供するための第4パルス出力と、
を含む。
10 画素
12a 赤色の副画素セグメント
12b 赤色の副画素セグメント
14a 緑色の副画素セグメント
14b 緑色の副画素セグメント
16a 青色の副画素セグメント
16b 青色の副画素セグメント
30 時間制御モジュール
40 シフトレジスタ
50 フロントパルス発生部
52 第1プルアップ駆動回路
54 並列のプルアップ回路
56 キャリーバッファ
58 第1プルダウン回路
60 フィードバック回路
62 第2プルダウン回路
70 リアパルス発生部
72 第1プルアップ駆動回路
74 直列のプルアップ回路
76 キャリーバッファ
78 第1プルダウン駆動回路
80 フィードバック回路
82 第2プルダウン回路
200 データドライバ
300 ゲートドライバ
Claims (15)
- 単一パルスを発生する電子回路であって、
前記パルスは互いに重ならないフロントパルスとリアパルスを含み、前記フロントパルスと前記リアパルスは参照電圧に応じて発生し、前記回路は、
前記フロントパルスを発生するフロントパルス発生部と、
前記リアパルスを発生するリアパルス発生部と、
を含み、
前記フロントパルス発生部はフロントスタートパルスと一連の第1クロック信号を受信するように配置され、
前記フロントパルス発生部は第1プルアップ回路、第2プルアップ回路及び第1プルダウン回路を含み、
前記第1プルアップ回路は前記スタートパルスに応じて第1信号を提供し、前記第1信号は前記参照電圧によって定められる第1状態を有し、
前記第2プルアップ回路は少なくとも前記第1信号を前記第1状態に維持させ、
前記第1プルダウン回路は前記第1信号に応じて第2信号を提供し、前記第1信号が前記第1状態にある場合、前記第2信号は前記参照電圧によってプルダウン状態にあり、且つ、前記第2信号が前記プルダウン状態にある場合、前記第2プルアップ回路は更に前記第1クロック信号を受信して、前記第1クロック信号に応じて前記フロントパルスを提供するように配置され、
前記リアパルス発生部は、リアスタートパルスと一連の第2クロック信号を受信するように配置され、
前記リアパルス発生部は第1プルアップ回路、第2プルアップ回路及び第1プルダウン回路を含み、
前記第1プルアップ回路は前記リアスタートパルスに応じて第1信号を提供し、前記第1信号は前記参照電圧によって定められる前記第1状態を有し、
前記第2プルアップ回路は少なくとも前記第1信号を前記第1状態に維持させ、
前記第1プルダウン回路は前記第1信号に応じて第2信号を提供し、前記第1信号が前記第1状態にある場合、前記第2信号は前記参照電圧によってプルダウン状態にあり、且つ、前記第2信号が前記プルダウン状態内にある場合、前記第2プルアップ回路はさらに前記第2クロック信号を受信し、前記第2クロック信号に応じて前記リアパルスを提供するように配置される、
ことを特徴とする電子回路。 - 前記フロントパルス発生部は更に第2プルダウン回路を含み、前記第2プルダウン回路は、前記フロントパルス発生部の前記第2信号を受信するように配置され、且つ、前記フロントパルス発生部の第2プルアップ回路は前記第2プルダウン回路に直列されて、前記フロントパルス発生部の第2信号が前記プルダウン状態にある場合のみ、前記第1クロック信号に応じて前記フロントパルスを提供し、
前記リアパルス発生部は更に第2プルダウン回路を含み、前記第2プルダウン回路は、前記リアパルス発生部の前記第2信号を受信するように配置され、且つ、前記リアパルス発生部の第2プルアップ回路は前記第2プルダウン回路に直列されて、前記リアパルス発生部の第2信号が前記プルダウン状態にある場合のみ、前記第2クロック信号に応じて前記リアパルスを提供する、
ことを特徴とする請求項1に記載の電子回路。 - 前記フロントパルスはクロック周期に等しいパルス長を有するとともに、先端部を有し、前記フロントスタートパルスは、第2端部をリードする第1端部を有し、前記フロントパルスの前記先端部は前記フロントスタートパルスの前記第1端部より2パルス長遅れており、
前記リアパルスは先端部を有し、前記リアスタートパルスは第2端部をリードする第1端部を有し、前記リアスタートパルスの前記第1端部は前記フロントスタートパルスの前記第1端部より2パルス長遅れており、且つ、前記リアパルスの前記先端部は前記リアスタートパルスの前記第1端部より2パルス長遅れている、
ことを特徴とする請求項2に記載の電子回路。 - 前記フロントパルス発生部の前記第1プルアップ回路はスイッチ素子を含み、当該スイッチ素子は、第1スイッチ端と、第1スイッチ端に操作可能に接続されて前記フロントスタートパルスを受信する制御端と、前記フロントパルス発生部の前記第1信号を提供する第2スイッチ端とを有し、
前記リアパルス発生部の前記第1プルアップ回路はスイッチ素子を含み、当該スイッチ素子は第1スイッチ端と、第1スイッチ端に操作可能に接続されて前記リアスタートパルスを受信する制御端と、前記フロントパルス発生部の前記第1信号を提供する第2スイッチ端とを有する、
ことを特徴とする請求項1に記載の電子回路。 - 前記フロントパルス発生部の前記第2プルアップ回路はスイッチ素子を含み、当該スイッチ素子は、前記フロントパルス発生部の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端と、第1節点で前記フロントパルスを提供する第2スイッチ端とを有し、
前記リアパルス発生部の前記第2プルアップ回路はスイッチ素子を含み、当該スイッチ素子は、前記リアパルス発生部の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端と、第2節点で前記リアパルスを提供する第2スイッチ端とを有し、
前記第1節点は前記第2節点に操作可能に接続されて前記フロントパルスと前記リアパルスを提供する、
ことを特徴とする請求項2に記載の電子回路。 - 前記フロントパルス発生部の前記第1プルダウン回路は、
前記第1クロック信号を受信するように配置された第1コンデンサ端および第2コンデンサ端を有するコンデンサと、
前記第2コンデンサ端に接続された制御端、前記フロントパルス発生部の前記第1信号を受信するように配置された第1スイッチ端、および前記参照電圧を受け取るように配置された第2スイッチ端を有する第1スイッチ素子と、
前記フロントパルス発生部の前記第1信号を受信するように配置された制御端、前記第2コンデンサ端に接続された第1スイッチ端、および前記参照電圧を受け取るように配置された第2スイッチ端を有する第2スイッチ素子と、
を含み、
前記リアパルス発生部の前記第1プルダウン回路は、
前記第2クロック信号を受信するように配置された第1コンデンサ端、および第2コンデンサ端を有するコンデンサと、
前記第2コンデンサ端に接続された制御端、前記リアパルス発生部の前記第1信号を受信するように配置された第1スイッチ端、および前記参照電圧を受け取るように配置された第2スイッチ端を有する第1スイッチ素子と、
前記リアパルス発生部の前記第1信号を受信するように配置された制御端、前記第2コンデンサ端に接続された第1スイッチ端、および前記参照電圧を受け取るように配置された第2スイッチ端を有する第2スイッチ素子と、
を含むことを特徴とする請求項1に記載の電子回路。 - 前記フロントパルス発生部の前記第2プルダウン回路はスイッチ素子を含み、当該スイッチ素子は、前記フロントパルス発生部の前記第2信号を受信するように配置された制御端、前記第1節点に接続された第1スイッチ端、および前記参照電圧を受け取るように配置された第2スイッチ端を有し、
前記リアパルス発生部の前記第2プルダウン回路はスイッチ素子を含み、当該スイッチ素子は、前記リアパルス発生部の前記第2信号を受信するように配置された制御端、前記第2節点に接続された第1スイッチ端、および前記参照電圧を受け取るように配置された第2スイッチ端を有する、
ことを特徴とする請求項5に記載の電子回路。 - 前記フロントパルス発生部は更にリセット回路を含み、当該リセット回路は、前記フロントパルス発生部における前記第2プルアップ回路の前記制御端に接続されて、前記フロントパルス発生部の前記第2プルアップ回路が前記フロントパルスを提供した後、前記フロントパルス発生部の前記第1信号を前記第1状態から異なる第2状態に変更させ、
前記リアパルス発生部は更にリセット回路を含み、当該リセット回路は、前記リアパルス発生部における前記第2プルアップ回路の前記制御端に接続されて、前記リアパルス発生部の前記第2プルアップ回路が前記リアパルスを提供した後、前記リアパルス発生部の前記第1信号を前記第1状態から異なる第2状態に変更させることを特徴とする請求項5に記載の電子回路。 - 前記フロントパルス発生部の前記第1信号が前記第2状態にある場合、前記第1信号は前記参照電圧に等しい電圧レベルを有し、前記フロントパルス発生部の前記第1信号が前記第1状態にある場合、前記第1信号は前記参照電圧より高い電圧レベルを有し、前記リアパルス発生部の前記第1信号が前記第2状態にある場合、前記第1信号は前記参照電圧に等しい電圧レベルを有し、前記リアパルス発生部の前記第1信号が前記第1状態にある場合、前記第1信号は前記参照電圧より高い電圧レベルを有することを特徴とする請求項8に記載の電子回路。
- 液晶ディスプレイ装置に用いるゲートドライバであって、
前記液晶ディスプレイは、複数の行に配列された複数の画素を含み、前記ゲートドライバは、複数の直列されたゲートライン発生回路を具え、各ゲートライン発生回路はゲート駆動信号を前記複数の行のそれぞれに提供するように配置され、そのうち、前記ゲートライン発生回路は第1段回路、第2段回路および第3段回路を有し、且つ、各前記ゲートライン発生回路は請求項1に記載の電子装置を含むことを特徴とするゲートドライバ。 - 前記ゲートドライバはタイミング制御装置に接続されて、前記第1段回路は前記タイミング制御装置からの前記フロントスタートパルスおよび前記リアスタートパルスを受信するように配置され、前記タイミング制御装置は、
第1パルス信号を提供するための第1パルス出力と、
前記第1パルス信号と相補的な位相関係を有する第2パルス信号を提供するための第2パルス出力と、
第3パルス信号を提供するための第3パルス出力と、
前記第3パルス信号と相補的な位相関係を有する第4パルス信号を提供するための第4パルス出力と、
を含み、
前記第1段回路は、前記第1パルス信号を受信するように配置されて、前記第1段回路における前記電子装置の前記第1クロック信号を提供し、且つ、前記第3パルス信号を受信するように配置されて、前記第1段回路における前記電子装置の前記第2クロック信号を提供し、
前記第1段回路は更に第1フロントキャリーパッファ回路及び第1リアキャリーパッファ回路を含み、
前記第1フロントキャリーバッファ回路はスイッチ素子を含み、当該スイッチ素子は、前記対応するフロントパルス発生部の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端、および前記フロントスタートパルスを前記第2段回路に提供する第2スイッチ端とを有し、
前記第1リアキャリーバッファ回路はスイッチ素子を含み、当該スイッチ素子は、前記対応するリアパルス発生部の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端、および前記リアスタートパルスを前記第2段回路に提供する第2スイッチ端とを有し、
前記第2段回路は、前記第2パルス信号を受信するように配置されて、前記第2段回路における前記電子装置の前記第1クロック信号を提供し、且つ、前記第4パルス信号を受信するように配置されて、前記第2段回路における前記電子装置の前記第2クロック信号を提供し、
前記第2段回路は、更に第2フロントキャリーバッファ回路及び第2リアキャリーパッファ回路を含み、
前記第2フロントキャリーバッファ回路はスイッチ素子を含み、当該スイッチ素子は、前記対応するフロントパルス発生部の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端、および前記フロントスタートパルスを前記第3段回路に提供する第2スイッチ端を有し、
前記第2リアキャリーバッファ回路はスイッチ素子を含み、当該スイッチ素子は、前記対応するリアパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端、および前記リアスタートパルスを前記第3段回路に提供する第2スイッチ端とを有し、
前記第3段回路は、前記第1パルス信号を受信するように配置されて、前記第3段回路における前記電子装置の前記第1クロック信号を提供し、且つ、前記第3パルス信号を受信するように配置されて、前記第3段回路における前記電子装置の前記第2クロック信号を提供し、
前記第3段回路は、更に第1フロントキャリーバッファ回路及び第1リアキャリーバッファ回路を含み、
前記第1フロントキャリーバッファ回路はスイッチ素子を含み、当該スイッチ素子は、前記対応するフロントパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第1クロック信号を受信するように配置された第1スイッチ端、および前記フロントスタートパルスを前記第4段回路に提供する第2スイッチ端とを有し、
前記第1リアキャリーバッファ回路はスイッチ素子を含み、当該スイッチ素子は、前記対応するリアパルス発生部内の前記第1信号を受信するように配置された制御端と、前記第2クロック信号を受信するように配置された第1スイッチ端、および前記リアスタートパルスを前記第4段回路に提供する第2スイッチ端とを有する、
ことを特徴とする請求項10に記載のゲートドライバ。 - 複数の行に配列された複数の画素を含む液晶ディスプレイ装置であって、前記ディスプレイ装置はゲートドライバを含み、
前記ゲートドライバは複数の直列されたゲートライン発生回路を有し、それぞれのゲートライン発生回路は前記複数の行のそれぞれにゲートライン駆動信号を提供するように配置され、且つ、各前記ゲートライン発生回路は請求項1に記載の電子装置を含むことを特徴とする液晶ディスプレイ装置。 - 液晶ディスプレイ装置に用いられるゲート駆動信号を発生する方法であって、前記液晶ディスプレイ装置は複数の行に配列される複数の画素を含み、そのうち、各行はゲート駆動信号パルスを受信するように配置され、当該ゲート駆動信号パルスは互いに重ならない且つ参照電圧に応じて発生されるフロントパルスとリアパルスを含み、前記方法は、
フロントスタートパルスを提供するステップと、
前記フロントスタートパルスに応じ、前記参照電圧を参照して第1状態にある第1フロント信号を発生するステップと、
前記第1フロント信号に応じて第2フロント信号を発生する(前記第1フロント信号が前記第1状態にある場合、前記第2フロント信号は前記参照電圧に応じてプルダウン状態にある)ステップと、
前記第2フロント信号が前記プルダウン状態にある場合、第1クロック信号を受信して前記フロントパルスを提供するステップと、
リアスタートパルスを提供するステップと、
前記リアスタートパルスに応じて前記第1状態にある第1リア信号を発生するステップと、
前記第1リア信号に応じて第2リア信号を発生する(前記第1リア信号が前記第1状態にある場合、前記第2リア信号は前記参照電圧に応じてプルダウン状態にある)ステップと、
前記第2リア信号が前記プルダウン状態にある場合、第2クロック信号を受信して前記リアパルスを提供するステップと、
を含むことを特徴とする方法。 - 前記フロントパルスを提供した後、前記第1フロント信号を前記第1状態から第2状態に変更させるステップと、
前記リアパルスを提供した後、前記第1リア信号を前記第1状態から第2状態に変更させるステップと、
を含むことを特徴とする請求項13に記載の方法。 - 前記フロントパルスは、クロック周期に等しいパルス長を有するとともに、先端部を有し、前記フロントスタートパルスは、第2端部をリードする第1端部を有し、そのうち、前記フロントパルスの前記先端部は、前記フロントスタートパルスの前記第1端部より2パルス長遅れており、
前記リアパルスは、先端部を有し、且つ、前記リアスタートパルスは、第2端部をリードする第1端部を有し、そのうち、前記リアスタートパルスの前記第1端部は前記フロントスタートパルスの前記第1端部より2パルス長遅れており、且つ、前記リアパルスの前記先端部は前記リアスタートパルスの前記第1端部より2パルス長遅れている、
ことを特徴とする請求項13に記載の方法。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US12/291,006 US7872506B2 (en) | 2008-11-04 | 2008-11-04 | Gate driver and method for making same |
| US12/291,006 | 2008-11-04 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2010113343A true JP2010113343A (ja) | 2010-05-20 |
| JP5346741B2 JP5346741B2 (ja) | 2013-11-20 |
Family
ID=41364365
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2009191854A Active JP5346741B2 (ja) | 2008-11-04 | 2009-08-21 | シフトレジスタ、当該シフトレジスタを有するゲートドライバ、液晶ディスプレイ装置及びゲート駆動信号としてのパルスを発生する方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7872506B2 (ja) |
| EP (1) | EP2182509B1 (ja) |
| JP (1) | JP5346741B2 (ja) |
| CN (1) | CN101582232B (ja) |
| TW (1) | TWI416486B (ja) |
Cited By (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103106881A (zh) * | 2013-01-23 | 2013-05-15 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、阵列基板及显示装置 |
| KR20140075962A (ko) * | 2012-12-11 | 2014-06-20 | 엘지디스플레이 주식회사 | 표시장치 및 그 구동방법 |
| KR101443126B1 (ko) | 2011-08-22 | 2014-09-22 | 베이징 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 게이트 드라이버 온 어레이, 시프팅 레지스터 및 디스플레이 스크린 |
| CN105139816A (zh) * | 2015-09-24 | 2015-12-09 | 深圳市华星光电技术有限公司 | 栅极驱动电路 |
| KR20200003069A (ko) * | 2017-04-27 | 2020-01-08 | 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 스캔 드라이브 회로, 어레이 기판과 디스플레이 패널 |
| US10799118B2 (en) | 2015-03-27 | 2020-10-13 | Intel Corporation | Motion tracking using electronic devices |
Families Citing this family (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI334124B (en) * | 2008-08-28 | 2010-12-01 | Au Optronics Corp | Display drive circuit for flat panel display and driving method for gate lines |
| TWI521490B (zh) * | 2014-04-02 | 2016-02-11 | 友達光電股份有限公司 | 顯示面板與閘極驅動器 |
| CN104318886B (zh) | 2014-10-31 | 2017-04-05 | 京东方科技集团股份有限公司 | 一种goa单元及驱动方法,goa电路和显示装置 |
| KR102390093B1 (ko) * | 2015-05-28 | 2022-04-26 | 삼성디스플레이 주식회사 | 게이트 구동 회로 및 표시 장치 |
| TWI563483B (en) * | 2015-06-12 | 2016-12-21 | Au Optronics Corp | Touch display apparatus and shift register thereof |
| TWI556220B (zh) * | 2015-06-25 | 2016-11-01 | 友達光電股份有限公司 | 移位暫存器及其輸出訊號下拉方法 |
| CN105207648B (zh) * | 2015-08-18 | 2018-09-14 | 西安理工大学 | 一种脉冲二极管、其制备方法以及产生电脉冲的方法 |
| CN105609137B (zh) * | 2016-01-05 | 2019-06-07 | 京东方科技集团股份有限公司 | 移位寄存器、栅线集成驱动电路、阵列基板及显示装置 |
| CN106652964B (zh) * | 2017-03-10 | 2019-11-05 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
| KR102423863B1 (ko) * | 2017-08-04 | 2022-07-21 | 엘지디스플레이 주식회사 | 게이트 구동부 및 이를 구비한 평판 표시 장치 |
| US11004416B2 (en) * | 2017-12-26 | 2021-05-11 | HKC Corporation Limited | Shift register circuit and display panel using the same |
| US11004415B2 (en) * | 2017-12-26 | 2021-05-11 | HKC Corporation Limited | Shift register circuit and display panel using the same |
| CN108877659B (zh) * | 2018-08-03 | 2021-01-22 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示装置及其驱动方法 |
| US12488727B2 (en) | 2022-08-03 | 2025-12-02 | Himax Technologies Limited | Gate driving device and operating method for gate driving device |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2004295126A (ja) * | 2003-03-25 | 2004-10-21 | Samsung Electronics Co Ltd | シフトレジスタ及びこれを有する表示装置 |
| JP2006500617A (ja) * | 2002-09-23 | 2006-01-05 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | アクティブマトリクス表示装置 |
| JP2006024350A (ja) * | 2004-06-30 | 2006-01-26 | Samsung Electronics Co Ltd | シフトレジスタ、それを有する表示装置、及び、そのシフトレジスタの駆動方法 |
| JP2006085118A (ja) * | 2004-09-18 | 2006-03-30 | Samsung Electronics Co Ltd | 駆動ユニット及びこれを有する表示装置 |
| JP2007114781A (ja) * | 2005-10-18 | 2007-05-10 | Au Optronics Corp | 制御信号出力装置 |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100265767B1 (ko) | 1998-04-20 | 2000-09-15 | 윤종용 | 저전력 구동회로 및 구동방법 |
| KR100312344B1 (ko) | 1999-06-03 | 2001-11-03 | 최종선 | 다단계 전하 재활용을 이용한 tft-lcd 및 그 방법 |
| JP4092857B2 (ja) * | 1999-06-17 | 2008-05-28 | ソニー株式会社 | 画像表示装置 |
| KR100796298B1 (ko) | 2002-08-30 | 2008-01-21 | 삼성전자주식회사 | 액정표시장치 |
| US7612749B2 (en) * | 2003-03-04 | 2009-11-03 | Chi Mei Optoelectronics Corporation | Driving circuits for displays |
| KR101023726B1 (ko) | 2004-03-31 | 2011-03-25 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
| US7283603B1 (en) * | 2006-04-07 | 2007-10-16 | Au Optronics Corporation | Shift register with four phase clocks |
| CN100495179C (zh) * | 2006-08-09 | 2009-06-03 | 友达光电股份有限公司 | 液晶显示器 |
| CN100461303C (zh) | 2006-09-18 | 2009-02-11 | 友达光电股份有限公司 | 降低耦合效应的移位寄存器与液晶显示器 |
| TWI346929B (en) * | 2006-10-13 | 2011-08-11 | Au Optronics Corp | Gate driver and driving method of liquid crystal display device |
| TWI354262B (en) | 2006-12-14 | 2011-12-11 | Au Optronics Corp | Gate driving circuit and driving circuit unit ther |
| CN101000418A (zh) * | 2007-01-08 | 2007-07-18 | 友达光电股份有限公司 | 栅极驱动电路及其驱动方法 |
| TWI326789B (en) | 2007-02-15 | 2010-07-01 | Au Optronics Corp | Active device array substrate and driving method thereof |
| CN100543831C (zh) * | 2007-03-01 | 2009-09-23 | 友达光电股份有限公司 | 多重扫描的液晶显示器以及其驱动方法 |
| TWI337735B (en) * | 2007-05-18 | 2011-02-21 | Au Optronics Corp | Liquid crystal display and shift register with individual driving node |
| CN101114525B (zh) | 2007-09-10 | 2010-07-21 | 友达光电股份有限公司 | 移位寄存器阵列 |
| CN100594558C (zh) | 2008-04-08 | 2010-03-17 | 友达光电股份有限公司 | 移位寄存器及其控制方法 |
| CN101285978B (zh) * | 2008-05-29 | 2010-12-29 | 友达光电股份有限公司 | 画素电路、显示面板及其驱动方法 |
-
2008
- 2008-11-04 US US12/291,006 patent/US7872506B2/en active Active
-
2009
- 2009-05-26 TW TW098117515A patent/TWI416486B/zh active
- 2009-06-09 CN CN2009101454903A patent/CN101582232B/zh active Active
- 2009-08-21 JP JP2009191854A patent/JP5346741B2/ja active Active
- 2009-10-21 EP EP09173698.3A patent/EP2182509B1/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006500617A (ja) * | 2002-09-23 | 2006-01-05 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | アクティブマトリクス表示装置 |
| JP2004295126A (ja) * | 2003-03-25 | 2004-10-21 | Samsung Electronics Co Ltd | シフトレジスタ及びこれを有する表示装置 |
| JP2006024350A (ja) * | 2004-06-30 | 2006-01-26 | Samsung Electronics Co Ltd | シフトレジスタ、それを有する表示装置、及び、そのシフトレジスタの駆動方法 |
| JP2006085118A (ja) * | 2004-09-18 | 2006-03-30 | Samsung Electronics Co Ltd | 駆動ユニット及びこれを有する表示装置 |
| JP2007114781A (ja) * | 2005-10-18 | 2007-05-10 | Au Optronics Corp | 制御信号出力装置 |
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR101443126B1 (ko) | 2011-08-22 | 2014-09-22 | 베이징 비오이 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 게이트 드라이버 온 어레이, 시프팅 레지스터 및 디스플레이 스크린 |
| KR20140075962A (ko) * | 2012-12-11 | 2014-06-20 | 엘지디스플레이 주식회사 | 표시장치 및 그 구동방법 |
| KR102023547B1 (ko) | 2012-12-11 | 2019-09-24 | 엘지디스플레이 주식회사 | 표시장치 및 그 구동방법 |
| CN103106881A (zh) * | 2013-01-23 | 2013-05-15 | 京东方科技集团股份有限公司 | 一种栅极驱动电路、阵列基板及显示装置 |
| US9275589B2 (en) | 2013-01-23 | 2016-03-01 | Boe Technology Group Co., Ltd. | Gate drive circuit, array substrate and display apparatus |
| US10799118B2 (en) | 2015-03-27 | 2020-10-13 | Intel Corporation | Motion tracking using electronic devices |
| CN105139816A (zh) * | 2015-09-24 | 2015-12-09 | 深圳市华星光电技术有限公司 | 栅极驱动电路 |
| CN105139816B (zh) * | 2015-09-24 | 2017-12-19 | 深圳市华星光电技术有限公司 | 栅极驱动电路 |
| KR20200003069A (ko) * | 2017-04-27 | 2020-01-08 | 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 스캔 드라이브 회로, 어레이 기판과 디스플레이 패널 |
| KR102405060B1 (ko) * | 2017-04-27 | 2022-06-02 | 우한 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 | 스캔 드라이브 회로, 어레이 기판과 디스플레이 패널 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP2182509A2 (en) | 2010-05-05 |
| CN101582232B (zh) | 2010-12-08 |
| TW201019306A (en) | 2010-05-16 |
| US20100109738A1 (en) | 2010-05-06 |
| CN101582232A (zh) | 2009-11-18 |
| TWI416486B (zh) | 2013-11-21 |
| EP2182509A3 (en) | 2010-08-11 |
| US7872506B2 (en) | 2011-01-18 |
| JP5346741B2 (ja) | 2013-11-20 |
| EP2182509B1 (en) | 2016-12-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5346741B2 (ja) | シフトレジスタ、当該シフトレジスタを有するゲートドライバ、液晶ディスプレイ装置及びゲート駆動信号としてのパルスを発生する方法 | |
| JP4912023B2 (ja) | シフトレジスタ回路 | |
| JP5913141B2 (ja) | 液晶ディスプレイに用いられるゲートドライバ、電子回路及び方法 | |
| JP4912000B2 (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
| JP5064516B2 (ja) | シフトレジスタ、ディスプレイドライバ、および、ディスプレイ | |
| KR101721639B1 (ko) | 주사 구동 장치 및 이를 포함하는 표시 장치 | |
| CN101719382B (zh) | 移位寄存器、显示装置及移位寄存器的驱动方法 | |
| CN104517561B (zh) | 显示设备及其驱动方法 | |
| JP2007317288A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
| JP2008251094A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
| JP2011238337A (ja) | シフトレジスタ | |
| WO2013168603A1 (ja) | 走査信号線駆動回路およびそれを備える表示装置 | |
| CN104050946B (zh) | 多相栅极驱动器及其显示面板 | |
| KR100658284B1 (ko) | 주사 구동회로와 이를 이용한 유기 전계발광 장치 | |
| CN116363991A (zh) | 扫描电路、显示面板和显示驱动方法 | |
| CN113113071A (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 | |
| WO2012169590A1 (ja) | シフトレジスタおよびそれを備えた表示装置 | |
| JP2008140522A (ja) | シフトレジスタ回路およびそれを備える画像表示装置、並びに電圧信号生成回路 | |
| CN109671382A (zh) | 栅极驱动电路以及使用该栅极驱动电路的显示装置 | |
| KR100608975B1 (ko) | 게이트 구동회로 | |
| JP2007242129A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
| CN114283756A (zh) | 电平转换电路、电平转换芯片、显示装置及驱动方法 | |
| KR101232171B1 (ko) | 쉬프트 레지스터 | |
| CN119314418B (zh) | 栅极驱动电路、显示面板 | |
| JP5184673B2 (ja) | シフトレジスタ回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120313 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120327 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120627 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130212 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130510 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130723 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130819 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5346741 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |