[go: up one dir, main page]

JP2010040004A - 情報処理装置、電源供給ユニット制御方法およびプログラム - Google Patents

情報処理装置、電源供給ユニット制御方法およびプログラム Download PDF

Info

Publication number
JP2010040004A
JP2010040004A JP2008205671A JP2008205671A JP2010040004A JP 2010040004 A JP2010040004 A JP 2010040004A JP 2008205671 A JP2008205671 A JP 2008205671A JP 2008205671 A JP2008205671 A JP 2008205671A JP 2010040004 A JP2010040004 A JP 2010040004A
Authority
JP
Japan
Prior art keywords
power supply
boards
information processing
processing apparatus
psus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2008205671A
Other languages
English (en)
Inventor
Takahisa Tsuji
貴久 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Computertechno Ltd
Original Assignee
NEC Computertechno Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Computertechno Ltd filed Critical NEC Computertechno Ltd
Priority to JP2008205671A priority Critical patent/JP2010040004A/ja
Publication of JP2010040004A publication Critical patent/JP2010040004A/ja
Pending legal-status Critical Current

Links

Images

Landscapes

  • Power Sources (AREA)

Abstract

【課題】電源の容量不足を引き起こすことなく電源供給ユニットの数を変更することができる。
【解決手段】構成検出回路10は、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数を検出する。構成検出回路10が検出したプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数に基づいて、PSU制御ファームウェア20は必要なPSU50−1〜50−nの数を算出する。PSU制御回路30は、PSU制御ファームウェア20が算出した必要なPSU50−1〜50−nの数に基づいて、PSU50−1〜50−nの制御を行う。
【選択図】図1

Description

本発明は、電源供給ユニットを複数備える情報処理装置、電源供給ユニット制御方法およびプログラムに関する。
従来、AC/DCコンバータを有する電源供給ユニット(PSU)を複数備える情報処理装置において、電源供給ユニットの効率を上げるために、負荷電流値を検出し、この電流値に基づいて電源供給ユニットの数を変更する技術が知られている(例えば、特許文献1、2参照)。
特開2006−302059号公報 特開平09−204240号公報
しかしながら、負荷電流値に基づいて電源供給ユニットの数を変更すると、負荷電流値の急激な変化により、電源の容量不足を引き起こす問題がある。
本発明は上記の課題を解決するためになされたものであり、電源の容量不足を引き起こすことなく電源供給ユニットの数を変更することができる情報処理装置、電源供給ユニット制御方法およびプログラムを提供することを目的とする。
本発明は、複数の電源供給ユニットと、複数のモジュールとを備える情報処理装置において、前記情報処理装置が備える前記モジュールの数を検出する検出部と、前記検出部が検出した前記モジュールの数に基づいて、必要な前記電源供給ユニットの数を算出する算出部と、前記算出部が算出した必要な前記電源供給ユニットの数に基づいて、前記電源供給ユニットの制御を行う制御部と、を備えたことを特徴とする情報処理装置である。
また、本発明は、前記情報処理装置が備えるモジュールの数と、前記報処理装置が備えるモジュールの数に応じて必要となる前記電源供給ユニットの数とを関連付けて記憶する記憶部を備え、前記算出部は、前記検出部が検出した前記モジュールの数と、前記記憶部が関連付けて記憶する情報とに基づいて、必要な前記電源供給ユニットの数を算出することを特徴とする情報処理装置である。
また、本発明は、複数の電源供給ユニットと、複数のモジュールとを備える情報処理装置の電源供給ユニット制御方法において、前記情報処理装置が備える前記モジュールの数を検出する検出ステップと、前記検出ステップで検出した前記モジュールの数に基づいて、必要な前記電源供給ユニットの数を算出する算出ステップと、前記算出ステップで算出した必要な前記電源供給ユニットの数に基づいて、前記電源供給ユニットの制御を行う制御ステップと、を含むことを特徴とする電源供給ユニット制御方法である。
また、本発明は、複数の電源供給ユニットと、複数のモジュールとを備える情報処理装置の電源供給ユニットの制御をコンピュータに実行させるプログラムにおいて、前記情報処理装置が備える前記モジュールの数を検出する検出ステップと、前記検出ステップで検出した前記モジュールの数に基づいて、必要な前記電源供給ユニットの数を算出する算出ステップと、前記算出ステップで算出した必要な前記電源供給ユニットの数に基づいて、前記電源供給ユニットの制御を行う制御ステップと、をコンピュータに実行させるためのプログラムである。
本発明によれば、電源の容量不足を引き起こすことなく電源供給ユニットの数を変更することができる。
以下、本発明の一実施形態について説明する。初めに、本実施形態における情報処理装置1について説明する。図1は、本実施形態による情報処理装置1の構成を示す構成図である。図1に示す情報処理装置1は、構成検出回路10(検出部)と、PSU(Power Supply Unit、電源供給ユニット)制御ファームウェア20(算出部)と、PSU制御回路30(制御部)と、AC(Alternating Current、交流)電源40と、PSU50−1〜50−n(電源供給部)と、記憶部60と、プロセッサボード70−1〜70−x(モジュール)と、I/O(Input/Output、入出力)ボード80−1〜80−y(モジュール)と、機能ボード90−1〜90−z(モジュール)とを備える。
なお、プロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとを、情報処理装置1に対して、容易に取り付けおよび取り外しを行うことができる。すなわち、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zの数を容易に変更することができる。
構成検出回路10は、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数を検出する。具体的には、プロセッサボード70−1〜70−xは、それぞれプロセッサボード構成情報信号(PB_Config(1)〜PB_Config(x))を構成検出回路10に対して定期的に出力する。また、I/Oボード80−1〜80−yは、それぞれI/Oボード構成情報信号(I/O_Config(1)〜I/O_Config(y))を構成検出回路10に対して定期的に出力する。また、機能ボード90−1〜90−zは、それぞれ機能ボード構成情報信号(BD_Config(1)〜BD_Config(z))を構成検出回路10に対して定期的に出力する。構成検出回路10は、入力されたプロセッサボード構成情報信号と、I/Oボード構成情報信号と、機能ボード構成情報信号とに基づいて、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数を検出する。
PSU制御ファームウェア20は、実際に電力を供給するPSU50−1〜50−nの数を算出し、実際に電源を供給するPSU50−1〜50−nを決定する。実際に電力を供給するPSU50−1〜50−nの数の算出方法については後述する。
また、実際に電源を供給するPSU50−1〜50−nを決定する方法としては、例えば、PSU50−1〜50−nに振られている番号が小さい順に、実際に電源を供給するPSU50−1〜50−nと決定する。例えば、実際に電源を供給するPSU50−1〜50−nの数が3であれば、PSU50−1〜PSU50−3を、実際に電源を供給するPSUと決定する。
PSU制御回路30は、PSU制御ファームウェア20が決定した実際に電力を供給するPSU50−1〜50−nに基づいて、PSU50−1〜50−nの電力供給の制御を行う。具体的には、PSU50−1〜50−nはスイッチ51−1〜51−nを備えており、PSU制御回路30は、このスイッチ51−1〜51−nを制御し、各PSU50−1〜50−nの電源供給を制御する。
例えば、実際に電力を供給するPSU50−1〜50−nが、PSU50−1〜50−3の場合、PSU制御回路30は、スイッチ51−1〜51−3をONに(PSU50−1〜50−3が電源を供給するように)制御し、スイッチ51−4〜51−nをOFFに(PSU50−4〜50−nが電源を供給しないように)制御する。
AC電源40は、交流電流を供給する。PSU50−1〜50−nは、AC電源40から供給されたAC電流をDC(Direct Current、直流)電流に変換する。また、変換したDC電流をプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとに供給する。
記憶部60は、PSU制御ファームウェア20が、実際に電力を供給するPSU50−1〜50−nの数を算出する際に使用する情報(構成情報−PSU管理テーブル)を記憶する。構成情報−PSU管理テーブルは、プロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zの数と、この数に応じたPSU50−1〜50−nの数とが対応付けて記憶されているテーブル(表)である。すなわち、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zの数と、その場合に必要な電源を供給することができる最低限のPSU50−1〜50−nの数とが関連付けられている。
例えば、プロセッサボード70−1〜70−xが2つ(x=2)であり、I/Oボード80−1〜80−yが3つ(y=3)であり、機能ボード90−1〜90−zが5つ(z=5)の場合、PSU50−1〜50−nの数は3つ(n=3)と記憶されている。
なお、この構成情報−PSU管理テーブルは予め記憶部60に定められている。例えば、情報装置1の開発時に、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zの数とを変更し、各場合における情報処理装置1が必要な電力を測定し、測定した結果に基づいて最低限必要なPSU50−1〜50−nの数を決定し、構成情報−PSU管理テーブルの値を定める。
このとき、PSU50−1〜50−nのAC/DC変換効率が良くなる様に、実際に電源を供給するPSU50−1〜50−nの数を決定する。図2は、PSU50−1〜50−nが出力するDC出力と、各出力時のAC/DC変換効率の関係を示した図である。図示する例では、DC出力が小さいほど効率が悪い。また、DC出力が定格出力に近づくにつれ効率が良くなる。また、DC出力が定格出力を超えた場合、徐々に効率が悪くなる。本実施形態では、PSU50−1〜50−nの出力が、領域200に対応する出力となるように、実際に電源を供給するPSU50−1〜50−nの数を決定する、すなわち、構成情報−PSU管理テーブルが定められている。
以下、図1の説明に戻る。プロセッサボード70−1〜70−xは、CPU(Central Processing Unit、中央演算処理装置)が備えられた基板(ボード)であり、情報処理1における処理を実行する。I/Oボード80−1〜80−yは、入出力インタフェースが備えられた基板であり、他の機器との接続を行う。機能ボード90−1〜90−zは、プロセッサボード70−1〜70−xおよびI/Oボード80−1〜80−y以外の機能を実現する基板である。
次に、PSU制御ファームウェア20が、実際に電力を供給するPSU50−1〜50−nの数を算出する方法について説明する。本実施形態では、構成検出回路10が検出した、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数と、記憶部60が記憶する、構成情報−PSU管理テーブルとに基づいて、PSU制御ファームウェア20は、実際に電力を供給するPSU50−1〜50−nの数を算出する。
具体的には、PSU制御ファームウェア20は、構成検出回路10が検出した、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数とを取得する。続いて、PSU制御ファームウェア20は、記憶部60が記憶する、構成情報−PSU管理テーブルを参照し、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数に対応するPSU50−1〜50−nの数を取得する。これにより、PSU制御ファームウェア20は、実際に必要かつ最小限なPSU50−1〜50−nの数を算出することができる。
次に、情報処理装置1において、実際に電源を供給するPSU50−1〜50−nの制御手順について、図3に示すフローチャートを参照して説明する。
(ステップS101)構成検出回路10は、プロセッサボード70−1〜70−xが出力するプロセッサボード構成情報信号(PB_Config(0)〜PB_Config(x))を受け取る。また、構成検出回路10は、I/Oボード80−1〜80−yが出力するI/Oボード構成情報信号(I/O_Config(0)〜I/O_Config(y))を受け取る。また、構成検出回路10は、機能ボード90−1〜90−zが出力する機能ボード構成情報信号(BD_Config(0)〜BD_Config(z))を受け取る。その後、ステップS102に進む。
(ステップS102)構成検出回路10は、ステップS101で受け取った各信号に基づいて、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数を検出する。その後、ステップS103に進む。
(ステップS103)PSU制御ファームウェア20は、構成検出回路10がステップS102で検出した、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数と、記憶部60が記憶する構成情報−PSU管理テーブルとに基づいて、実際に必要かつ最小限なPSU50−1〜50−nの数を算出する。続いて、PSU制御ファームウェア20は、算出した数に基づいて、実際に電源を供給するPSU50−1〜50−nを決定する、その後、ステップS104に進む。
(ステップS104)
PSU制御回路30は、PSU制御ファームウェア20がステップS103で決定した実際に電源を供給するPSU50−1〜50−nに基づいて、実際に電源を供給するPSU50−1〜50−nが備えるスイッチ51−1〜51−nをONに(PSU50−1〜50−nが電源を供給するように)制御する。また、実際に電源を供給するPSU50−1〜50−n以外のPSU50−1〜50−nが備えるスイッチ51−1〜51−nをOFFに(PSU50−1〜50−nが電源を供給しないように)制御する。その後、処理を終了する。
上述したとおり、本実施形態によれば、情報処理装置1が備えるプロセッサボード70−1〜70−xと、I/Oボード80−1〜80−yと、機能ボード90−1〜90−zとの数とを取得し、この数と、構成情報−PSU管理テーブルとに基づいて、必要かつ最小限なPSU50−1〜50−nの数を算出し、算出した数に基づいて実際に電源を供給するPSU50−1〜50−nを決定し、PSU50−1〜50−nの電源供給を制御する。これにより、電源の容量不足を引き起こすことなく実際に電源を供給するPSU(電源供給ユニット)の数を変更することができる。
また、構成情報−PSU管理テーブルには、PSU50−1〜50−nのAC/DC変換効率が良くなる様にPSU50−1〜50−nの数が定められているため、PSU50−1〜50−n全体での消費電力を抑えることができる。
また、PSU50−1〜50−nの電力供給の変更を人手で行うと、保守性の悪化やミスによる電源の容量不足などの問題を起こす可能性があるが、本実施形態では自動的にPSU50−1〜50−nの電力供給の変更を行うため、上記の問題を解決することができる。
なお、上述した実施形態における情報処理装置1の構成検出回路10の機能全体あるいはその一部、PSU制御ファームウェア20の機能全体あるいはその一部、およびPSU制御回路30の機能全体あるいはその一部は、これらの機能実現するためのプログラムをコンピュータ読み取り可能な記録媒体に記録して、この記録媒体に記録されたプログラムをコンピュータシステムに読み込ませ、実行することによって実現しても良い。なお、ここでいう「コンピュータシステム」とは、OSや周辺機器等のハードウェアを含むものとする。
また、「コンピュータ読み取り可能な記録媒体」とは、フレキシブルディスク、光磁気ディスク、ROM、CD−ROM等の可搬媒体、コンピュータシステムに内蔵されるハードディスク等の記憶装置のことをいう。さらに「コンピュータ読み取り可能な記録媒体」とは、インターネット等のネットワークや電話回線等の通信回線を介してプログラムを送信する場合の通信線のように、短時刻の間、動的にプログラムを保持するもの、その場合のサーバやクライアントとなるコンピュータシステム内部の揮発性メモリのように、一定時刻プログラムを保持しているものも含んでも良い。また上記プログラムは、前述した機能の一部を実現するためのものであっても良く、さらに前述した機能をコンピュータシステムにすでに記録されているプログラムとの組み合わせで実現できるものであっても良い。
以上、この発明の実施形態について図面を参照して詳述してきたが、具体的な構成はこの実施形態に限られるものではなく、この発明の要旨を逸脱しない範囲の設計等も含まれる。
本発明の一実施形態における情報処理装置の構成を示す構成図である。 本実施形態におけるPSUが出力するDC出力と、各出力時のAC/DC変換効率の関係を示した図である。 本実施形態におけるPSUの制御手順について示したフローチャートである。
符号の説明
1・・・情報処理装置、10・・・構成検出回路、20・・・PSU制御ファームウェア、30・・・PSU制御回路、40・・・AC電源、50−1〜50−n・・・PSU、51−1〜51−n・・・スイッチ、60・・・記憶部、70−1〜70−x・・・プロセッサボード、80−1〜80−y・・・I/Oボード、90−1〜90−z・・・機能ボード

Claims (4)

  1. 複数の電源供給ユニットと、複数のモジュールとを備える情報処理装置において、
    前記情報処理装置が備える前記モジュールの数を検出する検出部と、
    前記検出部が検出した前記モジュールの数に基づいて、必要な前記電源供給ユニットの数を算出する算出部と、
    前記算出部が算出した必要な前記電源供給ユニットの数に基づいて、前記電源供給ユニットの制御を行う制御部と、
    を備えたことを特徴とする情報処理装置。
  2. 前記情報処理装置が備えるモジュールの数と、前記報処理装置が備えるモジュールの数に応じて必要となる前記電源供給ユニットの数とを関連付けて記憶する記憶部
    を備え、
    前記算出部は、前記検出部が検出した前記モジュールの数と、前記記憶部が関連付けて記憶する情報とに基づいて、必要な前記電源供給ユニットの数を算出する
    ことを特徴とする請求項1に記載の情報処理装置。
  3. 複数の電源供給ユニットと、複数のモジュールとを備える情報処理装置の電源供給ユニット制御方法において、
    前記情報処理装置が備える前記モジュールの数を検出する検出ステップと、
    前記検出ステップで検出した前記モジュールの数に基づいて、必要な前記電源供給ユニットの数を算出する算出ステップと、
    前記算出ステップで算出した必要な前記電源供給ユニットの数に基づいて、前記電源供給ユニットの制御を行う制御ステップと、
    を含むことを特徴とする電源供給ユニット制御方法。
  4. 複数の電源供給ユニットと、複数のモジュールとを備える情報処理装置の電源供給ユニットの制御をコンピュータに実行させるプログラムにおいて、
    前記情報処理装置が備える前記モジュールの数を検出する検出ステップと、
    前記検出ステップで検出した前記モジュールの数に基づいて、必要な前記電源供給ユニットの数を算出する算出ステップと、
    前記算出ステップで算出した必要な前記電源供給ユニットの数に基づいて、前記電源供給ユニットの制御を行う制御ステップと、
    をコンピュータに実行させるためのプログラム。
JP2008205671A 2008-08-08 2008-08-08 情報処理装置、電源供給ユニット制御方法およびプログラム Pending JP2010040004A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2008205671A JP2010040004A (ja) 2008-08-08 2008-08-08 情報処理装置、電源供給ユニット制御方法およびプログラム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008205671A JP2010040004A (ja) 2008-08-08 2008-08-08 情報処理装置、電源供給ユニット制御方法およびプログラム

Publications (1)

Publication Number Publication Date
JP2010040004A true JP2010040004A (ja) 2010-02-18

Family

ID=42012438

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2008205671A Pending JP2010040004A (ja) 2008-08-08 2008-08-08 情報処理装置、電源供給ユニット制御方法およびプログラム

Country Status (1)

Country Link
JP (1) JP2010040004A (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014118899A1 (ja) * 2013-01-29 2014-08-07 富士通株式会社 制御装置、および制御方法
WO2017212673A1 (ja) * 2016-06-07 2017-12-14 富士電機株式会社 電源中継ユニット
JP2020036402A (ja) * 2018-08-28 2020-03-05 富士通株式会社 電源制御装置および情報処理装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09204240A (ja) * 1996-01-24 1997-08-05 Fujitsu Ltd 電力供給装置
JP2004038289A (ja) * 2002-06-28 2004-02-05 Toshiba Corp 情報処理装置および同装置における電源制御方法
JP2006302059A (ja) * 2005-04-22 2006-11-02 Hitachi Ltd 複合型計算機装置およびその管理方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH09204240A (ja) * 1996-01-24 1997-08-05 Fujitsu Ltd 電力供給装置
JP2004038289A (ja) * 2002-06-28 2004-02-05 Toshiba Corp 情報処理装置および同装置における電源制御方法
JP2006302059A (ja) * 2005-04-22 2006-11-02 Hitachi Ltd 複合型計算機装置およびその管理方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2014118899A1 (ja) * 2013-01-29 2014-08-07 富士通株式会社 制御装置、および制御方法
JPWO2014118899A1 (ja) * 2013-01-29 2017-01-26 富士通株式会社 制御装置、および制御方法
WO2017212673A1 (ja) * 2016-06-07 2017-12-14 富士電機株式会社 電源中継ユニット
JPWO2017212673A1 (ja) * 2016-06-07 2018-10-11 富士電機株式会社 電源中継ユニット
JP2020036402A (ja) * 2018-08-28 2020-03-05 富士通株式会社 電源制御装置および情報処理装置
JP7077868B2 (ja) 2018-08-28 2022-05-31 富士通株式会社 電源制御装置および情報処理装置

Similar Documents

Publication Publication Date Title
US8205103B2 (en) Power-source control system and method to supply and control power to an information processing apparatus
JP5256340B2 (ja) 計算機及び計算機の電力管理システム
US9483094B2 (en) Backup power management for computing systems
US9735571B2 (en) N+1 power supply system upgrade using dual output power supplies
US20140136866A1 (en) Rack and power control method thereof
KR20100038956A (ko) 휴대용 단말기의 배터리 게이징 방법 및 장치
TW202001494A (zh) 冗餘式電源供應裝置的控制方法
US20140089696A1 (en) Method for controlling power mode switching
EP3314871B1 (en) Group management of devices
JP2010040004A (ja) 情報処理装置、電源供給ユニット制御方法およびプログラム
JP5664004B2 (ja) 情報処理システム、情報処理装置、シャットダウンタイミング決定方法およびプログラム
US20140139024A1 (en) Method and electronic device for controlling driving condition based on operating state
JP2006127507A (ja) 電源管理装置及び方法
JP2011045176A (ja) 無停電電源装置、アプリケーションプログラム、コンピュータシステム、バックアップ処理方法およびプログラム
KR20240014965A (ko) 고조파 제어 방법, 디바이스 및 기록매체
JP7206731B2 (ja) 導出装置、導出方法及び導出プログラム
JP2012064116A (ja) 情報処理装置及び電力供給制御方法
JP2010206913A (ja) 電源変換装置
JP2007143236A (ja) 電源装置
CN108390798A (zh) 服务器双网口工作的控制方法、装置、设备及存储介质
JP2011222071A (ja) ハイブリッド周辺機器システム
JP2012108815A (ja) 情報処理システム、電力制御方法、電源装置、及び、電力制御プログラム
CN107066064B (zh) 电源装置、用于电源装置的电源控制方法以及记录介质
JPWO2015004786A1 (ja) 情報処理装置、情報処理方法及びプログラム
CN110687994A (zh) 冗余式电源供应装置的控制方法

Legal Events

Date Code Title Description
RD04 Notification of resignation of power of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7424

Effective date: 20100618

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20110715

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20120705

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20120710

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20121120