JP2009260070A - 半導体装置及びその製造方法 - Google Patents
半導体装置及びその製造方法 Download PDFInfo
- Publication number
- JP2009260070A JP2009260070A JP2008108048A JP2008108048A JP2009260070A JP 2009260070 A JP2009260070 A JP 2009260070A JP 2008108048 A JP2008108048 A JP 2008108048A JP 2008108048 A JP2008108048 A JP 2008108048A JP 2009260070 A JP2009260070 A JP 2009260070A
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- charge
- charge storage
- concentration portion
- oxygen concentration
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/681—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
- H10D64/685—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Abstract
【解決手段】半導体基板11上に形成されたトンネル絶縁膜21と、トンネル絶縁膜上に形成され、少なくとも2つの互いに離隔された低酸素濃度部分22aと、隣接する低酸素濃度部分間に位置し且つ低酸素濃度部分よりも高い酸素濃度を有する高酸素濃度部分22bとを含んだ電荷蓄積絶縁膜22と、電荷蓄積絶縁膜上に形成された電荷ブロック絶縁膜23と、電荷ブロック絶縁膜上であって且つ低酸素濃度部分の上方に形成された制御ゲート電極24とを備える。
【選択図】図1
Description
図1は、本発明の第1の実施形態に係る半導体装置の構成を模式的に示した断面図である。図1(a)はチャネル長方向(ビット線方向)に沿った断面図であり、図1(b)はチャネル幅方向(ワード線方向)に沿った断面図である。
次に、本発明の第2の実施形態について説明する。なお、基本的な構成及び基本的な製造方法は第1の実施形態と同様である。また、第1の実施形態で説明した各種の変更についても、本実施形態に対して同様に適用可能である。したがって、第1の実施形態で説明した事項及び第1の実施形態から容易に類推できる事項についての説明は省略する。
次に、本発明の第3の実施形態について説明する。なお、基本的な構成及び基本的な製造方法は第1の実施形態と同様である。また、第1の実施形態で説明した各種の変更についても、本実施形態に対して同様に適用可能である。したがって、第1の実施形態で説明した事項及び第1の実施形態から容易に類推できる事項についての説明は省略する。
次に、本発明の第4の実施形態について説明する。なお、基本的な構成及び基本的な製造方法は第1の実施形態と同様である。また、第1の実施形態で説明した各種の変更についても、本実施形態に対して同様に適用可能である。したがって、第1の実施形態で説明した事項及び第1の実施形態から容易に類推できる事項についての説明は省略する。
次に、本発明の第5の実施形態について説明する。なお、基本的な構成及び基本的な製造方法は主として第4の実施形態と同様である。また、第1及び第2の実施形態等で説明した基本的な事項についても本実施形態に対して適用可能である。さらに、第1の実施形態で説明した各種の変更についても、本実施形態に対して同様に適用可能である。したがって、上述した各実施形態で説明した事項及び上述した各実施形態から容易に類推できる事項についての説明は省略する。
14…ソース領域 15…ドレイン領域 16…チャネル領域
21…トンネル絶縁膜 22…電荷蓄積絶縁膜
22a…低酸素濃度部分 22b…高酸素濃度部分
22c…低フッ素濃度部分 22d…高フッ素濃度部分
22e…低酸素濃度部分 22f…高酸素濃度部分
23…電荷ブロック絶縁膜 23a…窪み
24…制御ゲート電極
24a…下層制御ゲート電極膜 24b…上層制御ゲート電極膜
25…マスク膜 26…層間絶縁膜
31…マスク膜
41…SOI基板 42…シリコン基板
43…絶縁層 44…シリコン層
211…下層シリコン酸化膜 212…中間シリコン窒化膜
212a…低酸素濃度部分 212b…高酸素濃度部分
212c…低フッ素濃度部分 212d…高フッ素濃度部分
213…上層シリコン酸化膜
Claims (7)
- 半導体基板上に形成されたトンネル絶縁膜と、
前記トンネル絶縁膜上に形成され、少なくとも2つの互いに離隔された低酸素濃度部分と、隣接する前記低酸素濃度部分間に位置し且つ前記低酸素濃度部分よりも高い酸素濃度を有する高酸素濃度部分とを含んだ電荷蓄積絶縁膜と、
前記電荷蓄積絶縁膜上に形成された電荷ブロック絶縁膜と、
前記電荷ブロック絶縁膜上であって且つ前記低酸素濃度部分の上方に形成された制御ゲート電極と、
を備えたことを特徴とする半導体装置。 - 半導体基板上に形成されたトンネル絶縁膜と、
前記トンネル絶縁膜上に形成され、少なくとも2つの互いに離隔された低フッ素濃度部分と、隣接する前記低フッ素濃度部分間に位置し且つ前記低フッ素濃度部分よりも高いフッ素濃度を有する高フッ素濃度部分とを含んだ電荷蓄積絶縁膜と、
前記電荷蓄積絶縁膜上に形成された電荷ブロック絶縁膜と、
前記電荷ブロック絶縁膜上であって且つ前記低フッ素濃度部分の上方に形成された制御ゲート電極と、
を備えたことを特徴とする半導体装置。 - 半導体基板上に形成され、下層絶縁膜と、上層絶縁膜と、前記下層絶縁膜と前記上層絶縁膜との間の中間絶縁膜とを含み、前記中間絶縁膜が、少なくとも2つの互いに離隔された低酸素濃度部分と、隣接する前記低酸素濃度部分間に位置し且つ前記低酸素濃度部分よりも高い酸素濃度を有する高酸素濃度部分とを含んでいるトンネル絶縁膜と、
前記トンネル絶縁膜上に形成された電荷蓄積絶縁膜と、
前記電荷蓄積絶縁膜上に形成された電荷ブロック絶縁膜と、
前記電荷ブロック絶縁膜上であって且つ前記低酸素濃度部分の上方に形成された制御ゲート電極と、
を備えたことを特徴とする半導体装置。 - 半導体基板上に形成され、下層絶縁膜と、上層絶縁膜と、前記下層絶縁膜と前記上層絶縁膜との間の中間絶縁膜とを含み、前記中間絶縁膜が、少なくとも2つの互いに離隔された低フッ素濃度部分と、隣接する前記低フッ素濃度部分間に位置し且つ前記低フッ素濃度部分よりも高いフッ素濃度を有する高フッ素濃度部分とを含んでいるトンネル絶縁膜と、
前記トンネル絶縁膜上に形成された電荷蓄積絶縁膜と、
前記電荷蓄積絶縁膜上に形成された電荷ブロック絶縁膜と、
前記電荷ブロック絶縁膜上であって且つ前記低フッ素濃度部分の上方に形成された制御ゲート電極と、
を備えたことを特徴とする半導体装置。 - 半導体基板上にトンネル絶縁膜を形成する工程と、
前記トンネル絶縁膜上に電荷蓄積絶縁膜を形成する工程と、
前記電荷蓄積絶縁膜上に電荷ブロック絶縁膜を形成する工程と、
前記電荷ブロック絶縁膜上に少なくとも2つの互いに離隔された制御ゲート電極を形成する工程と、
隣接する前記制御ゲート電極間の領域から前記電荷ブロック絶縁膜を通して前記電荷蓄積絶縁膜に酸素ラジカル又はフッ素ラジカルを導入する工程と、
を備えたことを特徴とする半導体装置の製造方法。 - 半導体基板上にトンネル絶縁膜を形成する工程と、
前記トンネル絶縁膜上に電荷蓄積絶縁膜を形成する工程と、
前記電荷蓄積絶縁膜上に電荷ブロック絶縁膜を形成する工程と、
前記電荷ブロック絶縁膜上に少なくとも2つの互いに離隔された制御ゲート電極を形成する工程と、
隣接する前記制御ゲート電極間の領域から前記電荷ブロック絶縁膜を通して前記電荷蓄積絶縁膜に酸化剤を導入する工程と、
を備え、
前記電荷蓄積絶縁膜に酸化剤を導入する前に、前記電荷蓄積絶縁膜の少なくとも前記酸化剤が導入される部分にはボロンが含有されている
ことを特徴とする半導体装置の製造方法。 - 半導体基板上に、下層絶縁膜と、上層絶縁膜と、前記下層絶縁膜と前記上層絶縁膜との間の中間絶縁膜とを含んだトンネル絶縁膜を形成する工程と、
前記トンネル絶縁膜上に電荷蓄積絶縁膜を形成する工程と、
前記電荷蓄積絶縁膜上に電荷ブロック絶縁膜を形成する工程と、
前記電荷ブロック絶縁膜上に少なくとも2つの互いに離隔された制御ゲート電極を形成する工程と、
隣接する前記制御ゲート電極間の領域から前記中間絶縁膜に酸素ラジカル又はフッ素ラジカルを導入する工程と、
を備えたことを特徴とする半導体装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008108048A JP5238332B2 (ja) | 2008-04-17 | 2008-04-17 | 半導体装置の製造方法 |
| US12/425,077 US8278696B2 (en) | 2008-04-17 | 2009-04-16 | Semiconductor device and method of manufacturing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2008108048A JP5238332B2 (ja) | 2008-04-17 | 2008-04-17 | 半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2009260070A true JP2009260070A (ja) | 2009-11-05 |
| JP5238332B2 JP5238332B2 (ja) | 2013-07-17 |
Family
ID=41200389
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2008108048A Expired - Fee Related JP5238332B2 (ja) | 2008-04-17 | 2008-04-17 | 半導体装置の製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8278696B2 (ja) |
| JP (1) | JP5238332B2 (ja) |
Cited By (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2011014638A (ja) * | 2009-06-30 | 2011-01-20 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JP2012004249A (ja) * | 2010-06-15 | 2012-01-05 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
| JP2014504027A (ja) * | 2011-01-14 | 2014-02-13 | サイプレス セミコンダクター コーポレイション | 多層酸窒化物層を有する酸化物−窒化物−酸化物積層体 |
| US20150187960A1 (en) | 2007-05-25 | 2015-07-02 | Cypress Semiconductor Corporation | Radical Oxidation Process For Fabricating A Nonvolatile Charge Trap Memory Device |
| US9349824B2 (en) | 2007-05-25 | 2016-05-24 | Cypress Semiconductor Corporation | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US9449831B2 (en) | 2007-05-25 | 2016-09-20 | Cypress Semiconductor Corporation | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US9929240B2 (en) | 2007-05-25 | 2018-03-27 | Cypress Semiconductor Corporation | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| JP2019054032A (ja) * | 2017-09-13 | 2019-04-04 | 東京エレクトロン株式会社 | シリコン酸化膜を形成する方法および装置 |
| JP2020504458A (ja) * | 2017-01-18 | 2020-02-06 | マイクロン テクノロジー,インク. | メモリセル、集積構造およびメモリアレイ |
| US10903068B2 (en) | 2007-05-25 | 2021-01-26 | Longitude Flash Memory Solutions Ltd. | Oxide-nitride-oxide stack having multiple oxynitride layers |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8198671B2 (en) * | 2009-04-22 | 2012-06-12 | Applied Materials, Inc. | Modification of charge trap silicon nitride with oxygen plasma |
| JP2011146631A (ja) * | 2010-01-18 | 2011-07-28 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| US8441063B2 (en) * | 2010-12-30 | 2013-05-14 | Spansion Llc | Memory with extended charge trapping layer |
| KR102612577B1 (ko) * | 2018-08-13 | 2023-12-08 | 엘지디스플레이 주식회사 | 박막 트랜지스터 기판, 쉬프트 레지스터 및 표시장치 |
| JP2023001408A (ja) * | 2021-06-17 | 2023-01-06 | キオクシア株式会社 | 半導体記憶装置 |
| JP2023077851A (ja) | 2021-11-25 | 2023-06-06 | キオクシア株式会社 | 半導体装置およびその製造方法 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001338997A (ja) * | 2000-03-22 | 2001-12-07 | Matsushita Electric Ind Co Ltd | 不揮発性半導体記憶装置及びその製造方法 |
| JP2002190535A (ja) * | 2000-12-21 | 2002-07-05 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| JP2005045012A (ja) * | 2003-07-22 | 2005-02-17 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法 |
| JP2005093530A (ja) * | 2003-09-12 | 2005-04-07 | Semiconductor Leading Edge Technologies Inc | 半導体装置の製造方法 |
| WO2007086304A1 (ja) * | 2006-01-25 | 2007-08-02 | Nec Corporation | 半導体装置および半導体装置の製造方法 |
| JP2007294845A (ja) * | 2006-03-31 | 2007-11-08 | Toshiba Corp | 半導体装置およびその製造方法 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW367612B (en) * | 1996-12-26 | 1999-08-21 | Hitachi Ltd | Semiconductor device having nonvolatile memory and method of manufacture thereof |
| EP1120836A1 (en) * | 2000-01-28 | 2001-08-01 | STMicroelectronics S.r.l. | Memory cell structure integrated on semiconductor |
| JP4151229B2 (ja) * | 2000-10-26 | 2008-09-17 | ソニー株式会社 | 不揮発性半導体記憶装置およびその製造方法 |
| KR20030079785A (ko) * | 2002-04-03 | 2003-10-10 | 가부시키가이샤 히다치 고쿠사이 덴키 | 반도체 장치의 제조 방법 및 반도체 제조 장치 |
| JP2004158810A (ja) | 2002-09-10 | 2004-06-03 | Fujitsu Ltd | 不揮発性半導体メモリ |
| JP2006005313A (ja) * | 2004-06-21 | 2006-01-05 | Toshiba Corp | 半導体装置及びその製造方法 |
| US20060113586A1 (en) * | 2004-11-29 | 2006-06-01 | Macronix International Co., Ltd. | Charge trapping dielectric structure for non-volatile memory |
| JP4907173B2 (ja) | 2006-01-05 | 2012-03-28 | マクロニクス インターナショナル カンパニー リミテッド | 不揮発性メモリセル、これを有するメモリアレイ、並びに、セル及びアレイの操作方法 |
| JP4746468B2 (ja) * | 2006-04-14 | 2011-08-10 | 株式会社東芝 | 半導体装置 |
| JP2008047729A (ja) * | 2006-08-17 | 2008-02-28 | Toshiba Corp | 半導体記憶装置 |
| JP4282702B2 (ja) * | 2006-09-22 | 2009-06-24 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| KR101033221B1 (ko) * | 2006-12-29 | 2011-05-06 | 주식회사 하이닉스반도체 | 전하트랩층을 갖는 불휘발성 메모리소자 및 그 제조방법 |
| KR100894098B1 (ko) * | 2007-05-03 | 2009-04-20 | 주식회사 하이닉스반도체 | 빠른 소거속도 및 향상된 리텐션 특성을 갖는 불휘발성메모리소자 및 그 제조방법 |
| US8614124B2 (en) * | 2007-05-25 | 2013-12-24 | Cypress Semiconductor Corporation | SONOS ONO stack scaling |
| JP5230274B2 (ja) * | 2008-06-02 | 2013-07-10 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JP5443873B2 (ja) * | 2008-07-28 | 2014-03-19 | 株式会社東芝 | 半導体装置及びその製造方法 |
| US8198671B2 (en) * | 2009-04-22 | 2012-06-12 | Applied Materials, Inc. | Modification of charge trap silicon nitride with oxygen plasma |
-
2008
- 2008-04-17 JP JP2008108048A patent/JP5238332B2/ja not_active Expired - Fee Related
-
2009
- 2009-04-16 US US12/425,077 patent/US8278696B2/en active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2001338997A (ja) * | 2000-03-22 | 2001-12-07 | Matsushita Electric Ind Co Ltd | 不揮発性半導体記憶装置及びその製造方法 |
| JP2002190535A (ja) * | 2000-12-21 | 2002-07-05 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| JP2005045012A (ja) * | 2003-07-22 | 2005-02-17 | Matsushita Electric Ind Co Ltd | 半導体装置の製造方法 |
| JP2005093530A (ja) * | 2003-09-12 | 2005-04-07 | Semiconductor Leading Edge Technologies Inc | 半導体装置の製造方法 |
| WO2007086304A1 (ja) * | 2006-01-25 | 2007-08-02 | Nec Corporation | 半導体装置および半導体装置の製造方法 |
| JP2007294845A (ja) * | 2006-03-31 | 2007-11-08 | Toshiba Corp | 半導体装置およびその製造方法 |
Cited By (25)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11056565B2 (en) | 2007-05-25 | 2021-07-06 | Longitude Flash Memory Solutions Ltd. | Flash memory device and method |
| US11721733B2 (en) | 2007-05-25 | 2023-08-08 | Longitude Flash Memory Solutions Ltd. | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| US12266521B2 (en) | 2007-05-25 | 2025-04-01 | Longitude Flash Memory Solutions Ltd. | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US20150187960A1 (en) | 2007-05-25 | 2015-07-02 | Cypress Semiconductor Corporation | Radical Oxidation Process For Fabricating A Nonvolatile Charge Trap Memory Device |
| US9349824B2 (en) | 2007-05-25 | 2016-05-24 | Cypress Semiconductor Corporation | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US9449831B2 (en) | 2007-05-25 | 2016-09-20 | Cypress Semiconductor Corporation | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US12009401B2 (en) | 2007-05-25 | 2024-06-11 | Longitude Flash Memory Solutions Ltd. | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| US9929240B2 (en) | 2007-05-25 | 2018-03-27 | Cypress Semiconductor Corporation | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| US11784243B2 (en) | 2007-05-25 | 2023-10-10 | Longitude Flash Memory Solutions Ltd | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US10304968B2 (en) | 2007-05-25 | 2019-05-28 | Cypress Semiconductor Corporation | Radical oxidation process for fabricating a nonvolatile charge trap memory device |
| US10312336B2 (en) | 2007-05-25 | 2019-06-04 | Cypress Semiconductor Corporation | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| US10374067B2 (en) | 2007-05-25 | 2019-08-06 | Longitude Flash Memory Solutions Ltd. | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US11456365B2 (en) | 2007-05-25 | 2022-09-27 | Longitude Flash Memory Solutions Ltd. | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| US10593812B2 (en) | 2007-05-25 | 2020-03-17 | Longitude Flash Memory Solutions Ltd. | Radical oxidation process for fabricating a nonvolatile charge trap memory device |
| US10446656B2 (en) | 2007-05-25 | 2019-10-15 | Longitude Flash Memory Solutions Ltd. | Memory transistor with multiple charge storing layers and a high work function gate electrode |
| US10896973B2 (en) | 2007-05-25 | 2021-01-19 | Longitude Flash Memory Solutions Ltd. | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US10903068B2 (en) | 2007-05-25 | 2021-01-26 | Longitude Flash Memory Solutions Ltd. | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US10903342B2 (en) | 2007-05-25 | 2021-01-26 | Longitude Flash Memory Solutions Ltd. | Oxide-nitride-oxide stack having multiple oxynitride layers |
| US11222965B2 (en) | 2007-05-25 | 2022-01-11 | Longitude Flash Memory Solutions Ltd | Oxide-nitride-oxide stack having multiple oxynitride layers |
| JP2011014638A (ja) * | 2009-06-30 | 2011-01-20 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
| JP2012004249A (ja) * | 2010-06-15 | 2012-01-05 | Toshiba Corp | 半導体記憶装置及びその製造方法 |
| JP2016197732A (ja) * | 2011-01-14 | 2016-11-24 | サイプレス セミコンダクター コーポレイション | 多層酸窒化物層を有する酸化物−窒化物−酸化物積層体 |
| JP2014504027A (ja) * | 2011-01-14 | 2014-02-13 | サイプレス セミコンダクター コーポレイション | 多層酸窒化物層を有する酸化物−窒化物−酸化物積層体 |
| JP2020504458A (ja) * | 2017-01-18 | 2020-02-06 | マイクロン テクノロジー,インク. | メモリセル、集積構造およびメモリアレイ |
| JP2019054032A (ja) * | 2017-09-13 | 2019-04-04 | 東京エレクトロン株式会社 | シリコン酸化膜を形成する方法および装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5238332B2 (ja) | 2013-07-17 |
| US20090261400A1 (en) | 2009-10-22 |
| US8278696B2 (en) | 2012-10-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5238332B2 (ja) | 半導体装置の製造方法 | |
| JP4734019B2 (ja) | 半導体記憶装置及びその製造方法 | |
| JP5032145B2 (ja) | 半導体装置 | |
| US7728379B2 (en) | Semiconductor device and method of manufacturing same | |
| KR100824478B1 (ko) | 반도체 장치의 제조 방법 | |
| JP2009212218A (ja) | 半導体記憶装置及びその製造方法 | |
| JP2010021204A (ja) | 半導体装置及びその製造方法 | |
| JP2006203120A (ja) | 半導体装置の製造方法 | |
| JP4855958B2 (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
| KR100719366B1 (ko) | 트렌치 소자분리막을 갖는 반도체 소자의 형성 방법 | |
| JP4746468B2 (ja) | 半導体装置 | |
| KR20090036850A (ko) | 플래시 메모리 소자 및 그 제조 방법 | |
| US8497184B2 (en) | Method for manufacturing semiconductor device | |
| JP5313547B2 (ja) | 半導体装置の製造方法 | |
| JP2008244108A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP4834517B2 (ja) | 半導体装置 | |
| KR100809338B1 (ko) | 반도체 소자 및 이의 제조 방법 | |
| KR100670925B1 (ko) | 반도체 장치 및 이의 제조 방법 | |
| US7972927B2 (en) | Method of manufacturing a nonvolatile semiconductor memory device | |
| JP2010027967A (ja) | 不揮発性半導体記憶装置の製造方法 | |
| KR100829612B1 (ko) | 박막 형성 방법 및 전하 트랩형 비휘발성 메모리 장치의제조 방법. | |
| KR100933812B1 (ko) | 반도체 소자의 제조방법 | |
| JP2009253195A (ja) | 半導体装置の製造方法、及び半導体装置 | |
| JP2004260203A (ja) | 半導体装置の製造方法 | |
| JP2011166179A (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100803 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121016 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121018 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121128 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121218 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130213 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130305 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130401 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160405 Year of fee payment: 3 |
|
| LAPS | Cancellation because of no payment of annual fees |