JP2009098431A - 表示装置と電子機器 - Google Patents
表示装置と電子機器 Download PDFInfo
- Publication number
- JP2009098431A JP2009098431A JP2007270118A JP2007270118A JP2009098431A JP 2009098431 A JP2009098431 A JP 2009098431A JP 2007270118 A JP2007270118 A JP 2007270118A JP 2007270118 A JP2007270118 A JP 2007270118A JP 2009098431 A JP2009098431 A JP 2009098431A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- line
- signal
- drive transistor
- potential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
【課題】信号書込み期間と移動度補正期間を分割可能な制御方式の表示装置を提供する。
【解決手段】サンプリングトランジスタTr1は、信号線SLが信号電位Vsigで給電線VLがフローティング状態の時走査線WSに供給された制御信号に応じてオンし、信号線SLから信号電位Vsigをサンプリングして保持容量Csに書き込む。ドライブトランジスタTrdは、サンプリングトランジスタTr1が引き続きオン状態で給電線VLがフローティング状態から電源供給状態に切り換った後、サンプリングトランジスタTr1がオフするまでの間に、ドライブトランジスタTrdを流れる電流を保持容量Csに負帰還して、ドライブトランジスタTrdの移動度のバラツキを補正する。発光素子ELは、サンプリングトランジスタTr1がオフした後、ドライブトランジスタTrdから供給される電流に応じて発光する。
【選択図】図6
【解決手段】サンプリングトランジスタTr1は、信号線SLが信号電位Vsigで給電線VLがフローティング状態の時走査線WSに供給された制御信号に応じてオンし、信号線SLから信号電位Vsigをサンプリングして保持容量Csに書き込む。ドライブトランジスタTrdは、サンプリングトランジスタTr1が引き続きオン状態で給電線VLがフローティング状態から電源供給状態に切り換った後、サンプリングトランジスタTr1がオフするまでの間に、ドライブトランジスタTrdを流れる電流を保持容量Csに負帰還して、ドライブトランジスタTrdの移動度のバラツキを補正する。発光素子ELは、サンプリングトランジスタTr1がオフした後、ドライブトランジスタTrdから供給される電流に応じて発光する。
【選択図】図6
Description
本発明は発光素子を画素に用いたアクティブマトリクス型の表示装置に関する。またこの種の表示装置を備えた電子機器に関する。
表示装置、例えば液晶ディスプレイなどでは、多数の液晶画素をマトリクス状に並べ、表示すべき画像情報に応じて画素毎に入射光の透過強度又は反射強度を制御することによって画像を表示する。これは、有機EL素子を画素に用いた有機ELディスプレイなどにおいても同様であるが、液晶画素と異なり有機EL素子は自発光素子である。その為、有機ELディスプレイは液晶ディスプレイに比べて画像の視認性が高く、バックライトが不要であり、応答速度が高いなどの利点を有する。又、各発光素子の輝度レベル(階調)はそれに流れる電流値によって制御可能であり、いわゆる電流制御型であるという点で液晶ディスプレイなどの電圧制御型とは大きく異なる。
有機ELディスプレイにおいては、液晶ディスプレイと同様、その駆動方式として単純マトリクス方式とアクティブマトリクス方式とがある。前者は構造が単純であるものの、大型且つ高精細のディスプレイの実現が難しいなどの問題がある為、現在はアクティブマトリクス方式の開発が盛んに行なわれている。この方式は、各画素回路内部の発光素子に流れる電流を、画素回路内部に設けた能動素子(一般には薄膜トランジスタ、TFT)によって制御するものであり、以下の特許文献に記載がある。
特開2003−255856
特開2003−271095
特開2004−133240
特開2004−029791
特開2004−093682
特開2006−215213
従来の画素回路は、制御信号を供給する行状の走査線と映像信号を供給する列状の信号線とが交差する部分に配され、少なくともサンプリングトランジスタと保持容量とドライブトランジスタと発光素子とを含む。サンプリングトランジスタは、走査線から供給される制御信号に応じ導通して信号線から供給された映像信号をサンプリングする。保持容量は、サンプリングされた映像信号の信号電位に応じた入力電圧を保持する。ドライブトランジスタは、保持容量に保持された入力電圧に応じて所定の発光期間に出力電流を駆動電流として供給する。尚一般に、出力電流はドライブトランジスタのチャネル領域のキャリア移動度及び閾電圧に対して依存性を有する。発光素子は、ドライブトランジスタから供給された出力電流により映像信号に応じた輝度で発光する。
ドライブトランジスタは、保持容量に保持された入力電圧を制御端であるゲートに受けて電流端であるソース/ドレイン間に出力電流を流し、発光素子に通電する。一般に発光素子の発光輝度は通電量に比例している。更にドライブトランジスタの出力電流供給量はゲート電圧すなわち保持容量に書き込まれた入力電圧によって制御される。従来の画素回路は、ドライブトランジスタのゲートに印加される入力電圧を入力映像信号に応じて変化させることで、発光素子に供給する電流量を制御している。
ここでドライブトランジスタの動作特性は以下の特性式で表わされる。
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)2
このトランジスタ特性式において、Idsはソース/ドレイン間に流れるドレイン電流を表わしており、画素回路では発光素子に供給される出力電流である。Vgsはソースを基準としてゲートに印加されるゲート電圧を表わしており、画素回路では上述した入力電圧である。Vthはトランジスタの閾電圧である。又μはトランジスタのチャネルを構成する半導体薄膜の移動度を表わしている。その他Wはチャネル幅を表わし、Lはチャネル長を表わし、Coxはゲート容量を表わしている。このトランジスタ特性式から明らかな様に、薄膜トランジスタは飽和領域で動作する時、ゲート電圧Vgsが閾電圧Vthを超えて大きくなると、オン状態となってドレイン電流Idsが流れる。原理的に見ると上記のトランジスタ特性式が示す様に、ゲート電圧Vgsが一定であれば常に同じ量のドレイン電流Idsが発光素子に供給される。従って、画面を構成する各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性(ユニフォーミティ)が得られるはずである。
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)2
このトランジスタ特性式において、Idsはソース/ドレイン間に流れるドレイン電流を表わしており、画素回路では発光素子に供給される出力電流である。Vgsはソースを基準としてゲートに印加されるゲート電圧を表わしており、画素回路では上述した入力電圧である。Vthはトランジスタの閾電圧である。又μはトランジスタのチャネルを構成する半導体薄膜の移動度を表わしている。その他Wはチャネル幅を表わし、Lはチャネル長を表わし、Coxはゲート容量を表わしている。このトランジスタ特性式から明らかな様に、薄膜トランジスタは飽和領域で動作する時、ゲート電圧Vgsが閾電圧Vthを超えて大きくなると、オン状態となってドレイン電流Idsが流れる。原理的に見ると上記のトランジスタ特性式が示す様に、ゲート電圧Vgsが一定であれば常に同じ量のドレイン電流Idsが発光素子に供給される。従って、画面を構成する各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性(ユニフォーミティ)が得られるはずである。
しかしながら実際には、ポリシリコンなどの半導体薄膜で構成された薄膜トランジスタ(TFT)は、個々のデバイス特性にばらつきがある。特に、閾電圧Vthは一定ではなく、各画素毎にばらつきがある。前述のトランジスタ特性式から明らかな様に、各ドライブトランジスタの閾電圧Vthがばらつくと、ゲート電圧Vgsが一定であっても、ドレイン電流Idsにばらつきが生じ、画素毎に輝度がばらついてしまう為、画面のユニフォーミティを損なう。従来からドライブトランジスタの閾電圧のばらつきをキャンセルする機能を組み込んだ画素回路が開発されており、例えば前記の特許文献3に開示がある。
しかしながら、発光素子に対する出力電流のばらつき要因は、ドライブトランジスタの閾電圧Vthだけではない。上記のトランジスタ特性式から明らかなように、ドライブトランジスタの移動度μがばらついた場合にも、出力電流Idsが変動する。この結果、画面のユニフォーミティが損なわれる。従来からドライブトランジスタの移動度のばらつきを補正する機能を組み込んだ画素回路が開発されており、例えば前記の特許文献6に開示がある。
従来の画素回路は、映像信号をサンプリングして保持容量に書き込む信号書込動作と、移動度補正動作を同時に行っている。移動度補正は、ドライブトランジスタの制御端であるゲートに信号電位を印加しつつ、一対の電流端であるドレインとソースとの間に流れる電流を保持容量に負帰還することでドライブトランジスタの移動度のばらつきをキャンセルしている。この様な動作シーケンスの関係から、従来の表示装置は信号書込動作と移動度補正動作を同時に行う構成となっている。
しかしながら最適な信号書込み期間と最適な移動度補正期間は必ずしも同じでないにもかかわらず、従来の表示装置は信号書込動作と移動度補正動作を同期間で行っているため、必ずしも最適な動作状態を確保することが出来ないという課題があった。例えば表示装置の画素の高精細化及び高密度化が進むと、信号書込み時間をある程度確保しながら、移動度補正時間は最適化のため短くする必要がある。従来の表示装置は信号書込み時間と移動度補正時間を分離出来ないため、上述した要請に応えることが出来ず、表示装置の高精細化及び高密度化に対処することが出来なかった。
上述し従来の技術の課題に鑑み、本発明は信号書込み期間と移動度補正期間を分割可能な制御方式の表示装置を提供することを目的とする。かかる目的を達成するために以下の手段を講じた。即ち本発明にかかる表示装置は、画素アレイ部と駆動部とからなり、前記画素アレイ部は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、各走査線と平行に配された給電線とを備え、各画素は少なくとも、サンプリングトランジスタと、ドライブトランジスタと、保持容量と、発光素子とを備え、前記サンプリングトランジスタは、その制御端が該走査線に接続し、その一対の電流端が該信号線と該ドライブトランジスタの制御端との間に接続し、前記ドライブトランジスタは、一対の電流端の一方が該発光素子に接続し、他方が給電線に接続し、前記保持容量は、該ドライブトランジスタの制御端と電流端との間に接続し、前記駆動部は少なくとも、各走査線に順次制御信号を供給して線順次走査を行うライトスキャナと、線順次走査に同期して各信号線に信号電位と基準電位を切り換えて供給する信号セレクタと、線順次走査に合わせて各給電線を電源供給状態とフローティング状態で切り換える電源スキャナとを有し、前記サンプリングトランジスタは、該信号線が信号電位で該給電線がフローティング状態の時該走査線に供給された制御信号に応じてオンし、該信号線から該信号電位をサンプリングして該保持容量に書き込み、前記ドライブトランジスタは、該サンプリングトランジスタが引き続きオン状態で該給電線がフローティング状態から電源供給状態に切り換った後、該サンプリングトランジスタがオフするまでの間に、該ドライブトランジスタを流れる電流を該保持容量に負帰還して、該ドライブトランジスタの移動度のバラツキを補正し、前記発光素子は、該サンプリングトランジスタがオフした後、該ドライブトランジスタから供給される電流に応じて発光することを特徴とする。
好ましくは前記電源スキャナは、線順次走査に合わせて各段ごとに入力信号を出力するシフトレジスタと、該シフトレジスタの各段と対応する各給電線との間に配されたバッファからなり、前記バッファは、該入力信号に応じて対応する給電線をフローティング状態と電源供給状態との間で切り換える。又前記電源スキャナは、各給電線に対応してスイッチを有しており、線順次走査に合わせて各スイッチをオンオフ制御して給電線をフローティング状態と電源供給状態との間で切り換える。又前記サンプリングトランジスタは、該信号線が基準電位で該給電線が所定の固定電位にある時該走査線に供給された制御信号に応じてオンし、該ドライブトランジスタの制御端を基準電位にセットし、該ドライブトランジスタの電流端を固定電位にセットし、前記電源スキャナは、給電線を固定電位から電源供給状態に戻して該ドライブトランジスタがカットオフするまで電流を流し、以って該ドライブトランジスタの閾電圧に相当する電圧を該保持容量に保持する。
本発明によれば信号書込み期間では画素に対する給電線をフローティング状態にしてサンプリングトランジスタをオンし信号線から映像信号をドライブトランジスタの制御端(ゲート)に書き込んでいる。このとき給電線はフローティング状態であるため、保持容量に対する映像信号の書き込みを行う間、ドライブトランジスタには電流が流れないため、移動度補正動作を行うことはない。この後映像信号の信号電位が保持容量に十分書き込まれた段階で、給電線をフローティング状態から電源供給状態に切換え、画素に電流を供給する。これによりドライブトランジスタはそのゲートに映像信号の信号電位が印加された状態で電流を保持容量に負帰還し、所望の移動度補正動作を行う。かかる動作シーケンスにより、信号電位書込み期間と移動度補正期間とを分割することが可能となり、それぞれの期間を最適に調整できる。これにより表示装置の高精細化及び高密度化に対処することが可能となり、高画質化を達成することが出来る。
以下図面を参照して本発明の実施の形態を詳細に説明する。その前に本発明の理解を容易にし且つ背景を明らかにするため、先行開発にかかる表示装置を参考例として説明する。図1はこの参考例にかかる表示装置の全体構成を示すブロック図である。図示するように、本表示装置は、画素アレイ部1とこれを駆動する駆動部とからなる。画素アレイ部1は、行状の走査線WSと、列状の信号線(信号ライン)SLと、両者が交差する部分に配された行列状の画素2と、各画素2の各行に対応して配された給電線(電源ライン)VLとを備えている。なお本例は、各画素2にRGB三原色のいずれかが割り当てられており、カラー表示が可能である。但しこれに限られるものではなく、単色表示のデバイスも含む。駆動部は、各走査線WSに順次制御信号を供給して画素2を行単位で線順次走査するライトスキャナ4と、この線順次走査に合わせて各給電線VLに第1電位と第2電位で切換る電源電圧を供給する電源スキャナ6と、この線順次走査に合わせて列状の信号線SLに駆動信号となる信号電位と基準電位を供給する信号セレクタ(水平セレクタ)3とを備えている。
図2は、図1に示した先行開発にかかる表示装置に含まれる画素2の具体的な構成及び結線関係を示す回路図である。図示するように、この画素2は有機ELデバイスなどで代表される発光素子ELと、サンプリングトランジスタTr1と、ドライブトランジスタTrdと、保持容量Csとを含む。サンプリングトランジスタTr1は、その制御端(ゲート)が対応する走査線WSに接続し、一対の電流端(ソース及びドレイン)の片方が対応する信号線SLに接続し、他方がドライブトランジスタTrdの制御端(ゲートG)に接続する。ドライブトランジスタTrdは、一対の電流端(ソースS及びドレイン)の一方が発光素子ELに接続し、他方が対応する給電線VLに接続している。本例では、ドライブトランジスタTrdがNチャネル型であり、そのドレインが給電線VLに接続する一方、ソースSが出力ノードとして発光素子ELのアノードに接続している。発光素子ELのカソードは所定のカソード電位Vcathに接続している。保持容量CsはドライブトランジスタTrdの片方の電流端であるソースSと制御端であるゲートGの間に接続している。
かかる構成において、サンプリングトランジスタTr1は走査線WSから供給された制御信号に応じて導通し、信号線SLから供給された信号電位をサンプリングして保持容量Csに保持する。ドライブトランジスタTrdは、第1電位(高電位Vcc)にある給電線VLから電流の供給を受け保持容量Csに保持された信号電位に応じて駆動電流を発光素子ELに流す。ライトスキャナ4は、信号線SLが信号電位にある時間帯にサンプリングトランジスタTr1を導通状態にするため、所定のパルス幅の制御信号を制御線WSに出力し、以って保持容量Csに信号電位を保持すると同時にドライブトランジスタTrdの移動度μに対する補正を信号電位に加える。この後ドライブトランジスタTrdは保持容量Csに書き込まれた信号電位Vsigに応じた駆動電流を発光素子ELに供給し、発光動作に入る。
本画素回路2は、上述した移動度補正機能に加え閾電圧補正機能も備えている。即ち電源スキャナ6は、サンプリングトランジスタTr1が信号電位Vsigをサンプリングする前に、第1タイミングで給電線VLを第1電位(高電位Vcc)から第2電位(低電位Vss2)に切換える。またライトスキャナ4は同じくサンプリングトランジスタTr1が信号電位Vsigをサンプリングする前に、第2タイミングでサンプリングトランジスタTr1を導通させて信号線SLから基準電位Vss1をドライブトランジスタTrdのゲートGに印加すると共にドライブトランジスタTrdのソースSを第2電位(Vss2)にセットする。電源スキャナ6は第2タイミングの後の第3タイミングで給電線VLを第2電位Vss2から第1電位Vccに切換えて、ドライブトランジスタTrdの閾電圧Vthに相当する電圧を保持容量Csに保持する。かかる閾電圧補正機能により、本表示装置は画素毎にばらつくドライブトランジスタTrdの閾電圧Vthの影響をキャンセルすることができる。
本画素回路2は、さらにブートストラップ機能も備えている。即ちライトスキャナ4は保持容量Csに信号電位Vsigが保持された段階で走査線WSに対する制御信号の印加を解除し、サンプリングトランジスタTr1を非道通状態にしてドライブトランジスタTrdのゲートGを信号線SLから電気的に切り離し、以ってドライブトランジスタTrdのソースSの電位変動にゲートGの電位が連動し、ゲートGとソースS間の電圧Vgsを一定に維持することができる。
図3は、図2に示した先行開発にかかる画素回路2の動作説明に供するタイミングチャートである。時間軸を共通にして、走査線WSの電位変化、給電線VLの電位変化及び信号線SLの電位変化を表している。またこれらの電位変化と並行に、ドライブトランジスタのゲートG及びソースSの電位変化も表してある。
走査線WSには、サンプリングトランジスタTr1をオンするための制御信号パルスが印加される。この制御信号パルスは画素アレイ部の線順次走査に合わせて1フィールド(1f)周期で走査線WSに印加される。この制御信号パルスは一水平走査周期(1H)の間に二発のパルスを含んでいる。最初のパルスを第一パルスP1とし、後続のパルスを第二パルスP2と呼ぶ場合がある。給電線VLは同じように1フィールド周期(1f)で高電位Vccと低電位Vss2との間で切換る。信号線SLには一水平走査周期(1H)内で信号電位Vsigと基準電位Vss1が切換る駆動信号を供給している。
図3のタイミングチャートに示すように、画素は前のフィールドの発光期間から当該フィールドの非発光期間に入り、そのあと当該フィールドの発光期間となる。この非発光期間で準備動作、閾電圧補正動作、信号書込動作、移動度補正動作などを行う。
前フィールドの発光期間では、給電線VLが高電位Vccにあり、ドライブトランジスタTrdが駆動電流Idsを発光素子ELに供給している。駆動電流Idsは高電位Vccにある給電線VLからドライブトランジスタTrdを介して発光素子ELを通り、カソードラインに流れ込んでいる。
続いて当該フィールドの非発光期間に入るとまずタイミングT1で給電線VLを高電位Vccから低電位Vss2に切換える。これにより給電線VLはVss2まで放電され、さらにドライブトランジスタTrdのソースSの電位はVss2まで下降する。これにより発光素子ELのアノード電位(即ちドライブトランジスタTrdのソース電位)は逆バイアス状態となるため、駆動電流が流れなくなり消灯する。またドライブトランジスタのソースSの電位降下に連動してゲートGの電位も降下する。
続いてタイミングT2になると、走査線WSを低レベルから高レベルに切換えることで、サンプリングトランジスタTr1が導通状態になる。この時信号線SLは基準電位Vss1にある。よってドライブトランジスタTrdのゲートGの電位は導通したサンプリングトランジスタTr1を通じて信号線SLの基準電位Vss1となる。この時ドライブトランジスタTrdのソースSの電位はVss1よりも十分低い電位Vss2にある。この様にしてドライブトランジスタTrdのゲートGとソースSとの間の電圧VgsがドライブトランジスタTrdの閾電圧Vthより大きくなるように、初期化される。タイミングT1からタイミングT3までの期間T1‐T3はドライブトランジスタTrdのゲートG/ソースS間電圧Vgsを予めVth以上に設定する準備期間である。
この後タイミングT3になると、給電線VLが低電位Vss2から高電位Vccに遷移し、ドライブトランジスタTrdのソースSの電位が上昇を開始する。やがてドリライブトランジスタTrdのゲートG/ソースS間電圧Vgsが閾電圧Vthとなった所で電流がカットオフする。この様にしてドライブトランジスタTrdの閾電圧Vthに相当する電圧が保持容量Csに書き込まれる。これが閾電圧補正動作である。この時電流がもっぱら保持容量Cs側に流れ、発光素子ELには流れないようにするため、発光素子ELがカットオフとなるようにカソード電位Vcathを設定しておく。
タイミングT4では走査線WSがハイレベルからローレベルに戻る。換言すると、走査線WSに印加された第一パルスP1が解除され、サンプリングトランジスタはオフ状態になる。以上の説明から明らかなように、第一パルスP1は閾電圧補正動作を行うために、サンプリングトランジスタTr1のゲートに印加される。
この後信号線SLが基準電位Vss1から信号電位Vsigに切換る。続いてタイミングT5で走査線WSが再びローレベルからハイレベルに立上る。換言すると第二パルスP2がサンプリングトランジスタTr1のゲートに印加される。これによりサンプリングトランジスタTr1は再びオンし、信号線SLから信号電位Vsigをサンプリングする。よってドライブトランジスタTrdのゲートGの電位は信号電位Vsigになる。ここで発光素子ELは始めカットオフ状態(ハイインピーダンス状態)にあるためドライブトランジスタTrdのドレインとソースの間に流れる電流は専ら保持容量Csと発光素子ELの等価容量に流れ込み充電を開始する。この後サンプリングトランジスタTr1がオフするタイミングT6までに、ドライブトランジスタTrdのソースSの電位はΔVだけ上昇する。この様にして映像信号の信号電位VsigがVthに足し込まれる形で保持容量Csに書き込まれる共に、移動度補正用の電圧ΔVが保持容量Csに保持された電圧から差し引かれる。よってタイミングT5からタイミングT6まで期間T5‐T6が信号書込期間&移動度補正期間となる。換言すると、走査線WSに第二パルスP2が印加されると、信号書込動作及び移動度補正動作が行われる。信号書込期間&移動度補正期間T5‐T6は、第二パルスP2のパルス幅に等しい。即ち第二パルスP2のパルス幅が移動度補正期間を規定している。
この様に信号書込期間T5‐T6では信号電にVsigの書込みと補正量ΔVの調整が同時に行われる。Vsigが高いほどドライブトランジスタTrdが供給する電流Idsは大きくなり、ΔVの絶対値も大きくなる。従って発光輝度レベルに応じた移動度補正が行われる。Vsigを一定とした場合、ドライブトランジスタTrdの移動度μが大きいほどΔVの絶対値が大きくなる。換言すると移動度μが大きいほど保持容量Csに対する負帰還量ΔVが大きくなるので、画素毎の移動度μのばらつきを取り除くことが出来る。
最後にタイミングT6になると、前述したように走査線WSが低レベル側に遷移し、サンプリングトランジスタTr1はオフ状態となる。この状態を図4に模式的に示す。これによりドライブトランジスタTrdのゲートGは信号線SLから切り離される。このとき図4に示すようにドレイン電流Idsが発光素子ELを流れ始める。これにより発光素子ELのアノード電位は駆動電流Idsに応じて上昇する。発光素子ELのアノード電位の上昇は、即ちドライブトランジスタTrdのソースSの電位上昇に他ならない。ドライブトランジスタTrdのソースSの電位が上昇すると、保持容量Csのブートストラップ動作によりドライブトランジスタTrdのゲートGの電位も連動して上昇する。ゲート電位の上昇量はソース電位の上昇量に等しくなる。ゆえに発光期間中ドライブトランジスタTrdのゲートG/ソースS間の入力電圧Vgsは一定に保持される。このゲート電圧Vgsの値は信号電位Vsigに閾電圧Vth及び移動量μの補正をかけたものとなっている。ドライブトランジスタTrdは飽和領域で動作する。即ちドライブトランジスタTrdは、ゲートG/ソースS間の入力電圧Vgsに応じた駆動電流Idsを出力する。このゲート電圧Vgsの値は信号電位Vsigに閾電圧Vth及び移動量μの補正をかけたものとなっている。
図5は、図2に示した先行開発にかかる表示装置の特に電源スキャナ6を拡大表示した模式図である。図示するように電源スキャナ6は各給電線VLに対応して各段ごとにインバータからなる出力バッファを有しており、入力信号INに応じて線順次走査に合わせながら給電線VLを高電位Vccと低電位Vss2との間で切換えている。なお出力バッファに供給される入力信号INは、電源スキャナ6に組み込まれたシフトレジスタ(図示せず)から順次各段ごとに供給される。入力信号INがローレベルのとき出力バッファを構成するインバータのPチャネルトランジスタ側がオンし、高電位Vccが給電線VLに印加される。これが電源供給状態であり、画素アレイ部1側の画素2は基本的に発光状態に置かれる。一方入力信号INがハイレベルに切換るとインバータのNチャネルトランジスタ側がオンし、給電線VLには低電位Vss2が印加される。このとき画素アレイ部1側の発光素子ELは基本的に非発光状態に置かれる。
上述した先行開発例にかかる表示装置は、走査線WSにライトスキャナから二発目の制御パルスP2が印加されたとき、信号書込動作と移動度補正動作を同時に行っている。図3のタイミングチャートを参照すると、丁度制御パルスP2のパルス幅に等しい期間T5‐T6が信号書込み及び移動度補正時間に対応している。この先行開発にかかる表示装置は、信号書込み期間と移動度補正期間が分離していないため、表示装置の高精細化及び高密度化に対応することが難しい。
図6は、本発明にかかる表示装置の実施形態を表しており、上述した先行開発例の問題点に対処した構成となっている。基本的には図2及び図5に示した先行開発例と同様であり、理解を容易にするため対応する部分には対応する参照番号を付してある。特に異なる点は、電源スキャナ6の構成にある。図5に示した先行開発例の電源スキャナ6と比較すれば明らかなように、出力バッファの構成が異なっている。
図6に示すように本発明にかかる表示装置は、基本的に画素アレイ部1と駆動部とからなる。画素アレイ部1は、行状の走査線WSと、列状の信号線SLと、各走査線WSと各信号線SLとが交差する部分に配された行列状の画素2と、各走査線WSと並行に配された給電線VLとを備えている。各画素2は少なくとも、サンプリングトランジスタTr1と、ドライブトランジスタTrdと、保持容量Csと、発光素子ELとを備えている。サンプリングトランジスタTr1はその制御端(ゲート)が走査線WSに接続し、その一対の電流端(ソース/ドレイン)が信号線SLとドライブトランジスタTrdの制御端(ゲートG)との間に接続している。ドライブトランジスタTrdは、一対の電流端(ソース/ドレイン)の一方(ソースS)が発光素子ELに接続し、他方(ドレイン)が給電線VLに接続している。保持容量Csは、ドライブトランジスタTrdのゲートGとソースSとの間に接続している。
駆動部は少なくとも、各走査線WSに順次制御信号を供給して線順次走査を行うライトスキャナ4と、線順次走査に同期して各信号線SLに信号電位Vsigと基準電位Vss1を切換えて供給する信号セレクタ3と、線順次走査に合わせて各給電線VLを電源供給状態とフローティング状態で切換える電源スキャナ6とを有している。各給電線VLは電源供給状態にあるとき高電位Vccが印加されており、フローティング状態にあるときハイインピーダンスとなっている。なお給電線VLはこれらの電位以外にも所定の期間だけ固定電位(低電位)Vss2に保持されている。
サンプリングトランジスタTr1は、信号線SLが信号電位Vsigで給電線VLがフローティング状態のとき走査線WSに供給された制御信号に応じてオンし、信号線SLから信号電位にVsigをサンプリングして保持容量Csに書き込む。ドライブトランジスタTrdは、サンプリングトランジスタTr1が引き続きオン状態で給電線VLがフローティング状態から電源供給状態(Vcc)に切換った後、サンプリングトランジスタTr1がオフするまでの間に、ドライブトランジスタTrdを流れる電流を保持容量Csに負帰還して、ドライブトランジスタTrdの移動度のばらつきを補正する。発光素子ELはサンプリングトランジスタTr1がオフした後、ドライブトランジスタTrdから供給される電流に応じて発光する。
以上の説明から明らかなように、本実施形態にかかる表示装置はサンプリングトランジスタTr1をオンして信号電位Vsigを保持容量Csに書き込んでいる間、電源スキャナ6により給電線VLをフローティング状態に置く。画素2には電源供給がなされないため、信号電位の書込動作が行われている間、保持容量Csには電流が流れ込まないので、移動度補正動作は行われていない。引き続きサンプリングトランジスタTr1をオン状態として、電源スキャナ6により給電線VLをフローティング状態から電源供給状態に切換える。これによりドライブトランジスタTrdのゲートGに信号電位Vsigを印加した状態でドライブトランジスタTrdに電流を流しこれを保持容量Csに負帰還することで移動度補正動作を行っている。かかる構成により、信号書込み期間と移動度補正期間を分割することが可能となり、表示装置(パネル)の高精細化及び高密度化に対処できる。
具体的な構成では図6に示すように、電源スキャナ6はシフトレジスタとバッファとからなる。なお図では理解を容易にするため、シフトレジスタの出力段を構成するバッファのみを表し、シフトレジスタ自体は図示を省略している。シフトレジスタは線順次走査に合わせて各段ごとに入力信号IN1,IN2を出力する。なおIN1とIN2は位相が異なっている。出力バッファは、入力信号IN1,IN2に応じて対応する給電線VLをフローティング状態と電源供給状態との間で切換える。実施形態では、この出力バッファはPチャネルトランジスタとNチャネルトランジスタからなるインバータで構成されている。Pチャネルトランジスタは高電位Vccと出力端子との間に接続されている。Nチャネルトランジスタは出力端子と低電位Vss2との間に接続されている。出力端子は対応する行の給電線VLに接続している。入力信号IN1及びIN2が共にローレベルのとき、Pチャネルトランジスタがオンして給電線VLには高電位Vccが印加される。これが電源供給状態である。逆に入力信号IN1,IN2が共にハイレベルのとき、Nチャネルトランジスタ側がオンして給電線VLは低電位Vss2に固定される。さらに入力信号IN1がハイレベルでIN2がローレベルのとき、Pチャネルトランジスタ及びNチャネルトランジスタは共にオフとなり、給電線VLはVcc,Vss2から切り離されフローティング状態(ハイインピーダンス)になる。
上述したように本実施形態は電源スキャナ6の出力バッファを改良して、給電線VLを電源供給状態とフローティング状態とで切換える構成となっている。但し本発明はこれに限られるものではない。例えば電源スキャナ6は各給電線VLとこれに対応する出力バッファとの間にスイッチを挿入する構成としても良い。この場合電源スキャナ6は線順次走査に合わせてこのスイッチをオンオフ制御して、給電線VLをフローティング状態と電源供給状態との間で切換えることが出来る。
好ましくは本実施形態は、信号電位書込動作及び移動度補正動作に先立って、閾電圧補正動作を行う。即ちサンプリングトランジスタTr1は、信号線SLが基準電位Vss1で給電線VLが所定の固定電位Vss2にあるとき走査線WSに供給された制御信号におじてオンし、ドライブトランジスタTrdの制御端(ゲートG)を基準電位Vss1にセットし、ドライブトランジスタTrdの電流端(ソースS)を固定電位Vss2にセットする。その後電源スキャナ6は給電線VLを固定電位(Vss2)から電源供給状態(Vcc)に戻してドライブトランジスタTrdがカットオフするまで電流を流し、以ってドライブトランジスタTrdの閾電圧Vthに相当する電圧を保持容量Csに保持する。
図7は、図6に示した本発明にかかる表示装置の動作説明に供するタイミングチャートである。理解を容易にするため、図3に示した先行開発にかかる表示装置のタイミングチャートと同様の表記を採用している。図7のタイミングチャートは、走査線WS、給電線VL、ドライブトランジスタのゲートG及びソースSの電位変化に加え、電源スキャナの出力バッファに印加される入力信号IN1,IN2の電位変化も表してある。前述した様にIN1及びIN2がハイレベルのとき給電線VLは固定電位Vss2に保持される。IN1及びIN2が共にローレベルのとき、給電線VLは高電位Vccとなり、電源供給状態である。加えてIN1がハイレベルでIN2がローベルのとき、給電線VLはフローティング状態となる。
図7のタイミングチャートに示すように、画素は前のフィールドの発光期間から当該フィールドの非発光期間に入り、そのあと当該フィールドの発光期間となる。この非発光期間で準備動作、閾電圧補正動作、信号書込動作、移動度補正動作などを行う。
前フィールドの発光期間では、給電線VLが高電位Vccにあり、ドライブトランジスタTrdが駆動電流Idsを発光素子ELに供給している。駆動電流Idsは高電位Vccにある給電線VLからドライブトランジスタTrdを介して発光素子ELを通り、カソードラインに流れ込んでいる。
続いて当該フィールドの非発光期間に入るとまずタイミングT1で給電線VLを高電位Vccから低電位Vss2に切換える。これにより給電線VLはVss2まで放電され、さらにドライブトランジスタTrdのソースSの電位はVss2まで下降する。これにより発光素子ELのアノード電位(即ちドライブトランジスタTrdのソース電位)は逆バイアス状態となるため、駆動電流が流れなくなり消灯する。またドライブトランジスタのソースSの電位降下に連動してゲートGの電位も降下する。
続いてタイミングT2になると、走査線WSを低レベルから高レベルに切換えることで、サンプリングトランジスタTr1が導通状態になる。この時信号線SLは基準電位Vss1にある。よってドライブトランジスタTrdのゲートGの電位は導通したサンプリングトランジスタTr1を通じて信号線SLの基準電位Vss1となる。この時ドライブトランジスタTrdのソースSの電位はVss1よりも十分低い電位Vss2にある。この様にしてドライブトランジスタTrdのゲートGとソースSとの間の電圧VgsがドライブトランジスタTrdの閾電圧Vthより大きくなるように、初期化される。タイミングT1からこの後タイミングT3までの期間T1‐T3はドライブトランジスタTrdのゲートG/ソースS間電圧Vgsを予めVth以上に設定する準備期間である。
タイミングT3では、給電線VLが低電位Vss2から高電位Vccに遷移し、ドライブトランジスタTrdのソースSの電位が上昇を開始する。やがてドリライブトランジスタTrdのゲートG/ソースS間電圧Vgsが閾電圧Vthとなった所で電流がカットオフする。この様にしてドライブトランジスタTrdの閾電圧Vthに相当する電圧が保持容量Csに書き込まれる。これが閾電圧補正動作である。この時電流がもっぱら保持容量Cs側に流れ、発光素子ELには流れないようにするため、発光素子ELがカットオフとなるようにカソード電位Vcathを設定しておく。
タイミングT4では走査線WSがハイレベルからローレベルに戻る。換言すると、走査線WSに印加された第一パルスP1が解除され、サンプリングトランジスタはオフ状態になる。以上の説明から明らかなように、第一パルスP1は閾電圧補正動作を行うために、サンプリングトランジスタTr1のゲートに印加される。
この後タイミングTaで信号線SLが基準電位Vss1から信号電位Vsigに切換る。このときIN1がローレベルからハイレベルに切換るため給電線VLはフローティング状態となる。
この後タイミングTbで制御線WSに2発目のパルスP2が印加され、サンプリングトランジスタTr1がオンする。このとき信号線SLは既に信号電位Vsigに切換っているため、ドライブトランジスタTrdのゲートGに信号電位Vsigが印加され、信号書込動作が開始する。この時点で給電線VLはフローティング状態にあるため、ドライブトランジスタTrdには電流が流れず、よって保持容量Csにも電流負帰還がかからないため、移動度補正は行われない。換言すると移動度補正動作を行うことなく信号書込動作のみを実行できる。
この様にして十分に信号電位VsigがドライブトランジスタTrdのゲートGに書き込まれた後、タイミングT5でIN1をローレベルにし給電線VLを電源供給状態に戻す。このときサンプリングトランジスタTr1は引き続きオン状態にあるため、ドライブトランジスタTrdのゲートGには信号電位Vsigが印加されている。一方給電線VLが電源供給状態となるためドライブトランジスタTrdには電流が流れ始める。タイミングT5の時点では発光素子ELはカットオフ状態(ハイインピーダンス状態)にあるためドライブトランジスタTrdのドレインとソースの間に流れる電流は専ら保持容量Csと発光素子ELの等価容量に流れ込み充電を開始する。この後サンプリングトランジスタTr1がオフするタイミングT6までにドライブトランジスタTrdのソースSの電位はΔVだけ上昇する。この様にして移動度補正用の電圧ΔVが保持容量Csに保持された電圧から差し引かれる。よってタイミングT5からタイミングT6までの期間T5‐T6が移動度補正期間となる。
最後にタイミングT6になると、前述したように走査線WSが低レベル側に遷移し、サンプリングトランジスタTr1はオフ状態となる。これによりドライブトランジスタTrdのゲートGは信号線SLから切り離される。このときドレイン電流Idsが発光素子ELを流れ始め、発光素子ELのアノード電位は駆動電流Idsに応じて上昇する。発光素子ELのアノード電位の上昇は、即ちドライブトランジスタTrdのソースSの電位上昇に他ならない。ドライブトランジスタTrdのソースSの電位が上昇すると、保持容量Csのブートストラップ動作によりドライブトランジスタTrdのゲートGの電位も連動して上昇する。ゲート電位の上昇量はソース電位の上昇量に等しくなる。ゆえに発光期間中ドライブトランジスタTrdのゲートG/ソースS間の入力電圧Vgsは一定に保持される。このゲート電圧Vgsの値は信号電位Vsigに閾電圧Vth及び移動量μの補正をかけたものとなっている。ドライブトランジスタTrdは飽和領域で動作する。即ちドライブトランジスタTrdは、ゲートG/ソースS間の入力電圧Vgsに応じた駆動電流Idsを出力する。このゲート電圧Vgsの値は信号電位Vsigに閾電圧Vth及び移動量μの補正をかけたものとなっている。
以上の説明から明らかなように本発明ではタイミングTbからタイミングT6までの期間が信号書込み期間となり、タイミングT5〜T6までの期間が移動度補正期間となる。この様に信号書込み期間と移動度補正期間とを分割することが出来る。十分な信号書込み期間を確保しつつ移動度補正期間を最適な長さに合わせ込むことが可能となり、パネルの高精細化及び高密度化に対処可能になる。
図8は、パネル輝度(Nit)と移動度補正時間(μs)との関係を示すグラフである。カーブAは本発明にかかる表示装置の移動度補正時間/パネル輝度の関係を示しており、カーブBは先行開発にかかる表示装置のパネル輝度/移動度補正時間を表してある。本発明の場合カーブAに示すように、移動度補正を開始する時点では信号電位の書込動作は十分に進行しており、パネル輝度は1600Nitとなっている。その後移動度補正時間が長くなるにつれ、保持容量Csに対する電流負帰還が進行するので、ドライブトランジスタTrdのVgsが圧縮され、パネル輝度が低下していく。カーブAに示すように本発明では移動度補正時間がスタートする時点でほぼ信号書き込みは完了しているため、移動度補正時間自体は信号書込動作に関係することなく、最適な期間に設定することが出来る。例えば最適移動度補正時間が0.2μsであれば、その通りに図7のタイミングチャートのタイミングT5もしくはT6を設定することが出来る。
一方カーブBに示すように先行開発例では、信号電位書込動作と移動度補正動作が同時に進行するため、移動度補正時間を余り短く設定することは出来ない。即ち移動度補正時間を0.5μs以下の設定しようとすると、この時間幅では信号電位の書き込みを十分に行うことが出来ずパネル輝度は上昇しない。移動度補正時間を0.5μsより長く取ればカーブAと重なるため動作上は問題ない。しかしながらパネルの高密度化が進むと画素の等価容量が少なくなるため、最適な移動度補正時間もその分短くなる。しかしながら先行開発例ではカーブBに示すように移動度補正時間を0.5μsよりも短くすることが出来ず、最適な移動度補正をかけることが出来なくなってしまう。これによりパネルの画面上に筋状のむらが発生し、画面のユニフォーミティを損なう。
本発明にかかる表示装置は、図9に示すような薄膜デバイス構成を有する。本図は、絶縁性の基板に形成された画素の模式的な断面構造を表している。図示するように、画素は、複数の薄膜トランジタを含むトランジスター部(図では1個のTFTを例示)、保持容量などの容量部及び有機EL素子などの発光部とを含む。基板の上にTFTプロセスでトランジスター部や容量部が形成され、その上に有機EL素子などの発光部が積層されている。その上に接着剤を介して透明な対向基板を貼り付けてフラットパネルとしている。
本発明にかかる表示装置は、図10に示すようにフラット型のモジュール形状のものを含む。例えば絶縁性の基板上に、有機EL素子、薄膜トランジスタ、薄膜容量等からなる画素をマトリックス状に集積形成した画素アレイ部を設ける、この画素アレイ部(画素マトリックス部)を囲むように接着剤を配し、ガラス等の対向基板を貼り付けて表示モジュールとする。この透明な対向基板には必要に応じて、カラーフィルタ、保護膜、遮光膜等を設けてももよい。表示モジュールには、外部から画素アレイ部への信号等を入出力するためのコネクタとして例えばFPC(フレキシブルプリントサーキット)を設けてもよい。
以上説明した本発明における表示装置は、フラットパネル形状を有し、様々な電子機器、例えば、デジタルカメラ、ノート型パーソナルコンピューター、携帯電話、ビデオカメラなど、電子機器に入力された、若しくは、電子機器内で生成した駆動信号を画像若しくは映像として表示するあらゆる分野の電子機器のディスプレイに適用することが可能である。以下この様な表示装置が適用された電子機器の例を示す。
図11は本発明が適用されたテレビであり、フロントパネル12、フィルターガラス13等から構成される映像表示画面11を含み、本発明の表示装置をその映像表示画面11に用いることにより作製される。
図12は本発明が適用されたデジタルカメラであり、上が正面図で下が背面図である。このデジタルカメラは、撮像レンズ、フラッシュ用の発光部15、表示部16、コントロールスイッチ、メニュースイッチ、シャッター19等を含み、本発明の表示装置をその表示部16に用いることにより作製される。
図13は本発明が適用されたノート型パーソナルコンピュータであり、本体20には文字等を入力するとき操作されるキーボード21を含み、本体カバーには画像を表示する表示部22を含み、本発明の表示装置をその表示部22に用いることにより作製される。
図14は本発明が適用された携帯端末装置であり、左が開いた状態を表し、右が閉じた状態を表している。この携帯端末装置は、上側筐体23、下側筐体24、連結部(ここではヒンジ部)25、ディスプレイ26、サブディスプレイ27、ピクチャーライト28、カメラ29等を含み、本発明の表示装置をそのディスプレイ26やサブディスプレイ27に用いることにより作製される。
図15は本発明が適用されたビデオカメラであり、本体部30、前方を向いた側面に被写体撮影用のレンズ34、撮影時のスタート/ストップスイッチ35、モニター36等を含み、本発明の表示装置をそのモニター36に用いることにより作製される。
1・・・画素アレイ部、2・・・画素、3・・・水平セレクタ(信号セレクタ)、4・・・ライトスキャナ、5・・・ドライブスキャナ、Tr1・・・サンプリングトランジスタ、Trd・・・ドライブトランジスタ、Tr2・・・スイッチングトランジスタ、Cs・・・保持容量、EL・・・発光素子
Claims (5)
- 画素アレイ部と駆動部とからなり、
前記画素アレイ部は、行状の走査線と、列状の信号線と、各走査線と各信号線とが交差する部分に配された行列状の画素と、各走査線と平行に配された給電線とを備え、
各画素は少なくとも、サンプリングトランジスタと、ドライブトランジスタと、保持容量と、発光素子とを備え、
前記サンプリングトランジスタは、その制御端が該走査線に接続し、その一対の電流端が該信号線と該ドライブトランジスタの制御端との間に接続し、
前記ドライブトランジスタは、一対の電流端の一方が該発光素子に接続し、他方が給電線に接続し、
前記保持容量は、該ドライブトランジスタの制御端と電流端との間に接続し、
前記駆動部は少なくとも、各走査線に順次制御信号を供給して線順次走査を行うライトスキャナと、線順次走査に同期して各信号線に信号電位と基準電位を切り換えて供給する信号セレクタと、線順次走査に合わせて各給電線を電源供給状態とフローティング状態で切り換える電源スキャナとを有し、
前記サンプリングトランジスタは、該信号線が信号電位で該給電線がフローティング状態の時該走査線に供給された制御信号に応じてオンし、該信号線から該信号電位をサンプリングして該保持容量に書き込み、
前記ドライブトランジスタは、該サンプリングトランジスタが引き続きオン状態で該給電線がフローティング状態から電源供給状態に切り換った後、該サンプリングトランジスタがオフするまでの間に、該ドライブトランジスタを流れる電流を該保持容量に負帰還して、該ドライブトランジスタの移動度のバラツキを補正し、
前記発光素子は、該サンプリングトランジスタがオフした後、該ドライブトランジスタから供給される電流に応じて発光することを特徴とする表示装置。 - 前記電源スキャナは、線順次走査に合わせて各段ごとに入力信号を出力するシフトレジスタと、該シフトレジスタの各段と対応する各給電線との間に配されたバッファとからなり、
前記バッファは、該入力信号に応じて対応する給電線をフローティング状態と電源供給状態との間で切り換えることを特徴とする請求項1記載の表示装置。 - 前記電源スキャナは、各給電線に対応してスイッチを有しており、線順次走査に合わせて各スイッチをオンオフ制御して給電線をフローティング状態と電源供給状態との間で切り換えることを特徴とする請求項1記載の表示装置。
- 前記サンプリングトランジスタは、該信号線が基準電位で該給電線が所定の固定電位にある時該走査線に供給された制御信号に応じてオンし、該ドライブトランジスタの制御端を基準電位にセットし、該ドライブトランジスタの電流端を固定電位にセットし、
前記電源スキャナは、給電線を固定電位から電源供給状態に戻して該ドライブトランジスタがカットオフするまで電流を流し、以って該ドライブトランジスタの閾電圧に相当する電圧を該保持容量に保持することを特徴とする請求項1記載の表示装置。 - 請求項1に記載の表示装置を備えた電子機器。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007270118A JP2009098431A (ja) | 2007-10-17 | 2007-10-17 | 表示装置と電子機器 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007270118A JP2009098431A (ja) | 2007-10-17 | 2007-10-17 | 表示装置と電子機器 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JP2009098431A true JP2009098431A (ja) | 2009-05-07 |
Family
ID=40701488
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007270118A Pending JP2009098431A (ja) | 2007-10-17 | 2007-10-17 | 表示装置と電子機器 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP2009098431A (ja) |
-
2007
- 2007-10-17 JP JP2007270118A patent/JP2009098431A/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4297169B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP4300490B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP4715850B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP4470960B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP4306753B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP5309470B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| KR101498571B1 (ko) | 표시장치 및 그 구동방법과 전자기기 | |
| JP4433039B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP2008287141A (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP2008170857A (ja) | 表示装置及びその駆動方法 | |
| JP4534169B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP2009157019A (ja) | 表示装置と電子機器 | |
| JP4591511B2 (ja) | 表示装置及び電子機器 | |
| JP4534170B2 (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP2008241780A (ja) | 表示装置及び電子機器 | |
| JP2007156460A (ja) | 表示装置及びその駆動方法 | |
| JP2009080367A (ja) | 表示装置及びその駆動方法と電子機器 | |
| JP2008203661A (ja) | 表示装置及びその駆動方法 | |
| JP2010139897A (ja) | 表示装置及びその駆動方法と電子機器 | |
| KR20130027421A (ko) | 화소 회로, 표시 패널, 표시 장치 및 전자 기기 | |
| JP2008287140A (ja) | 表示装置及び電子機器 | |
| JP2008203658A (ja) | 表示装置及び電子機器 | |
| JP2009098430A (ja) | 表示装置と電子機器 | |
| JP2009098431A (ja) | 表示装置と電子機器 | |
| JP5879585B2 (ja) | 表示装置及びその駆動方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090223 |
|
| RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20090223 |
|
| RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20090226 |