JP2008288489A - チップ内蔵基板の製造方法 - Google Patents
チップ内蔵基板の製造方法 Download PDFInfo
- Publication number
- JP2008288489A JP2008288489A JP2007133947A JP2007133947A JP2008288489A JP 2008288489 A JP2008288489 A JP 2008288489A JP 2007133947 A JP2007133947 A JP 2007133947A JP 2007133947 A JP2007133947 A JP 2007133947A JP 2008288489 A JP2008288489 A JP 2008288489A
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- chip
- wire
- electrode
- manufacturing
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/14—Structural association of two or more printed circuits
- H05K1/144—Stacked arrangements of planar printed circuit boards
-
- H10W74/016—
-
- H10W74/117—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10227—Other objects, e.g. metallic pieces
- H05K2201/10234—Metallic balls
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10613—Details of electrical connections of non-printed components, e.g. special leads
- H05K2201/10954—Other details of electrical connections
- H05K2201/10977—Encapsulated connections
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/13—Moulding and encapsulation; Deposition techniques; Protective layers
- H05K2203/1305—Moulding and encapsulation
- H05K2203/1322—Encapsulation comprising more than one layer
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/30—Assembling printed circuits with electric components, e.g. with resistor
- H05K3/32—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
- H05K3/34—Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
- H05K3/341—Surface mounted components
- H05K3/3431—Leadless components
- H05K3/3436—Leadless components having an array of bottom contacts, e.g. pad grid array or ball grid array components
-
- H10W72/5522—
-
- H10W72/884—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Combinations Of Printed Boards (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Abstract
【解決手段】第1の基板10にチップ部品13をワイヤ14で接続する工程と、第2の基板20に電極21を設ける工程と、第1の基板10のバンプ接続用パッド12の配列に対応して形成された突出部31及びチップ部品13の搭載領域に対応して形成されたキャビティ32とを有する金型30を第1の基板10に装着してチップ部品13及びワイヤ14を封止する第1の封止樹脂34形成する工程と、電極21とバンプ接続用パッド12をはんだ接合して第1の基板10と第2の基板20とを接合する工程と、第1の基板10と第2の基板20との離間部分に第2の封止樹脂40を充填する工程とを有する。
【選択図】図1
Description
接続用パッドが形成された第1の基板に、チップ部品をワイヤボンディング接続する工程と、
第2の基板に基板表面から突出する電極を設ける工程と、
前記接続用パッドの配列と対応して形成された突出部と、前記チップ部品の搭載領域に対応して形成されたキャビティとを有する金型を前記第1の基板に装着し、前記突出部を前記接続用パッド表面に当接させると共に該キャビティに第1の樹脂を充填して前記チップ部品及びワイヤを樹脂封止する工程と、
前記接続用パッドと前記電極を接合し、樹脂封止された前記チップ部品が内蔵されるよう前記第1の基板と前記第2の基板を接合する工程と、
前記第1の基板と前記第2の基板との離間部分に第2の樹脂を充填する工程と
を有することを特徴とするチップ内蔵基板の製造方法により解決することができる。
特に本実施例では、溝部36内にバンプ接続用パッド12が形成されることにより、全てのバンプ接続用パッド12を第1の基板10の外周位置に配置する必要がなくなる。以下、これについて説明する。
10 第1の基板
11,12 ワイヤ接続用パッド
13 チップ部品
14 ワイヤ
20 第2の基板
21 電極
22 銅コア
23 はんだ被膜
25 空間部
30 金型
31 突出部
32 キャビティ
34 第1の封止樹脂
35 はんだフラックス
40 第2の封止樹脂
50A,50B 電子装置
51 はんだボール
62 電子部品
Claims (3)
- 接続用パッドが形成された第1の基板に、チップ部品をワイヤボンディング接続する工程と、
第2の基板に基板表面から突出する電極を設ける工程と、
前記接続用パッドの配列と対応して形成された突出部と、前記チップ部品の搭載領域に対応して形成されたキャビティとを有する金型を前記第1の基板に装着し、前記突出部を前記接続用パッド表面に当接させると共に該キャビティに第1の樹脂を充填して前記チップ部品及びワイヤを樹脂封止する工程と、
前記接続用パッドと前記電極をはんだ接合し、樹脂封止された前記チップ部品が内蔵されるよう前記第1の基板と前記第2の基板を接合する工程と、
前記第1の基板と前記第2の基板との離間部分に第2の樹脂を充填する工程と
を有することを特徴とするチップ内蔵基板の製造方法。 - 前記電極は、銅よりなる金属コアにはんだ膜が被膜された構成であることを特徴とする請求項1記載のチップ内蔵基板の製造方法。
- 前記接続用パッドは、隣接する前記チップ部品が樹脂封止される封止領域の間の位置に設けられていることを特徴とする請求項1又は2記載のチップ内蔵基板の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007133947A JP4864810B2 (ja) | 2007-05-21 | 2007-05-21 | チップ内蔵基板の製造方法 |
| US12/123,744 US7807510B2 (en) | 2007-05-21 | 2008-05-20 | Method of manufacturing chip integrated substrate |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2007133947A JP4864810B2 (ja) | 2007-05-21 | 2007-05-21 | チップ内蔵基板の製造方法 |
Publications (3)
| Publication Number | Publication Date |
|---|---|
| JP2008288489A true JP2008288489A (ja) | 2008-11-27 |
| JP2008288489A5 JP2008288489A5 (ja) | 2010-03-25 |
| JP4864810B2 JP4864810B2 (ja) | 2012-02-01 |
Family
ID=40072795
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007133947A Active JP4864810B2 (ja) | 2007-05-21 | 2007-05-21 | チップ内蔵基板の製造方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7807510B2 (ja) |
| JP (1) | JP4864810B2 (ja) |
Cited By (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010192812A (ja) * | 2009-02-20 | 2010-09-02 | Sharp Corp | 電子機器モジュール |
| KR20100129577A (ko) * | 2009-06-01 | 2010-12-09 | 삼성전자주식회사 | 반도체 소자 패키지의 형성방법 |
| JP2011192854A (ja) * | 2010-03-16 | 2011-09-29 | Casio Computer Co Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2013183137A (ja) * | 2012-03-05 | 2013-09-12 | Denso Corp | 回路基板及び回路部品を基板に搭載する方法 |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5563918B2 (ja) * | 2010-07-22 | 2014-07-30 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | 回路装置の製造方法 |
| US8569882B2 (en) * | 2011-03-24 | 2013-10-29 | Stats Chippac Ltd. | Integrated circuit packaging system with collapsed multi-integration package and method of manufacture thereof |
| DE102013103301B4 (de) | 2012-04-13 | 2023-01-26 | Samsung Electronics Co., Ltd. | Elektronische Gehäuse-auf-Gehäuse-Vorrichtungen mit Abdichtungsschichten und Verfahren zum Herstellen derselben |
| US9859200B2 (en) | 2014-12-29 | 2018-01-02 | STATS ChipPAC Pte. Ltd. | Integrated circuit packaging system with interposer support structure mechanism and method of manufacture thereof |
| CN105845642A (zh) * | 2016-05-26 | 2016-08-10 | 武汉华星光电技术有限公司 | 层叠封装及移动终端 |
| US10475775B2 (en) * | 2016-08-31 | 2019-11-12 | Advanced Semiconductor Engineering, Inc. | Semiconductor package device and method of manufacturing the same |
| CN115297604A (zh) * | 2022-08-30 | 2022-11-04 | 启晟软件科技(深圳)有限公司 | 一种双层电路板结构及其焊接方法 |
| CN119361544A (zh) * | 2024-10-22 | 2025-01-24 | 华天科技(南京)有限公司 | 一种双面贴芯片且电感背贴的封装结构及对应的封装方法 |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1155066A (ja) * | 1997-08-05 | 1999-02-26 | Nec Corp | 表面弾性波装置およびその製造方法 |
| JP2004363566A (ja) * | 2003-05-14 | 2004-12-24 | Matsushita Electric Ind Co Ltd | 電子部品実装体及びその製造方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5973393A (en) * | 1996-12-20 | 1999-10-26 | Lsi Logic Corporation | Apparatus and method for stackable molded lead frame ball grid array packaging of integrated circuits |
| JP3398721B2 (ja) * | 1999-05-20 | 2003-04-21 | アムコー テクノロジー コリア インコーポレーティド | 半導体パッケージ及びその製造方法 |
| JP2003347722A (ja) | 2002-05-23 | 2003-12-05 | Ibiden Co Ltd | 多層電子部品搭載用基板及びその製造方法 |
| JP3680839B2 (ja) * | 2003-03-18 | 2005-08-10 | セイコーエプソン株式会社 | 半導体装置および半導体装置の製造方法 |
| JP2006108284A (ja) * | 2004-10-04 | 2006-04-20 | Sharp Corp | 半導体パッケージ |
| JP4520355B2 (ja) * | 2005-04-19 | 2010-08-04 | パナソニック株式会社 | 半導体モジュール |
| KR100836663B1 (ko) * | 2006-02-16 | 2008-06-10 | 삼성전기주식회사 | 캐비티가 형성된 패키지 온 패키지 및 그 제조 방법 |
| KR100817091B1 (ko) * | 2007-03-02 | 2008-03-26 | 삼성전자주식회사 | 적층형 반도체 패키지 및 그 제조방법 |
-
2007
- 2007-05-21 JP JP2007133947A patent/JP4864810B2/ja active Active
-
2008
- 2008-05-20 US US12/123,744 patent/US7807510B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH1155066A (ja) * | 1997-08-05 | 1999-02-26 | Nec Corp | 表面弾性波装置およびその製造方法 |
| JP2004363566A (ja) * | 2003-05-14 | 2004-12-24 | Matsushita Electric Ind Co Ltd | 電子部品実装体及びその製造方法 |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010192812A (ja) * | 2009-02-20 | 2010-09-02 | Sharp Corp | 電子機器モジュール |
| KR20100129577A (ko) * | 2009-06-01 | 2010-12-09 | 삼성전자주식회사 | 반도체 소자 패키지의 형성방법 |
| KR101583354B1 (ko) | 2009-06-01 | 2016-01-07 | 삼성전자주식회사 | 반도체 소자 패키지의 형성방법 |
| JP2011192854A (ja) * | 2010-03-16 | 2011-09-29 | Casio Computer Co Ltd | 半導体装置及び半導体装置の製造方法 |
| JP2013183137A (ja) * | 2012-03-05 | 2013-09-12 | Denso Corp | 回路基板及び回路部品を基板に搭載する方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7807510B2 (en) | 2010-10-05 |
| US20080293189A1 (en) | 2008-11-27 |
| JP4864810B2 (ja) | 2012-02-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4864810B2 (ja) | チップ内蔵基板の製造方法 | |
| JP4858541B2 (ja) | 中継基板および電子回路実装構造体 | |
| TWI419300B (zh) | 內建電子零件之基板及其製造方法 | |
| TWI466265B (zh) | 積層型封裝體及其製造方法 | |
| JPWO2001026147A1 (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 | |
| KR20020003305A (ko) | 반도체 장치 및 그 제조 방법 | |
| WO2001026147A1 (en) | Semiconductor device, method of manufacture thereof, circuit board, and electronic device | |
| JP4725817B2 (ja) | 複合基板の製造方法 | |
| JP5036397B2 (ja) | チップ内蔵基板の製造方法 | |
| JP4051570B2 (ja) | 半導体装置の製造方法 | |
| US20090120675A1 (en) | Mounted structural body and method of manufacturing the same | |
| KR20120062434A (ko) | 반도체 패키지 및 그 제조방법 | |
| JP4594777B2 (ja) | 積層型電子部品の製造方法 | |
| KR100617071B1 (ko) | 적층형 반도체 패키지 및 그 제조방법 | |
| CN101677069A (zh) | 具消耗性金属基核心载体的半导体芯片制造组装方法 | |
| KR20100002870A (ko) | 반도체 패키지의 제조 방법 | |
| JP4561969B2 (ja) | 半導体装置 | |
| KR100565766B1 (ko) | 반도체 칩 패키지 및 그 제조방법 | |
| JP2007103614A (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2007035870A (ja) | 半導体装置 | |
| JP4591715B2 (ja) | 半導体装置の製造方法 | |
| US20250309077A1 (en) | Substrate with embedded electronic component and method of making the same | |
| KR100771675B1 (ko) | 패키지용 인쇄회로기판 및 그 제조방법 | |
| KR20120047098A (ko) | 패키지 기판용 리드핀과 상기 리드핀을 포함하는 반도체 패키지 인쇄회로기판 및 그 제조방법. | |
| JP2007266640A (ja) | 半導体装置及びその製造方法、回路基板並びに電子機器 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100208 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100208 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111101 |
|
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111109 |
|
| FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141118 Year of fee payment: 3 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 4864810 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |